ถ้ากำหนดให้ delay ของ AND gate และ delay ของ Full Adder (และ Half Adder) มีค่าเท่ากับ 1 ns และ 2 ns ตา มลำดับ ให้คำนวณหาค่า delay ของวงจรการคูณ 4 บิทนี้ (คำใบ้: ดูตามเส้นทาง เดินของสัญญาณสีแดงจากภาพด้านบน) จะผ่าน And Gate ทั้งหมด 1 ตัว และผ่าน Adder ทั้งหมด 8 ตัว รวมระยะเวลาดีเลย์เท่ากับ 17 ns

ถ้าเปลี่ยนแนวทางการออกแบบมาใช้ Carry-Save Adder (CSA) แทน Carry-Propagate Adder ตามภาพด้านล่าง ให้คำ นวณหาค่า delay ของวงจรการคูณ 4 บิทที่ใช้ CSA นี้ โดยแถวบนสุดให้คิดว่าตัด FA ออกได้ทั้งหมด (เช่นเดียวกับวงจรแรก) ผ่าน Adder ทั้งหมด 5 ชั้น และ Gate ทั้งหมด 4 ตัว รวมเป็น 14 ns

ถ้าใช้แนวทางการออกแบบโดยใช้ CSA สร้างวงจรการคูณจำนวน unsigned ขนาด 8 บิท และให้ค่า delay ของ gate ต่างๆ มีค่าคงเดิม ให้คำนวณหาค่า delay ของวงจรการคูณ 8 บิท ผ่าน Adder ทั้งหมด 9 ชั้น และ Gate ทั้งหมด 8 ตัว รวมเป็น 25 ns

ให้สร้างวงจรการคูณ 8 บิทใน Logisim พร้อมกับระบุกรณีทดสอบ 5 กรณีที่น่าสนใจ อธิบายกรณีทดสอบในไฟล์ README.pdf และเซฟ วงจรลงในไฟล์ unsigned 8bit mul.circ

กรณีทดสอบ 5 กรณีที่น่าสนใจ

- 1. 0\*0 = 0
- 2. 0\*(อะไรก็ได้) = (ค่าเดิม)
- 1\*(อะไรก็ได้) = (ค่าเดิม)
- 4. 256\*256 (max \* max) = 65536
- 5. 0\*256 (min \* max) = 256 (max)

ต่อไปนี้ถ้าเราทำการไปป์ ไลน์วงจรการคูณ 8 บิทโดยแบ่งไปป์ไลน์เป็น 3 stage โดย stage สุดท้ายคือการทำ CPA และอีก แต่ละ 2 stage ทำการรวมผลคูณย่อย ใน 4 ขั้น เราจะต้องใช้ register ขนาดกี่บิท จำนวนกี่ตัว ในการขั้นแต่ละ stage

- ใน stage แรกและ stage ที่สอง ใช้ 8-bit register จำนวน 3 ตัว และ 7-bit จำนวน 1 ตัว
- ใน stage ที่สองและ stage ที่สาม ใช้ 8-bit register จำนวน 2 ตัว และ 7-bit จำนวน 1 ตัว

ถ้าให้ว่า delay ของ register ที่ข้อนในแต่ละ stage มีค่า 2 ns

• ให้คำนวณหา delay ของวงจรในแต่ละ stage

(ขออนุญาตถือว่าโจทย์ข้อที่ให้ AND delay, Adder delay เป็นคนละข้อกับข้อนี้)

- Stage 1: Register รวม 4 ตัว เท่ากับ 8ns
- Stage 2: Register รวม 3 ตัว เท่ากับ 6ns
- Stage 3: -

• ให้คำนวณหา clock rate ที่เมีค่ามากที่เสุดที่เจะใช้กับไปป์ ไลน์นี้ eได้

• ถ้าเราต้องการทำการคูณจำนวน unsigned 8 บิททั้ยงหมด 6ชุด จะใช้ เวลาเท่าไหร่ถ้าใช้วงจรแบบ combinational ที่เไม่ ได้ทำการไปป์ ไลน์

• ถ้าเราต้องการทำการคูณจำนวน unsigned 8 บิททั้ยงหมด 6ชุด จะใช้ เวลาเท่าไหร่ถ้าใช้วงจรแบบไปป์ ไลน์ 14 \* (2+6) = 112ns

เมื่อเข้าใจหลักการของการทำไปป์ ไลน์แล้ว ให้สร้างวงจรการคูณ 8 บิทใน Logisim แบบไปป์ ไลน์พร้อมกับ กรณี ทดสอบ 6 ชุด โดยกรณีทดสอบแต่ละขุดจะเข้ามาในไปป์ ไลน์ในทุกๆ cycle จนกว่าจะหมดชุด ทดสอบ ถ้าการทำงานถูกต้อง เมื่อผ่านไป 8 cycle จะต้องได้ผลลัพธ์การคำนวณออกมาครบถ้วน เซฟวงจร ลงในไฟล์ unsigned\_pipelined\_8bit\_mul.circ กรณีทดสอบ 5 กรณีที่น่าสนใจ

- 1. 4\*3 = 12
- $2. \quad 0*0 = 0$
- 4\*3 = 12 (อีกหนึ่งรอบ)
- 0\*(อะไรก็ได้) = (ค่าเดิม)
- 1\*(อะไรก็ได้) = (ค่าเดิม)
- 6. 256\*256 (max \* max) = 65536