## 01204224 ปฏิบัติการวงจรตรรก

## ปฏิบัติการที่ 10 การออกแบบฮาร์ดแวร์ด้วย Verilog HDL เบื้องต้น

กำหนดส่งในชั่วโมงหรือก่อนเที่ยงคืนวันพุธที่ 2 พฤษภาคม (23:59 น.)

กติกา:

- ส่งงานผ่าน Google's Classroom รหัสวิชาคือ 5dkjt2u
- ในการส่งงานให้รวมไฟล์ทั้งหมดเหล่านี้ไว้ในไฟล์เดียวชื่อว่า Iab10\_StudentID.zip แล้วส่งมาที่ Google's Classroom ของวิชานี้ โดย Student ID คือรหัสนิสิต
- ขาดเรียน ส่งไม่ตรงเวลา หรือมีการลอกงานกันได้ 0 คะแนน

ให้นิสิตดาวน์โหลดและลงโปรแกรม Icarus Verilog (iverilog) และ gtkwave จากไฟล์ที่แนบมาให้ สำหรับนิสิต ที่ใช้วินโดส์ 64 บิท

นิสิตที่ใช้เครื่อง Mac อาจติดตั้ง iverilog และ gtkwave จากคำสั่งต่อไปนี้

brew install icarus-verilog
brew install Caskroom/cask/gtkwave

ต่อไปนี้จะกล่าวถึง iverilog ที่รันบนวินโดส์ เมื่อ install iverilog เรียบร้อยแล้ว นิสิตจะต้องไปเซ็ตค่า path โดย เพิ่ม C:\iverilog\bin และ C:\iverilog\gtkwave\bin ลงไปในค่า path เดิมเพื่อที่จะเรียกใช้ iverilog ได้ที่ directory ที่นิสิตเซ็ตไว้สำหรับงานนี้ ในการเซ็ตค่า path ข้างต้น ไปที่ Control Panel -> System -> Advanced system settings -> Environment Variables แล้วเลือก edit PATH เมื่อเสร็จขั้นตอนการ install และเซ็ตค่า path แล้ว

งานที่จะต้องนำส่ง: ให้เขียนโมดุล addsub และเซฟในไฟล์ addsub.v โดยใช้ Verilog HDL ที่สามารถทำการ บวกและลบ integers ขนาด 32 บิท โดยห้ามนิสิตใช้เครื่องหมาย + หรือ – ในโมดุลที่เขียนขึ้น โดยโมดุลนี้มี format ดังนี้

addsub(a, b, result, control);

ค่า a b และ result เป็นค่า 32 bits และ control เป็นสัญญาณควบคุมโดยให้ 1 เลือกเป็นการบวกและ 0 เลือก เป็นการลบ เสร็จแล้วให้นำไฟล์ addsub\_tb.v มาทดสอบการทำงานของ addsub โมดุล นิสิตสามารถดูแนวทางการเขียนโปรแกรมได้ใน 2 หน้าสุดท้ายของเอกสารนี้ เทคนิคการออกแบบเหมือน ปฏิบัติการที่นิสิตได้เคยทำมาแล้ว ส่วนการเขียน Verilog HDL ให้นิสิตดูจากตัวอย่างและดูแนะแนวการเขียน จากคู่มือออนไลน์ทั่วไป

เพื่อให้เข้าใจขั้นตอนการใช้งานโปรแกรมทั้ง iverilog และ gtkwave อาจารย์ได้ให้ไฟล์ addsub\_toy.v ไว้เพื่อ ทดลอง โดยให้นิสิต เริ่มต้นจากการใช้คำสั่งต่อไปนี้บนวินโดส์ command prompt

iverilog -o addsub addsub toy.v addsub tb.v

จากนั้นรันด้วย

vvp addsub

และ

gtkwave addsub tb.vcd

ผลลัพธ์จากการรันจะเป็นไปตามภาพที่แสดงด้านล่าง



เมื่อเข้าใจขั้นตอนและการใช้งานโปรแกรมแล้ว ให้กลับไปเขียนโค้ด verilog ลงในไฟล์ addsub.v แล้วทดสอบ วงจรที่สร้างขึ้นด้วย กรณีทดสอบที่เขียนใน addsub\_tb.v นอกเหนือจากกรณีทดสอบที่ให้มาแล้ว ให้นิสิตเพิ่ม กรณีทดสอบในไฟล์ทดสอบนี้อีก 10 กรณี โดยเลือกกรณีที่มีความหมายสำหรับการทดสอบ ตรวจสอบผลลัพธ์ ที่แสดงออกที่ command prompt และที่แสดงเป็น กราฟฟิคใน gtkwave

ให้นิสิตจับภาพหน้าจอที่ gtkwave แสดงผลในกรณีทดสอบที่สร้างใหม่ 10 กรณีเพื่อนำส่ง เมื่อทำปฏิบัติการ เสร็จสิ้นแล้ว ให้รวมไฟล์ที่เกี่ยวข้องทั้งหมดไว้ใน directory lab10\_StudentID

- ไฟล์ addsub.v
- ไฟล์ addsub\_tb.v ที่มีกรณีทดสอบที่เขียนเพิ่มเติม
- ไฟล์ result.png ที่เก็บภาพหน้าจอแสดงผลลัพธ์การทำงานของวงจร addsub

แล้ว zip มาในรูป lab9\_StudentID.zip ไฟล์ แล้วส่งมาที่ Google Classroom ของวิชา

```
module FullAdder1(op1,op2,cin,cout,result);
// fill me in
endmodule
module FullAdder2(op1,op2,cin,cout,result);
// fill me in
endmodule
module FullAdder4(op1,op2,cin,cout,result);
// fill me in
endmodule
module FullAdder8(op1,op2,cin,cout,result);
// fill me in
endmodule
module FullAdder16(op1,op2,cin,cout,result);
// fill me in
endmodule
module FullAdder32(op1,op2,cin,cout,result);
// fill me in
endmodule
```

```
module addsub(a,b,result,control);
   input[31:0] a,b;
   input control;
   output[31:0] result;
   wire[31:0] result;
   reg[31:0] tmp;
   reg cin;
   wire cout;
   FullAdder32 FA32(a, tmp, cin, cout, result);
   always@(b or control)
      begin
         if (control == 0) // for subtract case
            // fill me in; set tmp and cin to the correct values
         else // for add case
            \ensuremath{//} fill me in; set tmp and cin to the correct values
      end
endmodule
```