# ELEKTROTEHNIČKI FAKULTET UNIVERZITET U BEOGRADU

# ARHITEKTURA I ORGANIZACIJA RAČUNARA 2

## **PROJEKAT**

### **ZADATAK 3**

MLADEN PANTIĆ 1/07 DRAGAN SLAVESKI 70/07 LAZAR DAVIDOVIĆ 78/07 MILAN BRANKOVIĆ 119/07

BEOGRAD 2010.

# SADRŽAJ

| S | ADRZAJ                                                                         | l                                |
|---|--------------------------------------------------------------------------------|----------------------------------|
| 1 | PROJEKTNI ZADATAK                                                              | 1                                |
| 2 | DIJAGRAM TOKA IZVRŠAVANJA OPERACIJA                                            | 5                                |
| 3 | OPERACIONA JEDINICA                                                            | 20                               |
|   | 3.1 OPERACIONA JEDINICA SA DVE MAGISTRALE  3.1.1 Struktura operacione jedinice | 20                               |
| 4 | UPRAVLJAČKA JEDINICA                                                           |                                  |
| E | 4.1 Ožičena realizacija sa pajanja koraka                                      | 37<br>47<br>54<br>54<br>66<br>73 |
| 5 | PRILOZI                                                                        |                                  |
|   | OPERACIONA JEDINICA 5.1 BLOK INTERFEJS.                                        |                                  |
|   | 5.2 BLOK REGISTRI. 5.3 BLOK OPERACIJE 5.4 BLOK PREKIDI.                        | 100<br>106                       |
| 6 | MEMORIJA                                                                       |                                  |

### 1 PROJEKTNI ZADATAK

Posmatra se deo računara koji čine memorija, procesor i magistrala.

Memorija je kapaciteta 2<sup>16</sup> bajtova. Širina memorijske reči je 1 bajt.

Procesor je sa dvoadresnim formatom instrukcija. Podaci su celobrojne veličine bez i sa znakom u drugom komplementu dužine 2 bajta. Podaci u memoriji zauzimaju dve susedne memorijske lokacije, pri čemu se stariji bajt nalazi na nižoj a mlađi bajt na višoj adresi.

U procesoru postoji programski brojač PC dužine 2 bajta, adresni registar memorije MAR dužine 2 bajta, prihvatni registar podatka memorije MBR dužine 1 bajt, prihvatni registar instrukcije IR dužine 4 bajta, prihvatni registri podataka X i Y dužine 2 bajta, registri opšte namene AX, BX, CX, DX, SP, BP, SI i DI dužine 2 bajta, programska statusna reč PSW dužine 1 bajt, registar maske IMR dužine 1 bajt i ukazivač na tabelu sa adresama prekidnih rutina IVTP dužine 2 bajta. Registri AX, BX, CX, DX, SP, BP, SI i DI se u zavisnosti od specificiranog načina adresiranja koriste kao registri podataka, adresni registri, bazni registri i indeksni registri, dok se registar SP u nekim instrukcijama implicitno koristi kao ukazivač na vrh steka. Instrukcije su dužine od 1 do 4 bajta.

Bit 7 prvog bajta instrukcije ima vrednost 0 za bezadresne instrukcije i instrukcije skoka, dok bit 6 prvog bajta instrukcije ima vrednost 0 za bezadresne instrukcije i vrednost 1 za instrukcije skoka. Bezadresne instrukcije su instrukcija povratka iz potprograma (RTS) i instrukcija povratka iz prekidne rutine (RTI). Bezadresne instrukcije su i instrukcije postavljanja indikatora I registra PSW na 1 i 0 (INTE i INTD) i indikatora T registra PSW na 1 i 0 (TRPE i TRPD). Bitovima 5 do 0 prvog bajta instrukcije specificira se kod operacije za bezadresne instrukcije. Dužina instrukcija je 1 bajt. U slučaju instrukcija skoka bit 5 prvog bajta instrukcije ima vrednost 0 za instrukcije bezuslovnog skoka i vrednost 1 za instrukcije uslovnog skoka. Instrukcije bezuslovnog skoka su instrukcija bezuslovnog skoka (JMP) i instrukcija skoka na potprogram (JSR). Instrukcije JMP i JSR se realizuju kao apsolutni skokovi, a adresa skoka je data 2. i 3. bajtom instrukcije, pri čemu je stariji bajt adrese skoka dat drugim a mlađi bajt trećim bajtom. Bitovima 4 do 0 prvog bajta instrukcije specificira se kod operacije za instrukcije bezuslovnog skoka. Dužina instrukcija je 3 bajta. Instrukcija uslovnog skoka je instrukcija skoka ukoliko rezultat nije nula (BNZ). Instrukcija BNZ se realizuje kao relativni skok u odnosu na tekuću vrednost programskog brojača PC, a pomeraj je 8-mo bitna celobrojna veličina sa znakom data 2. bajtom instrukcije. U ovu grupu spada i instrukcija prekida (INT). Broj ulaza u tabelu sa adresama prekidnih rutina je 8-mo bitna celobrojna veličina bez znaka data 2. bajtom instrukcije. Bitovima 4 do 0 prvog bajta instrukcije specificira se kod operacije za instrukcije uslovnog skoka. Dužina instrukcija je 2 baita.

Bit 7 prvog bajta instrukcije ima vrednost 1 za adresne instrukcije. Adresne instrukcije obavezno imaju i drugi bajt, a u zavisnosti od specificiranog načina adresiranja koji je dat drugim bajtom instrukcije, dužina adresnih instrukcija može da bude 2, 3 ili 4 bajta. Adresne instrukcije mogu da budu jednoadresne i dvoadresne.

Jednoadresne instrukcije su instrukcija aritmetičkog pomeranja udesno (ASR), instrukcija prenosa na vrh steka (PUSH), instrukcija prenosa sa vrha steka (POP), instrukcija inkrementiranja (INC), instrukcija dekrementiranja (DEC) i instrukcija bezuslovnog indirektnog skoka (JMPIND). Instrukcije ASR, POP, INC i DEC postavljaju indikatore N, Z, C i V registra PSW. U instrukcijama ASR, POP, INC i DEC nije dozvoljeno neposredno adresiranje, a u instrukciji JMPIND nije dozvoljeno registarsko direktno i neposredno adresiranje, pa ukoliko se jave ova adresiranja u ovim instrukcijama, generiše se prekid zbog greške u adresiranju. Instrukcija ASR ima vrednost 0000000 na bitovima 6 do 0 prvog bajta

instrukcije, dok je kod operacije određen bitovima 5 do 3 drugog bajta instrukcije. Instrukcije PUSH, POP, INC, DEC i JMPIND imaju vrednost 1111111 na bitovima 6 do 0 prvog bajta instrukcije, dok je kod operacije određen bitovima 5 do 3 drugog bajta instrukcije. Operand može da bude registar opšte namene, neposredna veličina i memorijska lokacija u zavisnosti od specificiranog načina adresiranja. Načini adresiranja i registri opšte namene su određeni bitovima 7, 6, 2, 1 i 0 drugog bajta instrukcije. Dužina instrukcija je 2 ili 4 bajta i zavisi od specificiranog načina adresiranja.

Dvoadresne instrukcije su instrukcija prenosa (MOVS i MOVD), aritmetička instrukcija sabiranja (ADD) i logička instrukcija I (AND). Instrukcije MOVS, MOVD, ADD i AND postavljaju indikatore N, Z, C i V registra PSW. Kod operacije dvoadresnih instrukcija određen je vrednostima 0000001 do 1111110 bitova 6 do 0 prvog bajta instrukcije Prvi operand je registar opšte namene specificiran bitovima 5 do 3 drugog bajta instrukcije. Drugi operand može da bude registar opšte namene, neposredna veličina i memorijska lokacija u zavisnosti od specificiranog načina adresiranja. Načini adresiranja i registri opšte namene su određeni bitovima 7, 6, 2, 1 i 0 drugog bajta instrukcije. Za instrukciju MOVS izvorište je drugi operand a adredište prvi operand, za instrukciju MOVD izvorište je prvi operand a odredište drugi operand, dok je za instrukcije ADD i AND prvi operand istovremeno odredište i drugo izvorište, dok je drugi operand prvo izvorište. U odredištu instrukcije MOVD nije dozvoljeno neposredno adresiranje, pa ukoliko se neposredno adresiranje javi u odredištu, generiše se prekid zbog greške u adresiranju. Dužina instrukcija je 2, 3 ili 4 bajta i zavisi od specificiranog načina adresiranja.

Pri pojavi neiskorišćenih kodova operacija generiše se prekid zbog greške u kodu operacije.

Specifikacija operanda kod jednoadresnih instrukcija i drugog operanda kod dvoadresnih instrukcija je identična. Načini adresiranja i registri opšte namene su određeni bitovima 7, 6, 2, 1 i 0 drugog bajta instrukcije. Dužina instrukcija je 2, 3 ili 4 bajta i zavisi od specificiranog načina adresiranja.

Bitovima 7 i 6 drugog bajta instrukcije se specificiraju sledeća adresiranja: 00-registarsko direktno adresiranje, 01-registarsko indirektno adresiranje, 10-registarsko indirektno adresiranje sa pomerajem i 11-ostala adresiranja. Registarsko direktno adresiranje koristi neki od registara opšte namene AX, BX, CX, DX, SP, BP, SI i DI specificiran vrednostima 0 do 7, respektivno, bitova 2 do 0 drugog bajta instrukcije. Dužina instrukcije je 2 bajta. Registarsko indirektno adresiranje koristi ili pojedinačno (BX, BP, SI i DI) ili u kombinacijama (BX+SI, BX+DI, BP+SI, BP+DI) neke od registara opšte namene specificirane vrednostima 0 do 3 i 4 do 7, respektivno, bitova 2 do 0 drugog bajta instrukcije. Dužina instrukcije je 2 bajta. Registarsko indirektno adresiranje sa pomerajem koristi ili pojedinačno (BX, BP, SI i DI) ili u kombinacijama (BX+SI, BX+DI, BP+SI, BP+DI) neke od registara opšte namene specificirane vrednostima 0 do 3 i 4 do 7, respektivno, bitova 2 do 0 drugog bajta instrukcije i 8-mo bitni pomeraj koji se daje kao celobrojna veličina sa znakom 3. bajtom instrukcije. Dužina instrukcije je 3 bajta.

Ostala adresiranja se specificiraju bitovima 1 i 0 drugog bajta instrukcije i to na sledeći način: 00-memorijsko direktno adresiranje, 01-memorijsko indirektno adresiranje, 10-relativno adresiranje i 11-neposredno adresiranje. Bit 2 drugog bajta instrukcije se kod ovih adresiranja ne koristi. Memorijsko direktno adresiranje, memorijsko indirektno adresiranje i neposredno dugo adresiranje imaju i 3. i 4. bajt instrukcije, dok relativno adresiranje ima i 3. bajt instrukcije. Kod memorijskog direktnog i memorijskog indirektnog adresiranja 3. i 4. bajt instrukcije sadrže adresu memorijske lokacije, pri čemu je stariji bajt adrese memorijske lokacije dat 3. a mlađi bajt 4. bajtom instrukcije. Kod memorijskog indirektnog adresiranja adresa dužine 16 bita zauzima dve susedne memorijske lokacije, pri čemu se stariji bajt nalazi na nižoj a mlađi bajt na višoj adresi. Dužina instrukcije je 4. bajta. Kod relativnog adresiranja

3. bajt instrukcije sadrže 8-mo bitni pomeraj koji je dat kao celobrojna veličina sa znakom. Dužina instrukcije je 3 bajta. Kod neposrednog adresiranja 3. i 4. bajt instrukcije sadrže 16-to bitni podatak, pri čemu je stariji bajt podatka dat 3. a mlađi bajt 4. bajtom instrukcije. Dužina instrukcije je 4 bajta.

Stek raste prema nižim memorijskim lokacijama, a registar SP ukazuje na zadnju zauzetu memorijsku lokaciju.

Spoljašnji maskirajući zahtevi za prekid dolaze od 3 ulazno/izlazna uređaja po linijama označenim sa intr1, intr2 i intr3. Po liniji intr1 stiže zahtev za prekid najnižeg, a po liniji intr3 najvišeg prioriteta. Zahtevi za prekid intr1, intr2 i intr3 se mogu selektivno maskirati razredima IMR1, IMR2 i IMR3 registra maske IMR. Adrese prekidnih rutina 3 ulazno/izlazna uređaja koji po linijama intr1, intr2 i intr3 šalju zahteve za prekid nalaze se u ulazima 5, 6 i 7 tabele sa adresama prekidnih rutina. Brojevi ulaza su određeni fiksno. Zahtevi za prekid dolaze kao impulsi. Zahtevi za prekid se prihvataju ukoliko je njihov nivo viši od nivoa prioriteta tekućeg programa. Spoljašnji nekaskirajući zahtev za prekid dolazi po liniji inm i to kao impuls. Unutrašnji prekidi su prekid zbog greške u kodu operacije, prekid zbog greške u adresiranju i prekid zbog zadatog režima rada prekid posle svake instrukcije. Adrese prekidnih rutina za prekid zbog greške u kodu operacije, prekid zbog greške u adresiranju, spoljašnji nemaskirajući prekid i prekid zbog zadatog režima rada prekid posle svake instrukcije, nalaze se u ulazima 3, 2, 1 i 0 tabele sa adresama prekidnih rutina. Brojevi ulaza su određeni fiksno. Adrese dužine 16 bita zauzimaju po dve susedne memorijske lokacije, pri čemu se stariji bajt nalazi na nižoj a mlađi bajt na višoj adresi. Početna adresa tabele sa adresama prekidnih rutina se nalazi u registru IVTP dužine jedan 16 bita. U okviru hardverskog dela opsluživanja zahteva za prekid na stek sa stavljaju samo registri PC i PSW, u razrede I i T registra PSW upisuju 0 i u slučaju maskirajućih prekida u razrede L1 i L0 registra PSW upisuje nivo prioriteta prekidne rutine na koju se skače.

Magistrala je sinhrona sa atomskim ciklusima čitanja i upisa. Koristi se paralelni arbitrator sa 4 para linija za zahtev i potvrdu. Procesor, memorija i magistrala imaju zajednički signal takta. Postoji i signal zauzeća magistrale.

Isprojektovati procesor, memoriju i arbitrator magistrale. Operacionu jedinicu procesora realizovati sa dve magistrale. Upravljačke jedinice procesora realizovati u tehnikama 1. ožičene realizacije bez i sa spajanjem koraka, 2. mikroprogramske realizacije i horizontalnim kodiranjem upravljačkih signala sa dva tipa i jednim tipom mikroinstrukcija, 3. mikroprogramske realizacije i vertikalnim kodiranjem upravljačkih signala sa dva tipa i jednim tipom mikroinstrukcija i 4. mikroprogramske realizacije i mešovitim kodiranjem upravljačkih signala sa dva tipa i jednim tipom mikroinstrukcija.

## 2 DIJAGRAM TOKA IZVRŠAVANJA OPERACIJA

Najpre treba nacrtati dijagram toka faza izvršavanja instrukcije i to: faze čitanja instrukcije, faze formiranja adrese i čitanja operanda, faza izvršavanja operacija MOVS, MOVD, ADD, AND, ASR, BNZ, JMP, JMPIND, JSR, RTS, RTI, PUSH, POP, INTE, INTD, TRPE, TRPD, INT, INC i DEC i faze opsluživanja zahteva za prekid. Dijagram toka izvršavanja instrukcije je dat na slikama 1.a, 1.b, 1.c i 1.d. Izvršavanje instrukcije se sastoji iz četiri faze: čitanje instrukcije (slika 1.a), formiranje adrese i čitanje operanda (slika 1.b), izvršavanje operacija (slika 1.c) i opsluživanje prekida (slika 1.d).

čitanje instrukcije (slika 1.a)

Instrukcija se čita iz memorije počev od adrese na koju ukazuju trenutka vrednost programskog brojača PC. Čita se reč po reč i posle svake pročitane reči vrednost PC se inkrementira. Pročitane reči instrukcije se smeštaju u registre IR1 do IR4 koji čine prihvatni registar instrukcije IR. Broj pročitanih reči zavisi od instrukcije. Bezadresne instrukcije sadrže samo kod operacije, pa zato treba pročitati samo jednu reč. Ove instrukcije ne prolaze kroz fazu formiranje adrese i čitanje operanda, pa zato posle čitanja jedne reči treba odmah preći na fazu *izvršavanje operacija*. Instrukcije skoka sadrže kod operacije i adresu skoka, pa zato treba pročitati nekoliko reči i to prvu reč koja sadrži kod operacije i drugu i nekoliko sledećih nekoliko reči specificiraju adresu skoka. Ove instrukcije, takođe, ne prolaze kroz fazu formiranje adrese i čitanje operanda, pa zato posle čitanja odgovarajućeg broja reči treba odmah preći na fazu izvršavanje operacija. Adresne instrukcije obavezno sadrže dve reči i to prvu reč koja specificira kod operacije i drugu reč koja specificira način adresiranja i adresu registra opšte namene. Kod registarskih adresiranja dužina instrukcije je dve ili tri reči, dok kod memorijskih adresiranja treća i četvrta reč specificiraju adresu, pomeraj ili neposrednu veličinu. Zbog toga kod ovih instrukcija posle čitanja dve reči kod registarskih adresiranja i treće i četvrte reči kod memorijskih adresiranja treba preći na fazu formiranje adrese i čitanje operanda. Prilikom čitanja reči instrukcije formiraju se signali dužine instrukcije L1, L2 do L5, koji predstavljaju signale logičkih uslova. Ovi signali označavaju da je dužina instrukcije jedna, dve do 4 reči. U slučaju bezadresnih instrukcija i instrukcija skoka posle čitanja prve reči koja sadrži kod operacije treba da se formira neaktivna vrednost signala L1. U slučaju bezadresnih instrukcija treba posle čitanja prve reči koja sadrži kod operacije, i provere uslova L1 da se formira neaktivna vrednost signala L2. U slučaju instrukcija skoka treba posle čitanja prve reči koja sadrži kod operacije, i provere uslova L1 da se formira aktivna vrednost signala L2. U slučaju adresnih instrukcija treba posle čitanja prve reči koja sadrži kod operacije da se formira aktivna vrednost signala L1. Na osnovu aktivne vrednosti signala L1 treba da se pročita druga reč instrukcije koja sadrži specifikaciju način adresiranja i adresu registra opšte namene. Na osnovu specifikacije načina adresiranja treba da se formira neaktivna vrednost signal L4 za registarska adresiranja i aktivna vrednost signala L4 i aktivna vrednost jednog od signala dužine instrukcije za memorijska adresiranja.





Slika 1.a Dijagram toka – faza čitanje instrukcije

Obavezno se čita prva reč instrukcije koja specificira kod operacije. U okviru toga se, najpre, PC prebacuje u MAR i inkrementira sadržaj PC. Iz memorije M se, zatim, sa adrese određene sadržajem registra MAR čita reč i upisuje u registar MBR. Sadržaj registra MBR se, na kraju, prebacuje u registar IR1.

Sada se vrši provera signala logičkog uslova L1. Ukoliko se radi o bezadresnoj instrukciji ili instrukciji skoka signal L1 je neaktivan, pa se proverava logički uskov L2. Ukoliko je on neaktivan, radi se o bezadresnoj instrukciji, pa se prelazi na korak 4 i fazu *izvršavanje operacije* (slika 1.c). Ukoliko se radi o instrukcijama skoka L2 je aktivan, pa se prelazi na čitanje druge reči instrukcije. Čitanje druge reči instrukcije se realizuje na sličan način kao i čitanje prve reči instrukcije. Druga reč instrukcije se upisuje u registar IR2.

Sada se vrši provera signala logičkog uslova L3. Ukoliko se radi o instrukciji uslovnog skoka, signal L3 je aktivan, pa se prelazi na korak 4 i fazu *izvršavanje operacije* (slika 1.c). Ukoliko se radi o instrukciji bezuslovnog skoka čija je dužina, tri reči, signal L3 je neaktivan, pa se prelazi na čitanje treće reči instrukcije. Čitanje treće reči instrukcije se realizuje na sličan način kao i čitanje prve i druge reči instrukcije. Treća reč instrukcije se upisuje u registar IR3, pa se prelazi na korak 4 i fazu *izvršavanje operacije* (slika 1.c).

Ukoliko je signal logičkog uslova L1 aktivan, radi se on nekoj od adresnih instrukcija, pa se prelazi na čitanje druge reči instrukcije. Čitanje druge reči instrukcije se realizuje na sličan način kao i čitanje prve reči instrukcije. Druga reč instrukcije se upisuje u registar IR2. Logički uslovi L4 i L5 se generišu u zavisnosti od specificiranog načina adresiranja i oni

određuju dužinu odgovarajuće instrukcije. Prvo se vrši provera signala logičkog uslova L4. Ukoliko je signal L4 neaktivan tada se radi o registarskim adresiranjima bez pomeraja i tada je dužina instrukcije 2 bajta pa se prelazi na korak 3 i fazu *formiranje adrese i čitanje operanda* (slika 1.b). Ukoliko je signal L4 aktivan tada je dužina instrukcije 3 ili 4 bajta pa se čita 3 reč instrukcije. Čitanje treće reči instrukcije se realizuje na sličan način kao i čitanje prve ili druge reči instrukcije. Treća reč instrukcije se upisuje u registar IR3.

Sada se vrši provera signala logičkog uslova L5. Ukoliko se radi o adresnoj instrukciji sa nekim od memorijskih adresiranja ili neposrednim adresiranjem, signal L5 je neaktivan, pa se prelazi na čitanje četvrte reči instrukcije. Čitanje četvrte reči instrukcije se realizuje na sličan način kao i čitanje prve, druge ili treće reči instrukcije. Četvrta reč instrukcije se upisuje u registar IR4 i zatim se prelazi na korak 3 tj. fazu *formiranje adrese i čitanje operanda* (slika 1.b). Ukoliko se radi o adresnoj instrukciji sa relativnim adresiranjem ili registarskim indirektnim adresiranjem sa pomerajem, signal L5 je aktivan, pa se prelazi na korak 3 i fazu *formiranje adrese i čitanje operanda* (slika 1.b).

#### formiranje adrese i čitanje operanda (slika 1.b)

Formiranje adrese i čitanje operanda se realizuje samo za adresne instrukcije po posebnom algoritmu za svaki od načina adresiranja prolaskom kroz odgovarajuće korake. Na početku se realizuje višestruki uslovni skok na odgovarajući dijagram toka na osnovu toga koji je od signala logičkih uslova načina adresiranja aktivan. Aktivna vrednost jednog od signala načina adresiranja regdir, regind, regindpom, memdir, memind, rel i immed određuje da je specificirano registarsko direktno adresiranje, registarsko indirektno adresiranje, sa pomerajem, memorijsko direktno adresiranje, memorijsko indirektno adresiranje, relativno i neposredno adresiranje, respektivno.





Slika 1.b Dijagram toka – faza formiranje adrese i čitanje operanda

Ukoliko je signal regdir aktivan, radi se o registarskom direktnom adresiranju. Operand je tada u registru opšte namene R<sub>i</sub> određenom vrednošću bitova 1 i 0 druge reči instrukcije iz registra IR2. Selektovani registar opšte namene R<sub>i</sub> se prebacuje u registar B. Time je završena faza *formiranje adrese i čitanje operanda* i prelazi se na korak 4 i fazu *izvršavanje operacija* (slika 1.c).

Ukoliko je signal regind aktivan, radi se o registarskom indirektnom adresiranju. Operand je tada u memoriji na adresi koja se nalazi u registru opšte namene R<sub>i</sub> određenom vrednošću bitova 1 i 0 druge reči instrukcije iz registra IR2. Selektovani registar opšte namene R<sub>i</sub> se prebacuje u registar registar MAR i prelazi se na korak 5.

Počev od koraka 5 se za sve operacije, sem operacije MOVD i POP, čita operand i smešta u registar B. Zbog toga se ovde vrši provera signala operacije MOVD, a zatim i POP. Ukoliko je njihova vrednost 0, iz memorije M se sa adrese određene sadržajem registra MAR čita reč i upisuje u registar MBR, registar MAR se uvećava za jedan, a zatim se sadržaj registra MBR prebacuje u viši razred registara B. Potom se ponavlja ova operacija, ali se sada pročitani podatak koji se nalazi u registru MBR upisuje u niži razred registra B. Time je završena faza *formiranje adrese i čitanje operanda* i prelazi se na korak 4 i fazu *izvršavanje operacija* (slika 1.c). Ukoliko je vrednost signala MOVD ili POP 1, odmah se prelazi na korak 4 i fazu *izvršavanje operacija* (slika 1.c).

Ukoliko je signal regindpom aktivan, radi se o registarskom indirektnom adresiranju sa pomerajem. Operand je tada u memoriji na adresi koja se dobija sabiranjem sadržaja registra

 $R_i$  određenog vrednošću bitova 2, 1 i 0 druge reči instrukcije iz registra IR2 sa pomerajem, dok se pomeraj nalazi u registru IR3. Dobijena adresa se prebacuje u registar MAR i prelazi na korak 5 počev od koga se, na već opisani način, za sve operacije, sem operacije MOVD i POP, čita operand i smešta u registar B. Time je završena faza *formiranje adrese i čitanje operanda* i prelazi se na korak 4 i fazu *izvršavanje operacija* (slika 1.c).

Ukoliko je signal memdir aktivan, radi se o memorijskom direktnom adresiranju. Operand je tada u memoriji na adresi koja se nalazi u razredima IR3 i IR4 označenim sa IR\_DA čiji se sadržaj prebacuje u registar MAR i prelazi na korak 5 počev od koga se, na već opisani način, za sve operacije, sem operacije MOVD i POP, čita operand i smešta u registar B. Time je završena faza *formiranje adrese i čitanje operanda* i prelazi se na korak 4 i fazu *izvršavanje operacija* (slika 1.c).

Ukoliko je signal memind aktivan, radi se o memorijskom indirektnom adresiranju. Operand je tada u memoriji na adresi određenoj sadržajem memorijske lokacije čija se adresa nalazi u registrima IR3 i IR4 označenim sa IR\_DA. Stoga se, najpre, sadržaj ovih registara prebacuje u registar MAR, pa se iz memorije M sa adrese određene sadržajem registra MAR čita reč i upisuje u registar MBR, i registar MAR se uvećava za jedan. Potom se registar MBR prebacuje u viši razred registra B, i postupak se ponavlja samo što sada očitani podatak iz memorije upisujemo u niži razred registra B. Operand je u memoriji na adresi koja se nalazi u registru B čiji se sadržaj prebacuje u registar MAR i prelazi na korak 5 počev od koga se, na već opisani način, za sve operacije, sem operacije MOVD i POP, čita operand i smešta u registar B. Time je završena faza formiranje adrese i čitanje operanda i prelazi se na korak 4 i fazu izvršavanje operacija (slika 1.c).

Ukoliko je signal immed aktivan, radi se o neposrednom adresiranju. Operand se tada nalazi u registrima IR2 i IR3 označenim sa IR\_DA, čiji se sadržaj prebacuje u registar B. Time je završena faza *formiranje adrese i čitanje operanda* i prelazi se na korak 4 i fazu *izvršavanje operacija* (slika 1.c).

Ukoliko je signal rel aktivan, radi se o relativnom adresiranju. Operand je tada u memoriji na adresi koja se dobija sabiranjem sadržaja registra PC i pomeraja koji se nalazi u registru IR3. Dobijena adresa se prebacuje u registar MAR i prelazi na korak 5 počev od koga se, na već opisani način, za sve operacije, sem operacije MOVD i POP, čita operand i smešta u registar B. Time je završena faza *formiranje adrese i čitanje operanda* i prelazi se na korak 5 i fazu *izvršavanje operacija* (slika 1.c).

izvršavanje operacija (slika 1.c)

Izvršavanje operacija se realizuje počev od koraka 4 po posebnom algoritmu za svaku od navedenih operacija prolaskom kroz odgovarajuće korake. Na početku se realizuje višestruki uslovni skok na jedan od dijagrama toka na osnovu toga koji je od signala logičkih uslova operacija aktivan. Aktivna vrednost jednog od signala operacija MOVS, MOVD, ADD, AND, ASR, BNZ, JMP, JMPIND, JSR, RTS, RTI, PUSH, POP, INTE, INTD, TRPE, TRPD, INT, INC ili DEC određuje da je specificirana operacija prenosa u registar, operacija prenosa iz registra, aritmetička operacija sabiranja, logička operacija logički proizvod, operacija aritmetičkog pomeranja udesno za jedno mesto, operacija uslovnog skoka ukoliko je rezultat nije nula, operacija bezuslovnog skoka, instrukcija bezuslovnog indirektnog skoka, instrukcija skoka na potprograma, instrukcija povratka iz prekidne rutine, instrukcija povratka iz potprograma, operacija smeštanja na vrh steka, operacija skidanja sa vrha steka, operacija postavljanja indikatora I registra PSW na 1 i 0, operacija postavljanja indikatora T registra PSW na 1 i 0, instrukcija prekida, instrukcija inkrementiranja ili instrukcija dekrementiranja respektivno.

Ukoliko je signal MOVS aktivan, sadržaj registra B se prebacuje u neki od registara registarskog fajla, specificiran bitima 1 i 0 drugog bajta instrukcije. Time je završena faza *izvršavanje operacija* i prelazi se na korak 5 i fazu *opsluživanje prekida* (slika 1.d).

Ukoliko je signal MOVD aktivan, najpre se proverava da li je aktivan signal immed, i ukoliko jeste prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d), jer u ovoj instrukciji nije dozvoljeno neposredno adresiranje. Ukoliko je signal immed neaktivan sadržaj jednog od registara registarskog fajla, određen bitovima 5,4 i 3 registra IR2, se upisuje u registar B. Time je završena faza *izvršavanje operacija* i prelazi se na korak 7 i fazu *vraćanje podatka* (slika 1.c).

Ukoliko je signal ADD aktivan, sabiraju se sadržaji jednog registara registarskog fajla specificiran bitima 1 i 0 registra IR2 i B i rezultat upisuje u jedan od registara registarskog fajla specificiran bitima 1 i 0 registra IR2. Time je završena faza *izvršavanje operacija* i prelazi se na korak 5 i fazu *opsluživanje prekida* (slika 1.d).

Ukoliko je signal AND aktivan, logička I operacija se realizuje nad sadržajima jednog registara registarskog fajla specificiran bitima 1 i 0 registra IR2 i B i rezultat upisuje u jedan od registara registarskog fajla specificiran bitima 1 i 0 registra IR2. Time je završena faza *izvršavanje operacija* i prelazi se na korak 5 i fazu *opsluživanje prekida* (slika 1.d).

Ukoliko je signal ASR aktivan, najpre se proverava da li je aktivan signal immed, i ukoliko jeste prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d), jer u ovoj instrukciji nije dozvoljeno neposredno adresiranje. Ukoliko je signal immed neaktivan sadržaj registra B se aritmetički pomera udesno za jedno mesto i upisuje u registar B. Time je završena faza *izvršavanje operacija* i prelazi se na korak 7 i fazu *vraćanje podatka* (slika 1.c).

Ukoliko je signal INC aktivan, najpre se proverava da li je aktivan signal immed, i ukoliko jeste prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d), jer u ovoj instrukciji nije dozvoljeno neposredno adresiranje. Ukoliko je signal immed neaktivan sadržaj registra B se inkrementira i upisuje u registar B. Time je završena faza *izvršavanje operacija* i prelazi se na korak 7 i fazu *vraćanje podatka* (slika 1.c).

Ukoliko je signal DEC aktivan, najpre se proverava da li je aktivan signal immed, i ukoliko jeste prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d), jer u ovoj instrukciji nije dozvoljeno neposredno adresiranje. Ukoliko je signal immed neaktivan sadržaj registra B se dekrementira i upisuje u registar B. Time je završena faza *izvršavanje operacija* i prelazi se na korak 7 i fazu *vraćanje podatka* (slika 1.c).

Ukoliko je signal INTE aktivan, bit I registra PSW se postavlja na jedan. Time je završena faza *izvršavanje operacija* i prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d).

Ukoliko je signal INTD aktivan, bit I registra PSW se postavlja na nula. Time je završena faza *izvršavanje operacija* i prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d).

Ukoliko je signal TRPE aktivan, bit T registra PSW se postavlja na jedan. Time je završena faza *izvršavanje operacija* i prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d).

Ukoliko je signal TRPD aktivan, bit T registra PSW se postavlja na nula. Time je završena faza *izvršavanje operacija* i prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d).

Ukoliko je signal BNZ aktivan, uslovni skok na osnovu vrednosti signala logičkog uslova rezultata operacija eql se realizuje. Signali logičkih uslova rezultata operacija eql (rezultat nula) se formiraju na osnovu vrednosti indikatora Z registra programske statusne reči PSW. Signal rezultata operacija eql ima vrednost 1 ukoliko je rezultat zadnje izvršene instrukcije 0 i vrednost 0 ukoliko rezultat zadnje izvršene instrukcije nije 0. Ukoliko je signal eql 1, uslov za skok nije ispunjen. Time je završena faza *izvršavanje operacija* i prelazi se na korak 5 i fazu *opsluživanje prekida* (slika 1.d). Ukoliko je signal eql 0, uslov za skok je ispunjen, pa se sadržaj registara PC uvećan za vrednost registra IR2, upisuje u registar PC. Time je završena faza *izvršavanje operacija* i prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d).

Ukoliko je signal JMP aktivan, bezuslovni skok se realizuje. Sadržaj registara IR2 i IR3 označeni sa IR\_JA, koji predstavlja adresu skoka, upisuje se u registar PC. Time je završena faza *izvršavanje operacija* i prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d).

Ukoliko je signal JSR aktivan, skok na potprogram se realizuje. U okviru toga se sadržaj registra PC stavlja na stek. Najpre se registar SP dekrementira i nižih osam bita prebacuje u registar MBR. Zatim se sadržaj registra SP upisuje u registar MAR. Potom se registar MBR upisuje u memorijsku lokaciju određenu sadržajem registra MAR. Isti korak se ponavlja samo što se sada viših osam bita registra PC prebacuju u registar MBR. Na kraju se sadržaj registara IR2 i IR3 označeni sa IR\_JA, koji predstavlja adresu skoka, upisuje se u registar PC. Treba uočiti da stek raste prema nižim lokacijama i da registar SP ukazuje na prvu popunjenu lokaciju. S toga se prilikom upisa na stek, prvo sadržaj registra SP dekrementira i posle toga upisuje u registar MAR. Time je završena faza *izvršavanje operacija* i prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d).

Ukoliko je signal JMPIND aktivan, bezuslovni indirektni skok se realizuje. Najpre se proveravaju uslovi immed i regind. Ukoliko je bilo koji od njih aktivan prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d), pošto u ovoj instrukciji nije dozvoljeno neposredno i registarsko indirektno adresiranje. Ukoliko ni jedan od ovih uslova nije ispunjen sadržaj registara B, koji predstavlja adresu skoka, upisuje se u registar PC. Time je završena faza *izvršavanje operacija* i prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d).

Ukoliko je signal RTI aktivan, povratak iz prekidne rutine se realizuje. U okviru toga se sadržajima sa steka restauriraju sadržaji registara PSW i PC. Najpre se sadržaj registra SP prebacuje u registar MAR i inkrementira. Zatim se iz memorijske lokacije određene sadržajem registra MAR čita sadržaj i upisuje u registar MBR. Na kraju se sadržaj registra MBR upisuje u registar PSW. Na isti način se sa steka čita još jedna reč i upisuje u viših osam bita registara PC, a potom se na isti način sa steka čita još jedna reč i upisuje u nižih osam bita registara PC. Treba uočiti da stek raste prema nižim lokacijama i da registar SP ukazuje na prvu popunjenu lokaciju. S toga se prilikom čitanja sadržaja sa steka, prvo sadržaj registra SP prebacuje u registar MAR i posle toga inkrementira. Time je završena faza *izvršavanje operacija* i prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d).

Ukoliko je signal RTS aktivan, povratak iz potprograma se realizuje. U okviru toga se sadržajem sa steka restaurira sadržaj registra PC. Ovo se realizuje na identičan kao i u slučaju instrukcije RTI. Time je završena faza *izvršavanje operacija* i prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d).

Ukoliko je signal INT aktivan, instrukcija prekida se realizuje. U okviru toga prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d).













Slika 1.c Dijagram toka – faza izvršavanje operacija

Ukoliko je signal POP aktivan, skidanje sa steka se realizuje. U okviru toga se sadržaj sa steka upisuje u registar B. Najpre se proverava uslov immed. Ukoliko je on ispunjen prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d), jer u ovoj instrukciji neposredno adresiranje nije dozvoljeno. Ukoliko signal immed nije ispunjen sadržaj registra MAR prebacuje u registar A, sadržaj registra SP se inkrementira. Zatim se iz memorijske lokacije određene sadržajem registra MAR čita sadržaj i upisuje u registar MBR. Na kraju se sadržaj registra MBR upisuje u viši razred registara B. Na isti način se sa steka čita još jedna reč i upisuje u niži razred registara B. Na kraju se sadržaj registra A upisuje u registar MAR. Treba uočiti da stek raste prema nižim lokacijama i da registar SP ukazuje na poslednju zauzetu lokaciju. S toga se prilikom čitanja sadržaja sa steka, prvo prebacuje u registar MAR i posle toga inkrementira sadržaj registra SP. Time je završena faza *izvršavanje operacija* i prelazi se na korak 7 i fazu *vraćanje podatka* (slika 1.c).

Ukoliko je signal PUSH aktivan, stavljanje na stek se realizuje. U okviru toga se sadržaj registra B stavlja na stek. Najpre se dekrementira sadržaj registra SP, prebacuje sadržaj nižeg razreda registara B u registar MBR. Potom se sadržaj registra SP prebacuje u registar MAR, i dekrementira se sadržaj registra SP. Zatim se sadržaj registra MBR upisuje u memorijsku lokaciju određenu sadržajem registra MAR. Na isti način se viši bajt registara B stavlja na stek. Treba uočiti da stek raste prema nižim lokacijama i da registar SP ukazuje na poslednju zauzetu lokaciju. S toga se prilikom čitanja sadržaja sa steka, prvo dekrementira sadržaj registra SP i posle toga prebacuje u registar MAR. Time je završena faza *izvršavanje operacija* i prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d).

#### vraćanje podatka (slika 1.c)

Ukoliko je signal regdir aktivan, sadržaj registra B se prebacuje u jedan od registara registarskog fajla R<sub>i</sub> određen vrednošću druge grupe bitova druge reči instrukcije iz registra IR2 i prelazi na korak 6 i fazu *opsluživanje prekida* (slika 1.d). Ukoliko je signal regdir neaktivan sadržaj registra B se upisuje u memoriju. Najpre se niži bajt registra B upisuje u registar MBR, a zatim se taj registar u sledećem koraku upisuje u memorijsku lokaciju određenu sadržajem registra MAR. Na isti način se viši bajt regitra B prebacuje u memoriju. Time je završena faza *izvršavanje operacija* i prelazi se na korak 6 i fazu *opsluživanje prekida* (slika 1.d).

opsluživanje prekida (slika 1.d)

Opsluživanje prekida se realizuje počev od koraka 6.



Ukoliko je signal PREKID 0, u toku izvršavanja prethodnih faza nije došlo do generisanja signala prekida, pa se faza opsluživanje prekida završava i prelazi se na korak 1 i fazu *čitanje instrukcije* (slika 1.a).

Ukoliko je signal PREKID 1, u toku izvršavanja prethodnih faza došlo je do generisanja signala prekida, pa se prelazi na korake u okviru kojih se na steku najpre čuvaju sadržaji registara PC i PSW i potom utvrđuje adresa prekidne rutine i upisuje u registar PC. Čuvanje sadržaja registra PC na steku se realizuje na identičan način kao i u slučaju instrukcije JSR. Na isti način se na stek stavlja i sadržaj registra PSW. Adrese prekidnih rutina se nalaze u ulazima tabele sa adresama prekidnih rutina. Broj ulaza u tabelu je dat sadržajem registra BR, a početna adresa tabele sadržajem registra IVTP. Najpre se sadržaj registra BR prebacuje u registar B, pa se sadržaj registra B pomeranjem ulevo za jedno mesto množi sa dva. Time se broj ulaza pretvara u pomeraj. Potom se sabiranjem sadržaja registara IVTP i B i smeštanjem u registar MAR dobija adresa na kojoj se nalazi adresa prekidne rutine. Sa te i sledeće adrese iz memorije se čitaju dva bajta i upisuju u registar PC.

Faza *opsluživanje prekida* je time završena i prelazi se na korak 1 i *fazu čitanje instrukcije* (slika 1.a).

Treba uočiti da se javljaju dve situacije vezane za vrednost registra PC po završetku faze *opsluživanje prekida* i prelaska na korak 1 i fazu *čitanje instrukcije* (slika 1.a). Ukoliko je signal PREKID bio 0, u registru PC je adresa prve sledeće instrukcije posle instrukcije koja je izvršena. Ukoliko je signal PREKID bio 1, u registru PC je adresa prve instrukcije prekidne rutine.

## 3 OPERACIONA JEDINICA

U ovom odeljku se razmatraju realizacije operacionih jedinica kod kojih su prekidačke mreže povezane direktno i pomoću jedne, dve i tri interne magistrale.

#### 3.1 OPERACIONA JEDINICA SA DVE MAGISTRALE

U ovom odeljku se razmatraju struktura upravljačke jedinice i algoritam generisanja upravljačkih signala.

#### 3.1.1 Struktura operacione jedinice

Struktura operacione jedinice sa dve magistrale je data na slikama 3.a i 3.b.



Slika 3.a Operaciona jedinica sa dve magistrale



Slika 3.b Operaciona jedinica sa dve magistrale (nastavak)

Operaciona jedinica je kompozicija kombinacionih i sekvencijalnih prekidačkih mreža koje služe za pamćenje binarnih reči, izvršavanje mikrooperacija i generisanje signala logičkih uslova upravljačke jedinice.

Pri realizaciji operacione jedinice koriste se sledeci 16-bitni registri: programski brojač PC adresni registar memorije MAR, prihvatni registri podatka A i B, registri opšte namene AX, BX, CX, DX, SI, DI, SP, BP (objedinjenih u registarski fajl REG), prihvatni registri podataka X i Y,

ukazivač na tabelu sa adresama prekidnih rutina IVTP, i 8-bitni registri: programska statusna reč PSW, prihvatni registar podatka memorije MBR, registar broja ulaza BR, registar maske IMR i četvorobajtni registar IR.

PC je brojački registar koji se naziva programski brojač. Njegov sadržaj se koristi kao adresa memorijske lokacije sa koje treba čitati binarnu reč koja se interpretira kao instrukcija. S obzirom da su binarne reči koje se interpretiraju kao instrukcije smeštene jedna iza druge u memorijskim lokacijama i da stoga treba da se čitaj sekvencijalno, sadržaj programskog brojača PC se najpre, koristi kao adresa memorijske lokacije sa koje se čita binarn reč, pa se zatim, njegov sadržaj inkrementira. Registar PC15...0 je 16-to razredni programski brojač čiji sadržaj predstavlja adresu memorijske lokacije počev od koje treba pročitati jedan do četiri bajta instrukcije. Sadržaj registra PC15...0 se inkrementira generisanjem aktivne vrednosti signala **incPC**. Ovo se koristi prilikom čitanja svakog bajta instrukcije koji se nalaze u susednim 8-mo bitnim lokacijama. U programski brojač se moze vršiti upis posebno nižeg, posebno višeg bajta.

**MAR** je adresni registar memorije. U registar MAR se smešta sadržaj koji predstavlja adresu memorijske lokacije sa koje treba pročitati ili u koju treba upisati binarnu reč. Sadržaj registra MAR se vodi na adresnu magistralu, kao i na internu procesorsku magistralu DBUS, a u njega se vrši upis sa interne procesorske magistrale SBUS.

MBR je prihvatni registar podatka. U registar MBR se smešta sadržaj koji je pročitan iz memorijske lokacije ili sadržaj koji treba upisati na neku memorijsku lokaciju, a odabir se vrši multiplekserom na ulazu. Multiplekser služi za propustanje ili podataka sa sistemske magistrale DBUS, ili podataka sa interne procesorske magistrale SBUS, i to posebno nižeg, a posebno višeg bajta sa magistrale SBUS (to je realizovano pomoću još jednog multipleksera). Sadržaj registra MBR se vodi na sistemsku magistralu podataka DBUS ili na internu procesorsku magistralu DBUS.

**A** i **B** su prihvatni registri podataka. Oni imaju mogućnost upisa sa interne procesorske magistrale DBUS, a svoj sadržaj propuštaju na internu procesorsku magistralu SBUS.

PSW je registar koji predstavlja programsku statusnu reč. U njemu se na određenim pozicijama čuvaju indikatori statusa. Indikatori koje PSW sadrži su N, Z, V, C koji sadrže informaciju o prethodno izvršenoj operaciji: da li je dobijena negativna vrednost pri izracunavanju, da li je dobijena nulta vrednost kao rezultat, da li je došlo do prekoračenja i da li je došlo do prenosa., kao i biti I, T, L<sub>1</sub> i L<sub>0</sub>, da li su dozvoljeni prekidi, da li vršiti zaustavljenje nakon svake instrukcije i prioritet trenutno izvršavanog koda. U slučaju skoka na prekidnu rutinu njegova vrednost se čuva na steku jer ta vrednost zajedno sa vrednošću registra PC predstavlja trenutni kontekst rada procesora, i pri povratku prethodni kontekst mora biti restauriran. Stoga je moguće upisati u vrednost u sve razrede registra sa interne procesorske magistrale DBUS. Vrednost registra može biti i rezultat nekog izracunavanja, kao što je ranije navedeno, te se mora formirati u kombinacionoj mreži označenoj kao "Formiranje vrednosti". Izlaz registra se vodi na internu procesorsku magistralu SBUS.

**IVTP** registar čuva pokazivač na početak *Interupt Vector* tabele u kojoj se čuvaju adrese prekidnih rutina. Izlaz ovog registra se vodi internu procesorsku magistralu SBUS, sa koje će se dalje voditi na ulaz aritmeticko-logicke jedinice u kojoj će se u slučaju prekida, sabiranjem vrednosti ovog registra i broja ulaza, dobiti odgovarajuća adresa prekidne rutine. U ovaj registar moguće je upisati podatke sa interne procesorske magistrale DBUS.

IR je četvorobajtni prihvatni registar instrukcije. U sva četri bajta registra IR moguće je nezavisno smestiti vrednosti koje dolaze iz registra MBR preko interne procesorske magistrale DBUS, na taj način se iz memorije učita naredna instrukcija za izvršavanje. Binarnu reč u registru IR treba interpretirati saglasno formatu instrukcije. Registri IR1, IR2, IR3 i IR4 su 8-mo razredni registri koji formiraju razrede 32..24, 23...16, 15...8 i 7...0, respektivno, prihvatnog registra instrukcije IR32...0. Instrukcije mogu, u zavisnosti od formata instrukcije, da budu dužine 1,2,3 ili 4 bajta. Razredi IR32...24 se uvek čitaju i njihov sadržaj predstavlja kod operacije. Broj preostalih razreda koji se čita zavisi od koda operacije, a u slučaju aritmetičkih i logičkih operacija, i od načina adresiranja i njihov sadržaj ima različito značenje.

**IR\_JA** (Jump Address) predstavlja adresu skoka koja se formira na osnovu registara IR2 i IR3. **IR DA** (Data) Podatak koji se koristi pri izvršavalju određenih instrukcija.

**SP** registar je pokazivač na poslednju popunjenu memorijsku lokaciju na vrhu steka. Inkrementira se ili dekrementira u zavisnosti da li se podatak stavlja ili skida sa steka. Pošto stek pokazuje na poslednju zauzetu memorijsku lokaciju i raste prema nižim memorijskim lokacijama nakon dekrementiranja podatak se smešta na stek. Pri skidanju sa steka scenario je suprotan, odnosno prvo skidamo podatak sa steka, a potom vrsimo inkrementiranje registra SP. Ovaj registar čita podatke sa interne procesorske magistrale SBUS, a izbacuje podatke na internu procesorsku magistralu SBUS i nalazi se u okviru registarskog fajla REG.

**BR** je registar u koji se smešta broj ulaza u IV tabelu, na osnovu čega se određuje adresa prekidne rutine. Ulaz je određen fiksno, a za formiranje broja ulaza služi kombinaciona mreža označena kao "Formiranje vrednosti".

#### Detaljan opis operacione jedinice dat je u sekciji 5 PRILOZI

#### 3.1.2 Algoritam generisanja upravljačkih signala

Sekvenca upravljačkih signala po koracima se formira na osnovu dijagrama toka izvršavanja instrukcije za operacionu jedinicu sa dve magistrale. Sekvenca upravljačkih signala po koracima sadrži korake u kojima se generišu upravljački signali operacione jedinice radi realizacije mikrooperacija predstavljenih operacionim blokovima u dijagramu toka i korake u kojima se realizuju grananja predstavljena uslovnim blokovima u dijagramu toka. Koraci u kojima se generišu upravljački signali operacione jedinice nazivaju se operacioni koraci, dok se koraci u kojima se realizuju grananja nazivaju upravljački koraci. U ovom odeljku su date dve sekvence upravljačkih signala po koracima i to sekvenca bez spajanja operacionih i upravljačkih koraka (tabela 1) i sekvenca sa spajanjem operacionih i upravljačkih koraka(tabela 2).

Sekvenca upravljačkih signala operacione jedinice bez spajanja operacionih i upravljačkih koraka data je u tabeli 1. U sekvenci se koriste iskazi za signale i skokove. Iskazi za signale su oblika

#### signali.

Ovaj iskaz sadrži spisak upravljačkih signala operacione jedinice i određuje koji se signali bezuslovno generišu. Iskazi za skokove su oblika

br step<sub>A</sub>,

br (if uslov then step<sub>A</sub>) i

br (case (uslov<sub>1</sub>, ..., uslov<sub>n</sub>) then (uslov<sub>1</sub>, step<sub>A1</sub>), ..., (uslov<sub>n</sub>, step<sub>An</sub>).

Prvi iskaz sadrži korak step<sub>A</sub> na koji treba bezuslovno preći i u daljem tekstu se referiše kao bezuslovni skok. Drugi iskaz sadrži signal **uslov** i korak step<sub>A</sub> i određuje korak step<sub>A</sub> na koji treba preći ukoliko signal **uslov** ima aktivnu vrednost i u daljem tekstu se referiše kao uslovni skok. Treći iskaz sadrži signale **uslov**<sub>1</sub>, ..., **uslov**<sub>n</sub> i korake step<sub>A1</sub>, ..., step<sub>An</sub> i određuje na koji od koraka step<sub>A1</sub>, ..., step<sub>An</sub> treba preći u zavisnosti od toga koji od signala **uslov**<sub>1</sub>, ..., **uslov**<sub>n</sub> ima aktivnu vrednost i u daljem tekstu se referiše kao višestruki uslovni skok.

Tabela 1 Sekvenca upravljačkih signala po koracima bez spajanja operacionih i upravljačkih koraka

#### ! Čitanje instrukcije !

! U koraku *step*<sub>00</sub> radi se učitavanje adrese u MAR sa koje se čita prvi bajt instrukcije i u istom taktu se vrši resetovanje zahteva za prekid koji se ne prenose u sledeću instrukciju. U narednom koraku se startuje čitanje podatka iz memorije sa adrese upisane u registru MAR, nakon čega se podatak učitava u registar MBR i predstavlja prvi bajt instrukcije i inkrementira se registar PC,a zatim se u sledećem koraku taj podatak upisuje u IR1.U istom koraku se u slučaju potrebe čitanja sledeće reči instrukcije

adresa upisuje u MAR registrar. U naredna dva koraka vrši se provera uslova: 11 i compl2. Ako je l1 neaktivan vrši se provera uslova compl2. Ukoliko je aktivan završava se čitanje instrukcije, a ako je compl2 neaktivan završeno je čitanje instrukcije i ide se na fazu izvršavanja instrukcije. Ukoliko je compl2 aktivan čita se još jedan bajt instrukcije na isti način kao i prvi bajt. Zatim se vrši provera uslova l3. Ukoliko je l3 aktivan završeno je čitanje instrukcije i ide se na fazu izvršavanja instrukcije. Ukoliko je l3 neaktivan, čita se još jedan reč instrukcije i ide se na fazu izvršavanja instrukcije.Ukoliko je vrednost signala l1 aktivna, čita se još jedan reč instrukcije. Zatim se proverava uslov l4. Ukoliko je on neaktivan završeno je čitanje instrukcije i ide se na fazu formiranje adrese i čitanje operanda, u suprotnom čita se još jedan reč instrukcije i proverava uslov l5. Ukoliko je l5 neaktivan završeno je čitanje instrukcije i ide se na fazu formiranje adrese i čitanje operanda, u suprotnom čita se još jedan bajt i prelazi se na fazu formiranje adrese i čitanje operanda!

```
resetF, PCout, ldMAR;
step_{00}
           read:
step_{01}
step_{02}
           IdMBR. incPC:
           MBRout, ldIR1, PCout, ldMAR;
step_{03}
step<sub>04</sub>
           br (if 11 then step<sub>0E</sub>);
           br (if compl2 then step<sub>3B</sub>);
step<sub>05</sub>
           read;
step<sub>06</sub>
step_{07}
          ldMBR, incPC;
           MBRout, ldIR2, PCout, ldMAR;
step_{08}
           br (if 13 then step_{3B});
step<sub>09</sub>
          read:
step_{0A}
          ldMBR, incPC;
step_{0B}
step_{0C}
           MBRout, ldIR3;
step_{0D}
          br step<sub>3B</sub>;
step<sub>0E</sub>
           read;
          IdMBR, incPC;
step<sub>0F</sub>
           MBRout, ldIR2, PCout, ldMAR;
step<sub>10</sub>
           br (if compl4 then step<sub>19</sub>);
step<sub>11</sub>
step<sub>12</sub>
           read:
           ldMBR, incPC;
step<sub>13</sub>
           MBRout, ldIR3, PCout, ldMAR;
step<sub>14</sub>
           br (if 15 then step<sub>19</sub>);
step<sub>15</sub>
           read:
step<sub>16</sub>
          IdMBR, incPC;
step<sub>17</sub>
           MBRout, ldIR4;
step<sub>18</sub>
```

#### ! Formiranje adrese i čitanje operanda!

! U korak  $step_{19}$  se dolazi iz koraka  $step_{11}$ ,  $step_{15}$  ili  $step_{18}$  ukoliko se radi o instrukcijama dužine dva, tri ili četiri bajta koje zahtevaju da se do operanda dođe saglasno specificiranom načinu adresiranja. U slučaju adresiranja kod kojih se operand nalazi u nekom od registara opšte namene ili u samoj instrukciji, ova faza se svodi na prebacivanje operanda u odgovarajuci registar. U slučaju adresiranja kod kojih se operand nalazi u memoriji, ova faza se sastoji od koraka u kojima se prvo formira adresa operanda u memoriji i zatim čita operand. U koraku  $step_{19}$  se realizuje višestruki uslovni skok na jedan od koraka  $step_{1B}$ ,  $step_{1D}$  ...  $step_{32}$  u zavisnosti od toga koji od signala adresiranja **regdir**, **regind**, **regindpom**, **memdir**, **memind**, **rel**, **immed** ima aktivnu vrednost, u slučaju da nijedan od navedenih signala nije aktivan došlo je do greške u adresiranju pa se u sledećem koraku skače na obradu prekida!

```
step<sub>19</sub> br (case (regdir, regind, regindpom, memdir, memind, rel, immed) then (regdir, step<sub>1B</sub>), (regind, step<sub>1D</sub>), (regindpom, step<sub>1F</sub>), (memdir, step<sub>23</sub>), (memind, step<sub>25</sub>), (rel, step<sub>2E</sub>), (immed, step<sub>32</sub>));
step<sub>1A</sub> br step<sub>9A</sub>;
```

Direktno registarsko!

! U korak  $step_{1B}$  se dolazi iz  $step_{19}$  ukoliko je signal za registarsko direktno adresiranje **regdir** aktivan. Prvo se operand učita u registar **B**, a zatim skače na fazu izvršavanja instrukcije!

```
step<sub>1B</sub> REGout, ldBlow, ldBhigh, fdo;
```

step<sub>1C</sub> br step<sub>3B</sub>;

! Indirektno registarsko !

! U korak  $step_{1D}$  se dolazi iz  $step_{19}$  ukoliko je signal za registarsko indirektno adresiranje **regind** aktivan. Adresa operanda, koja se nalazi u nekom od registara registarskog fajla, se učita u registar **MAR** i skače se na fazu čitanje operanda za memorijska adresiranja!

```
step<sub>1D</sub> REGout, DSout, IdMAR, fdo;
```

step<sub>1E</sub> br step<sub>34</sub>;

! Indirektno registarsko sa pomerajem!

! U korak  $step_{1F}$  se dolazi iz  $step_{19}$  ukoliko je signal za registarsko indirektno adresiranje sa pomerajem **regindpom** aktivan. Najpre se jedan od registara registarskog fajla upisuje u registar  $\mathbf{X}$ , a zatim se pomeraj upisuje u registar  $\mathbf{Y}$ . Potom se izvrši aritmetička operacija sabiranja, i rezultat upiše u registar MAR. Time se u registru MAR<sub>15...0</sub> nalazi adresa operanda za slučaj registarsko indirektno adresiranje sa pomerajem !

```
step<sub>1F</sub> REGout, ldX, DSout, fdo;
```

step<sub>20</sub> IR3out, ldY;

step<sub>21</sub> add, ldMAR, DSout, ALUout;

 $step_{22}$  br  $step_{34}$ ;

! Direktno memorijsko !

! U korak *step*<sub>23</sub> se dolazi iz *step*<sub>19</sub> ukoliko je signal za memorijsko direktno adresiranje **memdir** aktivan. Adresa označena kao **IR\_DA** se upisuje u registar **MAR**. Time se u registru MAR<sub>15...0</sub> nalazi adresa operanda za slučaj memorijskog direktnog adresiranja!

```
step<sub>23</sub> IR DAout, ldMAR;
```

step<sub>24</sub> br step<sub>34</sub>;

! Indirektno memorijsko !

! U korak *step*<sub>25</sub> se dolazi iz *step*<sub>19</sub> ukoliko je signal za memorijsko indirektno adresiranje **memind** aktivan. Adresa označena kao **IR\_DA** se upisuje u registar **MAR**. Zatim se sa memorijske lokacije određenom vrednošću registra **MAR** čita jedan bajt, koji se prebacuje u viših osam bitova registra B. Zatim se na isti način čita još jedna reč iz memorije i upisuje u nižih osam bitova registra B. Na kraju se sadržaj registra B prebacuje u regitar MAR. Time se u registru MAR<sub>15...0</sub> nalazi adresa operanda za slučaj memorijskog direktnog adresiranja!

```
step<sub>25</sub> IR DAout, ldMAR;
```

step<sub>26</sub> read;

step<sub>27</sub> ldMBR, incMAR;

step<sub>28</sub> **ldBhigh, MBRout**;

step<sub>29</sub> read;

step<sub>2A</sub> ldMBR;

step<sub>2B</sub> **ldBlow, MBRout**;

step<sub>2C</sub> Bout, ldMAR;

step<sub>2D</sub> br step<sub>34</sub>;

! Relativno!

! U korak  $step_{2E}$  se dolazi iz  $step_{19}$  ukoliko je signal za relativno adresiranje **rel** aktivan. Najpre se programski projač **PC** upisuje u registar **X**, a zatim se pomeraj upisuje u registar **Y**. Potom se izvrši aritmetička operacija sabiranja, i rezultat upiše u registar MAR. Time se u registru MAR<sub>15...0</sub> nalazi adresa operanda za slučaj relativnog adresiranja!

```
step<sub>2F</sub> ldX, PCout;
```

step<sub>2F</sub> **IR3out, ldY**;

step<sub>30</sub> add, ALUout, DSout, ldMAR;

step<sub>31</sub> br step<sub>34</sub>;

! Neposredno!

! U korak  $step_{32}$  se dolazi iz  $step_{19}$  ukoliko je signal za neposredno adresiranje **immed** aktivan. Prvo se operand, označen kao **IR DA** učita u registar **B**, a zatim se skače na fazu izvršavanja instrukcije!

```
step<sub>32</sub> IR_DAout, SDout, IdBhigh, IdBlow; step<sub>33</sub> br step<sub>3B</sub>;
```

! Čitanje operanda za memorijska adresiranja !

! Ako je signal MOVD ili POP aktivan ide se na korak *step*<sub>3B</sub> (faza izvršavanja instrukcije), u suprotnom se u registar MBR upisuje prvi bajt koji se nalazi na memorijskoj lokaciji određenoj sadržajem registra MAR i u istom taktu se inkrementira MAR registar da bi se pripremio za čitanje sledeceg bajta podatka. Zatim se pročitani podatak upisuju u viših osam bita registara B. Na isti način se čita još jedan podatak i upisuje u nižih osam bita registra B!

```
step<sub>34</sub> br (if MOVD or POP then step<sub>3B</sub>);
step<sub>35</sub> read;
step<sub>36</sub> ldMBR, incMAR;
step<sub>37</sub> MBRout, ldBhigh;
step<sub>38</sub> read;
step<sub>39</sub> ldMBR;
step<sub>3A</sub> MBRout, ldBlow;
```

! Izvršavanje operacije!

! U korak  $step_{3B}$  se dolazi iz koraka  $step_{05}$ ,  $step_{09}$ ,...,  $step_{3A}$  radi izvršavanja operacije. U koraku  $step_{3B}$  se realizuje višestruki uslovni skok na jedan od koraka  $step_{3E}$ ,  $step_{41}$ , ...,  $step_{90}$  u zavisnosti od toga koji od signala operacija **MOVS**, **MOVD**,..., **TRPD** ima aktivnu vrednost!

```
step<sub>3B</sub> br (case (MOVS, MOVD, ADD, AND, ASR, BNZ, JSR, JMP, JMPIND, RTI, RTS, INT, PUSH, POP, INC, DEC, INTE, INTD, TRPE, TRPD) then (MOVS, step<sub>3E</sub>), (MOVD, step<sub>41</sub>), (ADD, step<sub>45</sub>), (AND, step<sub>49</sub>), (ASR, step<sub>4D</sub>), (BNZ, step<sub>51</sub>), (JSR, step<sub>56</sub>), (JMP, step<sub>5C</sub>), (JMPIND, step<sub>5E</sub>), (RTI, step<sub>61</sub>), (RTS, step<sub>65</sub>), (INT, step<sub>6D</sub>), (PUSH, step<sub>6F</sub>), (POP, step<sub>76</sub>), (INC, step<sub>82</sub>), (DEC, step<sub>86</sub>), (INTE, step<sub>8A</sub>), (INTD, step<sub>8C</sub>), (TRPE, step<sub>8E</sub>), (TRPD, step<sub>90</sub>));
```

! Kod operacije!

! Ukoliko nije izabrana ni jedna od ovih instrukcija, to znači da je došlo do greške u kodu operacije, pa se stoga setuje flip-flop PRCOD, da bi smo znali prilikom obrade prekida da je došlo do greške u kodu operacije. Nakon toga se ide na korak *step*<sub>9B</sub> i fazu opsluživanja prekida!

```
\begin{array}{cc} step_{3C} & \textbf{setCOD}; \\ step_{3D} & \textit{br} \ step_{9B}; \\ ! \ MOVS \ ! \end{array}
```

! MOVS predstavlja instrukciju prenosa. Vrši se upis vrednosti iz registra B u jedan od registara registarskog fajla, ažuriraju se biti programske statusane reči PSW i skače se bezuslovno na korak step<sub>9B</sub> i fazu opsluživanja prekida!

```
step<sub>3E</sub> step<sub>3F</sub> step<sub>40</sub> step<sub>9B</sub>;

! MOVD!

Bout, daREG, ldREG, ldX;
trans, ldPSWALU;
br step<sub>9B</sub>;
```

! MOVD predstavlja instrukciju prenosa. U koraku step<sub>41</sub> se najpre vrši provera uslova immed, pošto ova instrukcija ne dozvoljava neposredno adresiranje. Ukoliko uslov nije ispinjen, vrši se upis vrednosti iz jednog od registara registarskog fajla u registar B, a zatim se ažuriraju biti programske statusane reči **PSW** i skače se bezuslovno na korak step<sub>92</sub> na fazu vraćanja podatka!

```
step<sub>41</sub> br (if immed then step<sub>9A</sub>);

step<sub>42</sub> REGout, daREG, ldBlow, ldBhigh, DSout, ldX;

step<sub>43</sub> trans, ldPSWALU;

step<sub>44</sub> br step<sub>92</sub>;

! ADD !
```

! ADD predstavlja aritmetičku operaciju sabiranja. Na ulaze aritmetičko-logičke jedinice se dovedu vrednosti jednog od registara registarskog fajla i registra B, koji se upisuju u registre X i Y respektivno. Zatim se izvrši operacija sabiranja, rezultat se upiše u jedan od registara registarskog fajla, i to onaj koji je bio prvi operand u instrukciji, i u istom taktu se ažuriraju biti N, Z, C i V registra PSW. Na kraju se bezuslovno skace na korak step<sub>9B</sub> na fazu opsluživanja prekida!

```
step<sub>45</sub> REGout, daREG, DSout, ldX;
step<sub>46</sub> Bout, ldY;
step<sub>47</sub> add, ALUout, ldREG, daREG, ldPSWALU, DSout;
step<sub>48</sub> br step<sub>9B</sub>;
! AND !
```

! AND predstavlja operaciju logičko I. Na ulaze aritmetičko-logičke jedinice se dovedu vrednosti jednog od registara registarskog fajla i registra B, koji se upisuju u registre X i Y respektivno. Zatim se izvrši operacija bitsko I, rezultat se upiše u jedan od registara registarskog fajla, i to onaj koji je bio prvi operand u instrukciji i u istom taktu se ažuriraju biti N, Z, C i V registra PSW. Na kraju se bezuslovno skace na korak step<sub>9B</sub> na fazu opsluživanja prekida!

```
\begin{array}{ll} step_{49} & \textbf{REGout, daREG, DSout, ldX;} \\ step_{4A} & \textbf{Bout, ldY;} \\ step_{4B} & \textbf{and, ALUout, ldREG, daREG, ldPSWALU, DSout;} \\ step_{4C} & br \ step_{9B}; \end{array}
```

! ASR!

! ASR predstavlja operaciju aritmetičkog pomeranja u desno. U koraku step $_{4D}$  se najpre vrši provera uslova immed, pošto ova instrukcija ne dozvoljava neposredno adresiranje. Ukoliko uslov nije ispinjen, vrši se prebacivanje vrednosti Iz registra B u registar X, zatim aritmetičko pomeranje u desno vrednosti iz registra X i ažuriraju se biti programske statusane reči **PSW**, i dobijena vrednost se upisuje u registar B i skače se bezuslovno na korak step $_{92}$  na fazu vraćanja podatka !

```
\begin{array}{ll} step_{4D} & \textit{br (if immed then } step_{9A}); \\ step_{4E} & \textbf{Bout, ldX}; \\ step_{4F} & \textbf{asr, ALUout, ldBhigh, ldBlow, ldPSWALU}; \\ step_{50} & \textit{br } step_{92}; \end{array}
```

! BNZ !

! BNZ predstavlja operaciju branch if not zero (skoči ako rezultat nije nula, Z bit u registru PSW). U koraku step $_{51}$  se vrši provera bita Z i ako je njegova vrednost jedan ide se na korak step $_{9B}$ , a u suprotnom se u PC upisuje trenutna vrednost PC-a povećana za osmobitni pomeraj, proširen znakom do šesnaestobitne vrednosti, koji se nalazi u registru IR2 i zatim se prelazi na korak step $_{9B}$  na fazu opsluživanja prekida!

```
\begin{array}{ccc} step_{51} & \textit{br} \ (\textit{if} \ \textbf{Z} \ \textit{then} \ step_{9B}); \\ step_{52} & \textbf{ldX}, \textbf{PCout}; \\ step_{53} & \textbf{ldY}, \textbf{IR2out}; \\ step_{54} & \textbf{add}, \textbf{ALUout}, \textbf{ldPChigh}, \textbf{ldPClow}; \\ step_{55} & \textit{br} \ step_{9B}; \\ \end{array}
```

! JSR !

! Instrukcija JSR predstavlja skok u potprogram. Najpre se dekrementira vrednost registra SP. Podatak se smešta na stek tako što se u registar MAR upisuje vrednost stek pointer-a SP, a u registar MBR se smešta podatak, i na kraju se sadržaj registra MBR upisuje na memorijsku lokaciju određenu vrednošću registra MAR, odnosno na stek. Na stek se prvo smešta nižih osam bita registra PC, a zatim viših osam bita.!

```
\begin{array}{lll} step_{56} & \textbf{decSP, mxMBR, ldMBR, PCout;} \\ step_{57} & \textbf{upSPout, decSP, DSout, ldMAR;} \\ step_{58} & \textbf{write;} \\ step_{59} & \textbf{upSPout, DSout, ldMAR;} \\ step_{5A} & \textbf{MBRhigh, mxMBR, ldMBR, PCout;} \\ step_{5B} & \textbf{write;} \end{array}
```

! JMP!

! JMP je operacija bezuslovnog skoka. U PC se upisuje vrednost, koja predstavlja adresu skoka, koja je data kao IR JA. Na kraju se ide na korak step<sub>9B</sub> na fazu opsluživanja prekida!

```
step<sub>5C</sub> IR_JAout, SDout, IdPChigh, IdPClow; step<sub>5D</sub> br step<sub>9B</sub>;
```

! JMPIND!

! JMPIND je instrukcija bezuslovnog indirektnog skoka. U koraku step<sub>5E</sub> se najpre vrši proveravanje o kojem načinu adresiranja se radi. Ako je u pitanju neposredno ili registarsko direktno adresiranje skače se na korak step<sub>9A</sub> jer to predstavlja grešku u načinu adresiranja. Ukoliko nije specificirano nijedno od ovih adresiranja, upisuje se nova vrednost, koja se nalazi u registru B, u registar PC. Nakon toga se ide na korak step<sub>9B</sub> na fazu opsluživanja prekida!

```
step<sub>5E</sub> br (if immed or regind then step<sub>9A</sub>);
step<sub>5F</sub> Bout, SDout, ldPChigh, ldPClow;
step<sub>60</sub> br step<sub>9B</sub>;
```

! RTI!

! RTI je instrukcija povratka iz prekidne rutine. U ovoj instrukciji se vrši restauracija podataka sa steka. Posto stek ukazuje na poslednju zauzetu memorijsku lokaciju i raste ka nižim lokacijama prvo upišemo u MAR sadržaj registra SP, a zatim i inkrementiramo SP, potom skidamo sa steka registar PSW. U nastavku se prelazi na instrukciju RTS!

```
\begin{array}{ccc} step_{61} & \textbf{upSPout, DSout, IdMAR, incSP;} \\ step_{62} & \textbf{read;} \\ step_{63} & \textbf{IdMBR;} \\ step_{64} & \textbf{MBRout, IdPSW;} \\ ! \ RTS \ ! \end{array}
```

! RTS predstavlja instrukciju povratka iz potprograma. Vrši se restauracija programskog brojača PC u suprotnom smeru u odnosu na smer kojim je stavljan na stek. Proces upisa stek pointera u registar MAR je identičan kao u prvom delu instrukcije RTI. Sada se pročitan podatak sa steka, koji predstavlja viših osam bita registra PC, iz registra MBR upisuje u viših osam bita registra PC. Na identičan način se sa steka skine nižih osam bita registra PC. Nakon toga se ide na korak step<sub>9B</sub> na fazu opsluživanja prekida!

```
upSPout, DSout, ldMAR, incSP;
           step<sub>65</sub>
           step<sub>66</sub>
                      read;
                      IdMBR, upSPout, DSout, IdMAR incSP;
           step<sub>67</sub>
                      MBRout, ldPChigh;
           step<sub>68</sub>
                      read;
           step<sub>69</sub>
                     IdMBR;
          step<sub>6A</sub>
                     MBRout, ldPClow;
           step<sub>6B</sub>
                     br step<sub>9B</sub>;
           step<sub>6C</sub>
! INT !
```

! INT predstavlja instrukciju prekida. Kod ove instrukcije setujemo flip flpo PRINT I bezuslovno skačemo na korak step<sub>9B</sub> , na fazu opsluživanja prekida !

```
step<sub>6D</sub> setINT;
step<sub>6E</sub> br step<sub>9B</sub>;
```

! PUSH!

! Instrukcija PUSH izvršava operaciju stavljanja podatka na stek. Registar SP se najpre dekrementira, i niži bajt registra B upiše u registar MBR. Zatim se vrednost registra SP upiše u registar MAR, i sadržaj registra MBR upiše na memorijsku lokaciju određenu vrednošću registra MAR, odnosno na stek. Isti postupak se primeni i za viši bajt registra B. Nakon toga se ide na korak step<sub>9B</sub> na fazu opsluživanja prekida!

```
step<sub>6F</sub> mxMBR, ldMBR, decSP, Bout;

step<sub>70</sub> ldMAR, upSPout, DSout, decSP;

step<sub>71</sub> write;

step<sub>72</sub> ldMAR, upSPout, DSout;

step<sub>73</sub> mxMBR, MBRhigh, Bout, ldMBR;

step<sub>74</sub> write;

step<sub>75</sub> br step<sub>9B</sub>;

! POP!
```

! Instrukcijom POP se skida podatak sa steka. Najpre sadržaj registra MAR sačuvamo u registu A. Posto stek ukazuje na poslednju zauzetu memorijsku lokaciju i raste ka nižim lokacijama prvo upišemo u MAR sadržaj registra SP, a zatim i inkrementiramo SP, potom skidamo sa steka podatak. Podatak se nalazi na memorijskoj lokaciji na koju ukazuje MAR, i njega upisujemo u MBR,a zatim u nižih osam bita registra B. Isto se uradi i za viši bajt podatka. Zatim se vrednost registra A upisuje u registar MAR. Na kraju se ažuriraju biti N, Z, C i V registra PSW. Nakon toga se ide na korak step<sub>92</sub> na fazu vraćanja podatka !

```
step<sub>76</sub> br (if immed then step<sub>9A</sub>);
          step<sub>77</sub> MARout, ldA;
          step<sub>78</sub> ldMAR, upSPout, DSout, incSP;
          step<sub>79</sub>
                    IdMBR, IdMAR, upSPout, DSout, incSP;
          step<sub>7A</sub>
                    MBRout, ldBhigh;
          step<sub>7B</sub>
          step<sub>7C</sub> read;
          step<sub>7D</sub> ldMBR, ldMAR, Aout;
          step<sub>7E</sub> MBRout, ldBlow;
                    Bout, ldX;
          step<sub>7F</sub>
          step<sub>80</sub> trans, ldPSWALU;
          step<sub>81</sub> br step<sub>92</sub>;
! INC!
```

! INC predstavlja instrukciju inkrementiranja. U koraku step<sub>82</sub> se najpre vrši provera uslova immed, pošto ova instrukcija ne dozvoljava neposredno adresiranje. Ukoliko uslov nije ispinjen, vrši se inkrementiranje vrednosti iz registra B i ažuriraju se biti programske statusane reči **PSW**, a zatim se skače bezuslovno na korak step<sub>92</sub> na fazu vraćanja podatka!

```
\begin{array}{ll} \text{step}_{82} & \textit{br (if immed then } \text{step}_{9A}); \\ \text{step}_{83} & \textbf{Bout, ldX}; \\ \text{step}_{84} & \textbf{inc, ALUout, ldBhigh, ldBlow, ldPSWALU}; \\ \text{step}_{85} & \textit{br } \text{step}_{92}; \end{array}
```

! DEC !

! DEC predstavlja instrukciju dekrementiranja. U koraku step<sub>86</sub> se najpre vrši provera uslova immed, pošto ova instrukcija ne dozvoljava neposredno adresiranje. Ukoliko uslov nije ispinjen, vrši se dekrementiranje vrednosti iz registra B i ažuriraju se biti programske statusane reči **PSW**, a zatim se skače bezuslovno na korak step<sub>92</sub> na fazu vraćanja podatka!

```
\begin{array}{ll} \operatorname{step_{86}} & \textit{br (if immed then } \operatorname{step_{9A}}); \\ \operatorname{step_{87}} & \textbf{Bout, ldX}; \\ \operatorname{step_{88}} & \textbf{dec, ALUout, ldBhigh, ldBlow, ldPSWALU}; \\ \operatorname{step_{89}} & \textit{br } \operatorname{step_{92}}; \end{array}
```

! INTE!

! INTE predstavlja instrukciju postavljanja indikatora I registra PSW. Ovde se samo postavlja bit I, i bezuslovno skače na korak step<sub>9B</sub> na fazu opsluživanja prekida!

```
\begin{array}{cc} & \text{step}_{8A} & \textbf{setI}; \\ & \text{step}_{8B} & br \text{ step}_{9B}; \\ ! \text{ INTD } ! \end{array}
```

! INTD predstavlja instrukciju brisanja indikatora I registra PSW. Ovde se samo briše bit I, i bezuslovno skače na korak step<sub>9B</sub> na fazu opsluživanja prekida!

```
\begin{array}{cc} \text{step}_{8\text{C}} & \textbf{resetI}; \\ \text{step}_{8\text{D}} & br \text{ step}_{9\text{B}}; \end{array}
```

! TRPE predstavlja instrukciju postavljanja indikatora T registra PSW. Ovde se samo postavlja bit T, i bezuslovno skače na korak step<sub>9B</sub> na fazu opsluživanja prekida!

```
step_{8E}

step_{8F}
step_{9B};
```

! TRPD predstavlja instrukciju brisanja indikatora T registra PSW. Ovde se samo briše bit T, i bezuslovno skače na korak step<sub>9B</sub> na fazu opsluživanja prekida!

```
step<sub>90</sub> resetT;
step<sub>91</sub> br step<sub>9B</sub>;
```

#### ! Vraćanje podatka!

! U fazi vraćanja podatka najpre ispitujemo da li je registarsko direktno adresiranje u pitanju. Ukoliko nije, to znači da podatak moramo vratiti u memoriju.S obzirom na to, najpre nižih osam bita registra B upisujemo u registar MBR, zatim to upisujemo na memorijsku lokaciju određenu sadržajem registra MAR, i u istom taktu dekrementiramo sadržaj registra MAR. Isti postupak ponavljamo za viših osam bita registra B, samo sada ne dekrementiramo registar MAR na kraju. Ukoliko jeste registarsko direktno adresiranje onda samo vrednost registra B upisemo na odgovarajuće mesto u registrarskom bloku. Time je faza izvršavanje operacije je završena, podatak nam se vec nalazi u registru B, i prelazimo na korak step<sub>9B</sub> na fazu opsluživanja prekida!

```
step<sub>92</sub>
            br (if regdir then step<sub>98</sub>);
step<sub>93</sub>
            Bout, IdMBR, mxMBR;
            write;
step<sub>94</sub>
step<sub>95</sub>
            decMAR, Bout, ldMBR, mxMBR, MBRhigh;
            write:
step<sub>96</sub>
step<sub>97</sub>
            br step<sub>9B</sub>;
            Bout, ldREG, fvo;
step<sub>98</sub>
step<sub>99</sub>
            br step<sub>9B</sub>;
```

#### ! Opsluživanje prekida!

- ! U korak step<sub>9B</sub> se dolazi nakon svake izvršene instrukcije ili ukoliko je došlo do neke greške ili u kodu operacije, ili prilikom adresiranja. U zavisnosti od toga da li je signal **PREKID** neaktivan ili aktivan, ili završava izvršavanje tekuće instrukcije i prelaskom na korak step<sub>00</sub> počinje faza čitanje sledeće instrukcije ili se produžava izvršavanje tekuće instrukcije prelaskom na korak step<sub>9C</sub> produžava faza opsluživanje prekida tekuće instrukcije!
- ! Opsluživanje prekida se sastoji iz tri grupe koraka u kojima se realizuje čuvanje konteksta procesora, utvrđivanje broja ulaza i utvrđivanje adrese prekidne rutine !
- ! Čuvanje konteksta procesora !
- ! Kontekst procesora i to PC15...0 i PSW7...0 se čuva u koracima step9B do stepAF. Na stek se stavlja prvo niži, a zatim i viši bajt registra PC15...0. Stoga se najpre u koraku step9C signalom **decSP** vrši dekrementiranje registra SP15...0, a zatim se vrši upis nižih osam bita registra PC u registar MBR7...0. Potom se sadržaj registra SP prebacuje u registar MAR, i na kraju se podatak iz registra MBR upisuje na memorijsku lokaciju određenu sadržajem registra MAR, odnosno na stek. Na isti način se na stek stavljaju i viši bajt registra PC, kao i registar PSW!
- ! Utvrđivanje broja ulaza i utvrđivanje adrese prekidne rutine !
- ! Počev od koraka step<sub>A5</sub> utvrđuje se broj ulaza u tabelu prekidnih rutina i adresa prekidne rutine. Najpre se sadržaj registra BR prebacuje u registar X. Sadržaj registra X se šiftuje u levo za jedno mesto, a potom se u registar MAR upisuje vrednost dobijena sabiranjem registra IVTP i registra X. U koracima koji slede se čitaju viši i niži bajt registra PC, sa memorijkse lokacije određene sadržajem registra MAR. Time je završena operacija opsluživanje prekida, i bezuslovno se prelazi na sledeću instrukciju!

```
step<sub>9A</sub> setADR;

step<sub>9B</sub> br (if PREKID then step<sub>00</sub>);

step<sub>9C</sub> decSP, PCout, mxMBR, ldMBR, ldBR, intack;
```

```
upSPout, DSout, ldMAR, decSP;
step<sub>9E</sub>
         upSPout, DSout, IdMAR, decSP;
step<sub>9F</sub>
         PCout, mxMBR, ldMBR, MBRhigh;
step_{A0}
step_{A1}
         upSPout, DSout, ldMAR;
step_{A2}
         PSWout, mxMBR, ldMBR;
step_{A3}
         write;
step_{A4}
         BRout, ldX
step_{A5}
         shl, ALUout, DSout, ldX;
step_{A6}
         IVTPout, ldY;
step<sub>A7</sub>
         add, ALUout, ldMAR, DSout;
step_{A8}
step_{A9}
         read;
step<sub>AA</sub> ldMBR;
step<sub>AB</sub> MBRout, ldPChigh, incMAR;
step<sub>AC</sub> read;
step<sub>AD</sub> ldMBR;
step<sub>AE</sub> MBRout, ldPClow;
step_{AF} br step_{00};
```

Operacioni korak i prvi sledeći upravljački korak u nekim situacijama mogu da se spoje u isti korak. Time se ukupan broj koraka neophodnih za izvršavanje instrukcije smanjuje, čime se povećava brzina izvršavanja instrukcija.

Ako je upravljački korak bezuslovni skok, tada se dati upravljački korak i prethodni korak koji je operacioni korak mogu spojiti ukoliko se na dati upravljački korak prelazi samo iz prethodnog koraka koji je operacioni korak a ne i iz još nekog koraka koji je upravljački korak.

Ako je upravljački korak uslovni skok, tada se dati upravljački korak i prethodni korak koji je operacioni korak mogu spojiti ukoliko signal logičkog uslova koji se konsultuje pri uslovnom skoku ne zavisi od mikrooperacija izvršenih na osnovu upravljačkih signala generisanih u operacionom koraku i ukoliko se na dati upravljački korak prelazi samo iz prethodnog koraka koji je operacioni korak a ne i iz još nekog koraka koji je upravljački korak. U suprotnom slučaju koraci se ne mogu spojiti. Na primer, u koraku step<sub>03</sub> se signalom **IdIR1** prva reč instrukcije, koja sadrži polje koda operacije, upisuje u registar IR i na osnovu nje se formira vrednost signala logičkog uslova **I1**, dok se u koraku step<sub>04</sub> vrši provera signala **I1** i u zavisnosi od njegove vrednosti prelazi ili na korak step<sub>05</sub>. Zbog toga koraci step<sub>03</sub> i step<sub>04</sub> ne mogu da se spoje. Takođe, u koraku step<sub>08</sub> se signalom **IdIR2** druga reč instrukcije upisuje u registar IR a na osnovu nje IR1 se formira vrednost signala logičkog uslova **I3**, dok se u koraku step<sub>09</sub> vrši provera signala **I3** i u zavisnosi od njegove vrednosti prelazi ili na korak step<sub>10</sub> ili na korak step<sub>09</sub> vrši provera signala **I3** i u zavisnosi od njegove vrednosti prelazi ili na korak step<sub>10</sub> ili na korak step<sub>38</sub>. Zbog toga koraci step<sub>08</sub> i step<sub>09</sub> mogu da se spoje.

Ako je upravljački korak višestruki uslovni skok, tada se dati upravljački korak i prethodni korak koji je operacioni korak mogu spojiti ukoliko ni jedan od signala logičkih uslova koji se konsultuju pri višestrukom uslovnom skoku ne zavisi od mikrooperacija izvršenih na osnovu upravljačkih signala generisanih u operacionom koraku i ukoliko se na dati upravljački korak prelazi samo iz prethodnog koraka koji je operacioni korak a ne i iz još nekog koraka koji je upravljački korak. U suprotnom slučaju koraci se ne mogu spojiti. Primera kada to može da se učini nema u sekvenci u tabeli 1. Primeri kada to ne može da se učini su koraci step<sub>18</sub> MBRout, IdIR4 i step<sub>19</sub> br (case (regdir, regind, regindpom, memdir, memind, rel, immed) then ...), kao i koraci step<sub>3A</sub> MBRout, IdBlow i step<sub>3B</sub> br (case (MOVS, MOVD, ADD, AND, ASR, BNZ, JSR, JMP, JMPIND, RTI, RTS, INT, PUSH, POP, INC, DEC, INTE, INTD, TRPE, TRPD) then ...). Koraci step<sub>18</sub> MBRout, IdIR4 i step<sub>19</sub> br

(case (regdir, regind, regindpom, memdir, memind, rel, immed) then ...) se ne mogu spojiti iako su signali logičkih uslova regdir, regind, ..., immed, koji se konsultuju u koraku step<sub>13</sub>, formirani dosta ranije kada je, signalom ldIR2, druga reč instrukcije, koja sadrži polje način adresirana, upisana u registar IR i ne zavisi od mikrooperacija izvršenih na osnovu upravljačkih signala generisanih u koraku step<sub>18</sub>, jer se na korak step<sub>19</sub> prelazi ne samo iz koraka step<sub>18</sub> već i iz drugih koraka. Takođe se koraci step<sub>3A</sub> MBRout, ldBlow i step<sub>3B</sub> br (case (MOVS, MOVD, ADD, AND, ASR, BNZ, JSR, JMP, JMPIND, RTI, RTS, INT, PUSH, POP, INC, DEC, INTE, INTD, TRPE, TRPD) then ...) se ne mogu spojiti iako su signali logičkih uslova MOVS, MOVD, ..., TRPD, koji se konsultuju u koraku step<sub>3B</sub>, formirani dosta ranije kada je, signalom ldIR1, prva reč instrukcije, koja sadrži polje koda operacije, upisana u registar IR i ne zavisi od mikrooperacija izvršenih na osnovu upravljačkih signala generisanih u koraku step<sub>3A</sub>, jer se na korak step<sub>3B</sub> prelazi ne samo iz koraka step<sub>3A</sub> već i iz drugih koraka.

Operacioni korak i prvi sledeći upravljački korak ne bi mogli da se spoje u isti korak i u situacijama kada operacioni korak traje više od jedne periode signala takta. Takve situacije bi npr. mogle da se jave u koracima step<sub>01</sub> **read** i step<sub>58</sub> **write** itd. ukoliko bi upis u neku memorijsku lokaciju, iniciran generisanjem signala **read** ili **write**, trajao više od jedne periode signala takta. Zbog toga se ovi koraci ne mogu spajati.

Kada se, saglasno prethodnim razmatranjima, izvrši spajanje operacionih i upravljačkih koraka iz tabele 1, dobija se sekvenca upravljačkih signala po koracima data u tabeli 2. U sekvenci se koriste iskazi za signale, iskazi za skokove i kombinacija iskaza za signale i nekog od iskaza za skokove. Iskazi za signale i skokove su istog oblika u sekvenci sa spajanjem koraka kao i u sekvenci bez spajanja koraka. Koraci u tabeli 2 u kojima se pojavljuju i iskazi za signale i iskazi za skokove odgovaraju situacijama kada je bilo moguće spajanje operacionih koraka i upravljačkih koraka iz tabele 1, dok koraci u kojima se pojavljuju samo iskazi za signale ili iskazi za skokove odgovaraju situacijama kada to nije bilo moguće.

Tabela 2 Sekvenca upravljačkih signala po koracima sa spajanjem operacionih i upravljačkih koraka

#### ! Čitanje instrukcije !

```
resetF, PCout, ldMAR;
step_{00}
          read;
step_{01}
          ldMBR, incPC;
step_{02}
step_{03}
          MBRout, ldIR1, PCout, ldMAR;
          br (if 11 then step<sub>0C</sub>);
step_{04}
          br (if compl2 then step<sub>31</sub>);
step<sub>05</sub>
          read;
step_{06}
          IdMBR, incPC;
step<sub>07</sub>
          MBRout, ldIR2, PCout, ldMAR, br (if 13 then step<sub>31</sub>);
step_{08}
step<sub>09</sub>
          ldMBR, incPC;
step<sub>0A</sub>
          MBRout, ldIR3, br step<sub>31</sub>.
step_{0B}
step_{0C}
          read;
          IdMBR, incPC;
step_{0D}
          MBRout, ldIR2, PCout, ldMAR;
step_{0E}
step_{0F}
          br (if comp14 then step<sub>16</sub>);
          read;
step<sub>10</sub>
          IdMBR. incPC:
step<sub>11</sub>
          MBRout, ldIR3, PCout, ldMAR, br (if 15 then step<sub>16</sub>);
step<sub>12</sub>
          read;
step<sub>13</sub>
```

```
step<sub>14</sub> ldMBR, incPC;
                    MBRout, ldIR4;
         step<sub>15</sub>
! Formiranje adrese i čitanje operanda!
                    br (case (regdir, regind, regindpom, memdir, memind, rel, immed) then
                    (regdir, step<sub>18</sub>), (regind, step<sub>19</sub>), (regindpom, step<sub>1A</sub>), (memdir, step<sub>1D</sub>),
                    (memind, step<sub>1E</sub>), (rel, step<sub>26</sub>), (immed, step<sub>29</sub>));
                   br step<sub>7D</sub>;
         step<sub>17</sub>
! Direktno registarsko !
         step<sub>18</sub> REGout, IdBlow, IdBhigh, fdo, br step<sub>31</sub>;
! Indirektno registarsko!
                    REGout, DSout, IdMAR, fdo, br step<sub>2A</sub>;
! Indirektno registarsko sa pomerajem!
         step<sub>1A</sub> REGout, ldX, DSout, fdo;
         step<sub>1B</sub> IR3out, ldY;
         step<sub>1C</sub> add, ldMAR, DSout, ALUout, br step<sub>2A</sub>;
! Direktno memorijsko !
         step<sub>1D</sub> IR DAout, IdMAR, br step<sub>2A</sub>;
! Indirektno memorijsko !
         step<sub>1E</sub> IR DAout, ldMAR;
         step<sub>1F</sub> read;
         step<sub>20</sub> ldMBR, incMAR;
         step<sub>21</sub> IdBhigh, MBRout;
         step<sub>22</sub> read;
         step_{23}
                   ldMBR:
                   ldBlow, MBRout;
         step<sub>24</sub>
                    Bout, IdMAR, br step<sub>2A</sub>;
         step<sub>25</sub>
! Relativno!
         step<sub>26</sub> ldX, PCout;
                    IR3out, ldY;
         step<sub>27</sub>
                    add, ALUout, DSout, ldMAR, br step<sub>2A</sub>;
         step_{28}
! Neposredno!
                    IR DAout, SDout, ldBhigh, ldBlow, br step<sub>31</sub>;
         step<sub>29</sub>
         ! Čitanje operanda za memorijska adresiranja !
         step_{2A} br (if MOVD or POP then step_{31});
         step<sub>2B</sub> read;
         step<sub>2C</sub> ldMBR, incMAR;
         step<sub>2D</sub> MBRout, ldBhigh;
         step<sub>2E</sub> read;
         step<sub>2F</sub> ldMBR;
                   MBRout, ldBlow;
         step<sub>30</sub>
! Izvršavanje operacije!
                   br (case (MOVS, MOVD, ADD, AND, ASR, BNZ, JSR, JMP, JMPIND, RTI,
                    RTS, INT, PUSH, POP, INC, DEC, INTE, INTD, TRPE, TRPD) then
                    (MOVS, step_{33}), (MOVD, step_{35}), (ADD, step_{38}), (AND, step_{3B}), (ASR, step_{3E}),
                    (BNZ, step_{41}), (JSR, step_{45}), (JMP, step_{4B}), (JMPIND, step_{4C}), (RTI, step_{4E}),
                    (RTS, step<sub>52</sub>), (INT, step<sub>59</sub>), (PUSH, step<sub>5A</sub>), (POP, step<sub>61</sub>), (INC, step<sub>6C</sub>),
                    (DEC, step<sub>6F</sub>), (INTE, step<sub>72</sub>), (INTD, step<sub>73</sub>), (TRPE, step<sub>74</sub>), (TRPD, step<sub>75</sub>));
! Kod operacije!
         step<sub>32</sub> setCOD, br step<sub>7E</sub>;
```

```
! MOVS!
                     Bout, daREG, ldREG, ldX;
          step<sub>33</sub>
                     trans, ldPSWALU, br step<sub>7E</sub>;
          step<sub>34</sub>
! MOVD!
                     br (if immed then step<sub>7D</sub>);
          step<sub>35</sub>
                     REGout, daREG, ldBlow, ldBhigh, DSout, ldX;
          step<sub>36</sub>
                     trans, ldPSWALU, br step<sub>76</sub>;
          step<sub>37</sub>
! ADD!
                     REGout, daREG, DSout, ldX;
          step<sub>38</sub>
          step<sub>39</sub>
                     Bout, IdY:
                     add, ALUout, ldREG, daREG, ldPSWALU, br step<sub>7E</sub>;
          step<sub>3A</sub>
! AND !
                     REGout, daREG, DSout, ldX;
          step<sub>3B</sub>
                     Bout, ldY;
          step<sub>3C</sub>
                     and, ALUout, ldREG, daREG, ldPSWALU, br step<sub>7E</sub>;
          step<sub>3D</sub>
! ASR!
                     br (if immed then step<sub>7D</sub>);
          step<sub>3E</sub>
          step<sub>3F</sub>
                     Bout, ldX;
                     asr, ALUout, ldBhigh, ldBlow, ldPSWALU, br step<sub>76</sub>;
          step<sub>40</sub>
! BNZ!
                     br (if Z then step<sub>7E</sub>);
          step<sub>41</sub>
                     ldX, PCout;
          step<sub>42</sub>
                     ldY, IR2out;
          step<sub>43</sub>
                     add, ALUout, ldPChigh, ldPClow, br step<sub>7E</sub>;
          step<sub>44</sub>
! JSR !
          step<sub>45</sub>
                     decSP, mxMBR, ldMBR, PCout;
                     upSPout, decSP, DSout, ldMAR;
          step<sub>46</sub>
          step<sub>47</sub>
                     write;
                     upSPout, DSout, ldMAR;
          step<sub>48</sub>
                     MBRhigh, mxMBR, ldMBR, PCout;
          step<sub>49</sub>
          step<sub>4A</sub>
                     write:
! JMP !
                     IR JAout, SDout, ldPChigh, ldPClow, br step<sub>7E</sub>;
          step<sub>4B</sub>
! JMPIND!
                     br (if immed or regind then step<sub>7D</sub>);
                     Bout, SDout, ldPChigh, ldPClow, br step<sub>7E</sub>;
          step<sub>4D</sub>
! RTI!
                     upSPout, DSout, ldMAR, incSP;
          step<sub>4E</sub>
          step<sub>4F</sub>
                     read;
                     ldMBR;
          step<sub>50</sub>
                     MBRout, ldPSW;
          step<sub>51</sub>
! RTS!
                     upSPout, DSout, ldMAR, incSP:
          step<sub>52</sub>
          step<sub>53</sub>
                     IdMBR, upSPout, DSout, IdMAR incSP;
          step<sub>54</sub>
                     MBRout, ldPChigh;
          step<sub>55</sub>
                     read;
          step<sub>56</sub>
                     IdMBR;
          step<sub>57</sub>
                     MBRout, IdPClow, br step<sub>7F</sub>;
          step<sub>58</sub>
! INT !
          step<sub>59</sub>
                     setINT, br step<sub>7E</sub>;
! PUSH!
                     mxMBR, ldMBR, decSP, Bout;
          step<sub>5A</sub>
          step<sub>5B</sub> ldMAR, upSPout, DSout, decSP;
          step<sub>5C</sub> write;
```

```
step<sub>5D</sub> ldMAR, upSPout, DSout;
                     mxMBR, MBRhigh, Bout, ldMBR;
          step<sub>5E</sub>
          step<sub>5F</sub>
                     write;
          step<sub>60</sub> br step<sub>7E</sub>;
! POP!
                     br (if immed then step<sub>7D</sub>);
          step<sub>61</sub>
          step<sub>62</sub>
                    MARout, ldA;
                    IdMAR, upSPout, DSout, incSP;
          step<sub>63</sub>
          step<sub>64</sub>
                     read;
                     ldMBR, ldMAR, upSPout, DSout, incSP;
          step<sub>65</sub>
                     MBRout, ldBhigh;
          step<sub>66</sub>
                     read;
          step<sub>67</sub>
                     IdMBR, IdMAR, Aout;
          step<sub>68</sub>
                     MBRout, ldBlow;
          step<sub>69</sub>
          step<sub>6A</sub> Bout, ldX;
                     trans, ldPSWALU, br step<sub>76</sub>;
          step<sub>6B</sub>
! INC !
          step<sub>6C</sub> br (if immed then step<sub>7D</sub>);
          step<sub>6D</sub> Bout, ldX;
          step<sub>6E</sub> inc, ALUout, ldBhigh, ldBlow, ldPSWALU, br step<sub>76</sub>;
! DEC !
          step_{6F} br (if immed then step_{7D});
          step<sub>70</sub> Bout, ldX;
                     dec, ALUout, ldBhigh, ldBlow, ldPSWALU, br step<sub>76</sub>;
          step<sub>71</sub>
! INTE!
          step<sub>72</sub> setI, br step<sub>7E</sub>;
! INTD!
          step<sub>73</sub> resetI, br step<sub>7E</sub>;
! TRPE!
          step<sub>74</sub> setT, br step<sub>7E</sub>;
! TRPD!
          step<sub>75</sub> resetT, br step<sub>7E</sub>;
          ! Vraćanje podatka!
          step<sub>76</sub> br (if regdir then step<sub>7C</sub>);
          step<sub>77</sub> Bout, IdMBR, mxMBR;
                     write:
          step<sub>78</sub>
          step<sub>79</sub> decMAR Bout, ldMBR, mxMBR, MBRhigh;
          step<sub>7A</sub> write;
          step<sub>7B</sub> br step<sub>7E</sub>;
          step<sub>7C</sub> Bout, IdREG, fvo, br step<sub>7E</sub>;
! Opsluživanje prekida!
          step<sub>7D</sub> setADR;
          step<sub>7E</sub> br (if \overline{PREKID} then step<sub>00</sub>);
                     decSP, PCout, mxMBR, ldMBR, ldBR, intack;
          step<sub>7F</sub>
                     upSPout, DSout, ldMAR, decSP;
          step_{80}
          step<sub>81</sub>
                     write;
          step_{82}
                     upSPout, DSout, ldMAR, decSP;
                     PCout, mxMBR, ldMBR, MBRhigh;
          step<sub>83</sub>
                     write:
          step<sub>84</sub>
                     upSPout, DSout, ldMAR;
          step<sub>85</sub>
          step<sub>86</sub> PSWout, mxMBR, ldMBR;
          step<sub>87</sub>
                    write;
```

```
BRout, ldX
step<sub>88</sub>
          shl, ALUout, DSout, ldX;
step<sub>89</sub>
          IVTPout, ldY;
step_{8A}
          add, ALUout, ldMAR, DSout;
step_{8B}
step<sub>8C</sub>
          read;
          IdMBR;
step_{8D}
          MBRout, ldPChigh, incMAR;
step<sub>8E</sub>
          read;
step_{8F} \\
          ldMBR;
step<sub>90</sub>
          MBRout, ldPClow, br step<sub>00</sub>;
step<sub>91</sub>
```

Kao rezultat spajanja koraka tabela 2 ima manji broj koraka od tabele 1. Iz istih razloga su u većini iskaza za skokove promenjene i vrednosti koraka na koje se skače.

# 4 UPRAVLJAČKA JEDINICA

Upravljačke jedinica se u opštem slučaju realizuje kao sekvencijalna mreža sa onoliko stanja koliko ima koraka u sekvenci upravljačkih signala po koracima. Svakom koraku se dodeljuje posebno stanje. Stanja dodeljena operacionim koracima se koriste za generisanje upravljačkih signala operacione jedinice, a stanja dodeljena upravljačkim koracima se koriste za realizaciju skokova. U zavisnosti od toga kako se stanja sekvencijalne mreže koriste za generisanje upravljačkih signala operacione jedinice i realizaciju skokova u sekvenci upravljačkih signala po koracima, razlikuju se dve osnovne tehnike realizacija upravljačke jedinice i to ožičena realizacija upravljačke jedinice i mikroprogramska realizacija upravljačke jedinice.

U ovom odeljku se razmatraju tehnike ožičene i mikroprogramske realizacije upravljačke jedinice i to za slučaj operacione jedinice sa direktnim vezama. Korišćenje ovih tehnika za operacione jedinice sa jednom, dve i tri magistrale je isto kao i za slučaj operacione jedinice sa direktnim vezama.

### 4.1 OŽIČENA REALIZACIJA

Upravljačka jedinica se sastoji iz brojača koraka, dekodera stanja, kombinacione mreže za generisanje upravljačkih signala i kombinacione mreže za generisanje nove vrednosti brojača koraka. Posebno stanje brojača koraka se dodeljuje svakom od koraka u sekvenci upravljačkih signala po koracima. Na osnovu vrednosti brojača koraka na izlazima dekodera koraka se dobija aktivna vrednost jednog signala koraka. Kombinaciona mreža za generisanje upravljačkih signala na osnovu signala koraka generiše dve grupe signala i to upravljačke signale operacione jedinice i upravljačke signale upravljačke jedinice. Upravljački signali operacione jedinice obezbeđuju izvršavanje odgovarajućih mikrooperacija u operacionoj jedinici. Upravljački signali upravljačke jedinice obezbeđuju da se sadržaj brojača koraka ili inkrementira ili da se preko kombinacione mreže za generisanje nove vrednosti brojača koraka generiše nova vrednost i upiše u brojač koraka i time realizuje skok u sekvenci upravljačkih signala po koracima. Upravljački signali se generišu kao unija signala dekodovanih stanja brojača koraka dodeljenih koracima u kojima se odgovarajući upravljački signali operacione jedinice pojavljuju i koracima u kojima upravljački signali upravljačke jedinice treba da realizuju bezuslovne, uslovne i višestruke uslovne skokove.

U ovom odeljku se razmatraju dve tehnike upravljačke jedinice ožičene realizacije i to upravljačka jedinica bez spajanja koraka i upravljačka jedinica sa spajanjem koraka.

#### 4.1.1 Upravljačka jedinica bez spajanja koraka

Upravljački signali operacione jedinice se mogu generisati na osnovu sekvence upravljačkih signala po koracima (tabela 1). Za svaki upravljački signal operacione jedinice treba krenuti kroz sekvencu upravljačkih signala po koracima i tražiti korake sa iskazima za signale u kojima se pojavljuje dati signal. Za svaki takav korak treba uzeti signal dekodovanog stanja brojača koraka i formirati njihovu uniju.

Upravljački signali upravljačke jedinice se ne mogu generisati na osnovu sekvence upravljačkih signala po koracima (tabela 1), jer se u njoj ne pojavljuju upravljački signali upravljačke jedinice, već samo iskazi za skokove. Zbog toga je potrebno na osnovu sekvence upravljačkih signala po koracima formirati sekvencu upravljačkih signala za upravljačku jedinicu ožičene realizacije. U njoj treba da se pored upravljačkih signala operacione jedinice

pojave i upravljački signali upravljačke jedinice neophodni za realizaciju bezuslovnih, uslovnih i višestruih uslovnih skokova specificiranih iskazima za skokove. Prilikom njenog formiranja primenjuje se različiti postupak za upravljačke signale operacione jedinice i za upravljačke signale upravljačke jedinice.

Za upravljačke signale operacione jedinice treba staviti iskaze za signale onako kako se javljaju u sekvenci upravljačkih signala po koracima.

Za upravljačke signale upravljačke jedinice treba u sekvenci upravljačkih signala po koracima tražiti iskaze: br step<sub>A</sub>, br (if uslov then step<sub>A</sub>) i br (case (uslov<sub>1</sub>, ..., uslov<sub>n</sub>) then (uslov<sub>1</sub>, step<sub>A1</sub>), ..., (uslov<sub>n</sub>, step<sub>An</sub>).

Umesto iskaza br step<sub>A</sub> treba staviti signal bezuslovnog skoka koji određuje da se bezuslovno prelazi na korak step<sub>A</sub> i signal  $val_A$  koji određuje da treba formirati binarnu vrednost A za upis u brojač koraka. Simbolička oznaka signala bezuslovnog skoka je **bruncnd**. Koraci step<sub>A</sub>, simboličke oznake signala  $val_A$  i vrednosti A za sve korake ovog tipa koji se javljaju u sekvenci upravljačkih signala po koracima, dati su u tabeli 9.

| Tabela 9 Koraci step <sub>A</sub> | , signali <b>val</b> | A i vrednosti A | za bezuslo | ovne skokove |
|-----------------------------------|----------------------|-----------------|------------|--------------|
|                                   |                      |                 |            |              |

| $step_A$           | val <sub>A</sub>  | A  |
|--------------------|-------------------|----|
| step <sub>00</sub> | val <sub>00</sub> | 00 |
| step <sub>34</sub> | val <sub>34</sub> | 34 |
| step <sub>3B</sub> | val <sub>3B</sub> | 3B |
| step <sub>92</sub> | val <sub>92</sub> | 92 |
| step <sub>9A</sub> | val <sub>9A</sub> | 9A |
| step <sub>9B</sub> | val <sub>9B</sub> | 9B |

Umesto iskaza *br* (*if* **uslov** *then* step<sub>A</sub>) treba staviti signal uslovnog skoka koji određuje signal **uslov** koji treba da bude aktivan da bi se realizovao prelaz na korak step<sub>A</sub> i signal **val**<sub>A</sub> koji određuje da treba formirati binarnu vrednost A za upis u brojač koraka u slučaju da je signal **uslov** aktivan. Simboličke oznake signala uslovnih skokova i signala uslova za sve iskaze ovog tipa koji se javljaju u sekvenci upravljačkih signala po koracima, dati su u tabeli 1. Koraci step<sub>A</sub>, simboličke oznake signala **val**<sub>A</sub> i vrednosti A za sve korake ovog tipa koji se javljaju u sekvenci upravljačkih signala po koracima dati su u tabeli 2.

Tabela 1 Signali uslovnih skokova i signali uslova

| signal uslovnog skoka | signal uslova |
|-----------------------|---------------|
| brl1                  | 11            |
| brl2                  | compl2        |
| brl3                  | 13            |
| brl4                  | compl4        |
| brl5                  | 15            |
| brMOVD_POP            | MOVD or POP   |
| brimmed               | immed         |
| brregdir              | regdir        |
| brimm_regdir          | immed or      |
|                       | regdir        |
| brZ                   | Z             |
| brnotPREKID           | PREKID        |

Tabela 2 Koraci step<sub>A</sub>, signali **val<sub>A</sub>** i vrednosti A za uslovne skokove

| $step_A$           | val <sub>A</sub>  | A  |
|--------------------|-------------------|----|
| step <sub>00</sub> | val <sub>00</sub> | 00 |
| $step_{0E}$        | val <sub>0E</sub> | 0E |
| step <sub>19</sub> | val <sub>19</sub> | 19 |

| step <sub>3B</sub> | val <sub>3B</sub> | 3B |
|--------------------|-------------------|----|
| step <sub>9A</sub> | val <sub>9A</sub> | 9A |
| step <sub>9B</sub> | val <sub>9B</sub> | 9B |
| step <sub>98</sub> | val <sub>98</sub> | 98 |

Umesto iskaza *br* (*case* (**uslov**<sub>1</sub>, ..., **uslov**<sub>n</sub>) *then* (**uslov**<sub>1</sub>, step<sub>A1</sub>), ..., (**uslov**<sub>n</sub>, step<sub>An</sub>) treba staviti signal višestrukog uslovnog skoka koji određuje signale **uslov**<sub>1</sub>, **uslov**<sub>2</sub>,..., **uslov**<sub>n</sub> od kojih jedan treba da bude aktivan da bi se realizovao prelazak na jedan od koraka step<sub>A1</sub>, step<sub>A2</sub>, ..., step<sub>An</sub>. Simboličke oznake signala višestrukog uslovnog skoka za sve iskaze ovog tipa koji se javljaju u sekvenci upravljačkih signala po koracima, date su u tabeli 3. Vrednosti koje treba upisati u brojač koraka i signali uslova koji određuju koju od tih vrednosti treba upisati u brojač koraka za dva iskaza ovog tipa koji se javljaju u koracima step<sub>0F</sub> i step<sub>31</sub>, dati su u tabelama 4 i 5.

Tabela 3 Signali višestrukih uslovnih skokova

| Korak              | signal višestrukog uslovnog skoka |
|--------------------|-----------------------------------|
| step <sub>19</sub> | bradr                             |
| step <sub>3B</sub> | bropr                             |

Tabela 4 Signali uslova i vrednosti za upis u brojač koraka za višestruki uslovni skok u koraku step<sub>0F</sub>

| signal uslova | vrednost |
|---------------|----------|
| regdir        | 1B       |
| indreg        | 1D       |
| indregpom     | 1F       |
| dirmem        | 23       |
| indmem        | 25       |
| rel           | 2E       |
| immed         | 32       |

Tabela 5 Signali uslova i vrednosti za upis u brojač koraka za višestruki uslovni skok u koraku step<sub>31</sub>

| signal uslova | vrednost | signal uslova | vrednost |
|---------------|----------|---------------|----------|
| MOVS          | 3E       | RTS           | 65       |
| MOVD          | 41       | INT           | 6D       |
| ADD           | 45       | PUSH          | 6F       |
| AND           | 49       | POP           | 76       |
| ASR           | 4D       | INC           | 82       |
| BNZ           | 51       | DEC           | 86       |
| JSR           | 56       | INTE          | 8A       |
| JMP           | 5C       | INTD          | 8C       |
| JMPIND        | 5E       | TRPE          | 8E       |
| RTI           | 61       | TRPD          | 90       |

Po opisanom postupku je, na osnovu sekvence upravljačkih signala po koracima (tabela tabela 1), formirana sekvenca upravljačkih signala za upravljačku jedinicu ožičene realizacije (tabela 6). Ona ima sledeću formu: na levoj strani nalaze se dekodovani signali stanja brojača koraka, u sredini je niz upravljačkih signala operacione i upravljačke jedinice koji su aktivni pri datoj vrednosti brojača koraka, dok komentar, u koracima gde se to radi lakšeg razumevanja smatralo korisnim, uvek počinje uskličnikom (!) i proteže se do sledećeg uskličnika (!).

Iz izloženog se vidi da su upravljački signali za upravljačku jedinicu ožičene realizacije signal bezuslovnog skoka **bruncnd**, signali uslovnih skokova (tabela 1) i višestrukih uslovnih

skokova (tabela 3) i signali **val**<sub>A</sub> za bezuslovne (tabela 9) i uslovne (tabela 2) skokove. Oni se formiraju na osnovu dobijene sekvence upravljačkih signala za upravljačku jedinicu ožičene realizacije na identičan način kao i upravljački signali operacione jedinice.

Tabela 6 Sekvenca upravljačkih signala za upravljačku jedinicu ožičene realizacije bez spajanja koraka

#### $T_{00}$ resetF, PCout, ldMAR; $T_{01} \\$ read: $T_{02}$ ldMBR, incPC; MBRout, ldIR1, PCout, ldMAR; $T_{03}$ brl1, val<sub>0E</sub>; $T_{04}$ brl2, val<sub>3B</sub>; $T_{05}$ $T_{06}$ read; $T_{07}$ ldMBR, incPC; MBRout, ldIR2, PCout, ldMAR; $T_{08}$ $T_{09}$ brl3, val<sub>3B</sub>; $T_{0A} \\$ read: ldMBR, incPC; $T_{0B}$ $T_{0C}$ MBRout, ldIR3; brunend, val<sub>3B</sub>; $T_{0D}$ $T_{0E} \\$ read: ldMBR, incPC; $T_{0F}$ $T_{10}$ MBRout, ldIR2, PCout, ldMAR; $T_{11}$ brl4, val<sub>19</sub>; $T_{12}$ read; $T_{13}$ ldMBR. incPC: $T_{14}$ MBRout, ldIR3, PCout, ldMAR; $T_{15}$ brl5, val<sub>19</sub>; $T_{16}$ read; ldMBR, incPC; $T_{17}$ MBRout, ldIR4; $T_{18}$ ! Formiranje adrese i čitanje operanda! $T_{19}$ bradr; $T_{1A}$ brunend, val<sub>9A</sub>; ! Direktno registarsko ! REGout, ldBlow, ldBhigh, fdo; $T_{1B}$ $T_{1C} \\$ brunend, val<sub>3B</sub>; ! Indirektno registarsko ! REGout, DSout, ldMAR, fdo; $T_{1D}$ $T_{1E}$ bruncnd, val<sub>34</sub>; ! Indirektno registarsko sa pomerajem! REGout, ldX, DSout, fdo; $T_{1\mathrm{F}}$ $T_{20}$ IR3out, ldY; add, ldMAR, DSout, ALUout; $T_{21}$ $T_{22}$ brunend, val<sub>34</sub>; ! Direktno memorijsko ! IR DAout, ldMAR; $T_{23}$ $T_{24}$ brunend, val<sub>34</sub>; ! Indirektno memoriisko ! IR\_DAout, ldMAR; $T_{25}$

! Čitanje instrukcije !

```
T_{26}
                  read;
        T_{27}
                  ldMBR, incMAR;
        T_{28}
                  ldBhigh, MBRout;
        T_{29}
                  read;
        T_{2A}
                 ldMBR;
                  IdBlow, MBRout;
        T_{2B}
                  Bout, ldMAR;
        T_{2C}
        T_{\rm 2D}
                  brunend, val<sub>34</sub>;
! Relativno!
                  ldX, PCout;
        T_{2E}
                  IR3out, ldY;
        T_{2F}
                  add, ALUout, DSout, ldMAR;
        T_{30}
        T_{31}
                  brunend, val<sub>34</sub>;
! Neposredno!
                  IR DAout, SDout, ldBhigh, ldBlow;
        T_{32}
        T_{33}
                  brunend, val<sub>3B</sub>;
! Čitanje operanda za memorijska adresiranja !
                  brMOVD POP, val<sub>3B</sub>;
        T_{34}
        T_{35}
                  read;
        T_{36}
                  ldMBR, incMAR;
        T_{37}
                  MBRout, ldBhigh;
        T_{38}
                  read;
        T_{39}
                 IdMBR:
                  MBRout, ldBlow;
        T_{3A}
! Izvršavanje operacije!
        T_{3B}
                 bropr;
! Kod operacije!
         T_{3C}
                  setCOD;
         T_{3D}
                  brunend, val<sub>9B</sub>;
! MOVS!
                  Bout, daREG, ldREG, ldX;
        T_{3E}
                  trans, ldPSWALU;
        T_{3F}
        T_{40}
                  brunend, val<sub>9B</sub>;
! MOVD!
        T_{41}
                  brimmed, val<sub>9A</sub>;
                  REGout, daREG, ldBlow, ldBhigh, DSout, ldX;
        T_{42}
                  trans, ldPSWALU;
        T_{43}
                  bruncnd, val<sub>92</sub>;
        T_{44}
! ADD !
        T_{45}
                  REGout, daREG, DSout, ldX;
                  Bout, ldY;
        T_{46}
                  add, ALUout, ldREG, daREG, ldPSWALU, DSout;
        T_{47}
        T_{48}
                  brunend, val<sub>9B</sub>;
! AND!
                  REGout, daREG, DSout, ldX,;
        T_{49}
        T_{4A}
                  Bout, ldY;
        T_{4B}
                  and, ALUout, ldREG, daREG, ldPSWALU, DSout;
                  bruncnd, val<sub>9B</sub>;
        T_{4C}
! ASR!
                  brimmed, val<sub>9A</sub>;
        T_{4D}
        T_{4E}
                  Bout, ldX;
```

```
asr, ALUout, ldBhigh, ldBlow, ldPSWALU;
        T_{4F}
        T_{50}
                  brunend, val<sub>92</sub>;
! BNZ!
        T_{51}
                 brZ, val<sub>9B</sub>;
        T_{52}
                 ldX, PCout;
        T_{53}
                  ldY, IR2out;
                  add, ALUout, ldPChigh, ldPClow;
        T_{54}
        T_{55}
                  brunend, val<sub>9B</sub>;
! JSR !
                  decSP, mxMBR, ldMBR, PCout;
        T_{56}
                  upSPout, decSP, DSout, ldMAR;
        T_{57}
        T_{58}
        T_{59}
                  upSPout, DSout, ldMAR;
                  MBRhigh, mxMBR, ldMBR, PCout;
        T_{5A}
        T_{5B}
                  write;
! JMP !
                  IR JAout, SDout, ldPChigh, ldPClow;
        T_{5C}
        T_{5D} \\
                  brunend, val<sub>9B</sub>;
! JMPIND!
                  brimm_regind, val<sub>9A</sub>;
        T_{5E}
                  Bout, SDout, ldPChigh, ldPClow;
        T_{5F}
                  brunend, val<sub>9B</sub>;
        T_{60}
! RTI!
                  upSPout, DSout, ldMAR, incSP;
        T_{61}
                  read:
        T_{62}
                  ldMBR;
        T_{63}
                  MBRout, ldPSW;
        T_{64}
! RTS!
        T_{65}
                  upSPout, DSout, ldMAR, incSP;
        T_{66}
        T_{67}
                 IdMBR, upSPout, DSout, IdMAR incSP;
        T_{68}
                  MBRout, ldPChigh;
        T_{69}
                  read:
        T_{6A}
                 ldMBR;
        T_{6B}
                  MBRout, ldPClow;
                  brunend, val<sub>9B</sub>;
        T_{6C}
! INT !
                 setINT;
         T_{\rm 6D} \\
         T_{6E}
                  bruncnd, val<sub>9B</sub>;
! PUSH!
                  mxMBR, ldMBR, decSP, Bout;
        T_{6F}
                 IdMAR, upSPout, DSout, decSP;
        T_{70}
        T_{71}
                  write:
        T_{72}
                 ldMAR, upSPout, DSout;
                  mxMBR, MBRhigh, Bout, ldMBR;
        T_{73}
        T_{74}
                  write;
        T_{75}
                  bruncnd, val<sub>9B</sub>;
! POP !
        T_{76}
                  brimmed,val<sub>9A</sub>:
                  MARout, ldA;
        T_{77}
                 IdMAR, upSPout, DSout, incSP;
        T_{78}
        T_{79}
        T_{7A} \\
                 IdMBR, IdMAR, upSPout, DSout, incSP;
                  MBRout, ldBhigh;
        T_{7B}
                  read;
        T_{7C}
```

```
ldMBR, ldMAR, Aout;
        T_{7D}
        T_{7E}
                  MBRout, ldBlow;
        T_{7F}
                  Bout, ldX;
                  trans, ldPSWALU;
        T_{80}
        T_{81}
                  brunend, val<sub>92</sub>;
! INC !
        T_{82}
                  brimmed, val<sub>9A</sub>;
        T_{83}
                  Bout, ldX;
                  inc, ALUout, ldBhigh, ldBlow, ldPSWALU;
        T_{84}
        T_{85}
                  brunend, val<sub>92</sub>;
! DEC !
        T_{86} \\
                  brimmed, val<sub>9A</sub>;
        T_{87}
                  Bout, ldX;
                  dec, ALUout, ldBhigh, ldBlow, ldPSWALU;
        T_{88}
                  bruncnd, val<sub>92</sub>;
        T_{89}
! INTE!
         T_{8A}
                  setI;
         T_{8B}
                  brunend, val<sub>9B</sub>;
! INTD!
                  resetI:
         T_{8C}
                  bruncnd, val<sub>9B</sub>;
         T_{8D}
! TRPE!
        T_{8E}
                  setT;
                  brunend, val<sub>9B</sub>;
        T_{8F}
! TRPD!
         T_{90}
                  resetT:
                  brunend, val<sub>9B</sub>;
        T_{91}
! Vraćanje podatka!
        T_{92}
                  brregdir,val<sub>98</sub>;
                  Bout, ldMBR, mxMBR;
        T_{93}
        T_{94}
                  decMAR, Bout, ldMBR, mxMBR, MBRhigh;
        T_{95}
        T_{96}
                  write:
        T_{97}
                  brunend, val<sub>9B</sub>;
        T_{98}
                  Bout, ldREG, fvo;
        T_{99}
                  brunend, valor;
! Opsluživanje prekida!
        T_{9A}
                  setADR;
        T_{9B} \\
                  brnotPrekid, val<sub>00</sub>;
                  decSP, PCout, mxMBR, ldMBR, ldBR, intack;
        T_{9C}
                  upSPout, DSout, ldMAR, decSP;
        T_{9D}
        T_{9E}
                  write;
                  upSPout, DSout, ldMAR, decSP;
        T_{9F}
        T_{A0}
                  PCout, mxMBR, ldMBR, MBRhigh;
        T_{A1} \\
                  write:
                  upSPout, DSout, ldMAR;
        T_{A2}
        T_{\text{A3}}
                  PSWout, mxMBR, ldMBR;
        T_{A4}
                  write;
        T_{A5}
                  BRout, ldX
                  shl, ALUout, DSout, ldX;
        T_{A6}
        T_{A7}
                  IVTPout, ldY;
```

```
T_{A8}
          add, ALUout, ldMAR, DSout;
T_{A9} \\
          read:
T_{\mathsf{A}\mathsf{A}}
          ldMBR;
          MBRout, ldPChigh, incMAR;
T_{AB} \\
T_{AC}
          read:
T_{\text{AD}}
          IdMBR:
          MBRout, ldPClow;
T_{AE}
T_{AF}
          bruncnd, val<sub>00</sub>;
```

Struktura upravljačke jedinice ožičene realizacije je prikazana na slici 2. Upravljačka jedinica se sastoji iz sledećih blokova: blok *generisanje nove vrednosti brojača koraka*, blok *brojač koraka*, blok *dekoder koraka* i blok *generisanje upravljačkih signala*.

Blok *generisanje nove vrednosti brojača koraka* se sastoji od kombinacionih mreža KMOPR, KMADR i KMBR sa multiplekserom MP i služi za generisanje i selekciju vrednosti koju treba upisati u brojač koraka. Potreba za ovim se javlja kada treba odstupiti od sekvencijalnog izvršavanja mikrooperacija. Vrednosti koje treba upisati u brojač koraka generišu se na tri načina i to pomoću: kombinacione mreže KMOPR koja formira signale **opr**<sub>7...0</sub>, kombinacione mreže KMADR koja formira signale **adr**<sub>7...0</sub> i kombinacione mreže KMBR koja formira signale **br**<sub>7...0</sub>. Selekcija jedne od tri grupe signala koji daju novu vrednost brojača koraka obezbeđuje se signalima **bropr** i **bradr** i to: signali **opr**<sub>7...0</sub> ako je aktivan signal **bropr**, signali **adr**<sub>7...0</sub> ako je aktivan signali **bropr** i **bradr**.



Slika 2 Struktura upravljačke jedinice

Kombinacionom mrežom KMOPR generišu se vrednosti (tabela 5) za realizaciju višestrukog uslovnog skoka u koraku step<sub>3B</sub> sekvence upravljačkih signala po koracima. U zavisnosti od toga koji od signala **MOVS**, **MOVD**, ..., **TRPD** ima aktivnu vrednost zavisi koja će od vrednosti iz tabele 5 da se pojavi tada na linijama **opr**<sub>7...0</sub>. S obzirom da stanje brojača koraka T<sub>3B</sub> daje aktivnu vrednost signala višestrukog uslovnog skoka **bropr**, vrednost na linijama **opr**<sub>7...0</sub> prolazi tada kroz multiplekser MP i pojavljuje se na ulazima brojača koraka CNT<sub>7...0</sub>.

Kombinacionom mrežom KMADR generišu se vrednosti (tabela 4) za realizaciju višestrukog uslovnog skoka u koraku step<sub>19</sub> sekvence upravljačkih signala po koracima. U zavisnosti od toga koji od signala **regdir**, **indreg**,..., **immed** ima aktivnu vrednost zavisi koja će od vrednosti iz tabele 4 da se pojavi tada na linijama **adr**<sub>7...0</sub>. S obzirom da stanje brojača

koraka T<sub>19</sub> daje aktivnu vrednost signala višestrukog uslovnog skoka **bradr**, vrednost na linijama **adr**<sub>7...0</sub> prolazi tada kroz multiplekser MP i pojavljuje se na ulazima brojača koraka CNT<sub>7 0</sub>.

Kombinacionom mrežom KMBR generišu se vrednosti za upis u brojač koraka za bezuslovne skokove (tabela 9) i uslovne skokove (tabela 2) u sekvenci upravljačkih signala po koracima. U zavisnosti od toga koji od signala **val**<sub>00</sub>, **val**<sub>04</sub>, ..., **val**<sub>98</sub> ima aktivnu vrednost zavisi koja će od vrednosti iz tabela 9 i 2 tada da se pojavi na linijama **br**<sub>7...0</sub>. Signali višestrukih uslovnih skokova **bradr** i **bropr** su aktivni samo u stanjima T<sub>19</sub> i T<sub>3B</sub> brojača koraka, a u svim ostalim neaktivni. S obzirom da nijedan od ova dva signala nije aktivan u stanjima brojača koraka kada treba realizovati bezuslovni ili neki od uslovnih skokova, vrednost na linijama **br**<sub>7...0</sub> prolazi tada kroz multiplekser MP i pojavljuje se na ulazima brojača koraka CNT<sub>7...0</sub>.

Blok *brojač koraka* sadrži brojač CNT<sub>7...0</sub>. Brojač CNT<sub>7...0</sub> svojom trenutnom vrednošću obezbeđuje aktivne vrednosti određenih upravljačkih signala. Brojač CNT<sub>7...0</sub> može da radi u sledećim režimima: režim inkrementiranja i režim skoka.

U režimu inkrementiranja pri pojavi signala takta vrši se uvećavanje sadržaja brojača CNT<sub>7...0</sub> za jedan čime se obezbeđuje sekvencijalno generisanje upravljačkih signala iz sekvence upravljačkih signala za upravljačku jedinicu ožičene realizacije (tabela 6). Ovaj režim rada se obezbeđuje neaktivnom vrednošću signala **ld**. Signal **ld** je neaktivan ako su svi signali **bropr**, **bradr** i **branch** neaktivni. Signali **bropr**, **bradr** i **branch** su uvek neaktivni sem kada treba obezbediti režim skoka.

U režimu skoka pri pojavi signala takta vrši se upis nove vrednosti u brojač CNT<sub>7...0</sub> čime se obezbeđuje odstupanje od sekvencijalnog generisanja upravljačkih signala iz sekvence upravljačkih signala za upravljačku jedinicu ožičene realizacije (tabela 6). Ovaj režim rada se obezbeđuje aktivnom vrednošću signala **ld**. Signal **ld** je aktivan ako je jedan od signala **bropr**, **bradr** i **branch** aktivan. Jedan od signala **bropr**, **bradr** i **branch** je aktivan samo u stanjima brojača koraka koja se koriste da daju aktivnu vrednost nekog od signala viišestrukog uslovnog skoka, bezuslovnog skoka ili nekog od uslovnih skokova sa ispunjenim uslovom skoka.

Brojač koraka CNT<sub>7...0</sub> je dimenzionisan prema broju koraka u sekvenci upravljačkih signala za upravljačku jedinicu ožičene realizacije (tabela 6). S obzirom da se upravljački signali svih faza izvršavanja instrukcija realizuju u opsegu od koraka T<sub>00</sub> do koraka T<sub>AF</sub> usvojena je dužina brojača koraka CNT<sub>7...0</sub> od 8 bita.

Blok *dekoder koraka* sadrži dekoder DC. Na ulaze dekodera DC vode se izlazi brojača  $CNT_{7...0}$ . Dekodovana stanja brojača  $CNT_{7...0}$  pojavljuju se kao signali  $T_0$ ,  $T_1$ , ...,  $T_{FF}$  na izlazima dekodera DC. Svakom koraku iz sekvence upravljačkih signala po koracima (tabela 1) dodeljeno je po jedno stanje brojača  $CNT_{7...0}$  određeno vrednošću signala  $T_0$  do  $T_{FF}$  i to koraku step $_0$  signal  $T_0$ , koraku step $_1$  signal  $T_1$ , itd. (tabela 6).

Blok generisanje upravljačkih signala sadrži kombinacione mreže koje pomoću signala  $T_0$ ,  $T_1$ , ...,  $T_{FF}$  koji dolaze sa bloka dekoder koraka, signala logičkih uslova  $\mathbf{l1}$ ,  $\mathbf{l2}$ , ...,  $\mathbf{PREKID}$  koji dolaze iz operacione jedinice i saglasno sekvenci upravljačkih signala za upravljačku jedinicu ožičene realizacije (tabela 6) generišu dve grupe upravljačkih signala i to: upravljačke signale operacione jedinice i upravljačke signale upravljačke jedinice.

Upravljački signali operacione jedinice se generišu na sledeći način:

$$\bullet \quad IdMAR = T_{00} + T_{03} + T_{08} + T_{10} + T_{14} + T_{1D} + T_{21} + T_{23} + T_{25} + T_{2C} + T_{30} + T_{57} + T_{59} + T_{61} + T_{65} + T_{67} + T_{70} + T_{72} + T_{78} + T_{7A} + T_{7D} + T_{9D} + T_{9F} + T_{A2} + T_{A8}$$

• REGout =  $T_{1B} + T_{1D} + T_{1F} + T_{42} + T_{45} + T_{49}$ 

•  $setI = T_{8A}$ 

Na identičan način se generišu i preostali upravljački signali operacione jedinice. Na identičan način se generišu i preostali upravljački signali operacione jedinice.

Upravljački signali upravljačke jedinice se generišu na sledeći način:

- bropr =  $T_{3B}$
- bradr =  $T_{19}$
- branch = bruncnd + brl1\*l1 + brl2\*l2 + brl3\*l3 + brl4\*l4 + brl5\*l5 +
   brMOVD\_POP\*(MOVD or POP) + brimmed\*immed + brregdir\*regdir +
   brimm regdir\*(immed or regdir) + brZ\*Z+ brnotPREKID\*PREKID
- $\bullet \quad val_{00} = T_{9B} + T_{AF}$
- $val_{0E} = T_{04}$
- $val_{19} = T_{11} + T_{15}$
- $\bullet \quad val_{3B} = T_{05} + T_{09} + T_{0D} + T_{1C} + T_{33} + T_{34}$
- $val_{98} = T_{92}$
- $val_{9A} = T_{1A} + T_{41} + T_{4D} + T_{5E} + T_{76} + T_{82} + T_{86}$
- $\bullet \quad val_{9B} = T_{3D} + T_{40} + T_{48} + T_{4C} + T_{51} + T_{55} + T_{5D} + T_{60} + T_{6C} + T_{6E} + T_{75} + T_{8B} + T_{8D} + T_{8F} + T_{91} + T_{97} + T_{99}$

Signali koji se javljaju u izrazu za signal **branch** se generišu na sledeći način:

- bruncnd =  $T_{0D} + T_{1A} + T_{1C} + T_{1E} + T_{22} + T_{24} + T_{2D} + T_{31} + T_{33} + T_{3D} + T_{40} + T_{44} + T_{48} + T_{4C} + T_{50} + T_{55} + T_{5D} + T_{60} + T_{6C} + T_{6E} + T_{75} + T_{81} + T_{85} + T_{89} + T_{8B} + T_{8D} + T_{8F} + T_{91} + T_{97} + T_{99} + T_{AF}$
- **brl1** =  $T_{04}$
- $brl2 = T_{05}$
- $brl3 = T_{09}$
- $brl4 = T_{11}$
- $brl5 = T_{15}$
- **brMOVD POP** =  $T_{34}$
- brimmed =  $T_{41} + T_{4D} + T_{76} + T_{82} + T_{86}$
- brregdir =  $T_{92}$
- brimm regdir =  $T_{5E}$
- $brZ = T_{51}$
- brnotPREKID = Tor

Pri generisanju signala **branch** koriste se sledeći signali logičkih uslova koji dolaze iz operacione jedinice i to: **11**, **12**, **13**, **14**, **15**, **MOVD**, **POP**, **immed**, **regdir**, **Z** i **PREKID**.

#### 4.1.2 Upravljačka jedinica sa spajanjem koraka

Upravljačka jedinica sa spajanjem koraka se realizuje istim postupkom kao i upravljačka jedinica bez spajanja koraka. Najpre se na osnovu sekvence upravljačkih signala po koracima sa spajanjem koraka (tabela 2) formira sekvenca upravljačkih signala za upravljačku jedinicu ožičene realizacije sa spajanjem koraka. Prilikom njenog formiranja primenjuje se različiti postupak za upravljačke signale operacione jedinice i za upravljačke signale upravljačke jedinice.

Za upravljačke signale operacione jedinice treba staviti iskaze za signale onako kako se javljaju u sekvenci upravljačkih signala po koracima.

Za upravljačke signale upravljačke jedinice treba u sekvenci upravljačkih signala po koracima tražiti iskaze: br step<sub>A</sub>, br (if uslov then step<sub>A</sub>) i br (case (uslov<sub>1</sub>, ..., uslov<sub>n</sub>) then (uslov<sub>1</sub>, step<sub>A1</sub>), ..., (uslov<sub>n</sub>, step<sub>An</sub>).

Umesto iskaza br step<sub>A</sub> treba staviti signal bezuslovnog skoka i signal  $val_A$ . Simbolička oznaka signala bezuslovnog skoka je **bruncnd**. Koraci step<sub>A</sub> na koje treba bezuslovno preći, simboličke oznake signala  $val_A$  i vrednosti A koje treba upisati u brojač koraka, dati su u tabeli 7.

Tabela 7 Koraci step<sub>A</sub>, signali val<sub>A</sub> i vrednosti A za bezuslovne skokove

| $step_A$           | val <sub>A</sub>  | A  |
|--------------------|-------------------|----|
| step <sub>00</sub> | val <sub>00</sub> | 00 |
| step <sub>2A</sub> | val <sub>2A</sub> | 2A |
| step <sub>31</sub> | val <sub>31</sub> | 31 |
| step <sub>76</sub> | val <sub>76</sub> | 76 |
| step <sub>7D</sub> | val <sub>7D</sub> | 7D |
| step <sub>7E</sub> | val <sub>7E</sub> | 7E |

Umesto iskaza br (if uslov then step<sub>A</sub>) treba staviti signal uslovnog skoka koji određuje signal uslova uslov na koji se vrši provera i signal  $val_A$ . Simboličke oznake signala uslovnih skokova i signala uslova dati su u tabeli 8. Koraci step<sub>A</sub> na koje treba preći ukoliko je signal uslov aktivan, simboličke oznake signala  $val_A$  i vrednosti A koje treba tada upisati u brojač koraka, dati su u tabeli 9.

Tabela 8 Signali uslovnih skokova i signali uslova

| signal uslovnog skoka | signal uslova |
|-----------------------|---------------|
| brl1                  | 11            |
| brl2                  | 12            |
| brl3                  | 13            |
| brl4                  | —<br>14       |
| brl5                  | 15            |
| brMOVD_POP            | MOVD or POP   |
| brimmed               | immed         |
| brregdir              | regdir        |
| brimm_regdir          | immed or      |
|                       | regdir        |
| brZ                   | Z             |
| brnotPREKID           | PREKID        |

Tabela 9 Koraci step<sub>A</sub>, signali **val**<sub>A</sub> i vrednosti A za uslovne skokove

| $step_A$           | val <sub>A</sub>  | A  |
|--------------------|-------------------|----|
| step <sub>00</sub> | val <sub>00</sub> | 00 |
| step <sub>0C</sub> | val <sub>0C</sub> | 0C |
| step <sub>16</sub> | val <sub>16</sub> | 16 |
| step <sub>31</sub> | val <sub>31</sub> | 31 |
| step <sub>7C</sub> | val <sub>7C</sub> | 7C |
| step <sub>7D</sub> | val <sub>7D</sub> | 7D |
| step <sub>7E</sub> | val <sub>7E</sub> | 7E |

Umesto iskaza *br* (*case* (**uslov**<sub>1</sub>, ..., **uslov**<sub>n</sub>) *then* (**uslov**<sub>1</sub>, step<sub>A1</sub>), ..., (**uslov**<sub>n</sub>, step<sub>An</sub>) treba staviti signal višestrukog uslovnog skoka koji određuje signale **uslov**<sub>1</sub>, **uslov**<sub>2</sub>,..., **uslov**<sub>n</sub> na koje se vrši provera. Simboličke oznake signala višestrukog uslovnog skoka date su u tabeli 10. Signali uslova na koje se vrši provera za dva iskaza ovog i vrednosti koje treba upisati u

brojač koraka u zavisnosti od toga koji od signala uslova je aktivan, dati su u tabelama 11 i 12.

Tabela 10 Signali višestrukih uslovnih skokova

| Korak              | signal višestrukog uslovnog skoka |
|--------------------|-----------------------------------|
| step <sub>16</sub> | bradr                             |
| step <sub>31</sub> | bropr                             |

Tabela 11 Signali uslova i vrednosti za upis u brojač koraka za višestruki uslovni skok u koraku step<sub>0F</sub>

| signal uslova | vrednost |
|---------------|----------|
| regdir        | 18       |
| indreg        | 19       |
| indregpom     | 1A       |
| dirmem        | 1D       |
| indmem        | 1E       |
| rel           | 26       |
| immed         | 29       |

Tabela 12 Signali uslova i vrednosti za upis u brojač koraka za višestruki uslovni skok u koraku step<sub>2A</sub>

| signal uslova | vrednost | signal uslova | vrednost |
|---------------|----------|---------------|----------|
| MOVS          | 33       | RTS           | 52       |
| MOVD          | 35       | INT           | 59       |
| ADD           | 38       | PUSH          | 5A       |
| AND           | 3B       | POP           | 61       |
| ASR           | 3E       | INC           | 6C       |
| BNZ           | 41       | DEC           | 6F       |
| JSR           | 45       | INTE          | 72       |
| JMP           | 4B       | INTD          | 73       |
| JMPIND        | 4C       | TRPE          | 74       |
| RTI           | 4E       | TRPD          | 75       |

Po opisanom postupku je, na osnovu sekvence upravljačkih signala po koracima sa spajanjem koraka (tabela 2), formirana sekvenca upravljačkih signala za upravljačku jedinicu ožičene realizacije sa spajanjem koraka (tabela 13). Ona ima istu formu kao i tabela 6 za upravljačku jedinicu bez spajanja koraka.

Tabela 13 Sekvenca upravljačkih signala za upravljačku jedinicu ožičene realizacije sa spajanjem koraka

#### ! Čitanje instrukcije !

 $T_{00}$  resetF, PCout, ldMAR;

 $T_{01}$  read;

 $T_{02}$  ldMBR, incPC;

T<sub>03</sub> MBRout, ldIR1, PCout, ldMAR;

 $T_{04}$  brl1, val<sub>0C</sub>;

 $T_{05}$  brl2, val<sub>31</sub>;

 $T_{06}$  read;

T<sub>07</sub> **ldMBR**, incPC;

T<sub>08</sub> MBRout, ldIR2, PCout, ldMAR, brl3, val<sub>31</sub>;

 $T_{09}$  read;

 $T_{0A}$  ldMBR, incPC;

T<sub>0B</sub> MBRout, ldIR3, brunend, val<sub>31</sub>;

```
T_{0C}
                  read;
         T_{0D}
                  ldMBR, incPC;
                  MBRout, ldIR2, PCout, ldMAR;
         T_{0E}
         T_{0F} \\
                  brl4, val<sub>16</sub>;
         T_{10}
                  read;
        T_{11}
                  ldMBR, incPC;
         T_{12}
                  MBRout, ldIR3, PCout, ldMAR, brl5, val<sub>16</sub>;
         T_{13}
                  IdMBR, incPC;
         T_{14}
                  MBRout, ldIR4;
         T_{15}
! Formiranje adrese i čitanje operanda !
         T_{16}
                  bradr;
                  brunend, val<sub>7D</sub>;
         T_{17}
! Direktno registarsko !
                  REGout, ldBlow, ldBhigh, fdo, bruncnd, val<sub>31</sub>;
         T_{18}
! Indirektno registarsko!
         T_{19}
                  REGout, DSout, ldMAR, fdo, brunend, val<sub>2A</sub>;
! Indirektno registarsko sa pomerajem!
        T_{1A} \\
                  REGout, ldX, DSout, fdo;
         T_{1B}
                  IR3out, ldY;
         T_{1C}
                  add, ldMAR, DSout, ALUout, bruncnd, val<sub>2A</sub>;
! Direktno memorijsko !
                  IR DAout, ldMAR, brunend, val<sub>2A</sub>;
         T_{1D}
! Indirektno memorijsko !
                  IR_DAout, ldMAR;
         T_{1E}
        T_{1F} \\
                  read:
                  ldMBR, incMAR;
         T_{20}
                  ldBhigh, MBRout;
         T_{21}
         T_{22}
                  read;
         T_{23}
                  IdMBR:
                  ldBlow, MBRout;
         T_{24}
        T_{25} \\
                  Bout, ldMAR, bruncnd, val<sub>2A</sub>;
! Relativno!
         T_{26}
                  ldX, PCout;
         T_{27}
                  IR3out, ldY;
         T_{28}
                  add, ALUout, DSout, ldMAR, brunend, val<sub>2A</sub>;
! Neposredno!
                  IR DAout, SDout, ldBhigh, ldBlow, bruncnd, val31;
         T_{29}
         ! Čitanje operanda za memorijska adresiranja !
         T_{2A}
                  brMOVD POP, val<sub>31</sub>;
         T_{2B} \\
                  read:
         T_{2C}
                  ldMBR, incMAR;
         T_{\rm 2D} \\
                  MBRout, ldBhigh;
         T_{2E}
                  read;
         T_{2F} \\
                  ldMBR;
                  MBRout, ldBlow;
         T_{30}
! Izvršavanje operacije!
         T_{31}
                  bropr;
! Kod operacije!
```

```
T_{32}
                 setCOD, bruncnd, val<sub>7E</sub>;
! MOVS!
                 Bout, daREG, ldREG, ldX;
        T_{33}
        T_{34}
                 trans, ldPSWALU, brunend, val<sub>7E</sub>;
! MOVD!
        T_{35}
                 brimmed, val<sub>7D</sub>;
                 REGout, daREG, ldBlow, ldBhigh, DSout, ldX;
        T_{36}
        T_{37}
                 trans, ldPSWALU, brunend, val<sub>76</sub>;
! ADD !
                 REGout, daREG, DSout, ldX;
        T_{38}
                 Bout, ldY;
        T_{39}
                 add, ALUout, ldREG, daREG, ldPSWALU, DSout, bruncnd, val<sub>7E</sub>;
        T_{3A}
! AND !
                 REGout, daREG, DSout, ldX;
        T_{3B}
        T_{3C}
                 Bout, ldY;
        T_{\rm 3D}
                 and, ALUout, ldREG, daREG, ldPSWALU, DSout, bruncnd, val<sub>7E</sub>;
! ASR!
        T_{3E}
                 brimmed, val<sub>7D</sub>;
                 Bout, ldX;
        T_{3F}
                 asr, ALUout, ldBhigh, ldBlow, ldPSWALU, bruncnd, val<sub>76</sub>;
        T_{40}
! BNZ !
                 brZ, val<sub>7E</sub>;
        T_{41}
                 ldX, PCout;
        T_{42}
                 ldY, IR2out:
        T_{43}
                 add, ALUout, ldPChigh, ldPClow, bruncnd, val<sub>7E</sub>;
        T_{44}
! JSR !
                 decSP, mxMBR, ldMBR, PCout;
        T_{45}
                 upSPout, decSP, DSout, ldMAR;
        T_{46}
        T_{47}
                 write;
                 upSPout, DSout, ldMAR;
        T_{48}
                 MBRhigh, mxMBR, ldMBR, PCout;
        T_{49}
        T_{4A}
                 write:
! JMP!
        T_{4B}
                 IR JAout, SDout, ldPChigh, ldPClow, bruncnd, val<sub>7E</sub>;
! JMPIND!
                 brimm regind, val<sub>7D</sub>;
        T_{4C}
        T_{4D}
                 Bout, SDout, ldPChigh, ldPClow, brunchd, val<sub>7E</sub>;
! RTI!
        T_{4E}
                 upSPout, DSout, ldMAR, incSP;
        T_{4F}
                 read:
                 IdMBR;
        T_{50}
                 MBRout, ldPSW;
        T_{51}
! RTS!
                 upSPout, DSout, ldMAR, incSP;
        T_{52}
        T_{53}
                 read;
                 ldMBR, upSPout, DSout, ldMAR incSP;
        T_{54}
                 MBRout, ldPChigh;
        T_{55}
        T_{56}
                 read;
        T_{57}
                 IdMBR;
        T_{58}
                 MBRout, ldPClow, brunend, val<sub>7E</sub>;
! INT!
        T_{59}
                 setINT, bruncnd, val<sub>7E</sub>;
! PUSH!
        T_{5A}
                 mxMBR, ldMBR, decSP, Bout;
                 IdMAR, upSPout, DSout, decSP;
        T_{5B}
```

```
T_{5C}
                  write;
         T_{5D}
                  IdMAR, upSPout, DSout;
                  mxMBR, MBRhigh, Bout, ldMBR;
         T_{5E}
         T_{5F}
                  write:
         T_{60}
                  brunend, val<sub>7E</sub>;
! POP!
         T_{61}
                  brimmed, val<sub>7D</sub>;
         T_{62}
                  MARout, ldA;
                  IdMAR, upSPout, DSout, incSP;
         T_{63}
         T_{64}
         T_{65}
                  ldMBR, ldMAR, upSPout, DSout, incSP;
         T_{66}
                  MBRout, ldBhigh;
         T_{67}
                  read:
                  ldMBR, ldMAR, Aout;
         T_{68}
                  MBRout, ldBlow;
         T_{69}
         T_{6A}
                  Bout, ldX;
                  trans, ldPSWALU, brunend, val<sub>76</sub>;
         T_{6B}
! INC !
         T_{6C}
                  brimmed, val<sub>7D</sub>;
                  Bout, ldX;
         T_{6D}
         T_{6E}
                  inc, ALUout, ldBhigh, ldBlow, ldPSWALU, bruncnd, val<sub>76</sub>;
! DEC !
                  brimmed, val<sub>7D</sub>;
         T_{6F}
                  Bout, ldX:
         T_{70}
                  dec, ALUout, ldBhigh, ldBlow, ldPSWALU, bruncnd, val<sub>76</sub>;
         T_{71}
! INTE!
                  setI, bruncnd, val<sub>7E</sub>;
         T_{72}
! INTD!
                  resetI, bruncnd, val<sub>7E</sub>;
! TRPE!
         T_{74}
                  setT, bruncnd, val<sub>7E</sub>;
! TRPD!
                  resetT, bruncnd, val<sub>7E</sub>;
         T_{75}
         ! Vraćanje podatka!
                  brregdir, val<sub>7C</sub>;
         T_{76}
         T_{77}
                  Bout, ldMBR, mxMBR;
         T_{78}
                  decMAR Bout, ldMBR, mxMBR, MBRhigh;
         T_{79}
         T_{7A}
                  write:
         T_{7B}
                  brunend, val<sub>7E</sub>;
                  Bout, ldREG, fvo, brunend, val<sub>7E</sub>;
         T_{7C}
! Opsluživanje prekida!
         T_{7D}
                  setADR;
         T_{7E}
                  brnotPrekid, valoo;
         T_{7\mathrm{F}}
                  decSP, PCout, mxMBR, ldMBR, ldBR, intack;
        T_{80}
                  upSPout, DSout, ldMAR, decSP;
         T_{81}
                  write:
                  upSPout, DSout, IdMAR, decSP;
         T_{82}
                  PCout, mxMBR, ldMBR, MBRhigh;
         T_{83}
         T_{84}
        T_{85} \\
                  upSPout, DSout, ldMAR;
        T_{86} \\
                  PSWout, mxMBR, ldMBR;
```

```
T_{87}
         write;
T_{88}
         BRout, ldX
         shl, ALUout, DSout, ldX;
T_{89}
         IVTPout, ldY;
T_{8A}
T_{8B}
         add, ALUout, ldMAR, DSout;
T_{8C}
         read;
T_{8D}
         ldMBR;
         MBRout, ldPChigh, incMAR;
T_{8E}
T_{8F}
         read;
T_{90}
         IdMBR:
         MBRout, ldPClow, brunend, val<sub>00</sub>;
T_{91}
```

Struktura upravljačke jedinice sa spajanjem koraka je ista kao i za slučaj bez spajanja koraka (slika 2). Brojač koraka se na isti način inkrementira i u brojač koraka se na isti način upisuje nova vrednost, pri čemu brojač koraka prolazi kroz manji broj stanja. Stoga je i manji broj signala dekodovanih stanja brojača koraka i to T<sub>00</sub> do T<sub>91</sub>. Na isti način se generišu i upravljački signali operacione i upravljačke jedinice jedino se druge vrednosti signala dekodovanih vrednosti stanja brojača koraka koriste. Druge su i vrednosti koje generišu kombinacione mreže KMOPR, KMADR i KMBR. Kombinaciona mreža KMOPR generiše vrednosti 3E, 41, ..., 90 pri aktivnim vrednostima signala **MOVS**, **MOVD**, ..., **TRPD**, respektivno. Kombinaciona mreža KMADR generiše vrednosti 1B, 1D, ..., 32 pri aktivnim vrednostima signala **regdir**, **indreg**, ..., **immed**, respektivno. Kombinaciona mreža KMBR generiše vrednosti 00, 0C, ..., 7E pri aktivnim vrednostima signala **val<sub>00</sub>**, **val<sub>0C</sub>**, ..., **val<sub>7E</sub>**, respektivno. Zbog drugih vrednosti koje generiše kombinaciona mreža KMBR javljaju se drugi signali **val<sub>A</sub>**. Tako se umesto signala **val<sub>31</sub>**, javlja signal **val<sub>2A</sub>**, jer u brojač koraka umesto vrednosti 31 treba upisati 2A itd.

Istim postupkom kao i u slučaju upravljačke jedinice bez spajanja koraka dobijaju se izrazi za upravljačke signale operacione i upravljačke jedinice.

Upravljački signali operacione jedinice se generišu na sledeći način:

```
 \begin{array}{l} \bullet \quad IdMAR = T_{00} + T_{03} + T_{08} + T_{0E} + T_{12} + T_{19} + T_{1C} + T_{1D} + T_{1E} + T_{25} + T_{28} + T_{46} + T_{48} \\ \qquad \qquad + T_{4E} + T_{52} + T_{54} + T_{5B} + T_{5D} + T_{63} + T_{65} + T_{68} + T_{80} + T_{82} + T_{85} + T_{8B} \\ \bullet \quad REGout = T_{18} + T_{19} + T_{1A} + T_{36} + T_{38} + T_{3B} + T_{49} \\ \bullet \quad setI = T_{72} \end{array}
```

Na identičan način se generišu i preostali upravljački signali operacione jedinice.

Upravljački signali upravljačke jedinice se generišu na sledeći način:

• bropr =  $T_{31}$ 

```
    bradr = T<sub>16</sub>
    branch = bruncnd + brl1*l1 + brl2*l2 + brl3*l3 + brl4*l4 + brl5*l5 + brMOVD_POP*(MOVD or POP) + brimmed*immed + brregdir*regdir + brimm regdir*(immed or regdir) + brZ*Z+ brnotPREKID* PREKID
```

```
brimm\_regdir*(immed\ or\ regdir) + brZ*Z+brnotPREKID*PREKID
•\ val_{00} = T_{7E} + T_{91}
•\ val_{0C} = T_{04}
•\ val_{16} = T_{0F} + T_{12}
•\ val_{31} = T_{05} + T_{08} + T_{08} + T_{18} + T_{29} + T_{2A}
•\ val_{7C} = T_{76}
•\ val_{7D} = T_{17} + T_{35} + T_{3E} + T_{4C} + T_{61} + T_{6C} + T_{6F}
•\ val_{7E} = T_{32} + T_{34} + T_{3A} + T_{3D} + T_{41} + T_{44} + T_{4B} + T_{4D} + T_{58} + T_{59} + T_{60} + T_{72} + T_{73} + T_{74} + T_{75} + T_{7B} + T_{7C}
```

Signali koji se javljaju u izrazu za signal **branch** se generišu na sledeći način:

- $\begin{array}{l} \bullet \quad bruncnd = T_{0B} + T_{17} + T_{18} + T_{19} + T_{1C} + T_{1D} + T_{25} + T_{28} + T_{29} + T_{32} + T_{34} + T_{37} + T_{3A} \\ + T_{3D} + T_{40} + T_{44} + T_{4B} + T_{4D} + T_{58} + T_{59} + T_{60} + T_{6B} + T_{6E} + T_{71} + T_{72} + T_{73} + T_{74} + \\ T_{75} + T_{7B} + T_{7C} + T_{91} \end{array}$
- $brl1 = T_{04}$
- $brl2 = T_{05}$
- $brl3 = T_{08}$
- $brl4 = T_{0F}$
- $brl5 = T_{12}$
- brMOVD POP =  $T_{2A}$
- brimmed =  $T_{35} + T_{3E} + T_{61} + T_{6C} + T_{6F}$
- brregdir =  $T_{76}$
- brimm\_regdir =  $T_{4C}$
- $brZ = T_{41}$
- brnotPREKID = T<sub>7E</sub>

Pri generisanju signala **branch** koriste se sledeći signali logičkih uslova koji dolaze iz operacione jedinice i to: 11, 12, 13, 14, 15, MOVD, POP, immed, regdir, Z i PREKID.

#### 4.2 MIKROPROGRAMSKA REALIZACIJA

#### 4.2.1 Mikroprogramska realizacija sa horizontalnim formatom mikroinstrukcija

## 4.2.1.1 Mikroprogramska realizacija sa horizontalnim formatom mikroinstrukcija sa dva tipa instrukcija

U sekvenci upravljačkih signala po koracima bez spajanja koraka (tabela 1) se svakom operacionom koraku, u kome se generišu upravljački signali operacione jedinice, pridružuje binarna reč čiji je format dat na slici 3 i svakom upravljačkom koraku, u kome se realizuju skokovi, pridružuje binarna reč čiji je format dat na slici 3. Te binarne reči se nazivaju mikroinstrukcijama, mikronaredbama ili mikrokomandama. Mikroinstrukcije pridružene operacionim koracima nazivaju se operacione mikroinstrukcije, dok se mikroinstrukcije pridružene upravljačkim koracima nazivaju upravljačke mikroinstrukcije. Uređeni niz mikroinstrukcija pridruženih operacionim koracima i upravljačkim koracima, naziva se mikroprogram.

Poljem h dužine 1 bit određuje se da li se radi o operacionoj ili upravljačkoj mikroinstrukciji.

Poljem z dužine m bita operacione mikroinstrukcije određuju se vrednosti svih upravljačkih signala. Uzeto je da svakom upravljačkom signalu odgovara poseban bit. Ovakav način kodiranja upravljačkih signala se naziva horizontalni način kodiranja.

Poljem *cc* dužine k bita upravljačke mikroinstrukcije specificira se bezuslovni skok, uslovni skokovi na osnovu vrednosti svakog od signala logičkog uslova i višestruki uslovni skokovi. Polje *ba* dužine n bita upravljačke mikroinstrukcije predstalja adresu mikroinstrukcije u mikroprogramu na koju se skače u slučaju bezuslovnog skoka i u slučaju uslovnog skoka ukoliko je vrednost odgovarajućeg signala logičkog uslova aktivna.



Slika 3 Formati operacionih i upravljačkih mikroinstrukcija

Upravljačka jedinice se sastoji iz mikroprogramske memorije, mikroprogramskog brojača, prihvatnog registra mikroinstrukcije, kombinacione mreže za generisanje upravljačkih signala i kombinacione mreže za generisanje nove vrednosti mikroprogramskog brojača. Mikroprogramska memorije služi za smeštanje mikroprograma. Mikroprogramski brojač određuje adresu mikroinstrukcije u mikroprogramskoj memoriji. Prihvatni registar mikroinstrukcije služi za prihvatanje mikroinstrukcije očitane iz mikroprogramske memorije. Kombinaciona mreža za generisanje upravljačkih signala generiše dve grupe signala i to upravljačke signale operacione jedinice i upravljačke signale upravljačke jedinice. Upravljački signali operacione jedinice se generišu na osnovu vrednosti bitova polja z ukoliko je polje h 0. Upravljački signali upravljačke jedinice se generišu na osnovu vrednosti bitova polja cc i signala logičkih uslova ukoliko je polje h 1. Njima se sadržaj mikroprogramskog brojača ili inkrementira ili se u mikroprogramski brojač preko kombinacione mreže za generisanje nove vrednosti mikroprogramskog brojača upisuje vrednost određena poljem ba i time realizuje skok u mikroprogramskoj memoriji.

Postoje dva tipa mikroinstrukcije (slika 3) i to operaciona mikroinstrukcija i upravljačka mikroinstrukcija.

Format operacione mikroinstrukcije je dat na slici 4. Polje *h* je 0. Bitovi polja *z* dodeljeni su upravljačkim signalima operacione jedinice.

| 0        | 1        | 2      | 3          | 4      | 5       | 6        | 7        |
|----------|----------|--------|------------|--------|---------|----------|----------|
| 0        | resetF   | PCout  | ldMAR      | read   | write   | ldMBR    | incPC    |
| U        | TOSCII   | 1 Cout | IGIVI7 IIC | Tead   | WIIIC   | IGIVIDIC | mer c    |
| 8        | 9        | 10     | 11         | 12     | 13      | 14       | 15       |
| MBRout   | ldIR1    | ldIR2  | ldIR3      | ldIR4  | REGout  | ldBlow   | ldBhigh  |
|          |          |        |            |        |         | 10021011 |          |
| 16       | 17       | 18     | 19         | 20     | 21      | 22       | 23       |
| fdo      | DSout    | SDout  | IR3out     | ldX    | ldY     | add      | and      |
|          |          |        |            | •      |         |          |          |
| 24       | 25       | 26     | 27         | 28     | 29      | 30       | 31       |
| inc      | dec      | asr    | shl        | trans  | ALUout  | IR_DAou  | t incMAR |
|          |          |        |            |        |         |          |          |
| 32       | 33       | 34     | 35         | 36     | 37      | 38       | 39       |
| decMAR   | Bout     | Aout   | setCOD     | setADR | setINT  | daREG    | ldREG    |
|          |          |        |            |        |         |          |          |
| 40       | 41       | 42     | 43         | 44     | 45      | 46       | 47       |
| ldPSWAL  | U IR2out | decSP  | incSP      | mxMBR  | upSPout | MBRhigh  | IR_JAout |
|          |          |        |            |        |         |          |          |
| 48       | 49       | 50     | 51         | 52     | 53      | 54       | 55       |
| ldPChigh | ldPClow  | MARout | ldA        | setI   | resetI  | setT     | reset    |

| 56  | 57     | 58     | 59    | 60    | 61      | 62   | 63 |
|-----|--------|--------|-------|-------|---------|------|----|
| fvo | intack | PSWout | ldPSW | BRout | IVTPout | ldBR | /  |

Slika 4 Operaciona mikroinstrukcija

Format upravljačke mikroinstrukcije je dat na slici 5. Polje h je 1.

| 0  | 1  | 2  | 3  | 4  | 5  | 6              | 7  |
|----|----|----|----|----|----|----------------|----|
| 1  | /  | /  | /  |    | С  | $\overline{c}$ |    |
|    |    |    |    |    |    |                |    |
| 8  | 9  | 10 | 11 | 12 | 13 | 14             | 15 |
|    |    |    | b  | а  |    |                |    |
|    |    |    |    |    |    |                |    |
| 16 | 17 | 18 | 19 | 20 | 21 | 22             | 23 |
| /  | /  | /  | /  | /  | /  | /              | /  |
|    |    |    |    |    |    |                |    |
| 24 | 25 | 26 | 27 | 28 | 29 | 30             | 31 |
| /  | /  | /  | /  |    |    |                |    |
|    |    |    |    |    |    |                |    |
| 32 | 33 | 34 | 35 | 36 | 37 | 38             | 39 |
| /  | /  | /  | /  | /  | /  | /              | /  |
|    |    |    |    |    |    |                | 1  |
| 40 | 41 | 42 | 43 | 44 | 45 | 46             | 47 |
| /  | /  | /  | /  | /  | /  | /              | /  |
|    |    |    |    |    |    |                |    |
| 48 | 49 | 50 | 51 | 52 | 53 | 54             | 55 |
| /  | /  | /  | /  | /  | /  | /              | /  |
|    | I  | ı  | 1  | ı  | I  |                | 1  |
| 56 | 57 | 58 | 59 | 60 | 61 | 62             | 63 |
| /  | /  | /  | /  | /  | /  | /              | /  |

Slika 5 Upravljačka mikroinstrukcija

Bitovi polja *cc* mikroinstrukcije koriste se za kodiranje upravljačkih signala kojima se određuje da li treba realizovati skok u mikroprogramu i to: bezuslovni skok, uslovni skok i višestruki uslovni skok ili preći na sledeću mikroinstrukciju.

Bezuslovni skok se realizuje u onim koracima sekvence upravljačkih signala po koracima (tabela 1) u kojima se pojavljuju iskazi tipa *br* step<sub>A</sub>. Simbolička oznaka signala bezuslovnog skoka koji za svaki od njih treba generisati i način njegovog kodiranja bitovima polja *cc* mikroinstrukcije dati su u tabeli 14.

Tabela 14 Signal bezuslovnog skoka

| сс | signal bezuslovnog skoka |
|----|--------------------------|
| 01 | bruncond                 |

Uslovni skokovi se realizuju u onim koracima sekvence upravljačkih signala po koracima u kojima se pojavljuju iskazi tipa *br* (*if* **uslov** *then* step<sub>A</sub>). Način kodiranja signala uslovnih skokova bitovima polja *cc* mikroinstrukcije, simboličke oznake signala uslovnih skokova i signal uslova koji treba da je aktivan da bi se realizovao skok dati su u tabeli 15.

Tabela 15 Signali uslovnih skokova

| сс | signal uslovnog skoka | signal uslova |
|----|-----------------------|---------------|
| 02 | brl1                  | 11            |
| 03 | brnotl2               | 12            |

| 04 | brl3            | 13              |
|----|-----------------|-----------------|
| 05 | brnotl4         | <u>14</u>       |
| 06 | brl5            | 15              |
| 07 | brMOVDorPOP     | MOVD or POP     |
| 08 | brimmed         | immed           |
| 09 | brZero          | Z               |
| 0A | brIMMEDorREGIND | immed or regind |
| 0B | brREGDIR        | regdir          |
| 0C | brnotPREKID     | PREKID          |

Višestruki uslovni skokovi se realizuju u onim koracima sekvence upravljačkih signala po koracima u kojima se pojavljuju iskazi tipa *br* (*case* (**uslov**<sub>1</sub>, ..., **uslov**<sub>n</sub>) *then* (**uslov**<sub>1</sub>, step<sub>A1</sub>), ..., (**uslov**<sub>n</sub>, step<sub>An</sub>). Način kodiranja signala višestrukih uslovnih skokova bitovima polja *cc* mikroinstrukcije, koraci u sekvenci upravljačkih signala po koracima u kojima se pojavljuju iskazi ovog tipa i simboličke oznake signala višestrukih uslovnih skokova dati su u tabeli 16.

Tabela 16 Signali višestrukih uslovnih skokova

| сс | korak              | signal višestrukog uslovnog<br>skoka |
|----|--------------------|--------------------------------------|
| 0D | $step_{0F}$        | bradr                                |
| 0E | step <sub>31</sub> | bropr                                |

Vrednost polja *cc* 00 i sve ostale vrednosti koje nisu dodeljene signalu bezuslovnog skoka, signalima uslovnih skokova i signalima višestrukih uslovnih skokova određuje da treba preći na sledeću mikroinstrukciju.

Bitovi *ba* mikroinstrukcije koriste se za specificiranje adrese mikroinstrukcije na koju treba skočiti kod uslovnih i bezuslovnih skokova u sekvenci upravljačkih signala po koracima (tabela 1). Ovi bitovi sadrže vrednost koju treba upisati u mikroprogramski brojač u slučaju bezuslovnih skokova i ukoliko je signal uslova aktivan u slučaju uslovnih skokova. Kod pisanja mikroprograma ovo polje se simbolički označava sa madr<sub>xx</sub>, pri čemu xx odgovara heksadekadnoj vrednosti ovog polja. Na primer, sa madr<sub>56</sub> je simbolički označena heksadekadna vrednost 56 ovog polja. Za kodiranje polja *adresa skoka* usvojeno je 8 bitova, jer je za kompletan mikroprogram dovoljan kapacitet mikroprogramske memorije od 256 reči.

Operacioina mikroinstrukcija je duža od upravljačke mikroinstrukcije, pa je dužina mikroinstrukcije određena dužinom operacione mikroinstrukcije i iznosi 64 bita.

Mikroprogram se za razmatrani slučaj mikroprogramske realizacije formira tako što se za svaki korak u sekvenci upravljačkih signala po koracima (tabela 1) formira jedna mikroinstrukcija i to operaciona ili upravljačka.

Kod formiranja operacionih mikroinstrukcija polazi se od sekvence upravljačkih signala po koracima i traže koraci u kojima se javljaju upravljački signali operacione jedinice. Za takve korake se bit polja *h* postavlja na 0, bitovi polja *z* koji odgovaraju upravljačkim signalima operacione koji se javljaju u datom koraku postavljaju na 1 i bitovi polja *z* koji odgovaraju upravljačkim signalima operacione koji se ne javljaju u datom koraku postavljaju na 0.

Kod formiranja upravljačkih mikroinstrukcija polazi se od sekvence upravljačkih signala po koracima i traže koraci u kojima se javlja neki od iskaza br step<sub>A</sub>, br (if uslov then step<sub>A</sub>) i br (case (uslov<sub>1</sub>, ..., uslov<sub>n</sub>) then (uslov<sub>1</sub>, step<sub>A1</sub>), ..., (uslov<sub>n</sub>, step<sub>An</sub>)). Za takve korake se bit polja h postavlja na 1, što se u mikroprogramu označava signalom cnt, dok se bitovi polja cc i ba kodiraju u zavisnosti od toga koji se od ova tri iskaza javlja u datom koraku.

Za iskaz br step<sub>A</sub> se upravljačka mikroinstrukcija kodira tako što se za polje cc uzima kod dodeljen signalu bezuslovnog skoka koji određuje da se bezuslovno prelazi na korak step<sub>A</sub> i za polje ba binarna vrednosti A koju treba upisati u mikroprogramski brojač.

Simbolička oznaka signala bezuslovnog skoka i način njegovog kodiranja poljem *cc* dati su u tabeli 14. Korak step<sub>A</sub> na koji treba preći u sekvenci upravljačkih signala po koracima, simbolička oznaka vrednosti madr<sub>A</sub> koju treba upisati u mikroprogramski brojač i sama vrednost A za sve korake u sekvenci upravljačkih signala po koracima u kojima se javljaju iskazi ovog tipa dati su u tabeli 17.

Tabela 17 Koraci step<sub>A</sub>, adrese madr<sub>A</sub> i vrednosti A za bezuslovne skokove

| $step_A$           | $madr_A$           | A  |
|--------------------|--------------------|----|
| step <sub>00</sub> | madr <sub>00</sub> | 00 |
| step <sub>2C</sub> | madr <sub>2C</sub> | 2C |
| step <sub>31</sub> | madr <sub>31</sub> | 31 |
| step <sub>56</sub> | madr <sub>56</sub> | 56 |

Za iskaz *br* (*if* **uslov** *then* step<sub>A</sub>) se upravljačka mikroinstrukcija kodira tako što se za polje *cc* uzima kod dodeljen signalu uslovnog skoka koji određuje signal **uslov** koji treba da bude aktivan da bi se realizovao prelaz na korak step<sub>A</sub> i za polje *bb* binarna vrednosti A koju treba upisati u mikroprogramski brojač u slučaju da je signal **uslov** aktivan.

Simboličke oznake signala uslovnog skoka, način njihovog kodiranja poljem *cc* i signali **uslov** za sve iskaze ovog tipa koji se javljaju u sekvenci upravljačkih signala po koracima dati su u tabeli 15. Korak step<sub>A</sub> na koji treba preći u sekvenci upravljačkih signala po koracima, simbolička oznaka vrednosti madr<sub>A</sub> koju treba upisati u mikroprogramski brojač u slučaju da je signal **uslov** aktivan i sama vrednost A za sve korake u sekvenci upravljačkih signala po koracima u kojima se javljaju iskazi ovog tipa dati su u tabeli 18.

Tabela 18 Koraci step<sub>A</sub>, adrese madr<sub>A</sub> i vrednosti A za uslovne skokove

| $step_A$           | madr <sub>A</sub>  | A  |
|--------------------|--------------------|----|
| step <sub>00</sub> | madr <sub>00</sub> | 00 |
| step <sub>0F</sub> | madr <sub>0F</sub> | 0F |
| step <sub>31</sub> | madr <sub>31</sub> | 31 |
| step <sub>39</sub> | madr <sub>39</sub> | 39 |
| step <sub>56</sub> | madr <sub>56</sub> | 56 |

Za iskaz *br* (*case* (**uslov**<sub>1</sub>, ..., **uslov**<sub>n</sub>) *then* (**uslov**<sub>1</sub>, step<sub>A1</sub>), ..., (**uslov**<sub>n</sub>, step<sub>An</sub>)) se upravljačka mikroinstrukcija kodira tako što se za polje *cc* uzima kod dodeljen signalu višestrukog uslovnog skoka koji određuje signale **uslov**<sub>1</sub>, ..., **uslov**<sub>n</sub> za koje treba izvršiti proveru koji je od njih aktivan da bi se na osnovu toga realizovao prelaz na jedan od koraka step<sub>A1</sub>, ..., step<sub>An</sub> i za polje *bb* nule jer njegova vrednost nije bitna. Upravljačka jedinica mora da bude tako realizovana da za svaki višestruki uslovni skok generiše vrednosti A1,..., An koje treba upisati u mikroprogramski brojač. Ona mora da obezbedi i selekciju jedne od vrednosti A1,..., An u zavisnosti od toga koji od signala uslova **uslov**<sub>1</sub>, ..., **uslov**<sub>n</sub> ima aktivnu vrednost.

Simboličke oznake signala višestrukih uslovnih skokova, način njihovog kodiranja poljem *cc* i koraci u sekvenci upravljačkih signala po koracima u kojima se javljaju iskazi ovog tipa dati su u tabeli 16. Vrednosti A1,..., An koje treba upisati u mikroprogramski brojač i signali uslova **uslov**<sub>1</sub>, ..., **uslov**<sub>n</sub> za koje treba izvršiti proveru koji je od njih aktivan da bi se na osnovu toga realizovao prelaz na jedan od koraka step<sub>A1</sub>, ..., step<sub>An</sub> za dva iskaza ovog tipa koji se javljaju u sekvenci upravljačkih signala po koracima dati su u tabelama 19 i 20.

Tabela 19 Signali uslova i vrednosti za upis u mikroprogramski brojač za višestruki uslovni skok u koraku step<sub>0F</sub>

| signal uslova | vrednost |
|---------------|----------|
| dirreg        | 1B       |
| regind        | 1D       |
| regindpom     | 1F       |
| memdir        | 23       |
| memind        | 25       |
| rel           | 2E       |
| immed         | 32       |

Tabela 20 Signali uslova i vrednosti za upis u mikroprogramski brojač za višestruki uslovni skok u koraku step<sub>31</sub>

| signal uslova | vrednost | signal uslova | vrednost |  |
|---------------|----------|---------------|----------|--|
| MOVS          | 3E       | RTS           | 65       |  |
| MOVD          | 41       | INT           | 6D       |  |
| ADD           | 45       | PUSH          | 6F       |  |
| AND           | 49       | POP           | 76       |  |
| ASR           | 4D       | INC           | 82       |  |
| BNZ           | 51       | DEC           | 86       |  |
| JSR           | 56       | INTE          | 8A       |  |
| JMP           | 5C       | INTD          | 8C       |  |
| JMPIND        | 5E       | TRPE          | 8E       |  |
| RTI           | 61       | TRPD          | 90       |  |

Po opisanom postupku je, na osnovu sekvence upravljačkih signala po koracima (tabela 1) formiran mikroprogram (tabela 21). On ima sledeću formu:

- na levoj strani se nalaze adrese mikroinstrukcija u mikroprogramskoj memoriji u heksadekadnom obliku,
- u sredini su mikroinstrukcije predstavljene nizom simboličkih oznaka samo upravljačkih signala operacione i/ili upravljačke jedinice koji treba da budu aktivni i koji su razdvojeni zapetama,
- dok komentar, u koracima gde se to radi lakšeg razumevanja smatralo korisnim, uvek počinje uskličnikom (!) i proteže se do sledećeg uskličnika (!).

Tabela 21 Mikroprogram

#### ! Čitanje instrukcije !

```
madr<sub>00</sub> resetF, PCout, ldMAR;
madr<sub>01</sub> read;
madr<sub>02</sub> IdMBR, incPC;
madr<sub>03</sub> MBRout, ldIR1, PCout, ldMAR;
madr<sub>04</sub> cnt, brl1, madr<sub>0E</sub>
madr<sub>05</sub> cnt, brnotl2, madr<sub>3B</sub>
madr<sub>06</sub> read:
madr<sub>07</sub> IdMBR, incPC
madr<sub>08</sub> MBRout, ldIR2, PCout, ldMAR;
madr_{09} cnt, brl3, madr_{3B}
madr_{0A} read;
madr<sub>0B</sub> ldMBR, incPC;
madr<sub>0C</sub> MBRout, ldIR3;
madr<sub>0D</sub> cnt, bruncond, madr<sub>3B</sub>;
madr<sub>0E</sub> read;
madr<sub>0F</sub> ldMBR, incPC;
madr<sub>10</sub> MBRout, ldIR2, PCout, ldMAR;
madr_{11} cnt, brnotl4, madr_{19};
```

```
madr<sub>12</sub> read;
          madr<sub>13</sub> ldMBR, incPC;
          madr<sub>14</sub> MBRout, ldIR3, PCout, ldMAR;
          madr_{15} cnt, brl5, madr<sub>19</sub>;
          madr<sub>16</sub> read;
          madr<sub>17</sub> ldMBR, incPC;
          madr<sub>18</sub> MBRout, ldIR4;
! Formiranje adrese i čitanje operanda!
          madr<sub>19</sub> cnt, bradr;
          madr<sub>1A</sub> cnt, bruncond, madr<sub>9A</sub>;
! Direktno registarsko !
          madr<sub>1B</sub> REGout, IdBlow, IdBhigh, fdo;
          madr<sub>1C</sub> cnt, bruncond, madr<sub>3B</sub>;
! Indirektno registarsko!
          madr<sub>1D</sub> REGout, DSout, IdMAR, fdo;
          madr<sub>1E</sub> cnt, bruncond, madr<sub>34</sub>;
! Indirektno registarsko sa pomerajem!
          madr<sub>1F</sub> REGout, ldX, DSout, fdo;
          madr<sub>20</sub> IR3out, IdY;
          madr<sub>21</sub> add, ldMAR, DSout, ALUout;
          madr<sub>22</sub> cnt, bruncond, madr<sub>34</sub>;
! Direktno memorijsko !
          madr<sub>23</sub> IR DAout, ldMAR;
          madr<sub>24</sub> cnt, bruncond, madr<sub>34</sub>;
! Indirektno memorijsko !
          madr<sub>25</sub> IR_DAout, ldMAR;
          madr<sub>26</sub> read;
          madr<sub>27</sub> ldMBR, incMAR;
          madr<sub>28</sub> ldBhigh, MBRout;
          madr<sub>29</sub> read;
          madr<sub>2A</sub> ldMBR;
          madr<sub>2B</sub> IdBlow, MBRout;
          madr<sub>2C</sub> Bout, IdMAR;
          madr<sub>2D</sub> cnt, bruncond, madr<sub>34</sub>;
! Relativno!
          madr<sub>2E</sub> ldX, PCout;
          madr<sub>2F</sub> IR3out, ldY;
          madr<sub>30</sub> add, ALUout, DSout, ldMAR;
          madr<sub>31</sub> cnt, bruncond, madr<sub>34</sub>;
! Neposredno!
          madr<sub>32</sub> IR_DAout, SDout, ldBhigh, ldBlow;
          madr<sub>33</sub> cnt, bruncond, madr<sub>3B</sub>;
! Čitanje operanda za memorijska adresiranja !
          madr<sub>34</sub> cnt, brMOVDorPOP, madr<sub>3B</sub>;
          madr<sub>35</sub> read;
          madr<sub>36</sub> ldMBR, incMAR;
          madr<sub>37</sub> MBRout, ldBhigh;
          madr<sub>38</sub> read;
          madr<sub>39</sub> ldMBR;
          madr<sub>3A</sub> MBRout, ldBlow;
! Izvršavanje operacije!
          madr<sub>3B</sub> cnt, bropr;
```

```
madr_{3C} setCOD;
         madr<sub>3D</sub> cnt, bruncond, madr<sub>9B</sub>;
! MOVS!
         madr<sub>3E</sub> Bout, daREG, ldREG, ldX;
         madr<sub>3F</sub> trans, ldPSWALU;
         madr<sub>40</sub> cnt, bruncond, madr<sub>9B</sub>;
! MOVD!
         madr<sub>41</sub> cnt, brimmed, madr<sub>9A</sub>;
         madr<sub>42</sub> REGout, daREG, ldBlow, ldBhigh, DSout, ldX;
         madr<sub>43</sub> trans, ldPSWALU;
         madr<sub>44</sub> cnt, bruncond, madr<sub>92</sub>;
! ADD !
         madr<sub>45</sub> REGout, daREG, DSout, ldX;
         madr_{46} Bout, ldY;
         madr<sub>47</sub> add, ALUout, ldREG, daREG, ldPSWALU, DSout;
         madr<sub>48</sub> cnt, bruncond, madr<sub>9B</sub>;
! AND !
         madr<sub>49</sub> REGout, daREG, DSout, ldX;
         madr<sub>4A</sub> Bout, ldY;
         madr<sub>4B</sub> and, ALUout, ldREG, daREG, ldPSWALU, DSout;
         madr<sub>4C</sub> cnt, bruncond, madr<sub>9B</sub>;
! ASR!
         madr<sub>4D</sub> cnt, brimmed, madr<sub>9A</sub>;
         madr<sub>4E</sub> Bout, ldX;
         madr<sub>4F</sub> asr, ALUout, ldBhigh, ldBlow, ldPSWALU;
         madr<sub>50</sub> cnt, bruncond, madr<sub>92</sub>;
! BNZ!
         madr<sub>51</sub> cnt, brZero, madr<sub>9B</sub>;
         madr<sub>52</sub> ldX, PCout;
         madr<sub>53</sub> ldY, IR2out;
         madr<sub>54</sub> add, ALUout, ldPChigh, ldPClow;
         madr<sub>55</sub> cnt, bruncond, madr<sub>9B</sub>;
! JSR !
         madr<sub>56</sub> decSP, mxMBR, ldMBR, PCout;
         madr<sub>57</sub> upSPout, decSP, DSout, ldMAR;
         madr<sub>58</sub> write;
         madr<sub>59</sub> upSPout, DSout, ldMAR;
         madr<sub>5A</sub> MBRhigh, mxMBR, ldMBR, PCout;
         madr<sub>5B</sub> write;
! JMP !
         madr<sub>5C</sub> IR_JAout, SDout, ldPChigh, ldPClow;
         madr<sub>5D</sub> cnt, bruncond, madr<sub>9B</sub>;
! JMPIND!
         madr<sub>5E</sub> cnt, brIMMEDorREGIND, madr<sub>9A</sub>;
         madr<sub>5F</sub> Bout, SDout, IdPChigh, IdPClow;
         madr<sub>60</sub> cnt, bruncond, madr<sub>9B</sub>;
! RTI!
          madr<sub>61</sub> upSPout, DSout, ldMAR, incSP;
         madr<sub>62</sub> read;
         madr<sub>63</sub> ldMBR;
         madr<sub>64</sub> MBRout, ldPSW;
! RTS !
         madr<sub>65</sub> upSPout, DSout, ldMAR, incSP;
         madr<sub>66</sub> read;
```

```
madr<sub>67</sub> ldMBR, upSPout, DSout, ldMAR incSP;
          madr<sub>68</sub> MBRout, IdPChigh;
          madr<sub>69</sub> read;
          madr<sub>6A</sub> ldMBR;
          madr<sub>6B</sub> MBRout, ldPClow;
          madr<sub>6C</sub> cnt, bruncond, madr<sub>9B</sub>;
! INT !
          madr<sub>6D</sub> setINT;
           madr<sub>6E</sub> cnt, bruncond, madr<sub>9B</sub>;
! PUSH!
          madr<sub>6F</sub> mxMBR, ldMBR, decSP, Bout;
          madr<sub>70</sub> IdMAR, upSPout, DSout, decSP;
          madr<sub>71</sub> write;
          madr<sub>72</sub> IdMAR, upSPout, DSout;
          madr<sub>73</sub> mxMBR, MBRhigh, Bout, ldMBR;
          madr<sub>74</sub> write;
          madr<sub>75</sub> cnt, bruncond, madr<sub>9B</sub>;
! POP!
          madr<sub>76</sub> cnt, brimmed, madr<sub>9A</sub>;
          madr<sub>77</sub> MARout, ldA;
          madr<sub>78</sub> ldMAR, upSPout, DSout, incSP;
          madr<sub>79</sub> read;
          madr<sub>7A</sub> ldMBR, ldMAR, upSPout, DSout, incSP;
          madr<sub>7B</sub> MBRout, ldBhigh;
          madr<sub>7C</sub> read;
          madr<sub>7D</sub> ldMBR, ldMAR, Aout;
          madr<sub>7E</sub> MBRout, ldBlow;
          madr<sub>7F</sub> Bout, ldX;
          madr<sub>80</sub> trans, ldPSWALU;
          madr<sub>81</sub> cnt, bruncond, madr<sub>92</sub>;
! INC !
          madr<sub>82</sub> cnt, brimmed, madr<sub>9A</sub>;
          madr<sub>83</sub> Bout, ldX;
          madr<sub>84</sub> inc, ALUout, ldBhigh, ldBlow, ldPSWALU;
          madr<sub>85</sub> cnt, bruncond, madr<sub>92</sub>;
! DEC !
          madr<sub>86</sub> cnt, brimmed, madr<sub>9A</sub>;
          madr<sub>87</sub> Bout, ldX;
          madr<sub>88</sub> dec, ALUout, ldBhigh, ldBlow, ldPSWALU;
          madr<sub>89</sub> cnt, bruncond, madr<sub>92</sub>;
! INTE!
          madr<sub>8A</sub> setI;
          madr<sub>8B</sub> cnt, bruncond, madr<sub>9B</sub>;
! INTD!
          madr<sub>8C</sub> resetI;
          madr<sub>8D</sub> cnt, bruncond, madr<sub>9B</sub>;
! TRPE!
          madr<sub>8E</sub> setT;
          madr<sub>8F</sub> cnt, bruncond, madr<sub>9B</sub>;
! TRPD!
          madr<sub>90</sub> resetT;
          madr<sub>91</sub> cnt, bruncond, madr<sub>9B</sub>;
! Vraćanje podatka!
          madr<sub>92</sub> cnt, brregdir, madr<sub>98</sub>;
          madr<sub>93</sub> Bout, ldMBR, mxMBR;
```

```
madr<sub>94</sub> write;
         madr<sub>95</sub> decMAR, Bout, ldMBR, mxMBR, MBRhigh;
         madr<sub>96</sub> write;
         madr<sub>97</sub> cnt, bruncond, madr<sub>9B</sub>;
         madr<sub>98</sub> Bout, ldREG, fvo;
         madr<sub>99</sub> cnt, bruncond, madr<sub>9B</sub>;
! Opsluživanje prekida!
         madr<sub>9A</sub> setADR;
         madr<sub>9B</sub> cnt, brnotPREKID, madr<sub>00</sub>;
         madr<sub>9C</sub> decSP, PCout, mxMBR, ldMBR, ldBR, intack;
         madr<sub>9D</sub> upSPout, DSout, ldMAR, decSP;
         madroe write:
         madr<sub>9F</sub> upSPout, DSout, ldMAR, decSP;
         madr<sub>A0</sub> PCout, mxMBR, ldMBR, MBRhigh;
         madr<sub>A1</sub> write;
         madr<sub>A2</sub> upSPout, DSout, ldMAR;
         madr<sub>A3</sub> PSWout, mxMBR, ldMBR;
         madr<sub>A4</sub> write;
         madr<sub>A5</sub> BRout, ldX
         madr<sub>A6</sub> shl, ALUout, DSout, ldX;
         madr<sub>A7</sub> IVTPout, ldY;
         madr<sub>A8</sub> add, ALUout, ldMAR, DSout;
         madr<sub>A9</sub> read;
         madr<sub>AA</sub> ldMBR;
         madr<sub>AB</sub> MBRout, ldPChigh, incMAR;
         madr<sub>AC</sub> read;
         madr<sub>AD</sub> ldMBR;
         madr<sub>AE</sub> MBRout, ldPClow;
         madr<sub>AF</sub> cnt, bruncond, madr<sub>00</sub>;
```

Struktura upravljačke jedinice mikroprogramske realizacije je prikazana na slici 6. Upravljačka jedinica se sastoji iz sledećih blokova: blok *generisanje nove vrednosti mikroprogramskog brojača*, blok *mikroprogramski brojač*, blok *mikroprogramska memorija*, blok *prihvatni registar mikroinstrukcije* i blok *generisanje upravljačkih signala*.

Blok generisanje nove vrednosti mikroprogramskog brojača se sastoji od kombinacionih mreža KMOPR i KMADR sa multiplekserom MP i služi za generisanje i selekciju vrednosti koju treba upisati u mikroprogramski brojač. Potreba za ovim se javlja kada treba odstupiti od sekvencijalnog izvršavanja mikroprograma. Vrednosti koje treba upisati u mikroprogramski brojač generišu se na tri načina i to pomoću: kombinacione mreže KMOPR koja formira signale  $\mathbf{opr}_{7...0}$ , kombinacione mreže KMADR koja formira signale  $\mathbf{adr}_{7...0}$  i razreda  $\mathbf{CW}_{k+1...k+n}$  prihvatnog registra mikroinstrukcije CW. Selekcija jedne od tri grupe signala koje daju novu vrednost mikroprogramskog brojača obezbeđuje se signalima  $\mathbf{brop}$  i  $\mathbf{bradr}$  i to: signali  $\mathbf{opr}_{7...0}$  ako je aktivan signal  $\mathbf{bropr}$ , signali  $\mathbf{adr}_{7...0}$  ako je aktivan signal  $\mathbf{bradr}$  i signali  $\mathbf{CW}_{k+1...k+n}$  ako su neaktivni signali  $\mathbf{bropr}$  i  $\mathbf{bradr}$ .



Slika 6 Struktura upravljačke jedinice mikroprogramske realizacije sa horizontalnim formatom mikroinstrukcije

Kombinacionom mrežom KMOPR generišu se vrednosti (tabela 20) za realizaciju višestrukog uslovnog skoka na adresi 3B mikroprograma (tabela 21). U zavisnosti od toga koji od signala **MOVS**, **MOVD**, ..., **RTS** ima aktivnu vrednost zavisi koja će od vrednosti iz tabele 20 da se pojavi na linijama **opr**<sub>7...0</sub>. S obzirom da se na adresi 3B mikroprograma nalazi upravljačka mikroinstrukcija sa tako kodiranim poljem *cc* da njeno izvršavanje daje aktivnu

vrednost signala višestrukog uslovnog skoka **bropr**, vrednost na linijama **opr**<sub>7...0</sub> prolazi tada kroz multiplekser MP i pojavljuje se na ulazima mikroprogramskog brojača mPC.

Kombinacionom mrežom KMADR generišu se vrednosti (tabela 19) za realizaciju višestrukog uslovnog skoka na adresi 19 mikroprograma (tabela 21). U zavisnosti od toga koji od signala **dirreg**, **indreg**,..., **immed** ima aktivnu vrednost zavisi koja će od vrednosti iz tabele 19 da se pojavi tada na linijama **adr**<sub>7...0</sub>. S obzirom da se na adresi 19 mikroprograma nalazi mikroinstrukcija sa tako kodiranim poljem *cc* da njeno izvršavanje daje aktivnu vrednost signala višestrukog uslovnog skoka **bradr**, vrednost na linijama **adr**<sub>7...0</sub> prolazi kroz multiplekser MP i pojavljuje se na ulazima mikroprogramskog brojača mPC.

Prihvatni registar mikroinstrukcije CW u svojim razredima  $CW_{k+1...k+n}$  sadrži vrednost za upis u mikroprogramski brojač mPC<sub>7...0</sub> za bezuslovne skokove (tabela 17) i uslovne skokove (tabela 18). Signali višestrukih uslovnin skokova **bropr** i **bradr** su aktivni samo prilikom izvršavanja mikroinstrukcija na adresama 19 i 3B mikroprograma, respektivno, a u svim ostalim situacijama neaktivni. S obzirom da nijedan od ova dva signala nije aktivan prilikom izvršavanja mikroinstrukcija kojima se realizuju bezuslovni ili uslovni skokovi u mikroprogramu, vrednost određena razredima  $CW_{k+1...k+n}$  prolazi kroz multiplekser MP i pojavljuje se na ulazima mikroprogramskog brojača mPC<sub>7...0</sub>.

Blok *mikroprogramski brojač* sadrži mikroprogramski brojač mPC $_{n-1...0}$ . Mikroprogramski brojač mPC $_{n-1...0}$  svojom trenutnom vrednošću određuje adresu mikroprogramske memorije mMEM sa koje treba očitati mikroinstrukciju. Mikroprogramski brojač mPC $_{n-1...0}$  može da radi u sledećim režimima: režim inkrementiranja i režim skoka.

U režimu inkrementiranja pri pojavi signala takta  $CLK_{mPC}$  vrši se uvećavanje sadržaja mikroprogramskog brojača m $PC_{n-1...0}$  za jedan čime se obezbeđuje sekvencijalno očitavanje mikroinstrukcija iz mikroprogramske memorije (tabela 21). Ovaj režim rada se obezbeđuje neaktivnom vrednošću signala **ld**. Signal **ld** je neaktivan ako su svi signali **bropr**, **bradr** i **branch** neaktivni. Signali **bropr**, **bradr** i **branch** su uvek neaktivni sem kada treba obezbediti režim skoka.

U režimu skoka pri pojavi signala takta **CLK**<sub>mPC</sub> vrši se upis nove vrednosti u mikroprogramski brojač mPC<sub>n-1...0</sub> čime se obezbeđuje odstupanje od sekvencijalnog očitavanja mikroinstrukcija iz mikroprogramske memorije (tabela 21). Ovaj režim rada se obezbeđuje aktivnom vrednošću signala **ld**. Signal **ld** je aktivan ako je jedan od signala **bropr**, **bradr** i **branch** aktivan. Jedan od signala **bropr**, **bradr** i **branch** je aktivan samo prilikom izvršavanja mikroinstrukcije koja ima takvo polje *cc* da je specificiran neki višestruki uslovni skok, bezuslovni skok ili neki od uslovnih skokova i uslov skoka je ispunjen.

Mikroprogramski brojač mPC $_{n-1...0}$  je dimenzionisan prema veličini mikroprograma (tabela 21). S obzirom da se mikroprogram svih faza izvršavanja instrukcija nalazi u opsegu od adrese 00 do adrese AF, usvojena je dužina mikroprogramskog brojača mPC $_{n-1...0}$  od 8 bita.

Blok *mikroprogramski memorija* sadrži mikroprogramsku memoriju mMEM, koja služi za smeštanje mikroprograma. Širina reči mikroprogramske memorije je određena dužinom mikroinstrukcija i iznosi 64 bita, a kapacitet veličinom mikroprograma svih instrukcija procesora (tabela 21) i iznosi 256 lokacija. Adresiranje mikroprogramske memorije se realizuje sadržajem mikroprogramskog brojača mPC<sub>n-1...0</sub>.

Blok prihvatni registar mikroinstrukcije sadrži prihvatni registar mikroinstrukcije  $CW_{0...k+n}$ . Prihvatni registar mikroinstrukcije  $CW_{0...k+n}$  služi za prihvatanje mikroinstrukcije očitane iz mikroprogramske memorije mMEM. Na osnovu sadržaja ovog registra generišu se upravljački signali. Razredi  $CW_{0...m}$  i  $CW_{0...k}$  se koriste u bloku generisanje upravljačkih

signala za generisanje upravljačkih signala operacione jedinice i upravljačke jedinice, respektivno, dok se razredi CW<sub>k+1...k+n</sub> koriste u bloku *generisanje nove vrednosti mikroprogramskog brojača* kao adresa skoka u mikrorogramu u slučaju bezuslovnih i uslovnih skokova. Upis u ovaj registar se realizuje signalom takta CLK. Signal takta CLK kasni za signalom takta CLK<sub>mPC</sub> onoliko koliko je potrebno da se pročita sadržaj sa odgovarajuće adrese mikroprogramske memorije.

Blok generisanje upravljačkih signala sadrži kombinacione mreže koje na osnovu sadržaja razreda  $CW_{0...m}$  prihvatnog registra mikroinstrukcije generišu upravljačke signale operacione jedinice i na osnovu sadržaja razreda  $CW_{0...k}$  prihvatnog registra mikroinstrukcije i signala logičkih uslova 11, 12, ..., **PREKID** koji dolaze iz operacione jedinice generišu upravljačke signale upravljačke jedinice.

Upravljački signali operacione jedinice se generišu na sledeći način:

- $\mathbf{PCout} = \overline{\mathbf{CW}}_0 \cdot \mathbf{CW_2}$
- read =  $\overline{CW}_0 \cdot CW_4$
- $incSP = \overline{CW}_0 \cdot CW_{43}$

Na identičan način se generišu i preostali upravljački signali operacione jedinice.

Upravljački signali upravljačke jedinice se generišu na sledeći način:

- bropr =  $CW_0 \cdot CW_4 \cdot CW_5 \cdot \overline{CW}_6 \cdot CW_7$
- bradr =  $CW_0 \cdot CW_4 \cdot CW_5 \cdot CW_6 \cdot \overline{CW}_7$
- branch = brunend

```
+ brl1*l1 + brl2*\overline{12} + brl3*l3 + brnotl4*\overline{14} + brl5*l5 + brMOVDorPOP*(MOVD+POP) + brimmed*immed + brZero*Z + brIMMEDorREGIND*(immed+regind) + brREGDIR*regdir + brnotPREKID*\overline{PREKID}
```

Signali koji se javljaju u izrazu za signal **branch** se generišu na sledeći način:

- bruncond =  $CW_0 \cdot \overline{CW}_4 \cdot \overline{CW}_5 \cdot \overline{CW}_6 \cdot CW_7$
- brl1 =  $CW_0 \cdot \overline{CW}_4 \cdot \overline{CW}_5 \cdot CW_6 \cdot \overline{CW}_7$
- brnotl2 =  $CW_0 \cdot \overline{CW}_4 \cdot \overline{CW}_5 \cdot CW_6 \cdot CW_7$
- brl3 =  $CW_0 \cdot \overline{CW}_4 \cdot CW_5 \cdot \overline{CW}_6 \cdot \overline{CW}_7$
- brnotl4 =  $CW_0 \cdot \overline{CW}_4 \cdot CW_5 \cdot \overline{CW}_6 \cdot CW_7$
- brl5 =  $CW_0 \cdot \overline{CW}_4 \cdot CW_5 \cdot CW_6 \cdot \overline{CW}_7$
- brMOVDorPOP =  $CW_0$ ·  $\overline{CW}_4$ ·  $CW_5$ ·  $CW_6$ ·  $CW_7$
- brimmed =  $CW_0 \cdot CW_4 \cdot \overline{CW}_5 \cdot \overline{CW}_6 \cdot \overline{CW}_7$
- brZero =  $CW_0 \cdot CW_4 \cdot \overline{CW}_5 \cdot \overline{CW}_6 \cdot CW_7$
- brimmeDorregind =  $CW_0 \cdot CW_4 \cdot \overline{CW}_5 \cdot CW_6 \cdot \overline{CW}_7$
- **brREGDIR** =  $CW_0 \cdot CW_4 \cdot \overline{CW}_5 \cdot CW_6 \cdot CW_7$ **brnotPREKID** =  $CW_0 \cdot CW_4 \cdot CW_5 \cdot \overline{CW}_6 \cdot \overline{CW}_7$

Pri generisanju signala branch koriste se sledeći signali logičkih uslova koji dolaze iz operacione jedinice i to: 11, 12, 13, 14, 15, MOVD, POP, immed, Z, immed, regind, regdir, PREKID.

### 4.2.1.2 Mikroprogramska realizacija sa horizontalnim formatom mikroinstrukcija sa jednim tipom instrukcija

U slučaju spajanja koraka postoji samo jedan tip mikroinstrukcije (slika 7).



Slika 7 Format mikroinstrukcije za horizontalni način kodiranja upravljačkih signala

Kodiranje operacionog i upravljačkog dela mikroinstrukcije je dato na slici 8.

| •                                                                                                          | •       |        | _      |        | 5 5        |         |          |  |  |
|------------------------------------------------------------------------------------------------------------|---------|--------|--------|--------|------------|---------|----------|--|--|
| 0                                                                                                          | 1       | 2      | 3      | 4      | 5          | 6       | 7        |  |  |
| 0                                                                                                          | resetF  | PCout  | ldMAR  | read   | write      | ldMBR   | incPC    |  |  |
|                                                                                                            |         |        |        |        |            |         |          |  |  |
| 8                                                                                                          | 9       | 10     | 11     | 12     | 13         | 14      | 15       |  |  |
| MBRout                                                                                                     | ldIR1   | ldIR2  | ldIR3  | ldIR4  | REGout     | ldBlow  | ldBhigh  |  |  |
|                                                                                                            |         |        |        |        |            |         |          |  |  |
| 16                                                                                                         | 17      | 18     | 19     | 20     | 21         | 22      | 23       |  |  |
| fdo                                                                                                        | DSout   | SDout  | IR3out | ldX    | ldY        | add     | and      |  |  |
|                                                                                                            | T       | T      |        |        | T          | 1       |          |  |  |
| 24                                                                                                         | 25      | 26     | 27     | 28     | 29         | 30      | 31       |  |  |
| inc                                                                                                        | dec     | asr    | shl    | trans  | ALUout     | IR_DAou | t incMAR |  |  |
|                                                                                                            | T       | T      |        |        | T          | 1       |          |  |  |
| 32                                                                                                         | 33      | 34     | 35     | 36     | 37         | 38      | 39       |  |  |
| decMAR                                                                                                     | Bout    | Aout   | setCOD | setADR | setINT     | daREG   | ldREG    |  |  |
|                                                                                                            |         |        |        |        |            |         |          |  |  |
| 40                                                                                                         | 41      | 42     | 43     | 44     | 45         | 46      | 47       |  |  |
|                                                                                                            |         |        | incSP  |        |            |         |          |  |  |
| IdPSWALU IR2out         decSP         incSP         mxMBR         upSPout         MBRhigh         IR_JAout |         |        |        |        |            |         |          |  |  |
|                                                                                                            |         |        |        |        |            |         |          |  |  |
| 48                                                                                                         | 49      | 50     | 51     | 52     | 53         | 54      | 55       |  |  |
| ldPChigh                                                                                                   | ldPClow | MARout | ldA    | setI   | resetI     | setT    | reset    |  |  |
|                                                                                                            |         |        |        |        |            |         | _        |  |  |
| 7.0                                                                                                        | 5.7     | 50     | 50     | (0     | <i>C</i> 1 | (2)     | (2)      |  |  |
| 56                                                                                                         | 57      | 58     | 59     | 60     | 61         | 62      | 63       |  |  |
| fvo                                                                                                        | intack  | PSWout | ldPSW  | BRout  | IVTPout    | ldBR    | /        |  |  |
|                                                                                                            | T       | T      |        | 1      | T          |         |          |  |  |
| 64                                                                                                         | 65      | 66     | 67     | 68     | 69         | 70      | 71       |  |  |
| /                                                                                                          | /       | /      | /      | сс     |            |         |          |  |  |
| _                                                                                                          | r       |        |        | 1      |            | 1       |          |  |  |
| 72                                                                                                         | 73      | 74     | 75     | 76     | 77         | 78      | 79       |  |  |
|                                                                                                            | ba      |        |        |        |            |         |          |  |  |
|                                                                                                            |         |        |        |        |            |         |          |  |  |

Slika 8 Mikroinstrukcija

Mikroprogram je dat u tabeli 22.

Tabela 22 Mikroprogram (jedan tip mikroinstrukcije)

#### ! Čitanje instrukcije !

madr<sub>00</sub> resetF, PCout, ldMAR;

madr<sub>01</sub> read;

madr<sub>02</sub> ldMBR, incPC;

madr<sub>03</sub> MBRout, ldIR1, PCout, ldMAR;

```
madr_{04} brl1, madr_{0C};
          madr_{05} brnotl2, madr_{31};
          madr<sub>06</sub> read;
          madr<sub>07</sub> ldMBR, incPC;
          madr<sub>08</sub> MBRout, ldIR2, PCout, ldMAR, brl3, madr<sub>31</sub>;
          madr<sub>09</sub> read;
          madr<sub>0A</sub> IdMBR, incPC;
          madr<sub>0B</sub> MBRout, ldIR3, bruncond, madr<sub>31</sub>;
          madr<sub>0C</sub> read;
          madr<sub>0D</sub> IdMBR, incPC;
          madr<sub>0E</sub> MBRout, ldIR2, PCout, ldMAR;
          madr<sub>0F</sub> cnt, brnotl4, madr<sub>16</sub>;
          madr_{10} read;
          madr_{11} IdMBR, incPC;
          madr<sub>12</sub> MBRout, ldIR3, PCout, ldMAR, brl5, madr<sub>16</sub>;
          madr<sub>13</sub> read;
          madr<sub>14</sub> ldMBR, incPC;
          madr<sub>15</sub> MBRout, ldIR4;
! Formiranje adrese i čitanje operanda!
          madr<sub>16</sub> bradr;
          madr<sub>17</sub> bruncond, madr<sub>7D</sub>;
! Direktno registarsko !
          madr<sub>18</sub> REGout, IdBlow, IdBhigh, fdo, bruncond, madr<sub>31</sub>;
! Indirektno registarsko!
          madr<sub>19</sub> REGout, DSout, IdMAR, fdo, bruncond, madr<sub>2A</sub>;
! Indirektno registarsko sa pomerajem!
          madr<sub>1A</sub> REGout, ldX, DSout, fdo;
          madr<sub>1B</sub> IR3out, ldY;
          madr<sub>1C</sub> add, ldMAR, DSout, ALUout, bruncond, madr<sub>2A</sub>;
! Direktno memorijsko !
          madr<sub>1D</sub> IR_DAout, ldMAR, bruncond, madr<sub>2A</sub>;
! Indirektno memorijsko !
          madr<sub>1E</sub> IR_DAout, ldMAR;
          madr<sub>1F</sub> read;
          madr<sub>20</sub> ldMBR, incMAR;
          madr<sub>21</sub> ldBhigh, MBRout;
          madr<sub>22</sub> read;
          madr<sub>23</sub> ldMBR;
          madr<sub>24</sub> ldBlow, MBRout;
          madr<sub>25</sub> Bout, ldMAR, bruncond, madr<sub>2A</sub>;
! Relativno!
          madr<sub>26</sub> ldX, PCout;
          madr<sub>27</sub> IR3out, ldY;
          madr<sub>28</sub> add, ALUout, DSout, ldMAR, bruncond, madr<sub>2A</sub>;
! Neposredno!
          madr<sub>29</sub> IR DAout, SDout, ldBhigh, ldBlow, bruncond, madr<sub>31</sub>;
          ! Čitanje operanda za memorijska adresiranja !
          madr<sub>2A</sub> brMOVDorPOP, madr<sub>3B</sub>;
          madr_{2B} read;
          madr<sub>2C</sub> ldMBR, incMAR;
          madr<sub>2D</sub> MBRout, ldBhigh;
```

```
madr_{2E} read;
         madr<sub>2F</sub> ldMBR;
         madr<sub>30</sub> MBRout, ldBlow;
! Izvršavanje operacije!
         madr<sub>31</sub> bropr;
! Kod operacije!
         madr<sub>32</sub> setCOD, bruncond, madr<sub>7E</sub>;
! MOVS!
         madr<sub>33</sub> Bout, daREG, ldREG, ldX;
         madr<sub>34</sub> trans, ldPSWALU, bruncond, madr<sub>7E</sub>;
! MOVD!
         madr<sub>35</sub> brimmed, madr<sub>7D</sub>;
         madr<sub>36</sub> REGout, daREG, ldBlow, ldBhigh, DSout, ldX;
         madr<sub>37</sub> trans, ldPSWALU, bruncond, madr<sub>76</sub>;
! ADD!
         madr<sub>38</sub> REGout, daREG, DSout, ldX;
         madr<sub>39</sub> Bout, IdY;
         madr<sub>3A</sub> add, ALUout, ldREG, daREG, ldPSWALU, DSout, bruncond, madr<sub>7E</sub>;
! AND !
         madr<sub>3B</sub> REGout, daREG, DSout, ldX;
         madr<sub>3C</sub> Bout, IdY;
         madr<sub>3D</sub> and, ALUout, ldREG, daREG, ldPSWALU, DSout, bruncond, madr<sub>7E</sub>;
! ASR!
         madr<sub>3E</sub> brimmed, madr<sub>7D</sub>;
         madr<sub>3F</sub> Bout, ldX;
         madr<sub>40</sub> asr, ALUout, ldBhigh, ldBlow, ldPSWALU, bruncond, madr<sub>76</sub>;
! BNZ!
         madr<sub>41</sub> brZero, madr<sub>7E</sub>;
         madr<sub>42</sub> ldX, PCout;
         madr<sub>43</sub> ldY, IR2out;
         madr<sub>44</sub> add, ALUout, ldPChigh, ldPClow, bruncond, madr<sub>7E</sub>;
! JSR !
         madr<sub>45</sub> decSP, mxMBR, ldMBR, PCout;
         madr<sub>46</sub> upSPout, decSP, DSout, ldMAR;
         madr<sub>47</sub> write;
         madr<sub>48</sub> upSPout, DSout, ldMAR;
         madr<sub>49</sub> MBRhigh, mxMBR, ldMBR, PCout;
         madr<sub>4A</sub> write;
! JMP !
         madr<sub>4B</sub> IR_JAout, SDout, ldPChigh, ldPClow, bruncond, madr<sub>7E</sub>;
! JMPIND!
         madr<sub>4C</sub> brIMMEDorREGIND, madr<sub>7D</sub>;
         madr<sub>4D</sub> Bout, SDout, IdPChigh, IdPClow, bruncond, madr<sub>7E</sub>;
! RTI!
         madr<sub>4E</sub> upSPout, DSout, ldMAR, incSP;
         madr<sub>4F</sub> read;
         madr<sub>50</sub> ldMBR;
         madr<sub>51</sub> MBRout, ldPSW;
! RTS!
         madr<sub>52</sub> upSPout, DSout, ldMAR, incSP;
         madr<sub>53</sub> read;
         madr<sub>54</sub> ldMBR, upSPout, DSout, ldMAR incSP;
```

```
madr<sub>55</sub> MBRout, ldPChigh;
          madr<sub>56</sub> read;
          madr<sub>57</sub> ldMBR;
          madr<sub>58</sub> MBRout, ldPClow, bruncond, madr<sub>7E</sub>;
! INT!
          madr<sub>59</sub> setINT, bruncond, madr<sub>7E</sub>;
! PUSH!
          madr<sub>5A</sub> mxMBR, ldMBR, decSP, Bout;
          madr<sub>5B</sub> IdMAR, upSPout, DSout, decSP;
          madr<sub>5C</sub> write;
          madr<sub>5D</sub> ldMAR, upSPout, DSout;
          madr<sub>5E</sub> mxMBR, MBRhigh, Bout, ldMBR;
          madr<sub>5F</sub> write;
          madr<sub>60</sub> bruncond, madr<sub>7E</sub>;
! POP!
          madr<sub>61</sub> brimmed, madr<sub>7D</sub>;
          madr<sub>62</sub> MARout, ldA;
          madr<sub>63</sub> ldMAR, upSPout, DSout, incSP;
          madr<sub>64</sub> read;
          madr<sub>65</sub> ldMBR, ldMAR, upSPout, DSout, incSP;
          madr<sub>66</sub> MBRout, ldBhigh;
          madr<sub>67</sub> read;
          madr<sub>68</sub> ldMBR, ldMAR, Aout;
          madr<sub>69</sub> MBRout, ldBlow;
          madr<sub>6A</sub> Bout, ldX;
          madr<sub>6B</sub> trans, ldPSWALU, bruncond, madr<sub>76</sub>;
! INC!
          madr<sub>6C</sub> brimmed, madr<sub>7D</sub>;
          madr<sub>6D</sub> Bout, ldX;
          madr<sub>6E</sub> inc, ALUout, ldBhigh, ldBlow, ldPSWALU, bruncond, madr<sub>76</sub>;
! DEC !
          madr<sub>6F</sub> brimmed, madr<sub>7D</sub>;
          madr<sub>70</sub> Bout, ldX;
          madr<sub>71</sub> dec, ALUout, ldBhigh, ldBlow, ldPSWALU, bruncond, madr<sub>76</sub>;
! INTE!
          madr<sub>72</sub> setI, bruncond, madr<sub>7E</sub>;
! INTD!
          madr<sub>73</sub> resetI, bruncond, madr<sub>7E</sub>;
! TRPE!
          madr<sub>74</sub> setT, bruncond, madr<sub>7E</sub>;
! TRPD!
          madr<sub>75</sub> resetT, bruncond, madr<sub>7E</sub>;
! Vraćanje podatka!
          madr<sub>76</sub> brregdir, madr<sub>7C</sub>;
          madr<sub>77</sub> Bout, IdMBR, mxMBR;
          madr<sub>78</sub> write;
          madr<sub>79</sub> decMAR Bout, ldMBR, mxMBR, MBRhigh;
          madr<sub>7A</sub> write:
          madr<sub>7B</sub> bruncond, madr<sub>7E</sub>;
          madr<sub>7C</sub> Bout, ldREG, fvo, bruncond, madr<sub>7E</sub>;
! Opsluživanje prekida!
          madr<sub>7D</sub> setADR;
```

```
madr<sub>7E</sub> brnotPREKID, madr<sub>00</sub>;
madr<sub>7F</sub> decSP, PCout, mxMBR, ldMBR, ldBR, intack;
madr<sub>80</sub> upSPout, DSout, ldMAR, decSP;
madr<sub>81</sub> write;
madr<sub>82</sub> upSPout, DSout, ldMAR, decSP;
madr<sub>83</sub> PCout, mxMBR, ldMBR, MBRhigh;
madr<sub>84</sub> write;
madr<sub>85</sub> upSPout, DSout, ldMAR;
madr<sub>86</sub> PSWout, mxMBR, ldMBR;
madr<sub>87</sub> write;
madr<sub>88</sub> BRout, ldX
madr<sub>89</sub> shl, ALUout, DSout, ldX;
madr<sub>8A</sub> IVTPout, ldY;
madr<sub>8B</sub> add, ALUout, ldMAR, DSout;
madr<sub>8C</sub> read;
madr<sub>8D</sub> ldMBR;
madr<sub>8E</sub> MBRout, ldPChigh, incMAR;
madr<sub>8F</sub> read;
madr<sub>90</sub> ldMBR;
madr<sub>91</sub> MBRout, ldPClow, bruncond, madr<sub>00</sub>;
```

Struktura upravljačke jedinice je data na slici 9.



Slika 9 Struktura upravljačke jedinice sa jednim tipom mikroinstrukcije

Upravljački signali operacione jedinice se generišu na sledeći način:

- $PCout = CW_2$
- read =  $CW_4$
- $incSP = CW_{43}$

Na identičan način se generišu i preostali upravljački signali operacione jedinice.

Upravljački signali upravljačke jedinice se generišu na sledeći način:

- bropr =  $\mathbf{CW}_{68} \cdot \mathbf{CW}_{69} \cdot \overline{\mathbf{CW}}_{70} \cdot \mathbf{CW}_{71}$
- bradr =  $CW_{68} \cdot CW_{69} \cdot CW_{70} \cdot \overline{CW}_{71}$
- branch = brunchd

 $+ brl1*l1 + brl2*\overline{l2} + brl3*l3 + brnotl4*\overline{l4} + brl5*l5 + brMOVDorPOP*(MOVD+POP) + brimmed*immed + brZero*Z + brIMMEDorREGIND*(immed+regind) + brREGDIR*regdir +$ 

brnotPREKID\* PREKID

Signali koji se javljaju u izrazu za signal **branch** se generišu na sledeći način:

- bruncond =  $\overline{\mathbf{CW}}_{68} \cdot \overline{\mathbf{CW}}_{69} \cdot \overline{\mathbf{CW}}_{70} \cdot \mathbf{CW}_{71}$
- **brl1** =  $\overline{\mathbf{CW}}_{68} \cdot \overline{\mathbf{CW}}_{69} \cdot \mathbf{CW}_{70} \cdot \overline{\mathbf{CW}}_{71}$
- brnotl2 =  $\overline{\mathbf{CW}}_{68} \cdot \overline{\mathbf{CW}}_{69} \cdot \mathbf{CW}_{70} \cdot \mathbf{CW}_{71}$
- **brl3** =  $\overline{\mathbf{CW}}_{68} \cdot \mathbf{CW}_{69} \cdot \overline{\mathbf{CW}}_{70} \cdot \overline{\mathbf{CW}}_{71}$
- brnotl4 =  $\overline{\mathbf{CW}}_{68} \cdot \mathbf{CW}_{69} \cdot \overline{\mathbf{CW}}_{70} \cdot \mathbf{CW}_{71}$
- brl5 =  $\overline{\mathbf{CW}}_{68} \cdot \mathbf{CW}_{69} \cdot \mathbf{CW}_{70} \cdot \overline{\mathbf{CW}}_{71}$
- brMOVDorPOP =  $\overline{CW}_{68} \cdot \overline{CW}_{69} \cdot \overline{CW}_{70} \cdot \overline{CW}_{71}$
- brimmed =  $CW_{68} \cdot \overline{CW}_{69} \cdot \overline{CW}_{70} \cdot \overline{CW}_{71}$
- **brZero** =  $\mathbf{CW}_{68} \cdot \overline{\mathbf{CW}}_{69} \cdot \overline{\mathbf{CW}}_{70} \cdot \mathbf{CW}_{71}$
- **brIMMEDorREGIND** =  $\mathbf{CW}_{68} \cdot \overline{\mathbf{CW}}_{69} \cdot \mathbf{CW}_{70} \cdot \overline{\mathbf{CW}}_{71}$
- **brREGDIR** =  $\mathbf{CW}_{68} \cdot \overline{\mathbf{CW}}_{69} \cdot \mathbf{CW}_{70} \cdot \mathbf{CW}_{71}$
- brnotPREKID =  $\mathbf{CW}_{68} \cdot \mathbf{CW}_{69} \cdot \overline{\mathbf{CW}}_{70} \cdot \overline{\mathbf{CW}}_{71}$

Pri generisanju signala **branch** koriste se sledeći signali logičkih uslova koji dolaze iz operacione jedinice i to: **l1**, **l2**, **l3**, **l4**, **l5**, **MOVD**, **POP**, **immed**, **Z**, **immed**, **regind**, **regdir**, **PREKID**.

#### 4.2.2 Mikroprogramska realizacija sa vertikalnim formatom mikroinstrukcija

U slučaju vertikalnog kodiranja upravljačkih signala operacione jedinice jedna binarna vrednost se dodeljuje određenoj kombinaciji upravljačkih signala operacione jedinice neophodnoj da se u jednom koraku realizuje jedna mikrooperacija. Vertikalno kodiranje upravljačkih signala operacione jedinice se realizuje na isti način bez obzira na to da li su oni specificirani posebnim operacionim mikroinstrukcijama ili operacionim delom mikroinstrukcije. U ovom odeljku se daje jedan mogući način kodiranja upravljačkih signala operacione jedinice i realizacija upravljačkih jedinica sa dva i jednim tipom mikroinstrukcija.

Kombinacije upravljačkih signala operacione jedinice i simboličke oznake usvojenih kodova dati su u tabeli 23. Usvojeni kodovi su simbolički označeni sa  $V_{xx}$ , pri čemu xx odgovara heksadekadnoj vrednosti usvojenog koda. Na primer, sa  $V_{00}$  je simbolički označena heksadekadna vrednost 00 ovog polja. Svakom usvojenom kodu odgovara neka kombinacija upravljačkih signala. Na primer, kodu  $V_{01}$  odgovarju signali **resetF, PCout** i **IdMAR**, kodu  $V_{01}$  signal **read**, itd. Kombinacije upravljačkih signala su tako odabrane da njima mogu da se pokriju sve situacije iz sekvence upravljačkih signala po koracima (tabele 1 i 2). Iz tabele 23 se vidi da je za kodiranje kombinacija upravljačkih signala operacione jedinice potrebno 70 kodova, pa je za kodiranje polja *kombinacija upravljačkih signala* operacionih mikroinstrukcija dovoljno 7 bitova.

Tabela 23 Kombinacije upravljačkih signala operacione jedinice i simboličke oznake kodova

| Kombinacija signala                        | Oznaka koda     |
|--------------------------------------------|-----------------|
| /                                          | $V_{00}$        |
| resetF, PCout, ldMAR                       | $V_{01}$        |
| read                                       | $V_{02}$        |
| IdMBR, incPC                               | $V_{03}$        |
| MBRout, IdIR1, PCout, IdMAR                | $V_{04}$        |
| MBRout, ldIR2, PCout, ldMAR                | $V_{05}$        |
| MBRout, ldIR3                              | $V_{06}$        |
| MBRout, ldIR3, PCout, ldMAR                | $V_{07}$        |
| MBRout, ldIR4                              | $V_{08}$        |
| REGout, ldBlow, ldBhigh, fdo               | $V_{09}$        |
| REGout, DSout, IdMAR, fdo                  | $V_{0A}$        |
| REGout, IdX, DSout, fdo                    | $ m V_{0B}$     |
| IR3out, IdY                                | $V_{0C}$        |
| add, ldMAR, DSout, ALUout                  | $ m V_{0D}$     |
| IR DAout, ldMAR                            | $V_{0E}$        |
| IdMBR, incMAR                              | $V_{0F}$        |
| IdBhigh, MBRout                            | $V_{10}$        |
| IdMBR                                      | V <sub>11</sub> |
| ldBlow, MBRout                             | V <sub>12</sub> |
| Bout, ldMAR                                | V <sub>13</sub> |
| ldX, PCout                                 | V <sub>14</sub> |
| IR DAout, SDout, ldBhigh, ldBlow           | V <sub>15</sub> |
| setCOD                                     | V <sub>16</sub> |
| Bout, daREG, ldREG, ldX                    | V <sub>17</sub> |
| trans, ldPSWALU                            | V <sub>18</sub> |
| REGout, daREG, ldBlow, ldBhigh, DSout, ldX | $V_{19}$        |
| REGout, daREG, DSout, ldX                  | $V_{1A}$        |
| Bout, ldY                                  | $V_{1B}$        |
| add, ALUout, ldREG, daREG, ldPSWALU, DSout | V <sub>1C</sub> |
| and, ALUout, ldREG, daREG, ldPSWALU, DSout | $V_{1D}$        |
| Bout, ldX                                  | $V_{1E}$        |
| asr, ALUout, ldBhigh, ldBlow, ldPSWALU     | $V_{1F}$        |
| ldY, IR2out                                | $V_{20}$        |
| add, ALUout, ldPChigh, ldPClow             | $V_{21}$        |
| decSP, mxMBR, ldMBR, PCout;                | $V_{22}$        |
| upSPout, decSP, DSout, ldMAR               | $V_{23}$        |
| write                                      | V <sub>24</sub> |
| upSPout, DSout, ldMAR                      | $V_{25}$        |
| MBRhigh, mxMBR, ldMBR, PCout               | $V_{26}$        |
| IR_JAout, SDout, ldPChigh, ldPClow         | V <sub>27</sub> |
| Bout, SDout, ldPChigh, ldPClow             | $V_{28}$        |
| upSPout, DSout, ldMAR, incSP               | $V_{29}$        |
| MBRout, ldPSW                              | $V_{2A}$        |
| ldMBR, upSPout, DSout, ldMAR, incSP        | $V_{2B}$        |
| MBRout, ldPChigh                           | $V_{2C}$        |

| MBRout, ldPClow                          | $V_{\mathrm{2D}}$ |
|------------------------------------------|-------------------|
| setINT                                   | $V_{2E}$          |
| mxMBR, ldMBR, decSP, Bout                | $V_{2F}$          |
| ldMAR, upSPout, DSout, decSP             | V <sub>30</sub>   |
| ldMAR, upSPout, DSout                    | $V_{31}$          |
| mxMBR, MBRhigh, Bout, ldMBR              | $V_{32}$          |
| MARout, ldA                              | $V_{33}$          |
| ldMBR, ldMAR, Aout                       | $V_{34}$          |
| inc, ALUout, ldBhigh, ldBlow, ldPSWALU   | $V_{35}$          |
| dec, ALUout, ldBhigh, ldBlow, ldPSWALU   | $V_{36}$          |
| setI                                     | V <sub>37</sub>   |
| resetI                                   | $V_{38}$          |
| setT                                     | $V_{39}$          |
| resetT                                   | $V_{3A}$          |
| Bout, ldMBR, mxMBR                       | $V_{3B}$          |
| decMAR, Bout, ldMBR, mxMBR, MBRhigh      | $V_{3C}$          |
| Bout, ldREG, fvo                         | $V_{3D}$          |
| setADR                                   | $V_{3E}$          |
| decSP, PCout, mxMBR, ldMBR, ldBR, intack | $V_{3F}$          |
| PCout, mxMBR, ldMBR, MBRhigh             | $V_{40}$          |
| PSWout, mxMBR, ldMBR                     | $V_{41}$          |
| BRout, ldX                               | V <sub>42</sub>   |
| shl, ALUout, DSout, ldX                  | V <sub>43</sub>   |
| IVTPout, ldY                             | $V_{44}$          |
| add, ALUout, ldMAR, DSout                | V <sub>45</sub>   |
| MBRout, ldPChigh, incMAR                 | $V_{46}$          |

Kodom V<sub>00</sub> se definiše da upravljačka jedinica ne generiše ni jedan signal čime se u operacionoj jedinici ne realizacije ni jedna mikrooperacija. Kodom V<sub>01</sub> se definiše da upravljačka jedinica generiše signale **resetF**, **PCout** i **IdMAR** čime se u operacionoj jedinici realizuje mikrooperacija upisa sadržaja registra PC u registar MAR (slika 2). Kodom V<sub>13</sub> se definiše da upravljačka jedinica generiše signale **Bout** i **IdMAR** čime se u operacionoj jedinici realizacije mikrooperacija upisa sadržaja registra B u registar MAR (slika 2). Na sličan način se odgovarajućim kodovima specificiraju i sve ostale mikrooperacije upisa u registre operacionoj jedinice. Kodom V<sub>24</sub> se definiše da upravljačka jedinica generiše signale **write** čime se u operacionoj jedinici realizacije mikrooperacija upisa sadržaja registra MBR u memorijsku lokaciju adresiranu sadržajem registra MAR. Kodom V<sub>29</sub> se definiše da upravljačka jedinica generiše signale **add**, **ALUout**, **IdREG**, **daREG**, **IdPSWALU** i **DSout** čime se u operacionoj jedinici realizacije mikrooperacija sabiranja sadržaja registara X i Y u ALU i upis rezultata u registar naveden u instrukciji. Na sličan način se odgovarajućim kodovima specificiraju i sve ostale aritmetičke, logičke i pomeračke mikrooperacije u ALU i upis rezultata u odgovarajući registar.

U slučaju vertikalnog formata mikroinstrukcija u jednom koraku se omogućava izvršavanje samo jedne mikrooperacije. Pošto je u ovom slučaju tabela mikrooperacija obezbeđuje sve mikrooperacije iz ranije navedene sekvence upravljačkih signala nema potreba za izmenom iste (tabela 1).

Formati mikroinstrukcija su dati na slici 10. Polja h, cc i ba imaju isto značenje kao i u slučaju upravljačke jedinice sa dva tipa mikroinstrukcija i horizontalnim kodiranjem

upravljačkih signala operacione jedinice (slika 3), pri čemu su i kodovi polja *cc* za bezuslovne, uslovne i višestruke uslovne skokove isti (tabele 14, 15 i 16). Razlika je samo u poljima *z* i *v* operacionih mikroinstrukcija. U slučaju horizontalnog kodiranja upravljačkih signala operacione jedinice poseban bit polja *z* je dodeljen svakom signalu operacione jedinice, dok su u slučaju vertikalnog kodiranja upravljačkih signala operacione jedinice u polju *v* pojavljuju kodovi koji određuju kombinacije aktivnih vrednosti upravljačkih signala operacione jedinice neophodnih da se u jednom koraku realizuje jedna mikrooperacija. Kodovi polja *v* su dati u tabeli 23.



Slika 10 Formati operacionih i upravljačkih mikroinstrukcija za vertikalno kodiranje upravljačkih signala

U slučaju razmatrane operacione jedinice sa dve interne magistrale formati operacione i upravljačke mikroinstrukcije su dati na slikama 11 i 12. Format operacione mikroinstrukcije je dat na slici 4. Polje h je 0. Format upravljačke mikroinstrukcije je dat na slici 5. Polje h je 1.

| 0 | 1                                    | 2  | 3  | 4  | 5  | 6  | 7  |  |  |
|---|--------------------------------------|----|----|----|----|----|----|--|--|
| 0 |                                      | ν  |    |    |    |    |    |  |  |
|   |                                      |    |    |    |    |    |    |  |  |
| 8 | 9                                    | 10 | 11 | 12 | 13 | 14 | 15 |  |  |
| / | /                                    | /  | /  | /  | /  | /  | /  |  |  |
|   | Slika 11 Operaciona mikroinstrukcija |    |    |    |    |    |    |  |  |
| 0 | 1                                    | 2  | 3  | 4  | 5  | 6  | 7  |  |  |
| 1 | /                                    | /  | /  |    | С  | С  |    |  |  |
|   |                                      |    |    |    |    |    |    |  |  |
| 8 | 9                                    | 10 | 11 | 12 | 13 | 14 | 15 |  |  |
|   |                                      |    | b  | а  |    |    |    |  |  |

Slika 12 Upravljačka mikroinstrukcija

Mikroprogram se formira tako što se za svaki korak u sekvenci upravljačkih signala po koracima za upravljačku jedinicu sa vertikalnim formatom mikroinstrukcija (tabela 1) formira jedna mikroinstrukcija i to operaciona ili upravljačka.

Kod formiranja operacionih mikroinstrukcija polazi se od sekvence upravljačkih signala po koracima za upravljačku jedinicu sa vertikalnim formatom mikroinstrukcija i traže koraci u kojima se javljaju upravljački signali operacione jedinice. Za svaki takav korak formira se jedna operaciona mikroinstrukcija koja, saglasno kombinaciji upravljačkih signala operacione jedinice koja se javlja u datom koraku i tabeli 23, dobija odgovarajuću vrednost za polje *kombinacija upravljačkih signala*. Na primer, za korake step<sub>00</sub>, step<sub>01</sub> i step<sub>03</sub>

step<sub>00</sub> resetF, PCout, ldMAR; step<sub>01</sub> read;

sa vrednostima polja kombinacija upravljačkih signala V<sub>01</sub>, V<sub>02</sub> i V<sub>03</sub>, respektivno.

Kod formiranja upravljačkih mikroinstrukcija primenjuje se identičan postupak kao i u slučaju upravljačke jedinice sa dva tipa mikroinstrukcija i horizontalnim kodiranjem upravljačkih signala operacione jedinice.

Po opisanom postupku je, na osnovu sekvence upravljačkih signala po koracima (tabela 1) formiran mikroprogram (tabela 24). On ima sledeću formu:

- na levoj strani se nalaze adrese mikroinstrukcija u mikroprogramskoj memoriji u heksadekadnom obliku,
- u sredini su ili operacione mikroinstrukcije, predstavljene simboličkim oznaka polja v kombinacije upravljačkih signala operacione jedinice, ili upravljačke mikroinstrukcije, predstavljene nizom simboličkih oznaka signala za mikroinstrukcije cnt, bezuslovne, uslovne i višestruke uslovne skokove koji treba da budu aktivni i adresu skoka razdvojenih zapetama,
- dok komentar, u koracima gde se to radi lakšeg razumevanja smatralo korisnim, uvek počinje uskličnikom (!) i proteže se do sledećeg uskličnika (!).

### Tabela 24 Mikroprogram

#### ! Čitanje instrukcije ! ! resetF, PCout, ldMAR! $madr_{00}$ $V_{01}$ ; $madr_{01}$ $V_{02}$ ;! read! $madr_{02}$ $V_{03}$ ; ! IdMBR, incPC! $madr_{03}$ $V_{04}$ ; ! MBRout, ldIR1, PCout, ldMAR! madr<sub>04</sub> cnt, brl1, madr<sub>0E</sub> madr<sub>05</sub> cnt, brnotl2, madr<sub>3B</sub> $madr_{06}$ $V_{02}$ ; ! read! $madr_{07}$ $V_{03}$ ; ! IdMBR, incPC! $madr_{08}$ $V_{05}$ ; ! MBRout, ldIR2, PCout, ldMAR! madr<sub>09</sub> cnt, brl3, madr<sub>3B</sub> $madr_{0A}\ V_{02};$ ! read! ! IdMBR, incPC! $madr_{0B} V_{03}$ ; $madr_{0C} V_{06}$ ; ! MBRout, ldIR3! madr<sub>0D</sub> cnt, bruncond, madr<sub>3B</sub>; $madr_{0E} V_{02}$ ; ! read! $madr_{0F}$ $V_{03}$ ; ! IdMBR, incPC! $madr_{10}$ $V_{05}$ ; ! MBRout, ldIR2, PCout, ldMAR! madr<sub>11</sub> cnt, brnotl4, madr<sub>19</sub>; $madr_{12}$ $V_{02}$ ; ! read! $madr_{13}\ V_{03};$ ! ldMBR, incPC! $madr_{14}$ $V_{07}$ ; ! MBRout, ldIR3, PCout, ldMAR! $madr_{15}$ cnt, brl5, $madr_{19}$ ; $madr_{16}$ $V_{02}$ ; ! read! $madr_{17} V_{03}$ ; ! IdMBR, incPC! $madr_{18}$ $V_{08}$ ; ! MBRout, ldIR4!

```
! Formiranje adrese i čitanje operanda!
           madr<sub>19</sub> cnt, bradr;
           madr<sub>1A</sub> cnt, bruncond, madr<sub>9A</sub>;
! Direktno registarsko !
           madr_{1B} V_{09};
                                                                                  ! REGout, ldBlow, ldBhigh, fdo!
           madr<sub>1C</sub> cnt, bruncond, madr<sub>3B</sub>;
! Indirektno registarsko!
                                                                                  ! REGout, DSout, ldMAR, fdo!
           madr_{1D} V_{0A};
           madr<sub>1E</sub> cnt, bruncond, madr<sub>34</sub>;
! Indirektno registarsko sa pomerajem!
           madr<sub>1F</sub> V<sub>0B</sub>;
                                                                                  ! REGout, ldX, DSout, fdo!
           madr_{20} V_{0C};
                                                                                  ! IR3out, ldY!
           madr_{21} V_{0D};
                                                                                  ! add, ldMAR, DSout, ALUout!
           madr<sub>22</sub> cnt, bruncond, madr<sub>34</sub>;
! Direktno memorijsko !
           madr_{23} V_{0E};
                                                                                  ! IR DAout, ldMAR!
           madr<sub>24</sub> cnt, bruncond, madr<sub>34</sub>;
! Indirektno memorijsko !
           madr<sub>25</sub> V<sub>0E</sub>;
                                                                                  ! IR DAout, ldMAR!
           madr_{26} V_{02};
                                                                                  ! read!
           \begin{array}{ccc} \text{madr}_{26} & \text{V}_{02}; \\ \text{madr}_{27} & \text{V}_{0F}; \\ \text{madr}_{28} & \text{V}_{10}; \end{array}
                                                                                  ! ldMBR, incMAR!
                                                                                  ! IdBhigh, MBRout!
           madr_{29} V_{02};
                                                                                  ! read!
           \begin{array}{ll} \text{madr}_{2A} & V_{11};\\ \text{madr}_{2B} & V_{12};\\ \text{madr}_{2C} & V_{13}; \end{array}
                                                                                  ! IdMBR!
                                                                                  ! IdBlow, MBRout!
                                                                                  ! Bout, ldMAR!
           madr<sub>2D</sub> cnt, bruncond, madr<sub>34</sub>;
! Relativno!
           madr_{2E}\ V_{14};
                                                                                  ! ldX, PCout!
           madr_{2F} V_{0C};
                                                                                  ! IR3out, ldY!
           madr_{30} V_{0D};
                                                                                  ! add, ALUout, DSout, ldMAR!
           madr<sub>31</sub> cnt, bruncond, madr<sub>34</sub>;
! Neposredno!
                                                                                  ! IR DAout, SDout, ldBhigh, ldBlow!
           madr_{32} V_{15};
           madr<sub>33</sub> cnt, bruncond, madr<sub>3B</sub>;
! Čitanje operanda za memorijska adresiranja !
           madr<sub>34</sub> cnt, brMOVDorPOP, madr<sub>3B</sub>;
           madr_{35} V_{02};
                                                                                  ! read!
           madr<sub>36</sub> V<sub>0F</sub>;
                                                                                  ! ldMBR, incMAR!
           \begin{array}{ccc} \text{madr}_{30} & \text{V}_{01}; \\ \text{madr}_{37} & \text{V}_{10}; \\ \text{madr}_{38} & \text{V}_{02}; \\ \text{madr}_{39} & \text{V}_{11}; \end{array}
                                                                                  ! MBRout, ldBhigh!
                                                                                  ! read!
                                                                                  ! IdMBR!
           madr<sub>3A</sub> V<sub>12</sub>;
                                                                                  ! MBRout, ldBlow!
! Izvršavanje operacije!
           madr<sub>3B</sub> cnt, bropr;
                                                                                  ! setCOD!
           madr<sub>3C</sub> V<sub>16</sub>;
           madr<sub>3D</sub> cnt, bruncond, madr<sub>9B</sub>;
! MOVS!
           madr_{3E} V_{17};
                                                                                  ! Bout, daREG, ldREG, ldX!
           madr_{3F} V_{18};
                                                                                  ! trans, ldPSWALU!
           madr<sub>40</sub> cnt, bruncond, madr<sub>9B</sub>;
```

```
! MOVD!
         madr<sub>41</sub> cnt, brimmed, madr<sub>9A</sub>;
                                                            ! REGout, daREG, ldBlow, ldBhigh, DSout, ldX!
         madr_{42} V_{19};
         madr_{43} V_{18};
                                                            ! trans, ldPSWALU!
         madr<sub>44</sub> cnt, bruncond, madr<sub>92</sub>;
! ADD !
         madr_{45} V_{1A};
                                                           ! REGout, daREG, DSout, ldX!
         madr<sub>46</sub> V<sub>1B</sub>;
                                                           ! Bout, ldY!
         madr<sub>47</sub> V<sub>1C</sub>;
                                                  ! add, ALUout, ldREG, daREG, ldPSWALU, DSout !
         madr<sub>48</sub> cnt, bruncond, madr<sub>9B</sub>;
! AND !
         madr<sub>49</sub> V<sub>1A</sub>;
                                                           ! REGout, daREG, DSout, ldX!
         madr_{4A} V_{1B};
                                                           ! Bout, ldY!
         madr<sub>4B</sub> V<sub>1D</sub>;
                                                  ! and, ALUout, ldREG, daREG, ldPSWALU, DSout !
         madr<sub>4C</sub> cnt, bruncond, madr<sub>9B</sub>;
! ASR!
         madr<sub>4D</sub> cnt, brimmed, madr<sub>9A</sub>;
         madr_{4E} \ V_{1E};
                                                            ! Bout, ldX!
         madr<sub>4F</sub> V<sub>1F</sub>;
                                                            ! asr, ALUout, ldBhigh, ldBlow, ldPSWALU!
         madr<sub>50</sub> cnt, bruncond, madr<sub>92</sub>;
! BNZ!
         madr<sub>51</sub> cnt, brZero, madr<sub>9B</sub>;
                                                            ! ldX, PCout!
         madr_{52} V_{14};
         madr_{53} V_{20};
                                                           ! IdY, IR2out!
         madr<sub>54</sub> V<sub>21</sub>;
                                                            ! add, ALUout, ldPChigh, ldPClow!
         madr<sub>55</sub> cnt, bruncond, madr<sub>9B</sub>;
! JSR !
                                                            ! decSP, mxMBR, ldMBR, PCout !
         madr_{56} V_{22};
         madr_{57} V_{23};
                                                            ! upSPout, decSP, DSout, ldMAR!
         madr_{58} V_{24}
                                                            ! write!
         madr<sub>59</sub> V<sub>25</sub>;
                                                            ! upSPout, DSout, ldMAR!
         madr_{5A} V_{26};
                                                            ! MBRhigh, mxMBR, ldMBR, PCout !
         madr<sub>5B</sub> V<sub>24</sub>;
                                                            ! write!
! JMP!
                                                           ! IR JAout, SDout, ldPChigh, ldPClow!
         madr_{5C} V_{27};
         madr<sub>5D</sub> cnt, bruncond, madr<sub>9B</sub>;
! JMPIND!
         madr<sub>5E</sub> cnt, brIMMEDorREGIND, madr<sub>9A</sub>;
         madr_{5F} V_{28};
                                                           ! Bout, SDout, IdPChigh, IdPClow!
         madr<sub>60</sub> cnt, bruncond, madr<sub>9B</sub>;
! RTI !
          madr_{61} V_{29};
                                                            ! upSPout, DSout, ldMAR, incSP!
         madr_{62} V_{02};
                                                            ! read!
         madr_{63} V_{11};
                                                            ! IdMBR!
         madr<sub>64</sub> V<sub>2A</sub>;
                                                            ! MBRout, ldPSW!
! RTS!
         madr_{65} V_{29};
                                                            ! upSPout, DSout, ldMAR, incSP!
         madr_{66} V_{02};
                                                            ! read!
         madr_{67} V_{2B};
                                                            ! IdMBR, upSPout, DSout, IdMAR incSP!
         madr<sub>68</sub> V<sub>2C</sub>;
                                                            ! MBRout, ldPChigh!
         madr_{69} V_{02};
                                                                      ! read!
         madr_{6A} V_{11}; madr_{6B} V_{2D};
                                                                      ! IdMBR!
                                                            ! MBRout, ldPClow!
         madr<sub>6C</sub> cnt, bruncond, madr<sub>9B</sub>;
! INT !
```

```
madr_{6D} V_{2E}; ! setINT!
             madr<sub>6E</sub> cnt, bruncond, madr<sub>9B</sub>;
! PUSH!
             madr<sub>6F</sub> V<sub>2F</sub>;
                                                                              ! mxMBR, ldMBR, decSP, Bout !
            \begin{array}{ccc} \text{madr}_{67} & \text{V}_{27}, \\ \text{madr}_{70} & \text{V}_{30}; \\ \text{madr}_{71} & \text{V}_{24}; \\ \text{madr}_{72} & \text{V}_{31}; \end{array}
                                                                              ! IdMAR, upSPout, DSout, decSP!
                                                                               ! write!
                                                                               ! IdMAR, upSPout, DSout!
             madr_{73} V_{32};
                                                                              ! mxMBR, MBRhigh, Bout, ldMBR!
             madr_{74} V_{24};
                                                                               ! write!
             madr<sub>75</sub> cnt, bruncond, madr<sub>9B</sub>;
! POP!
             madr<sub>76</sub> cnt, brimmed, madr<sub>9A</sub>;
            \begin{array}{ll} madr_{77} & V_{33}; \\ madr_{78} & V_{29}; \end{array}
                                                                              ! MARout, ldA!
                                                                              ! IdMAR, upSPout, DSout, incSP!
             madr_{79} V_{02};
                                                                               ! read!
             madr_{7A} V_{2b};
                                                                              ! IdMBR, IdMAR, upSPout, DSout, incSP!
            \begin{array}{ll} \text{madr}_{7A} & \text{V}_{26}; \\ \text{madr}_{7B} & \text{V}_{10}; \\ \text{madr}_{7C} & \text{V}_{30}; \\ \text{madr}_{7D} & \text{V}_{34}; \end{array}
                                                                              ! MBRout, ldBhigh!
                                                                              ! read!
                                                                              ! IdMBR, IdMAR, Aout!
            \begin{array}{ll} \text{madr}_{7\text{B}} & \text{V}_{34}, \\ \text{madr}_{7\text{E}} & \text{V}_{12}; \\ \text{madr}_{7\text{F}} & \text{V}_{18}; \\ \text{madr}_{80} & \text{V}_{18}; \end{array}
                                                                              ! MBRout, ldBlow!
                                                                              ! Bout, ldX!
                                                                              ! trans, ldPSWALU!
             madr<sub>81</sub> cnt, bruncond, madr<sub>92</sub>;
! INC !
             madr<sub>82</sub> cnt, brimmed, madr<sub>9A</sub>;
             madr_{83} V_{1E};
                                                                              ! Bout, ldX!
             madr<sub>84</sub> V<sub>35</sub>;
                                                                              ! inc, ALUout, ldBhigh, ldBlow, ldPSWALU!
             madr<sub>85</sub> cnt, bruncond, madr<sub>92</sub>;
! DEC !
             madr<sub>86</sub> cnt, brimmed, madr<sub>9A</sub>;
             madr<sub>87</sub> V<sub>1E</sub>;
                                                                               ! Bout, ldX!
             madr<sub>88</sub> V<sub>36</sub>;
                                                                              ! dec, ALUout, ldBhigh, ldBlow, ldPSWALU!
             madr<sub>89</sub> cnt, bruncond, madr<sub>92</sub>;
! INTE!
                                                                               ! setI!
             madr_{8A} V_{37};
             madr<sub>8B</sub> cnt, bruncond, madr<sub>9B</sub>;
! INTD!
                                                                               ! resetI!
             madr<sub>8C</sub> V<sub>38</sub>;
             madr<sub>8D</sub> cnt, bruncond, madr<sub>9B</sub>;
! TRPE!
             madr_{8E} V_{39};
                                                                                ! setT!
             madr<sub>8F</sub> cnt, bruncond, madr<sub>9B</sub>;
! TRPD!
                                                                               ! resetT!
             madr_{90} V_{3A};
             madr<sub>91</sub> cnt, bruncond, madr<sub>9B</sub>;
! Vraćanje podatka!
             madr<sub>92</sub> cnt, brregdir, madr<sub>98</sub>;
             madr_{93} V_{3B};
                                                                               ! Bout, ldMBR, mxMBR!
            madr_{94} V_{24};
                                                                               ! write!
            madr<sub>95</sub> V<sub>3C</sub>;
                                                                               ! decMAR, Bout, ldMBR, mxMBR, MBRhigh!
             madr<sub>96</sub> V<sub>24</sub>;
                                                                               ! write!
             madr<sub>97</sub> cnt, bruncond, madr<sub>9B</sub>;
             madr<sub>98</sub> V<sub>3D</sub>;
                                                                               ! Bout, ldREG, fvo!
             madr<sub>99</sub> cnt, bruncond, madr<sub>9B</sub>;
```

### ! Opsluživanje prekida!

```
madr<sub>9A</sub> V<sub>3E</sub>;
                                                 ! setADR!
madr<sub>9B</sub> cnt, brnotPREKID, madr<sub>00</sub>;
                                                   ! decSP, PCout, mxMBR, ldMBR, ldBR, intack!
madr<sub>9C</sub> V<sub>3F</sub>;
madr_{9D} V_{30};
                                                   ! upSPout, DSout, ldMAR, decSP!
madr_{9E} V_{24};
                                                    ! write!
madr<sub>9F</sub> V<sub>30</sub>;
                                                   ! upSPout, DSout, IdMAR, decSP!
madr_{A0} V_{40};
                                                   ! PCout, mxMBR, ldMBR, MBRhigh!
madr_{A1} V_{24};
                                                    ! write!
madr_{A2} V_{25};
                                                   ! upSPout, DSout, ldMAR!
madr_{A3} V_{41};
                                                   ! PSWout, mxMBR, ldMBR!
madr_{A4} V_{24};
                                                    ! write!
madr_{A5} V_{42};
                                                    ! BRout, ldX!
madr_{A6} V_{43};
                                                    ! shl, ALUout, DSout, ldX!
madr<sub>A7</sub> V<sub>44</sub>;
                                                    ! IVTPout, ldY!
madr<sub>A8</sub> V<sub>45</sub>;
                                                    ! add, ALUout, ldMAR, DSout!
madr_{A9} V_{02};
                                                    ! read!
madr<sub>AA</sub> V<sub>11</sub>;
                                                    ! ldMBR!
madr<sub>AB</sub> V<sub>46</sub>;
                                                    ! MBRout, ldPChigh, incMAR!
madr_{AC} \ V_{02};
                                                    ! read!
madr_{AD} V_{11};
                                                    ! ldMBR!
madr_{AE} V_{2D};
                                                    ! MBRout, ldPClow!
madr<sub>AF</sub> cnt, bruncond, madr<sub>00</sub>;
```

Struktura upravljačke jedinice je slična strukturi upravljačke jedinice sa dva tipa mikroinstrukcija i horizontalnim kodiranjem upravljačkih signala operacione jedinice i data je na slici 13. Mikroprogramski brojač se na isti način inkrementira i u mikroprogramski brojač se na isti način upisuje nova vrednost, pri čemu mikroprogramski brojač koraka prolazi kroz veći broj stanja. Druge su jedino vrednosti koje generišu kombinacione mreže KMOPR i KMADR i vrednosti CW<sub>k+1...k+n</sub> koje se upisuju iz upravljačke mikroinstrukcije. Kombinaciona mreža KMOPR generiše vrednosti 3E, 41, ..., 90 pri aktivnim vrednostima signala **MOVS**, **MOVD**, ..., **TRPD**, respektivno. Kombinaciona mreža KMADR generiše vrednosti 1B, 1D, ..., 32 pri aktivnim vrednostima signala **dirreg**, **indreg**, ..., **immed**, respektivno.

Upravljački signali operacione jedinice se generišu ukoliko je  $CW_0 = 0$ , jer se tada u prihvatnom registru mikroinstrukcije  $CW_{0...k+n}$  nalazi operaciona mikroinstrukcija. Najpre se dekodovanjem na osnovu signala  $CW_{0...7}$  generišu signali kombinacija upravljačkih signala  $V_{00}$  do  $V_{46}$ . (tabela 23) i to:

```
• \mathbf{V_{00}} = \overline{\mathbf{CW}}_0 \ \overline{\mathbf{CW}}_1 \cdot \overline{\mathbf{CW}}_2 \cdot \overline{\mathbf{CW}}_3 \cdot \overline{\mathbf{CW}}_4 \cdot \overline{\mathbf{CW}}_5 \cdot \overline{\mathbf{CW}}_6 \cdot \overline{\mathbf{CW}}_7
```

• 
$$V_{01} = \overline{CW}_0 \overline{CW}_1 \cdot \overline{CW}_2 \cdot \overline{CW}_3 \cdot \overline{CW}_4 \cdot \overline{CW}_5 \cdot \overline{CW}_6 \cdot \overline{CW}_7$$

• 
$$V_{02} = \overline{CW}_0 \overline{CW}_1 \cdot \overline{CW}_2 \cdot \overline{CW}_3 \cdot \overline{CW}_4 \cdot \overline{CW}_5 \overline{CW}_6 \cdot \overline{CW}_7$$
 itd.

Potom, se za svaki upravljački signal operacione jedinice posmatra u kojim kombinacijama upravljačkih signala se signal pojavljuje (tabela 23), pa se dati signal dobija kao njihova unija.



Slika 13 Struktura upravljačke jedinice mikroprogramske realizije sa dva tipa mikroinstrukcija i vertikalnim formatom mikroinstrukcija

Upravljački signali operacione jedinice se generišu na sledeći način:

- $\bullet \quad ldMAR = V_{01} + V_{04} + V_{05} + V_{07} + V_{0A} + V_{0D} + V_{0E} + V_{13} + V_{23} + V_{25} + V_{29} + V_{2B} + V_{30} \\ + V_{31} + V_{34} + V_{45}$
- $mxMBR = V_{22} + V_{26} + V_{2F} + V_{32} + V_{3B} + V_{3C} + V_{3F} + V_{40} + V_{41}$

• write =  $V_{24}$ 

Na identičan način se generišu i preostali upravljački signali operacione jedinice.

Upravljački signali upravljačke jedinice se generišu na identičan način kao i u slučaju upravljačke jedinice sa dva tipa mikroinstrukcija i horizontalnim kodiranjem upravljačkih signala operacione jedinice, jer je format upravljačkih mikroinstrukcija identičan, i to:

- bropr = CW<sub>0</sub>·CW<sub>4</sub>·CW<sub>5</sub>· CW<sub>6</sub> ·CW<sub>7</sub>
   bradr = CW<sub>0</sub>·CW<sub>4</sub>·CW<sub>5</sub>· CW<sub>6</sub>· CW<sub>7</sub>
- branch = branch = brunchd

```
+ brl1*l1 + brl2*\overline{l2} + brl3*l3 + brnotl4*\overline{l4} + brl5*l5 + brMOVDorPOP*(MOVD+POP) + brimmed*immed + brZero*Z + brIMMEDorREGIND*(immed+regind) + brREGDIR*regdir + brnotPREKID*\overline{PREKID}
```

Signali koji se javljaju u izrazu za signal **branch** se generišu na sledeći način:

- bruncond =  $CW_0 \cdot CW_4 \cdot CW_5 \cdot \overline{CW}_6 \cdot CW_7$
- **brl1** =  $\mathbf{CW_0} \cdot \overline{\mathbf{CW}}_4 \cdot \overline{\mathbf{CW}}_5 \cdot \mathbf{CW_6} \cdot \overline{\mathbf{CW}}_7$
- brnotl2 =  $CW_0 \cdot \overline{CW}_4 \cdot \overline{CW}_5 \cdot CW_6 \cdot CW_7$
- brl3 =  $CW_0 \cdot \overline{CW}_4 \cdot CW_5 \cdot \overline{CW}_6 \cdot \overline{CW}_7$
- brnotl4 =  $CW_0 \cdot \overline{CW}_4 \cdot CW_5 \cdot \overline{CW}_6 \cdot CW_7$
- brl5 =  $CW_0 \cdot \overline{CW}_4 \cdot CW_5 \cdot CW_6 \cdot \overline{CW}_7$
- brMOVDorPOP =  $CW_0 \cdot \overline{CW}_4 \cdot CW_5 \cdot CW_6 \cdot CW_7$
- brimmed =  $CW_0 \cdot CW_4 \cdot \overline{CW}_5 \cdot \overline{CW}_6 \cdot \overline{CW}_7$
- **brZero** =  $CW_0 \cdot CW_4 \cdot \overline{CW}_5 \cdot \overline{CW}_6 \cdot CW_7$
- **brIMMEDorREGIND** =  $CW_0 \cdot CW_4 \cdot \overline{CW}_5 \cdot CW_6 \cdot \overline{CW}_7$
- **brREGDIR** =  $CW_0 \cdot CW_4 \cdot \overline{CW}_5 \cdot CW_6 \cdot CW_7$
- brnotPREKID =  $CW_0 \cdot CW_4 \cdot CW_5 \cdot \overline{CW}_6 \cdot \overline{CW}_7$

Pri generisanju signala branch koriste se sledeći signali logičkih uslova koji dolaze iz operacione jedinice i to: 11, 12, 13, 14, 15, MOVD, POP, immed, Z, immed, regind, regdir, PREKID.

#### 4.2.3 Mikroprogramska realizacija sa mešovitim formatom mikroinstrukcija

U slučaju mešovitog kodiranja upravljačkih signala operacione jedinice postoji više grupa signala, pri čemu je unutar grupe binarno kodiranje signala. Time su kombinovani pozitivni efekti horizontalnog i vertikalnog kodiranja. Na nivou grupa je horizontalno, a unutar grupe vertikalno kodiranje. Prilikom određivanja broja grupa i raspoređivanja signala po grupama treba omogućiti da se svi signali koji se u sekvenci upravljačkih signala po koracima javljaju u istom koraku mogu da pojave u istom koraku. Mešovito kodiranje upravljačkih signala operacione jedinice se realizuje na isti način bez obzira na to da li su oni specificirani posebnim operacionim mikroinstrukcijama ili operacionim delom mikroinstrukcije. U ovom odeljku se daje jedan mogući način kodiranja upravljačkih signala operacione jedinice i realizacija upravljačkih jedinica sa dva i jednim tipom mikroinstrukcija.

Usvojeno kodiranje upravljačkih signala operacione jedinice je dato u tabeli 25. Upravljački signali operacione jedinice kojih ima 62 grupisani su u osam polja označena sa M1, M2, M3, M4, M5, M6, M7 i M8. Vrednost 0 svih polja se koristi za specificiranje da ni jedan od signala iz date grupe ne treba da bude aktivan. Polja M1,M2, M3, M4, M5, M6 i M7 se koriste za kodiranje po sedam signala, pa je njihova dužina po 3 bita. Polja M8 se koristi za kodiranje trinaest signala, pa je njegova dužina četiri bita. Kombinacije upravljačkih signala su tako odabrane da njima mogu da se pokriju sve situacije iz sekvence upravljačkih signala po koracima (tabele 1 i 2). Ukupan broj bitova potrebnih za kodiranje kombinacija upravljačkih signala operacione jedinice je 21. U odnosu na horizontalan način kodiranja upravljačkih signala operacione jedinice potreban je dvostuko manji broj bitova, uz isti ukupan broja koraka.

Tabela 25 Kodiranje upravljačkih signala operacione jedinice i simboličke oznake kodova

| polje M1        |        | polje M2        |        | polje M3        |        | polje M4        |          |
|-----------------|--------|-----------------|--------|-----------------|--------|-----------------|----------|
| $M1_0$          | -      | $M2_0$          | _      | $M3_0$          | _      | $M4_0$          | _        |
| M1 <sub>1</sub> | resetF | M2 <sub>1</sub> | MARout | M3 <sub>1</sub> | ldMAR  | M4 <sub>1</sub> | REGout   |
| M1 <sub>2</sub> | read   | M2 <sub>2</sub> | ALUout | M3 <sub>2</sub> | ldBlow | M4 <sub>2</sub> | IR_DAout |
| M1 <sub>3</sub> | write  | M2 <sub>3</sub> | PCout  | M3 <sub>3</sub> | ldA    | M4 <sub>3</sub> | IR_JAout |
| M1 <sub>4</sub> | MBRout | M2 <sub>4</sub> | Aout   | M3 <sub>4</sub> | incMAR | M4 <sub>4</sub> | upSPout  |
| M1 <sub>5</sub> | ldMBR  | M2 <sub>5</sub> | incPC  | M3 <sub>5</sub> | mxMBR  | M4 <sub>5</sub> | ldREG    |
| M1 <sub>6</sub> | daREG  | M2 <sub>6</sub> | decMAR | M3 <sub>6</sub> | fvo    | M4 <sub>6</sub> | MBRhigh  |
| M1 <sub>7</sub> | setT   | M2 <sub>7</sub> | fdo    | M3 <sub>7</sub> | resetT | M4 <sub>7</sub> | ldBR     |

| polje M5        |         | p               | olje M6 | polje M7        |          |  |
|-----------------|---------|-----------------|---------|-----------------|----------|--|
| M5 <sub>0</sub> | _       | $M6_0$          | _       | M7 <sub>0</sub> | _        |  |
| M5 <sub>1</sub> | ldIR1   | M6 <sub>1</sub> | Bout    | M7 <sub>1</sub> | ldX      |  |
| M5 <sub>2</sub> | ldIR2   | M6 <sub>2</sub> | PSWout  | M7 <sub>2</sub> | ldY      |  |
| M5 <sub>3</sub> | ldIR3   | M6 <sub>3</sub> | BRout   | M7 <sub>3</sub> | ldPSW    |  |
| M5 <sub>4</sub> | ldIR4   | M6 <sub>4</sub> | IVTPout | M7 <sub>4</sub> | ldPSWALU |  |
| M5 <sub>5</sub> | IR2out  | M6 <sub>5</sub> | DSout   | M7 <sub>5</sub> | ldPChigh |  |
| M5 <sub>6</sub> | IR3out  | M6 <sub>6</sub> | SDout   | M7 <sub>6</sub> | incSP    |  |
| M5 <sub>7</sub> | ldBhigh | M6 <sub>7</sub> | intack  | M7 <sub>7</sub> | decSP    |  |

| polje M8        |         |  |  |  |
|-----------------|---------|--|--|--|
| $M8_0$          | _       |  |  |  |
| M8 <sub>1</sub> | ldPClow |  |  |  |
| M8 <sub>2</sub> | add     |  |  |  |
| M8 <sub>3</sub> | and     |  |  |  |
| M8 <sub>4</sub> | asr     |  |  |  |
| M8 <sub>5</sub> | inc     |  |  |  |
| M8 <sub>6</sub> | dec     |  |  |  |

| M8 <sub>7</sub> | shl    |
|-----------------|--------|
| M8 <sub>8</sub> | trans  |
| M8 <sub>9</sub> | setCOD |
| M8 <sub>A</sub> | setINT |
| M8 <sub>B</sub> | setADR |
| M8 <sub>C</sub> | setI   |
| M8 <sub>D</sub> | resetI |
| M8 <sub>E</sub> | /      |
| M8 <sub>F</sub> | /      |

Kodom M1<sub>1</sub> se definiše da je vrednost polja M1 jedan i da je, iz grupe signala resetF, read, write, MBRout, ldMBR, daREG, i setT koji mogu da se specificiraju poljem M1, signal resetF aktivan a ostali su neaktivni. Na sličan način se označavaju i vrednosti preostalih polja i time određuje po jedan signal iz svih preostalih grupa koji može da bude aktivan sa signalom resetF iz grupe M1. Ukoliko za neke od grupa ni jedan od signala iz date grupe signala ne treba da bude aktivan, vrednost polja date grupe treba da bude nula.

U slučaju realizacije upravljačke jedinice sa dva tipa mikroinstrukcija i mešovitim kodiranjem upravljačkih signala operacione jedinice, formati mikroinstrukcija su dati na slici 14. Polja *h*, *cc* i *ba* imaju isto značenje kao i u slučaju upravljačke jedinice sa dva tipa mikroinstrukcija i horizontalnim kodiranjem upravljačkih signala operacione jedinice (slika 3), pri čemu su i kodovi polja *cc* za bezuslovne, uslovne i višestruke uslovne skokove isti (tabele 14, 15 i 16). Razlika je samo u poljima *z* operacionih mikroinstrukcija. U slučaju horizontalnog kodiranja upravljačkih signala operacione jedinice poseban bit polja *z* je dodeljen svakom signalu operacione jedinice, dok je u slučaju mešovitog kodiranja upravljačkih signala operacione jedinice polje *z* dužine g bita podeljeno na onoliko potpolja M1, M2, M3 itd. dužine p, q, r itd. bita, koliko ima grupa upravljačkih signala operacione jedinice. Binarnim vrednostima potpolja kodiraju se signali iz svake od grupa signala.



Slika 14 Formati operacionih i upravljačkih mikroinstrukcija za mešovito kodiranje upravljačkih signala

U slučaju razmatrane operacione jedinice sa direktnim vezama formati operacione i upravljačke mikroinstrukcije su dati na slikama 15 i 16. Format operacione mikroinstrukcije je dat na slici 15. Polje h je 0. Format upravljačke mikroinstrukcije je dat na slici 16. Polje h je 1.

| 0  | 1  | 2  | 3  | 4  | 5  | 6  | 7  |
|----|----|----|----|----|----|----|----|
| 0  | M1 | M1 | M1 | M2 | M2 | M2 | M3 |
|    |    |    |    |    |    |    |    |
| 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 |
| M3 | M3 | M4 | M4 | M4 | M5 | M5 | M5 |
|    |    |    |    |    |    |    |    |
| 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 |
| M6 | M6 | M6 | M7 | M7 | M7 | M8 | M8 |
|    |    |    |    |    |    |    |    |
| 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 |
| M8 | M8 | /  | /  | /  | /  | /  | /  |

Slika 15 Operaciona mikroinstrukcija

| 0  | 1  | 2  | 3  | 4  | 5  | 6  | 7  |  |
|----|----|----|----|----|----|----|----|--|
| 1  | /  | /  | /  | сс |    |    |    |  |
|    |    |    |    |    |    |    |    |  |
| 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 |  |
|    |    |    | b  | а  |    |    |    |  |
|    |    |    |    |    |    |    |    |  |
| 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 |  |
| /  | /  | /  | /  | /  | /  | /  | /  |  |
|    |    |    |    |    |    |    |    |  |
| 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 |  |
| /  | /  | /  | /  | /  | /  | /  | /  |  |

Slika 16 Upravljačka mikroinstrukcija

Mikroprogram se formira tako što se za svaki korak u sekvenci upravljačkih signala po koracima (tabela 1) formira jedna mikroinstrukcija i to operaciona ili upravljačka.

Kod formiranja operacionih mikroinstrukcija polazi se od sekvence upravljačkih signala po koracima (tabela 1) i traže koraci u kojima se javljaju upravljački signali operacione jedinice. Za svaki takav korak formira se jedna operaciona mikroinstrukcija tako što se, saglasno kombinaciji upravljačkih signala operacione jedinice koja se javlja u datom koraku i načinu njihovog kodiranja potpoljima M1 do M8 (tabela 25), formiraju vrednosti potpolja M1 do M8. Na primer, za korake step<sub>00</sub>, step<sub>01</sub> i step<sub>02</sub>

gde u mikroinstrukciji sa adrese 00 potpolja M1,M2 i M3 imaju vrednosti 1,3 i 1, respektivno, a sva ostala potpolja vrednost 0, u mikroinstrukciji sa adrese 01 potpolje M1 ima vrednosti 2, a sva ostala potpolja vrednost 0, u mikroinstrukciji sa adrese 02 potpolja M1 i M2 imaju vrednosti 5, a sva ostala potpolja vrednost 0, itd.

Kod formiranja upravljačkih mikroinstrukcija primenjuje se identičan postupak kao i u slučaju upravljačke jedinice sa dva tipa mikroinstrukcija i horizontalnim kodiranjem upravljačkih signala operacione jedinice.

Po opisanom postupku je, na osnovu sekvence upravljačkih signala po koracima (tabela 1), formiran mikroprogram (tabela 26). On ima sledeću formu:

- na levoj strani se nalaze adrese mikroinstrukcija u mikroprogramskoj memoriji u heksadekadnom obliku,
- u sredini su ili operacione mikroinstrukcije, predstavljene simboličkim oznaka polja M1 do M8 za kombinacije upravljačkih signala operacione jedinice, ili upravljačke mikroinstrukcije, predstavljene nizom simboličkih oznaka signala za tip mikroinstrukcije cnt, bezuslovne, uslovne i višestruke uslovne skokove koji treba da budu aktivni i adresu skoka razdvojenih zapetama,
- dok komentar, u koracima gde se to radi lakšeg razumevanja smatralo korisnim, uvek počinje uskličnikom (!) i proteže se do sledećeg uskličnika (!).

## Tabela 26 Mikroprogram

```
! Čitanje instrukcije !
          madr_{00} M1_1, M2_3, M3_1;
                                                                    ! resetF, PCout, ldMAR!
          madr_{01} M1<sub>2</sub>;
          madr<sub>02</sub> M<sub>15</sub>, M<sub>25</sub>;
                                                                    ! IdMBR, incPC!
          madr_{03} M1<sub>4</sub>, M5<sub>1</sub>, M2<sub>3</sub>, M3<sub>1</sub>;
                                                                     ! MBRout, ldIR1, PCout, ldMAR!
          madr<sub>04</sub> cnt, brl1, madr<sub>0E</sub>
          madr<sub>05</sub> cnt, brnotl2, madr<sub>3B</sub>
          madr_{06} M1<sub>2</sub>;
                                                                    ! read!
          madr<sub>07</sub> M<sub>15</sub>, M<sub>25</sub>
                                                                    ! ldMBR, incPC!
          madr_{08} M1<sub>4</sub>, M5<sub>2</sub>, M2<sub>3</sub>, M3<sub>1</sub>;
                                                                    ! MBRout, ldIR2, PCout, ldMAR!
          madr<sub>09</sub> cnt, brl3, madr<sub>3B</sub>
          madr_{0A} M1<sub>2</sub>;
                                                                    ! read!
          madr_{0B} M1<sub>5</sub>, M2<sub>5</sub>;
                                                                    ! IdMBR, incPC!
                                                                    ! MBRout, ldIR3!
          madr_{0C} M1<sub>4</sub>, M5<sub>3</sub>;
          madr<sub>0D</sub> cnt, bruncond, madr<sub>3B</sub>;
          madr_{0E} M1<sub>2</sub>;
                                                                    ! read!
          madr_{0F} M1<sub>5</sub>, M2<sub>5</sub>;
                                                                    ! ldMBR, incPC!
          madr<sub>10</sub> M1<sub>4</sub>, M5<sub>2</sub>, M2<sub>3</sub>, M3<sub>1</sub>;
                                                                     ! MBRout, ldIR2, PCout, ldMAR!
          madr_{11} cnt, brnotl4, madr_{19};
          madr_{12} M1_2;
                                                                    ! read!
          madr<sub>13</sub> M1<sub>5</sub>, M2<sub>5</sub>;
                                                                    ! IdMBR, incPC!
          madr<sub>14</sub> M1<sub>4</sub>, M5<sub>3</sub>, M2<sub>3</sub>, M3<sub>1</sub>;
                                                                     ! MBRout, ldIR3, PCout, ldMAR!
          madr_{15} cnt, brl5, madr_{19};
          madr_{16} M1<sub>2</sub>;
                                                                     ! read!
          madr<sub>17</sub> M1<sub>5</sub>, M2<sub>5</sub>;
                                                                     ! IdMBR, incPC!
          madr_{18} M1_4, M5_4;
                                                                     ! MBRout, ldIR4!
! Formiranje adrese i čitanje operanda!
          madr<sub>19</sub> cnt, bradr;
          madr<sub>1A</sub> cnt, bruncond, madr<sub>9A</sub>;
! Direktno registarsko !
          madr_{1B} M4_1, M3_2, M5_7, M2_7;
                                                                    ! REGout, ldBlow, ldBhigh, fdo!
          madr<sub>1C</sub> cnt, bruncond, madr<sub>3B</sub>;
! Indirektno registarsko!
          madr_{1D} M4_1, M6_5, M3_1, M2_7;
                                                                    ! REGout, DSout, ldMAR, fdo!
          madr<sub>1E</sub> cnt, bruncond, madr<sub>34</sub>;
! Indirektno registarsko sa pomerajem!
                                                                    ! REGout, ldX, DSout, fdo!
          madr_{1F} M4_1, M7_1, M6_5, M2_7;
          madr<sub>20</sub> M5<sub>6</sub>, M7<sub>2</sub>;
                                                                    ! IR3out, ldY!
```

```
madr<sub>21</sub> M8<sub>2</sub>, M3<sub>1</sub>, M6<sub>5</sub>, M2<sub>2</sub>;
                                                                          ! add, ldMAR, DSout, ALUout!
            madr<sub>22</sub> cnt, bruncond, madr<sub>34</sub>;
! Direktno memorijsko !
            madr<sub>23</sub> M4<sub>2</sub>, M3<sub>1</sub>;
                                                                          ! IR DAout, ldMAR!
            madr<sub>24</sub> cnt, bruncond, madr<sub>34</sub>;
! Indirektno memorijsko !
            madr<sub>25</sub> M4<sub>2</sub>, M3<sub>1</sub>;
                                                                          ! IR DAout, ldMAR!
            madr_{26} M1_2;
                                                                          ! read!
            madr<sub>27</sub> M1<sub>5</sub>, M3<sub>4</sub>;
                                                                          ! ldMBR, incMAR!
            madr<sub>28</sub> M5<sub>7</sub>, M1<sub>4</sub>;
                                                                          ! ldBhigh, MBRout!
            madr_{29} M1_2;
                                                                          ! read!
            madr<sub>2A</sub> M<sub>15</sub>;
                                                                          ! ldMBR!
            madr<sub>2B</sub> M3<sub>2</sub>, M1<sub>4</sub>;
                                                                          ! IdBlow, MBRout!
            madr<sub>2C</sub> M6<sub>1</sub>, M3<sub>1</sub>;
                                                                          ! Bout, ldMAR!
            madr<sub>2D</sub> cnt, bruncond, madr<sub>34</sub>;
! Relativno!
            madr<sub>2E</sub> M7<sub>1</sub>, M2<sub>3</sub>;
                                                                          ! ldX, PCout!
            madr<sub>2F</sub> M5<sub>6</sub>, M7<sub>2</sub>;
                                                                          ! IR3out, ldY!
            madr<sub>30</sub> M8<sub>2</sub>, M2<sub>2</sub>, M6<sub>5</sub>, M3<sub>1</sub>;
                                                                          ! add, ALUout, DSout, ldMAR!
            madr<sub>31</sub> cnt, bruncond, madr<sub>34</sub>;
! Neposredno!
            madr<sub>32</sub> M4<sub>2</sub>, M6<sub>6</sub>, M5<sub>7</sub>, M3<sub>2</sub>;
                                                                           ! IR DAout, SDout, ldBhigh, ldBlow!
            madr<sub>33</sub> cnt, bruncond, madr<sub>3B</sub>;
! Čitanje operanda za memorijska adresiranja !
            madr<sub>34</sub> cnt, brMOVDorPOP, madr<sub>3B</sub>;
            madr_{35} M1_2;
                                                                            ! read!
            madr<sub>36</sub> M1<sub>5</sub>, M3<sub>4</sub>;
                                                                            ! IdMBR, incMAR!
            madr<sub>37</sub> M1<sub>4</sub>, M5<sub>7</sub>;
                                                                            ! MBRout, ldBhigh!
            madr_{38} M1_2;
                                                                            ! read!
                                                                            ! IdMBR!
            madr<sub>39</sub> M1<sub>5</sub>;
            madr<sub>3A</sub> M1<sub>4</sub>, M3<sub>2</sub>;
                                                                           ! MBRout, ldBlow!
! Izvršavanje operacije !
            madr<sub>3B</sub> cnt, bropr;
            madr<sub>3C</sub> M8<sub>9</sub>;
                                                                           ! setCOD!
            madr<sub>3D</sub> cnt, bruncond, madr<sub>9B</sub>;
! MOVS!
            madr<sub>3E</sub> M6<sub>1</sub>, M1<sub>6</sub>, M4<sub>5</sub>, M7<sub>1</sub>;
                                                                          ! Bout, daREG, ldREG, ldX!
            madr_{3F} M8<sub>8</sub>, M7<sub>4</sub>;
                                                                          ! trans, ldPSWALU!
            madr<sub>40</sub> cnt, bruncond, madr<sub>9B</sub>;
! MOVD!
            madr<sub>41</sub> cnt, brimmed, madr<sub>9A</sub>;
            madr<sub>42</sub> M4<sub>1</sub>, M1<sub>6</sub>, M3<sub>2</sub>, M5<sub>7</sub>, M6<sub>5</sub>, M7<sub>1</sub>;
                                     ! REGout, daREG, ldBlow, ldBhigh, DSout, ldX!
                                                                           ! trans, ldPSWALU!
            madr_{43} M8<sub>8</sub>, M7<sub>4</sub>;
            madr<sub>44</sub> cnt, bruncond, madr<sub>92</sub>;
! ADD !
            madr<sub>45</sub> M4<sub>1</sub>, M1<sub>6</sub>, M6<sub>5</sub>, M7<sub>1</sub>;
                                                                          ! REGout, daREG, DSout, ldX!
            madr_{46} M6_1, M7_2;
                                                                          ! Bout, ldY!
            madr<sub>47</sub> M8<sub>2</sub>, M2<sub>2</sub>, M4<sub>5</sub>, M1<sub>6</sub>, M7<sub>4</sub>, M6<sub>5</sub>;
                                     ! add, ALUout, ldREG, daREG, ldPSWALU, DSout !
            madr<sub>48</sub> cnt, bruncond, madr<sub>9B</sub>;
! AND!
```

```
madr<sub>49</sub> M4<sub>1</sub>, M1<sub>6</sub>, M6<sub>5</sub>, M7<sub>1</sub>;
                                                                             ! REGout, daREG, DSout, ldX!
            madr<sub>4A</sub> M6<sub>1</sub>, M7<sub>2</sub>;
                                                                            ! Bout, IdY!
            madr<sub>4B</sub> M8<sub>3</sub>, M2<sub>2</sub>, M4<sub>5</sub>, M1<sub>6</sub>, M7<sub>4</sub>, M6<sub>5</sub>;
                                      ! and, ALUout, ldREG, daREG, ldPSWALU, DSout !
            madr<sub>4C</sub> cnt, bruncond, madr<sub>9B</sub>;
! ASR!
            madr<sub>4D</sub> cnt, brimmed, madr<sub>9A</sub>;
                                                                             ! Bout, ldX!
            madr_{4E} M6_1, M7_1;
            madr<sub>4F</sub> M8<sub>4</sub>, M2<sub>2</sub>, M5<sub>7</sub>, M3<sub>2</sub>, M7<sub>4</sub>;
                                                                             ! asr, ALUout, ldBhigh, ldBlow, ldPSWALU!
            madr<sub>50</sub> cnt, bruncond, madr<sub>92</sub>;
! BNZ!
            madr<sub>51</sub> cnt, brZero, madr<sub>9B</sub>;
            madr_{52} M7<sub>1</sub>, M2<sub>3</sub>;
                                                                             ! ldX, PCout!
            madr<sub>53</sub> M7<sub>2</sub>, M5<sub>5</sub>;
                                                                             ! ldY, IR2out!
            madr<sub>54</sub> M8<sub>2</sub>, M2<sub>2</sub>, M7<sub>5</sub>, M8<sub>1</sub>;
                                                                            ! add, ALUout, ldPChigh, ldPClow!
            madr<sub>55</sub> cnt, bruncond, madr<sub>9B</sub>;
! JSR !
            madr<sub>56</sub> M7<sub>7</sub>, M3<sub>5</sub>, M1<sub>5</sub>, M2<sub>3</sub>;
                                                                                         ! decSP, mxMBR, ldMBR, PCout!
            madr<sub>57</sub> M4<sub>4</sub>, M7<sub>7</sub>, M6<sub>5</sub>, M3<sub>1</sub>;
                                                                                         ! upSPout, decSP, DSout, ldMAR!
            madr_{58} M1<sub>3</sub>;
                                                                                         ! write!
            madr<sub>59</sub> M4<sub>4</sub>, M6<sub>5</sub>, M3<sub>1</sub>;
                                                                                         ! upSPout, DSout, ldMAR!
            madr_{5A} M4<sub>6</sub>, M3<sub>5</sub>, M1<sub>5</sub>, M2<sub>3</sub>;
                                                                                         ! MBRhigh, mxMBR, ldMBR, PCout!
            madr<sub>5B</sub> M1<sub>3</sub>;
                                                                                         ! write!
! JMP !
            madr<sub>5C</sub> M4<sub>3</sub>, M6<sub>6</sub>, M7<sub>5</sub>, M8<sub>1</sub>;
                                                                                         ! IR JAout, SDout, IdPChigh, IdPClow!
            madr<sub>5D</sub> cnt, bruncond, madr<sub>9B</sub>;
! JMPIND!
            madr<sub>5E</sub> cnt, brIMMEDorREGIND, madr<sub>9A</sub>;
            madr<sub>5F</sub> M6<sub>1</sub>, M6<sub>6</sub>, M7<sub>5</sub>, M8<sub>1</sub>;
                                                                                         ! Bout, SDout, IdPChigh, IdPClow!
            madr<sub>60</sub> cnt, bruncond, madr<sub>9B</sub>;
! RTI!
            madr_{61} M4<sub>4</sub>,
            M6_5, M3_1, M7_6;
                                                                                          ! upSPout, DSout, ldMAR, incSP!
            madr_{62} M1_2;
                                                                                          ! read!
            madr<sub>63</sub> M1<sub>5</sub>;
                                                                                          ! IdMBR!
            madr<sub>64</sub> M1<sub>4</sub>, M7<sub>3</sub>;
                                                                                          ! MBRout, ldPSW!
! RTS!
            madr<sub>65</sub> M4<sub>4</sub>, M6<sub>5</sub>, M3<sub>1</sub>, M7<sub>6</sub>;
                                                                                          ! upSPout, DSout, ldMAR, incSP!
            madr_{66} M1<sub>2</sub>;
                                                                                          ! read!
            madr<sub>67</sub> M1<sub>5</sub>, M4<sub>4</sub>, M6<sub>5</sub>, M3<sub>1</sub> M7<sub>6</sub>;
                                                                                          ! IdMBR, upSPout, DSout, IdMAR incSP!
            madr<sub>68</sub> M1<sub>4</sub>, M7<sub>5</sub>;
                                                                                          ! MBRout, ldPChigh!
            madr<sub>69</sub> M1<sub>2</sub>;
                                                                                          ! read!
            madr<sub>6A</sub> M<sub>15</sub>:
                                                                                          ! ldMBR!
            madr_{6B} M1<sub>4</sub>, M8<sub>1</sub>;
                                                                                          ! MBRout, ldPClow!
            madr<sub>6C</sub> cnt, bruncond, madr<sub>9B</sub>;
! INT !
            madr<sub>6D</sub> M8<sub>A</sub>; ! setINT!
             madr<sub>6E</sub> cnt, bruncond, madr<sub>9B</sub>;
! PUSH!
            madr_{6F} M3<sub>5</sub>, M1<sub>5</sub>, M7<sub>7</sub>, M6<sub>1</sub>;
                                                                                         ! mxMBR, ldMBR, decSP, Bout !
            madr<sub>70</sub> M3<sub>1</sub>, M4<sub>4</sub>, M6<sub>5</sub>, M7<sub>7</sub>;
                                                                                         ! IdMAR, upSPout, DSout, decSP!
            madr_{71} M1<sub>3</sub>;
                                                                                         ! write!
            madr<sub>72</sub> M3<sub>1</sub>, M4<sub>4</sub>, M6<sub>5</sub>;
                                                                                         ! ldMAR, upSPout, DSout!
            madr<sub>73</sub> M3<sub>5</sub>, M4<sub>6</sub>, M6<sub>1</sub>, M1<sub>5</sub>;
                                                                                         ! mxMBR, MBRhigh, Bout, ldMBR!
            madr<sub>74</sub> M1<sub>3</sub>;
                                                                                         ! write!
```

```
madr<sub>75</sub> cnt, bruncond, madr<sub>9B</sub>;
! POP!
            madr<sub>76</sub> cnt, brimmed, madr<sub>9A</sub>;
            madr<sub>77</sub> M2<sub>1</sub>, M3<sub>3</sub>;
                                                                                       ! MARout, ldA!
            madr<sub>78</sub> M3<sub>1</sub>, M4<sub>4</sub>, M6<sub>5</sub>, M7<sub>6</sub>;
                                                                                       ! ldMAR, upSPout, DSout, incSP!
            madr_{79} M1<sub>2</sub>;
                                                                                       ! read!
            madr<sub>7A</sub> M1<sub>5</sub>, M3<sub>1</sub>, M4<sub>4</sub>, M6<sub>5</sub>, M7<sub>6</sub>;
                                                                                       ! IdMBR, IdMAR, upSPout, DSout, incSP!
            madr<sub>7B</sub> M1<sub>4</sub>, M5<sub>7</sub>;
                                                                                       ! MBRout, ldBhigh!
            madr<sub>7C</sub> M<sub>12</sub>;
                                                                                       ! read!
            madr<sub>7D</sub> M1<sub>5</sub>, M3<sub>1</sub>, M2<sub>4</sub>;
                                                                                       ! IdMBR, IdMAR, Aout !
            madr<sub>7E</sub> M1<sub>4</sub>, M3<sub>2</sub>;
                                                                                       ! MBRout, ldBlow!
            madr_{7F} M6<sub>1</sub>, M7<sub>1</sub>;
                                                                                       ! Bout, ldX!
            madr<sub>80</sub> M8<sub>8</sub>, M7<sub>4</sub>;
                                                                                       ! trans, ldPSWALU!
            madr<sub>81</sub> cnt, bruncond, madr<sub>92</sub>;
! INC !
            madr<sub>82</sub> cnt, brimmed, madr<sub>9A</sub>;
            madr_{83} M6_1, M7_1;
                                                                                   ! Bout, ldX!
            madr_{84} M8<sub>5</sub>, M2<sub>2</sub>, M5<sub>7</sub>, M3<sub>2</sub>, M7<sub>4</sub>;
                                                                                  ! inc, ALUout, ldBhigh, ldBlow, ldPSWALU!
            madr<sub>85</sub> cnt, bruncond, madr<sub>92</sub>;
! DEC!
            madr<sub>86</sub> cnt, brimmed, madr<sub>9A</sub>;
            madr_{87} M6_1, M7_1;
                                                                                  ! Bout, ldX!
            madr<sub>88</sub> M8<sub>6</sub>, M2<sub>2</sub>, M5<sub>7</sub>, M3<sub>2</sub>, M7<sub>4</sub>;
                                                                                  ! dec, ALUout, ldBhigh, ldBlow, ldPSWALU!
            madr<sub>89</sub> cnt, bruncond, madr<sub>92</sub>;
! INTE!
            madr<sub>8A</sub> M8<sub>C</sub>;
                                                                                  ! setI!
            madr<sub>8B</sub> cnt, bruncond, madr<sub>9B</sub>;
! INTD!
            madr<sub>8C</sub> M8<sub>D</sub>;
                                                                                  ! resetI!
            madr<sub>8D</sub> cnt, bruncond, madr<sub>9B</sub>;
! TRPE!
                                                                                  ! setT!
            madr_{8E} M1<sub>7</sub>;
            madr<sub>8F</sub> cnt, bruncond, madr<sub>9B</sub>;
! TRPD!
                                                                                  ! resetT!
            madr_{90} M3<sub>7</sub>;
            madr<sub>91</sub> cnt, bruncond, madr<sub>9B</sub>;
! Vraćanje podatka !
            madr<sub>92</sub> cnt, brregdir, madr<sub>98</sub>;
            madr<sub>93</sub> M6<sub>1</sub>, M1<sub>5</sub>, M3<sub>5</sub>;
                                                                                ! Bout, ldMBR, mxMBR!
            madr_{94} M1<sub>3</sub>;
                                                                                ! write!
            madr<sub>95</sub> M2<sub>6</sub>, M6<sub>1</sub>, M1<sub>5</sub>, M3<sub>5</sub>, M4<sub>6</sub>;
                                                                                ! decMAR, Bout, ldMBR, mxMBR, MBRhigh!
            madr<sub>96</sub> M1<sub>3</sub>;
                                                                                ! write!
            madr<sub>97</sub> cnt, bruncond, madr<sub>9B</sub>;
            madr<sub>98</sub> M6<sub>1</sub>, M4<sub>5</sub>, M3<sub>6</sub>;
                                                                                 ! Bout, ldREG, fvo!
            madr<sub>99</sub> cnt, bruncond, madr<sub>9B</sub>;
! Opsluživanje prekida!
            madr<sub>9A</sub> M8<sub>B</sub>;
                                                                            ! setADR!
            madr<sub>9B</sub> cnt, brnotPREKID, madr<sub>00</sub>;
            madr<sub>9C</sub> M7<sub>7</sub>, M2<sub>3</sub>, M3<sub>5</sub>, M1<sub>5</sub>, M4<sub>7</sub>, M6<sub>7</sub>;
                                      ! decSP, PCout, mxMBR, ldMBR, ldBR, intack!
            madr_{9D} M4_4, M6_5, M3_1, M7_7;
                                                                               ! upSPout, DSout, ldMAR, decSP!
                                                                               ! write!
            madr_{9E} M1<sub>3</sub>;
            madr<sub>9F</sub> M4<sub>4</sub>, M6<sub>5</sub>, M3<sub>1</sub>, M7<sub>7</sub>;
                                                                               ! upSPout, DSout, IdMAR, decSP!
```

```
madr<sub>A0</sub> M2<sub>3</sub>, M3<sub>5</sub>, M1<sub>5</sub>, M4<sub>6</sub>;
                                                                ! PCout, mxMBR, ldMBR, MBRhigh!
madr_{A1} M1<sub>3</sub>;
                                                                ! write!
madr_{A2} M4_4, M6_5, M3_1;
                                                                ! upSPout, DSout, ldMAR!
madr<sub>A3</sub> M6<sub>2</sub>, M3<sub>5</sub>, M1<sub>5</sub>;
                                                                ! PSWout, mxMBR, IdMBR!
madr_{A4} M1<sub>3</sub>;
                                                                ! write!
madr<sub>A5</sub> M6<sub>3</sub>, M7<sub>1</sub>
                                                                ! BRout, ldX!
madr<sub>A6</sub> M8<sub>7</sub>, M2<sub>2</sub>, M6<sub>5</sub>, M7<sub>1</sub>;
                                                                ! shl, ALUout, DSout, ldX!
madr_{A7} M6<sub>4</sub>, M7<sub>2</sub>;
                                                                ! IVTPout, ldY!
madr_{A8} M8_2, M2_2, M3_1, M6_5;
                                                                ! add, ALUout, ldMAR, DSout!
madr_{A9} M1<sub>2</sub>;
                                                                ! read!
madr<sub>AA</sub> M1<sub>5</sub>;
                                                                ! ldMBR!
                                                                ! MBRout, ldPChigh, incMAR!
madr<sub>AB</sub> M1<sub>4</sub>, M7<sub>5</sub>, M3<sub>4</sub>;
madr<sub>AC</sub> M1<sub>2</sub>;
                                                                ! read!
madr<sub>AD</sub> M1<sub>5</sub>;
                                                                ! ldMBR!
madr_{AE} M1_4, M8_1;
                                                                ! MBRout, ldPClow!
madr<sub>AF</sub> cnt, bruncond, madr<sub>00</sub>;
```

Struktura upravljačke jedinice je slična strukturi upravljačke jedinice sa dva tipa mikroinstrukcija i horizontalnim kodiranjem upravljačkih signala operacione jedinice i data je na slici 17. Mikroprogramski brojač se na isti način inkrementira, u mikroprogramski brojač se na isti način upisuje nova vrednost i mikroprogramski brojač prolazi kroz isti broj stanja. Iste su i vrednosti koje generišu kombinacione mreže KMOPR i KMADR i vrednosti CW<sub>k+1...k+n</sub> koje se upisuju iz upravljačke mikroinstrukcije.

Upravljački signali operacione jedinice se generišu ukoliko je  $\mathbf{CW_0} = 0$ , jer se tada u prihvatnom registru mikroinstrukcije  $\mathbf{CW_{0...k+n}}$  nalazi operaciona mikroinstrukcija. Upravljački signali operacione jedinice se generišu na sledeći način (tabela 25):

- $\mathbf{IdMAR} = \overline{\mathbf{CW}}_0 \cdot \overline{\mathbf{CW}}_7 \cdot \overline{\mathbf{CW}}_8 \cdot \mathbf{CW}_9$
- PCout =  $\overline{CW}_0 \cdot \overline{CW}_4 \cdot CW_5 \cdot CW_9$
- SDout =  $\overline{CW}_0 \cdot CW_{16} \cdot CW_{17} \overline{CW}_{18}$  itd.

Na identičan način se generišu i preostali upravljački signali operacione jedinice.



Slika 17 Struktura upravljačke jedinice mikroprogramske realizije sa dva tipa mikroinstrukcija i vertikalnim formatom mikroinstrukcija

Upravljački signali upravljačke jedinice se generišu na identičan način kao i u slučaju upravljačke jedinice sa dva tipa mikroinstrukcija i horizontalnim kodiranjem upravljačkih signala operacione jedinice, jer je format upravljačkih mikroinstrukcija identičan, i to:

• bropr = 
$$CW_0 \cdot CW_4 \cdot CW_5 \cdot \overline{CW}_6 \cdot CW_7$$

- bradr =  $CW_0 \cdot CW_4 \cdot CW_5 \cdot CW_6 \cdot \overline{CW}_7$
- branch = brunchd

```
+ brl1*l1 + brl2*\overline{l2}+ brl3*l3 + brnotl4*\overline{l4} + brl5*l5 + brMOVDorPOP*(MOVD+POP) + brimmed*immed + brZero*Z + brIMMEDorREGIND*(immed+regind) + brREGDIR*regdir + brnotPREKID*\overline{PREKID}
```

Signali koji se javljaju u izrazu za signal **branch** se generišu na sledeći način:

- bruncond =  $CW_0 \cdot \overline{CW}_4 \cdot \overline{CW}_5 \cdot \overline{CW}_6 \cdot CW_7$
- **brl1** =  $\mathbf{CW_0} \cdot \overline{\mathbf{CW}}_4 \cdot \overline{\mathbf{CW}}_5 \cdot \mathbf{CW_6} \cdot \overline{\mathbf{CW}}_7$
- brnotl2 =  $CW_0 \cdot \overline{CW}_4 \cdot \overline{CW}_5 \cdot CW_6 \cdot CW_7$
- brl3 =  $CW_0 \cdot \overline{CW}_4 \cdot CW_5 \cdot \overline{CW}_6 \cdot \overline{CW}_7$
- brnotl4 =  $CW_0 \cdot \overline{CW}_4 \cdot CW_5 \cdot \overline{CW}_6 \cdot CW_7$
- brl5 =  $CW_0 \cdot \overline{CW}_4 \cdot CW_5 \cdot CW_6 \cdot \overline{CW}_7$
- brMOVDorPOP =  $CW_0 \cdot \overline{CW}_4 \cdot CW_5 \cdot CW_6 \cdot CW_7$
- brimmed =  $CW_0 \cdot CW_4 \cdot \overline{CW}_5 \cdot \overline{CW}_6 \cdot \overline{CW}_7$
- brZero =  $CW_0 \cdot CW_4 \cdot \overline{CW}_5 \cdot \overline{CW}_6 \cdot CW_7$
- brIMMEDorREGIND =  $CW_0 \cdot CW_4 \cdot \overline{CW}_5 \cdot CW_6 \cdot \overline{CW}_7$
- brREGDIR =  $CW_0 \cdot CW_4 \cdot \overline{CW}_5 \cdot CW_6 \cdot CW_7$
- brnotPREKID =  $CW_0 \cdot CW_4 \cdot CW_5 \cdot \overline{CW}_6 \cdot \overline{CW}_7$

Pri generisanju signala branch koriste se sledeći signali logičkih uslova koji dolaze iz operacione jedinice i to: 11, 12, 13, 14, 15, MOVD, POP, immed, Z, immed, regind, regdir, PREKID.

Moguće je mešovito kodiranje signala i za slučaj kada postoji spajanje koraka i samo jedan tip mikroinstrukcije.Sličnim postupkom bi se formirao mikroprogram u kome bi u operacionom delu mikroinstrukcije upravljački signali operacione jedinice bili mešovito kodirani na način prikazan ranije.

Struktura upravljačke jedinice je veoma slična strukturi razmatrane upravljačke jedinice sa dva tipa mikroinstrukcija. Razlika je samo u delu u kome se generišu upravljački signali operacione jedinice koji se dobijaju dekodovanjem odgovarajućih grupa bitova operacionog dela mikroinstrukcije. Upravljački signali upravljačke jedinice se generišu na identičan način kao i u slučaju razmatrane upravljačke jedinice sa dva tipa mikroinstrukcija.

# **5 PRILOZI**

U ovoj glavi se daje organizacija procesora *CPU* koji se sastoji iz operacione jedinice *operaciona jedinica* i upravljačke jedinice *upravljačka jedinica*.



Operaciona jedinica *operaciona\_jedinica* je kompozicija kombinacionih i sekvencijalnih prekidačkih mreža koje služe za pamćenje binarnih reči, izvršavanje mikrooperacija i generisanje signala logičkih uslova upravljačke jedinice *upravljačka\_jedinica*. Upravljačka jedinica *upravljačka\_jedinica* je kompozicija kombinacionih i sekvencijalnih prekidačkih mreža koje služe za generisanje upravljačkih signala operacione jedinice *operaciona\_jedinica* na osnovu algoritama operacija i signala logičkih uslova.

Struktura i opis operacione i upravljačke jedinice se daju u daljem tekstu.

#### **OPERACIONA JEDINICA**

Operaciona jedinica *operaciona jedinica* se sastoji od sledećih blokova:

- blok registri,
- blok operacije,
- blok interfejs i
- blok *prekidi*.

Ovi blokovi su međusobno povezani internim magistralama *bus* koje sadrže 16 linija sBUS<sub>15...0</sub> i dBUS<sub>15...0</sub>.

Blok *registri* služi za realizaciju programskog brojača, prihvatnog registra instrukcije, ukazivača na vrh steka, registara AX – BP, pomoćnih registara A i B i programske statusne reči. Blok *operacije* služi za realizaciju aritmetičkih, logičkih i pomeračkih mikrooperacija. Blok *interfejs* služi za arbitraciju procesora i ulazno/izlaznih uređaja *U/I* sa kontrolerima za direktan pristup memoriji pri korišćenju magistrale *BUS* i realizaciju ciklusa na magistrali

**BUS** kada je procesor gazda. Blok *prekidi* služi za prihvatanje prekida, generisanje broja ulaza u tabelu sa adresama prekidnih rutina, kao i za arbitraciju.

Struktura i opis blokova operacione jedinice *operaciona\_jedinica* se daju u daljem tekstu.

# 5.1 BLOK INTERFEJS

Na slici 5.1 prikazana je šema blok interfejsa. Šema se sastoji od registara **MAR** i **MBR**, dva multipleksera i četiri trostatička bafera za izlaz na odgovarajuću magistarlu.

Registar MAR je šesnaestobitni registar u kojem se nalazi adresa koja se izbacuje sistemsku adresnu magistralu. Ovaj registar sadrži još i ldMAR kontrolni ulaz za učitavanje vrednosti sa interne sBUS magistrale, zatim kontrolne ulaze za inkrementiranje (incMAR) i dekrementiranje (decMAR). Kontrolni ulaz za inkrementiranje se koristi za dovlačenje jedne reči iz memorije, jer je za to potrebno dva pristupa memoriji. Nakon prvog pristupa biće dovučen donji bajt podatka, zatim će registar MAR biti inkrementiran i zatim će biti učitan gornji bajt podatka. Kontrolni ulaz za dekrementiranje se koristi prilikom vraćanja podatka u memoriju na sledeći način: nakon faze dohvatanja operanda u registru MAR nalaziće se adresa drugog bajta podatka koja će biti korišćena prilikom vraćanja podatka. Ukoliko je potrebno vratiti podatak u memoriju nakon izvršenja instrukcije, sačuvana adresa iz registra MAR će se iskoristiti za smeštanje gornjeg bajta podatka u memoriju, zatim će se registar MAR dekrementirati i na kraju će biti smešten i donji bajt podatka u memoriju. Signalom MARout koji dolazi iz upravljačke jedinice se sadržaj registra MAR izbacuje na internu dBUS magistralu. To je potrebno u slučajevima kada u toku izvršavanja instrukcije postoje ciklusi sa memorijom, stoga je potrebno prvo sačuvati registar MAR u registru A, a zatim se registar MAR koristi na uobičajeni način. Trostatički bafer koji izalzi na adresnu sistemsku magistralu propušta signal ukoliko je u toku ciklus čitanja i ukoliko je dobijeno pravo za korišćenje magistrale (busHOLD). Signal MARout1 je ili funkcija signala rd i wr. Signal rd je zakasnjeni signal za jedan takt **read** koji se generiše iz upravljačke jedinice. Potrebno je da on bude zakašnjen da bi u slučaju čitanja iz memorije podatak na sistemskoj magistrali podataka bio dostupan i u koraku posle da bi mogao da se generiše signal ldMBR kako bi podatak sa sistemske magistrale podataka bio učitan u registar MBR.

Registar MBR je osmobitni registar koji se koristi kao prihvatni registar podatka prilikom čitanja iz memorije, dok se u slučaju upisa u njemu nalazi podatak koji će biti izbačen na sistemsku magistralu podataka. Signal wr se generiše iz upravljačke jedinice u slučaju upisa podatka u memoriju. Signal busHOLD je signal koji potvrđuje da je procesor dobio dozvolu za korišćenje magistrale. Trostatički bafer koji je vezan na internu dBUS magistralu podatka aktivira se signalom MBRout koji dolazi iz upravljačke jedinice i time se sadržaj registra MBR propušta na internu dBUS magistralu. S' obzirom da je registar MBR osmobitni a interna dBUS magistrala šesnaestobitna vrednost registra MBR se izbacuje i na gornji i na donji bajt interne dBUS magistrale. Trostatički bafer koji je vezan na sistemsku magistralu podataka aktivira se ukoliko je aktivan signal wr i signal busHOLD čija je uloga objašnjena gore. Kako je sistemska sBUS magistrala široka šesnaest bita, a registar MBR osam bita, gornji bajt interne sBUS magistrale se vodi na jedan, a donji bajt na drugi ulaz multipleksera. Ukoliko je aktivan signal MBRHigh koji dolazi iz upravljačke jedinice tada se propušta gornji bajt, u protivnom se propušta donji bajt. Signalom mxMBR koji dolazi iz upravljačke jedinice i njegovom aktivnom vrednošću propušta se izlaz gornjeg multipleksera na ulaz registra MBR, dok se u protivnom na ulaz registra MBR propušta vrednost sa sistemske magistrale podataka.



Na slici 5.2 prikazan je deo za sinhronizaciju. Signal **rd** je zakašnjeni signal za jedan takt read koji se generiše iz upravljačke jedinice. Potrebno je da on bude zakašnjen da bi u slučaju čitanja iz memorije podatak na sistemskoj magistrali podataka bio dostupan i u koraku posle da bi mogao da se generiše signal **IdMBR** kako bi podatak sa sistemske magistrale podataka bio učitan u registar MBR. Signal wr se generiše iz upravljačke jedinice u slučaju čitanja podatka iz memorije. Signal busHOLD je signal koji potvrđuje da je procesor dobio dozvolu za korišćenje magistrale. Ukoliko je potrebno pročitati podatak, tj. ukoliko je aktivan signal rd i ukoliko je dobijena dozvola za korišćenje magistrale biće aktivirana linija RDBUS. Ukoliko je potrebno upisati podatak u memoriju, tj. ukoliko je aktivan signal wr i ukoliko je dobijena dozvola za korišćenje magistrale biće aktivirana linija WRBUS. Na taj način se memoriji šalie signal koju operaciju treba da izvrši koristeći izbačenu adresu na sistemsku adresnu magistralu. SR flip flop koji se setuje signalom stHALT služi za zaustavljanje procesora u slučaju instrukcije HALT. Signal run je aktivan kada nije u toku ni jedan ciklus na magistrali i kada nije u toku čekanje na dozvolu za korišćenjem magistrale. Ukoliko je **run** signal neaktivan i ukoliko je dobijena dozvola za korišćenje magistrale nakon zadavanja operacije čitanja signalom read ili operacije upisa signalom wr brojač CNT će biti dekrementiran. Nakon što brojač dođe do nule biće aktivan signal timerZero kojim se setuje D flip flop. Izlaz D flip flopa je signal **brqSTOP** kojim se arbitratoru javlja da je ciklus na magistrali završen i da procesor osobađa magistralu. Ukoliko je signal **run** aktivan u brojač CNT će biti stalno upisivana vrednost sa ulaza koja se hardverski postavlja u zavisnosti od trajanja ciklusa na magistrali. Kako je magistrala sinhrona ciklus na magistrali će trajati određen broj taktova, a znak da je ciklus gotov je signal timerZero koji koji će biti aktivan kada borjač CNT odbroji do nule.



Slika 5.2

Slika 5.3 predstavlja arbitrator za 4 uređaja. Na slici je iskorišćen samo jedan ulaz i to ulaz najvećeg prioriteta za potrebe procesora, dok se na ostala tri mogu vezati neke periferije sa direktnim pristupom memoriji. Procesor traži korišćenje magistrale signalom **brqSTART**. Ukoliko je magistrala slobodna, tj. ukoliko je signal  $\overline{BUSY}$  neaktivan, a signal **brqSTART** je aktivan biće aktivan i signal **setBUSY** kojim se postavlja signal  $\overline{BUSY}$  na aktivnu vrednost, a procesoru se dozvoljava korišćenje magistrale signalom **busHOLD**. Nakon završenog korišćenja magistrale postavlja se signal **brqSTOP** kojim se resetuju oba flip flopa i na taj način se signal  $\overline{BUSY}$  deaktivira. Za arbitriranje se koristi prioritetni koder sa četiri ulaza. Kada je na ulazu kodera aktivan neki signal na njegovom izlazu će se pojaviti kod ulaza sa najvećim prioritetom koji se nakon dekodera vraća radi formiranja signala **setBUSY**. Signal **BG\_OUT** se može iskoristiti za ulančavanje arbitratora ukoliko je potreban veći broj periferija nego što dati arbitrator može da podrži. Na izlazu dekodera će se pojaviti neka vrednost samo ukoliko na ulazu prioritetnog kodera postoji neki zahtev. To je obezbeđeno time što je izlaz **W** prioritetnog kodera vezan za ulaz **E** dekodera.



# 5.2 BLOK REGISTRI

Blok *registri* sadrži registre PC, IR1, ..., IR4, SP, A i B kombinacionu mrežu KM, registre AX, BX, CX, DX, SI, DI, BP dekodera, multipleksera, registar PSW.

Registar PC<sub>15...0</sub> je programski brojač (slika 5.10). Registri IR1<sub>7...0</sub> ... IR4<sub>7...0</sub> formiraju prihvatni registar instrukcije, pri čemu se za saglasno dužini instrukcije koriste registri do indeksa dužine instrukcije, uključujući i taj registar.

Paralelan upis i čitanje registara  $PC_{15...0}$ ,  $IR1_{7...0}$  ...  $IR4_{7...0}$  se realizuje na identičan način za sve registre. Upis sadržaja sa interne magistrale  $dBUS_{15...0}$  u registar  $PC_{15...0}$  se obavlja na signal takta ukoliko je aktivan signal IdPC. Izlazi registra  $PC_{15...0}$  su vezani na internu magistralu  $sBUS_{15...0}$  preko bafera sa tri stanja, pa se njegovo paralelno čitanje i propuštanje sadržaja na linije  $sBUS_{15...0}$  obavlja aktivnom vrednošću signala PCout. Za registre  $IR1_{7...0}$  ...  $IR4_{7...0}$  odgovarajući signali za paralelan upis i čitanje su IdIR1, IR1out, ..., IdIR4.

Registar SP<sub>15...0</sub> je ukazivač na vrh steka. Paralelan upis i čitanje registra SP<sub>15...0</sub> se realizuju na sličan način kao i za registre PC<sub>15...0</sub>, IRH<sub>7...0</sub> i IR4<sub>7...0</sub>. Odgovarajući signali za paralelan upis i paralelno čitanje su **IdSP** i **SPout**. Signali **IdSP** i **SPout** su unija signala **upIdSP** i **IdREG\*SPsel**, odnosno **upSPout** i **REGout\*SPsel**. Paralelan upis i čitanje registra SP<sub>15...0</sub> se normalno realizuju signalima **IdSP** i **SPout**, respektivno.

Kombinaciona mreža KM na osnovu sadržaja registra IRH<sub>32...0</sub> generiše signale operacija i načina adresiranja.

Signali operacija su MOVS, MOVD, ..., HALT i njihove oznake odgovaraju mnemonicima odgovarajućih instrukcija. Operacije se kodiraju saglasno uslovu zadatka. Signali MOVS, MOVD, ..., HALT se realizuju prema izrazima:

$$\begin{aligned} \mathbf{MOVS} &= \mathrm{IRH}_{31} * \overline{\mathrm{IRH}}_{30} * \overline{\mathrm{IRH}}_{29} * \overline{\mathrm{IRH}}_{28} * \overline{\mathrm{IRH}}_{27} * \overline{\mathrm{IRH}}_{26} * \overline{\mathrm{IRH}}_{25} * \overline{\mathrm{IRH}}_{24}, \\ \mathbf{MOVD} &= \mathrm{IRH}_{31} * \overline{\mathrm{IRH}}_{30} * \overline{\mathrm{IRH}}_{29} * \overline{\mathrm{IRH}}_{28} * \overline{\mathrm{IRH}}_{27} * \overline{\mathrm{IRH}}_{26} * \overline{\mathrm{IRH}}_{25} * \overline{\mathrm{IRH}}_{24}, \text{ itd.} \end{aligned}$$



Signali operacija MOVS, MOVD, ..., HALT se koriste u upravljačkoj jedinici kao signali logičkih uslova za realizaciju odgovarajućih operacija.

Signali načina adresiranja su **regdir** za registarsko direktno adresiranje, **regind** za registarsko indirektno adresiranje, **rindpom** za registarsko indirektno adresiranje sa pomerajem, **memdir** za memorijsko direktno adresiranje, **memind** za memorijsko indirektno adresiranje, **rel** za relativno adresiranje i **immed** za neposredno adresiranje. Načini adresiranja se kodiraju saglasno uslovima zadatka. Signali **regind**, **rindpom**, ..., **immed** se realizuju prema izrazima

```
regdir = \overline{IRH}_{23} * \overline{IRH}_{22}
regind = \overline{IRH}_{23} * \overline{IRH}_{22} itd.
```

Ovi signali se koriste u upravljačkoj jedinici kao signali logičkih uslova za realizaciju odgovarajućih načina adresiranja.

Registri AX do BP su registri opšte namene (slika 5.5). Upis sadržaja sa interne magistrale sBUS<sub>15...0</sub> u jedan od registara AX<sub>15...0</sub> do BP<sub>15...0</sub> se realizuje na signal takta pri aktivnoj vrednosti signala ldREG i odgovarajućen sel signalu tog registra. Čitanje sadržaja jednog od registara i njegovo slanje preko bafera sa tri stanja na internu magistralu dBUS<sub>15...0</sub> se realizuje pri aktivnoj vrednosti signala **REGout** (gde REG označava odgovarajući registar). Selekcija jednog od registara za upis ili čitanje se realizuje aktivnom vrednošću jednog od signala AXsel do BPsel. Signali AXsel do BPsel se formiraju na izlazima dekodera DC i to na osnovu vrednosti koje se na njegove ulaze dovode sa izlaza mulripleksera MP. Na izlazima multipleksera se pojavljuju vrednosti IR22 do IR20, IR25 do IR23 i njihova selekcija se realizuje aktivnom vrednošću signala daREG, respektivno. Ovakav način selekcije jednog od registara je posledica uslova zadatka. Zbog toga se pri aktivnoj vrednosti signala IdREG (gde REG označava odgovarajući registar) dobija aktivna vrednost jednog od signala IdAX do ldBP i upis sadržaja sa interne magistrale sBUS<sub>15...0</sub> realizuje u jedan od registara AX do BP, dok se pri aktivnoj vrednosti signala **REGout** (gde REG označava odgovarajući registar) realizuje čitanje sadržaja jednog od registara AX do BP i njegovo slanje preko bafera sa tri stanja na internu magistralu dBUS<sub>15...0</sub>.



Slika 5.5



Slika 5.6



Flip-flopovi PSWN, PSWZ, PSWC, PSWV, PSWL<sub>0</sub>, PSWL<sub>1</sub>, PSWT i PSWI formiraju razrede programske statusne reči PSW<sub>15...0</sub>, U registar PSW<sub>15...0</sub> se može upisivati na dva načina i to ili u sve razrede istovremeno ili u grupe od jednog ili nekoliko razreda.

Upis u sve rezrede istovremeno se realizuje na signal takta tako što se na internu magistralu sBUS<sub>15...0</sub> postavi sadržaj koji treba upisati i generiše aktivna vrednost signala **IdPSW**. Upis u registar PSW<sub>15...0</sub> se normalno realizuje signalom **IdPSW**.

Upis u grupu od jednog ili nekoliko razreda registra PSW<sub>15...0</sub> se neznatno razlikuje za pojedine grupe razreda.

Upis u razrede PSWN, PSWZ, PSWC i PSWV (slika 5.9) se realizuje onda kada na osnovu rezultata izvršene operacije treba ažurirati ove indikatore. Vrednosti N, Z, C i V se upisuju na signal takta generisanjem aktivna vrednost signala **ldPSWALU**.

Upis u razrede  $PSWL_1$  i  $PSWL_0$  (slika 5.8) se realizuje prilikom opsluživanja maskirajućih prekida. Vrednosti prl<sub>1</sub> i prl<sub>0</sub> se upisuju na signal takta generisanjem aktivne vrednosti signala **ldPSW**.

Upis u razrede PSWI, PSWT (slika 5.8) se realizuje posebnim instrukcijama INTE, INTD, TRPE i TRPD. Aktivna vrednost se upisuje generisanjem aktivne vrednosti signala **IdPSW**.

Čitanje sadržaja registra PSW<sub>15...0</sub> i njegovo slanje preko bafera sa tri stanja na internu magistralu sBUS<sub>15...0</sub> se obavlja aktivnom vrednošću signala **PSWout**.



Slika 5.8



Slika 5.9



Slika 5.10

## **5.3 BLOK OPERACIJE**

Blok *operacije* sadrži registre X<sub>15...0</sub> i Y<sub>15...0</sub> (slika 5.11) i kombinacione mreže ALUSHIFT i KM (slika 5.12).

Registri  $X_{15...0}$  i  $Y_{15...0}$  služi za prihvatanje operanada nad kojima će se izvršiti neka mikrooperacija u kombinacionoj mreži ALUSHIFT (slika 5.11). Izlazi registara  $X_{15...0}$  i  $Y_{15...0}$  su povezani direktno na ulaze A i B kombinacione mreže ALUSHIFT. U registre  $X_{15...0}$  i  $Y_{15...0}$  se upisuje sadržaj sa interne magistrale sBUS<sub>15...0</sub> generisanjem aktivnih vrednosti signala **Xin** ili **Yin**, respektivno.

Kombinaciona mreža ALUSHIFT realizacije aritmetičke, logičke i pomeračke mikrooperacije. Mikrooperacije se realizuju nad sadržajima registara  $X_{15...0}$  i  $Y_{15...0}$ . Mikrooperacija koju treba izvršiti specificira se upravljačkim signalima **trans**, **add**, ..., **sl**. Rezultat mikrooperacije se dobija na linijama  $F_{15...0}$ , a u slučaju aritmetičkih mikrooperacija prenos se dobija na liniji  $C_{16}$  odnosno  $ALU_{16}$ .

Na osnovu signala mikrooperacija **trans**, **add**, ..., **sl**, od kojih samo jedan može u nekom trenutku da bude aktivan, formiraju se signali rezultata  $F_{15...0}$ . Signali  $F_{15...0}$  se vode direktno u kombinacionu mrežu KM. Pored toga signali  $F_{15...0}$  se pri aktivnoj vrednosti signala **ALUSHIFTout** propuštaju preko bafera sa tri stanja na linije sBUS<sub>15...0</sub> interne magistrale.

Kombnaciona mreža KM generiše signale **N**, **Z**, **C** i **V** koji se upisuju u razrede PSWN, PSWZ, PSWC i PSWV registra PSW<sub>15...0</sub>. Ovi signali se formiraju na osnovu signala

- operacija MOVS, MOVD, ..., SL
- operanada  $X_{15}$ ,  $X_0$  i  $Y_{15}$  iz registara  $X_{15...0}$  i  $Y_{15...0}$ ,
- rezultata F<sub>15...0</sub> i prenosa ALU<sub>16</sub> iz ALUSHIFT i
- razreda **PSWC** registra PSW<sub>15...0</sub>.



Slika 5.11



Slika 5.12

i to prema pravilima postavljanja indikatora N, Z, C i V definisanim za svaku instrukciju posebno. Instrukcije MOVS, MOVD, ..., SL postavljaju indikatore N, Z, C i V, dok instrukcije TRPE, ..., INTD, HALT ne postavljaju. Za instrukcije koje postavljaju indikatore N, Z, C i V formiraju se vrednosti signala N, Z, C i V. dobijaju sledeći izrazi za signale N, Z, C i V:

$$\begin{split} \mathbf{N} &= \underline{ALU_{15}} \\ \mathbf{Z} &= \overline{ALU_{15} * ALU_{14} * ... * ALU_{0}} \\ \mathbf{C} &= \underline{DEC * \overline{ALU}_{16} + (INC + \underline{ADD}) * ALU_{16} + X_{0} * \underline{ASR} \ i} \\ \mathbf{V} &= (X_{15} * Y_{15} * \overline{ALU}_{15} + \overline{X}_{15} * \overline{Y}_{15} * \underline{ALU}_{15}) * \underline{ADD} \\ &+ \underline{INC * \overline{X}_{15} * ALU_{15} + \underline{DEC * X_{15} * \overline{ALU}_{15}}}. \end{split}$$

Za instrukcije koje postavljaju ove indikatore generiše se signal **IdPSWALU** kojim se upisuju vrednosti signala **N**, **Z**, **C** i **V** u razrede PSWN, PSWZ, PSWC i PSWV registra PSW<sub>15...0</sub>. Za instrukcije koje ne postavljaju ove indikatore ne generiše se signal **IdPSWALU**, pa se time ne menjaju vrednosti ovih razreda.

#### 5.4 BLOK PREKIDI

Na slici 5.13 prikazan je blok za prioritiranje zahteva za prekid i njihovo prihvatanje. Na ulazte flip flopova dovode se signali setINT, setCOD, setADR i setNMI kojima se neki od flip flopova setuje. Svaki od flip flopova služi za pamćenje da je stigao neki od zahteva za prekid. To može biti prekid usled instrukcije INT, prekid usled greške u kodu operacije, prekid usled greške u načinu adresiranja ili nemaskirajući prekid koji dolazi spolja u procesor. Maskirajući prekidi od periferija će biti objasnjeni na slici 5.14. na ulaz prioritetnog kodera dolaze signali postojanja nekog prekida. Izlaz W prioritetnog kodera će biti aktivan ukoliko postoji neki od prekida i taj izlaz vodi se u upravljačku jedinicu i na osnovu njega se ulazi u fazu opsluživanja prekida ili se prelazi na izvršavanje sledeće instrukcije. Na ulaz 0 prioritetnog kodera vezan je T bit iz PSW-a koji predstavlja zahtev za prekidom posle svake instrukcije. Na ulaz 1 prioritetnog kodera vezana je linija koja govori da postoji zahtev za maskirajući prekid. Na ulaz 2 prioritetnog kodera vezana je linija koja govori da postoji zahtev za maskirajućim prekidom. Na ulaz 3 prioritetnog kodera vezana je linija koja govori da postoji greška u načinu adresiranja. Na ulazu 4 prioritetnog kodera vezana je linija koja govori da postoji greška u kodu operacije. Na ulazu 5 prioritetnog kodera vezana je linija koja govori da je u toku instrukcija INT. Na osnovu zahteva sa najvećim prioritetom na izlazu kodera će se pojaviti kod kojim se selektuje jedan od ulaza multipleksera. Na ulaze multipleksera dovedene su fiksne vrednosti broja ulaza u tabelu prekidnih rutina, osim ulaza 5 na koji se dovodi vrednost registra IR2 koji se koristi u slučaju da se radi o istrukciji INT. Izlaz multipleksera se vodi na ulaz registra **BR** u kojem se čuva broj ulaza u tabelu prekidnih rutina. Ukoliko je prihvaćen nemaskirajući prekid na izlazu multipleksera pojaviće se vrednost dva što će učiniti da signal intn bude aktivan. Ovaj signal se dovodi na i kolo zajedno sa signalom intack koji se generiše iz upravljačke jedinice u fazi opsluživanja zahteva za prekid. Izlaz ovog i kola se vodi na reset ulaz flip flopa čime se resetuje flip flop za nemaskirajuće prekide jer je nemaskirajući prekid upravo prihvaćen.

Registar IVTP<sub>15...0</sub> je ukazivač na tabelu sa adresama prekidnih rutina i sadrži početnu adresu tabele. Upis sadržaja sa linija dBUS<sub>15...0</sub> interne magistrale u registar IVTP<sub>15...0</sub> se obavlja ukoliko je aktivan signal **IdIVTP**. Upis u registar IVTP<sub>15...0</sub> se realizuje kod izvršavanja pripreme za obradu prekida. Čitanje sadržaja registra IVTP<sub>15...0</sub> i njegovo slanje preko bafera sa tri stanja na internu magistralu sBUS<sub>15...0</sub> se obavlja aktivnom vrednošću signala **IVTPout**. Čitanje sadržaja registra IVTP<sub>15...0</sub> se normalno realizuje signalom **IVTPout**. U slučaju prihvatanja prekida vrednost ulaza u tabelu prekidnih rutina se sabira sa vrednošću registra **BR** pomerenog za jedno mesto ulevo. Multiplekser sa četiri ulaza služi za izbor adrese prekidne rutine na osnovu toga sa koje je periferije stigao maskirajući zahtev za prekid. Kontrolni ulazi **prl0** i **prl1** služe za selektovanje jednog od ulaza na osnovu nivoa prioriteta periferije. Generisanje signala **prl0** i **prl1** biće prikazano na slici 5.14.



Na slici 5.14 prikazan je način na koji se prihvataju maskirajući prekidi od strane periferija. Registrima IMR moguće je selektivno maskirati prekide. Registri IMR setuju se signalima setIMRi i resetuju signalima resetIMRi. Zahtevi za prekid dolaze po linija intr1 – intr3, a potvrde periferijama da je prekid prihvaćen šalju se po linijama inta1 – inta3. Ukoliko je stigao zahtev za prekid koji nije selektivno maskiran biće aktivan jedan od ulaza prioritetnog kodera I biće aktivan i signal imrprirr koji govori da postoji zahtev za maskirajućim prekidom. Na osnovu ulaza u prioritetni koder pojaviće se kod na njegovom izlazu, tj. biće postavljeni biti **prl0** i **prl1** u zavisnosti od prioriteta periferije koja je poslala zahtev za prekid. Signali prl0 i prl1 vode se na ulaz multipleksera sa slike 5.13, zatim na ulaze a0 i a1 komparatora gde se porede sa trenutnim vrednostima L flegova. Ukoliko je zahtev za prekid većeg prioriteta od trenutno izvršavanog programa, tj. ukoliko je izlaz komparatora aktivan prekid će biti prihvaćen, osim u slučaju da je bit I neaktivan. Ovo je realizovano pomoću i kola čiji izlaz predstavlja signal **PRPER** koji se vodi na prioritetni koder sa slike 5.13. Izlazi kodera **prl0** i **prl1** vode se još i na dekoder. Ukoliko je aktivan signal **inta** koji dolazi sa slike 5.13 u zavisnosti koji je prekid prihvaćen, i ukoliko je aktivan signal **intack** koji dolazi iz upravljačke jedinice u fazi opsluživanja zahteva za prekid, biće aktivan jedan od signala inta1 - inta3 čime se resetuje flip flop zahteva da postoji zahtev za prekid od strane te periferije i istovremeno se salje potvrda periferiji da je zahtev prihvaćen. Signal koji ide na ulaz dekodera je signal ldL koji se vodi i na L bite PSW-a kojim se upisuje vrednost bita prl0 i prl1 čime se menja prioritet trenutno izvršavanog programa. Zahtevi za prekid od periferija se mogu slati kao nivo ili kao impuls jer će oni biti zapamćeni u registrima i dovoljno je njihovo postojanje samo u trenutku signala takta.



Slika 5.14

# 6 MEMORIJA

Na slici 6.1 je prikazana realizacija memorije. Memorija je kapaciteta 64KB. Kada je aktivan neki od signala sa kontrolne magistrale, RDBUS ili WRBUS, bice setovan neki od D flip flopova i time će postati aktivan jedan od signala **rd** ili **wr.** Ovi signali se vode na **RD** i WR RAM memorije respektivno. Ti signali govore memoriji koja je operacija trenutno u toku, da li operacija čitanja ili pisanja. Signali wr i rd se dovode na ili kolo i izlaz ili kola predstavlja signal run. S' obzirom da je magistrala sinhrona memorija sadrži borjač CNT koji odbrojava na svaki signal takta sve do nule što označava da je završena zadata operacija. Ukoliko signal **run** nije aktivan vrednost sa ulaza u brojač **CNT** se upisuje u brojač. Ta vrednost se hardverski postavlja i zavisi od brzine memorije. Kada brojač odbroji do nule generiše se signal **timerZero**. Taj signal se vodi na i kolo sa signalom **rd**. Izlaz tog i kola je signal endRead, koji se zatim dovodi na D flip flop i time zakasni jedan takt. Zakasnjena verzija signala endRead je signal endRD. Korišćenje ova dva signala će biti opisano u nastavku. Memorija poseduje i dva prihvatna registra, jedan za adrese, drugi za podatke. U adresni registar se učitava sa adresne magistrale kada je aktivan signal run. Izlaz adresnog prihvatnog registra se vodi na ulaz ADR RAM memorije. Izlaz prihvatnog registra podataka se vodi na DATA IN RAM memorije i na trostatički bafer koji je svojim izlazom vezan na magistralu podataka. Kontrolni izlaz trostatičkog bafera vezan je za signal endRD čime se obezbeđuje da se u taktu nakon što se pročitan podataka iz memorije upiše u prihvatni registar podataka taj podatak izbaci na sistemsku magistralu podataka. Na ulaz prihvatnog registra podataka dovodi se izlaz multipleksera na čijem ulazu se nalazi sistemska magistrala podataka i izlaz podataka iz memorije **DATA OUT**. Signalom wr se propušta vrednost sa sistemske magistrale podataka do prihvatnog registra podataka. Vrednost sa ulaza u prihvatni registar podataka upisuje se kada je aktivan signal wr ili endRead. Kada je u pitanju ciklus čitanja nakon pročitanog podatka biće generisan signal endRead čime se vrednost sa linije **DATA OUT** upisuje u prihvatni registar. U slučaju ciklusa upisa u memoriju biće aktivan signal wr tako da će se vrednost sa magistrale podataka stalno učitavati u prihvatni registar podataka za sve vreme trajanja ciklusa upisa.



slika 6.1