

# Universidad Politécnica de Madrid ETSI de Telecomunicación



Departamento de Ingeniería Electrónica

# **Circuitos Electrónicos (CELT)**

Curso 2016-2017

# **Memoria final**

|          | Apellidos           | Nombre   |
|----------|---------------------|----------|
| Alumno 1 | Fernández Fernández | Pablo    |
| Alumno 2 | Romero Pomar        | Santiago |

| Código de pareja | XT-13 |
|------------------|-------|
|------------------|-------|

(El contenido de esta memoria debe ajustarse exactamente a los bloques analógicos y digitales de la práctica que se presenta)

| 1. | ESQUEMA COMPLETO DEL CIRCUITO ANALÓGICO                                           | 3  |
|----|-----------------------------------------------------------------------------------|----|
| 2. | ESQUEMA COMPLETO DEL CIRCUITO DIGITAL                                             | 4  |
| 3. | DISEÑO DETALLADO DEL CIRCUITO ANALÓGICO                                           | 5  |
|    | 3.1 Adaptación de impedancias y eliminación de la componente continua             | 5  |
|    | 3.2 Amplificador de ganancia variable                                             | 7  |
|    | 3.3 Filtro antisolapamiento                                                       | 8  |
|    | 3.4 Filtro de reconstrucción                                                      | 10 |
|    | 3.5 Etapa de potencia de audio de salida                                          | 12 |
| 4. | DISEÑO DETALLADO DEL CIRCUITO DIGITAL                                             | 13 |
|    | 4.1 Control de los pulsadores                                                     | 14 |
|    | 4.1.1 Moore_FSM                                                                   | 16 |
|    | 4.1.2 Contador_100ms                                                              | 20 |
|    | 4.1.3 Reg_b                                                                       | 21 |
|    | 4.2 Control de los displays                                                       | 23 |
|    | 4.2.1 ConversorBCD                                                                | 25 |
|    | 4.2.2 Contador_5ms                                                                | 27 |
|    | 4.2.3 Visualizacion                                                               | 28 |
|    | 4.3 Generación del bloque de control del ADC                                      | 30 |
|    | 4.4 Generación del bloque de control del DAC                                      | 34 |
|    | 4.5 Generación del bloque de encriptación                                         | 37 |
|    | 4.6 Entidad jerárquica TOP                                                        | 39 |
|    | 4.7 Simulaciones adicionales                                                      | 46 |
|    | 4.7.1 Control ADC                                                                 | 46 |
|    | 4.7.2 Control DAC                                                                 | 51 |
| 5. | MEJORAS                                                                           | 55 |
|    | 5.1 Simulación de los módulos analógicos con 5Spice                               | 55 |
|    | 5.1.1 Bloque de adaptación de impedancias y eliminación de la componente continua | 55 |
|    | 5.1.2 Bloque amplificador de ganancia variable                                    | 58 |
|    | 5.1.3 Filtro antisolapamiento                                                     | 60 |
|    | 5.1.4 Filtro de reconstrucción                                                    | 62 |
|    | 5.1.5 Amplificador de audio de salida basado en el LM386                          | 64 |
|    | 5.2 Realización de los sistemas analógicos en PCB                                 | 66 |

# 1. ESQUEMA COMPLETO DEL CIRCUITO ANALÓGICO

Incluya en esta página un diagrama completo del circuito analógico con los valores de todos los componentes.



#### 2. ESQUEMA COMPLETO DEL CIRCUITO DIGITAL

Incluya en esta página un diagrama completo del circuito digital. Represente cada bloque con sus entradas y salidas, y las interconexiones entre ellos.

Lo que se encuentra dentro de los módulos de control de pulsadores y control de displays está detallado en un esquema en la parte digital, dentro de cada uno de sus respectivos apartados.



### 3. DISEÑO DETALLADO DEL CIRCUITO ANALÓGICO

Por cada etapa debe justificar el diseño de los componentes y los criterios de diseño empleados.



#### 3.1 Adaptación de impedancias y eliminación de la componente continua

(a) Justifique la elección de la resistencia de entrada escogida. (b) Detalle el cálculo de los valores del resto de componentes. (c) Especifique los valores teóricos de ganancia del bloque de eliminación de continua a 5 Hz, 10 Hz y 100 Hz. (d) Compare los valores teóricos de ganancia con los valores medidos



a)b) Conociendo la función de transferencia del filtro y la frecuencia de corte del filtro paso alto:

$$Hhp = \frac{s}{s + wc} = \frac{s}{s + \frac{1}{RC}}$$

$$wc = 2\pi(10)^{rad}/seg$$

Y dando un valor al condensador (intencionadamente):

Siendo C = 10nF:

$$wc = \frac{1}{RC}$$
;  $R = \frac{1}{Cwc}$ ;  $R \cong \mathbf{1.6}M\Omega$ 

Así, los valores (comerciales) obtenidos son:

 $R1 = 1.6M\Omega$ 

C1 = 10nF

c) Ganancia del filtro a las diferentes frecuencias.

Sabiendo que la ganancia se calcula como:

$$G = 10\log(|H(jw)|^2)$$

Obtenemos la ganancia en las siguientes frecuencias:

#### f = 5HZ:

$$G = 10\log(|H(jw)|^2) = 10\log\left(\frac{(2\pi(5))^2}{(2\pi(5))^2 + wc^2}\right) = -6.9897dB$$

#### f = 10HZ:

$$G = 10\log(|H(jw)|^2) = 10\log\left(\frac{(2\pi(10))^2}{(2\pi(10))^2 + wc^2}\right) = -3.0103dB$$

#### f = 100HZ:

$$G = 10\log(|H(jw)|^2) = 10\log\left(\frac{(2\pi(100))^2}{(2\pi(100))^2 + wc^2}\right) = -0.0432dB$$

**d)** Tras la realización de una medida a este módulo en nuestro circuito, y mediante el cálculo de la ganancia como:

$$20log\left[\frac{Ch2(Vpp)}{Ch1(Vpp)}\right]$$

Siendo Ch2 y Ch1 las sondas del osciloscopio. Obtenemos los siguientes resultados:

f = 5HZ: -6.02dB

f = 10HZ: -3.928dB

f = 100HZ: -0.26dB

Comprobándose así que esta sección de nuestro circuito tiene un correcto funcionamiento.

#### 3.2 Amplificador de ganancia variable

(a) Detalle el cálculo de los valores de los componentes. (b) Especifique los valores teóricos de ganancia máxima y mínima del amplificador. (c) Compare los valores teóricos de ganancia a la salida con los valores medidos.



a) Conociendo la función de transferencia del circuito:

$$A = \left(1 + \frac{R2}{R1}\right) \frac{1}{1 + \frac{\left(1 + \frac{R2}{R1}\right)}{a}} \cong 1 + \frac{R2}{R1}$$

Nosotros de primera medida estimamos que para una salida máxima recomendada de 2VPP deberíamos tener una ganancia de 2 (A = 2). Es decir, que para una entrada estima de 1 VPP cubriríamos lo estipulado. Por lo que nuestra primera prueba fue la de poner valores a las resistencias iguales:

$$R1 = R2$$
 (Potenciómetro) =  $10K\Omega$ 

Puesto que más adelante tuvimos problemas con la señal de entrada (ya que la amplitud de la señal de entrada era cercana a 100mV), decidimos bajar el valor de la primera resistencia, con el fin de poder darle más potencia (volumen) a la señal. Así, las resistencias son:

 $R1 = 1K\Omega$ 

#### $R2 = 10K\Omega$

Consiguiendo de esta manera una amplificación diez veces mayor a la original.

b)

La ganancia máxima se conseguiría cuando R2 (potenciómetro) tiene un valor de  $10K\Omega$ . Consiguiendo como consecuencia una ganancia de 20 dB.

La ganancia mínima se conseguiría cuando R2 (potenciómetro) tiene un valor lo más cercano a  $0\Omega$ . Es decir, conseguiríamos un cortocircuito donde la ganancia del sistema sería prácticamente uno.

c)

En la medida experimental con el osciloscopio hemos constatado que los cálculos que se describen en el apartado b se cumplen.

La ganancia mínima cuando R2 está en su valor máximo es de 20 dB (es decir, metiendo una señal de entrada de 160 mV conseguimos una salida de 1.68V)

La ganancia máxima cuando R2 está en su valor mínimo es de 0 dB (es decir, metiendo una señal de entrada de 160 mV conseguimos una salida de 164mV).

#### 3.3 Filtro antisolapamiento

(a) Detalle el cálculo de los valores de los componentes. (b) Especifique los valores teóricos de ganancia del filtro a 1000 Hz, 3400 Hz y 10 kHz. (c) Compare el valor teórico de amplitud a la salida con los valores medidos.



a) Conociendo la función de transferencia del filtro:

$$H_{lp}(s) = \frac{w0^2}{s^2 + s(\frac{w0}{Q}) + w0^2} \cong \frac{\frac{1}{R^2C^2}}{s^2 + \frac{2}{RC}s + \frac{1}{R^2C^2}}$$

Y particularizando para filtros normalizados (K=1) con resistencias y condensadores iguales:

$$|H_{\rm lp(jwc)}| = \left| \frac{w0^2}{-wc^2 + jwc\left(\frac{w0}{O}\right) + w0^2} \right| = \frac{1}{\sqrt{2}} : \frac{\sqrt{2w0}^2}{\sqrt{(w0^2 - wc^2)^2 + (2wcw0)^2}} = 1$$

Así, y sabiendo que:

$$Q=\frac{1}{2}$$

$$wc = 2\pi (3.4 \times 10^3)^{rad}/_{seg}$$

Entonces:

$$\sqrt{2} \text{ w0}^2 = \text{ w0}^2 + \text{wc}^2$$
;  $\text{w0} = \sqrt{\frac{\text{wc}^2}{\sqrt{2} - 1}}$ ;  $\text{w0} \cong 33193 \text{ }^{rad}/\text{seg}$ 

Aplicando esta solución a la función de transferencia descrita arriba y dando un valor (escogido intencionadamente) a los dos condensadores, obtenemos los valores de las dos resistencias.

Siendo C = 10nF:

$$w_0 = \frac{1}{RC}; R = \frac{1}{Cw_0}; R \cong 3K\Omega$$

Así, los valores (comerciales) obtenidos son:

$$R1 = R2 = 3K\Omega$$

$$C1 = C2 = 10nF$$

b) Ganancia del filtro a las diferentes frecuencias.

Sabiendo que la ganancia se calcula como:

$$G = 10\log(|H(jw)|^2)$$

Obtenemos la ganancia en las siguientes frecuencias:

#### f = 1000HZ:

$$G = 10\log(|H(jw)|^2) = 10\log\left(\frac{w0^4}{\left(w0^2 - \left((2\pi(1000))^2\right)^2 + \left(2(2\pi(1000))w0\right)^2\right)}\right) = -0.3057dB$$

#### f = 3400HZ:

$$G = 10\log(|H(jw)|^2) = 10\log\left(\frac{w0^4}{\left(w0^2 - \left((2\pi(3400))^2\right)^2 + \left(2(2\pi(3400))w0\right)^2\right)}\right) = -3.0103 \ dB$$

#### f = 10000HZ:

$$G = 10\log(|H(jw)|^2) = 10\log\left(\frac{w0^4}{\left(w0^2 - \left((2\pi(10000))^2\right)^2 + \left(2(2\pi(10000))w0\right)^2\right)}\right) = -13.2233dB$$

c) Los valores obtenidos en el laboratorio para las frecuencias pedidas son los siguientes:

#### f = 1000HZ:

G = -0.2919 dB

#### f = 3400HZ:

G = -3.2416 dB

#### f = 10000HZ:

G = -13.0371 dB

Como se puede observar, los valores teóricos son muy próximos a los valores obtenidos en el laboratorio, dando a ver que nuestro circuito tiene un funcionamiento correcto. A su vez, también se puede comprobar que a una frecuencia de 3400Hz la caída de ganancia debería ser de 3dB, prácticamente como se demuestra teórica y experimentalmente.

(Constatado en el Hito Intermedio).

#### 3.4 Filtro de reconstrucción

(a) Detalle el cálculo de los valores de los componentes. (b) Especifique los valores teóricos de ganancia del filtro a 1000 Hz, 3400 Hz y 10 kHz. (c) Compare el valor teórico de amplitud a la salida con los valores medidos.



a) Conociendo la función de transferencia del filtro:

$$H_{lp}(s) = \frac{w0^2}{s^2 + s(\frac{w0}{O}) + w0^2}$$

Y particularizando para filtros normalizados (K=1) con condensadores iguales:

$$|H_{\rm lp(jwc)}| = \left| \frac{w0^2}{-wc^2 + jwc\left(\frac{w0}{Q}\right) + w0^2} \right| = \frac{1}{\sqrt{2}}; \frac{\sqrt{2w0^2}}{\sqrt{(w0^2 - wc^2)^2 + (\frac{wcw0}{Q})^2}} = 1$$

Así, y sabiendo que:

$$Q = \frac{\sqrt{m}}{m+1} = 0.35$$

$$wc = 2\pi (3.4 \times 10^3)^{rad}/seg$$

$$W0 = \frac{1}{\sqrt{mRC}}$$

**Entonces:** 

$$w0^4 + wc^2w0^2\left(2 - \frac{1}{Q^2}\right) - wc^4 = 0$$
;  $x^2 + wc^2x\left(2 - \frac{1}{Q^2}\right) - wc^4 = 0$ ;  $x = 2884926399$ 

$$w0 \cong 53711.51^{rad}/_{seg}$$

Aplicando esta solución a las expresiones descritas arriba y dando un valor (escogido intencionadamente) a los dos condensadores, obtenemos los valores de las dos resistencias.

Siendo C = 1nF:

$$Q = \frac{\sqrt{m}}{m+1} = 0.35; m1 = 5.9965; m2 = 0.1667$$

$$R = \frac{1}{\sqrt{m_{W0}C}}; R1 \cong 45.6K\Omega; R2 \cong 7.6K\Omega$$

Así, los valores (comerciales) obtenidos son:

 $R1 = 47K\Omega$ 

 $R2 = 7.5K\Omega$ 

C1 = C2 = 1nF

b) Ganancia del filtro a las diferentes frecuencias.

Sabiendo que la ganancia se calcula como:

$$G = 10\log(|H(jw)|^2)$$

Obtenemos la ganancia en las siguientes frecuencias:

#### f = 1000HZ:

$$G = 10\log(|H(jw)|^2) = 10\log\left(\frac{w0^4}{\left(w0^2 - \left(\left(2\pi(1000)\right)^2\right)^2 + \left(2\left(2\pi(1000)\right)w0\right)^2\right)}\right) = -0.3524dB$$

#### f = 3400HZ:

$$G = 10\log(|H(jw)|^2) = 10\log\left(\frac{w0^4}{\left(w0^2 - \left((2\pi(3400))^2\right)^2 + \left(2(2\pi(3400))w0\right)^2\right)}\right) = -3.0103 \, dB$$

#### f = 10000HZ:

$$G = 10\log(|H(jw)|^2) = 10\log\left(\frac{w0^4}{\left(w0^2 - \left((2\pi(10000))^2\right)^2 + \left(2(2\pi(10000))w0\right)^2\right)}\right) = -10.5333dB$$

c) Los valores obtenidos en el laboratorio para las frecuencias pedidas son los siguientes:

#### f = 1000HZ:

G = -0.3341 dB

#### f = 3400HZ:

G = -3.4387 dB

#### f = 10000HZ:

G = -10.7982 dB

Como se puede observar, los valores teóricos son muy próximos a los valores obtenidos en el laboratorio, dando a ver que nuestro circuito tiene un funcionamiento correcto. A su vez, también se puede comprobar que a una frecuencia de 3400Hz la caída de ganancia debería ser de 3dB, prácticamente como se demuestra teórica y experimentalmente.

(Constatado en el Hito Intermedio).

#### 3.5 Etapa de potencia de audio de salida

(a) Detalle el cálculo del valor del condensador y de las resistencias a la entrada del módulo. (b) Calcule el valor teórico máximo de señal a la entrada del LM386 para que no se produzca ningún tipo de distorsión. (c) Si aumentamos la amplitud de la señal por encima de ese valor, ¿debido a qué efecto se produce la distorsión? (d) Compare los valores teóricos máximos de señal a la entrada del amplificador con los valores medidos, y comente los resultados.



a) Cálculo del valor teórico del condensador y de las resistencias de entrada.

Puesto que lo que nos interesa es que haya el menor ruido posible, pero que a su vez no se pierda nada de "información" en este proceso (correspondiente a la señal de audio), lo que nos conviene es que el filtro paso alto de la entrada tenga una frecuencia de corte la más cercana a 10Hz. Así:

Siendo R (Potenciómetro) =  $10K\Omega$ 

$$fc = \frac{1}{2\pi RC} = 10Hz$$
;  $C \cong 1.6 \times 10^{-6}F$ 

Así, los valores (comerciales) obtenidos son:

 $P = 10K\Omega$ 

 $C = 1.6 \mu F$ 

b)

Sabiendo que la alimentación del amplificador (LM386) es de ±5V, se deduce que la señal de salida no podrá soportar un voltaje mayor de la que se alimenta. Por tanto, la amplitud máxima que se podría obtener será de 0.25V (5/20V), siendo 20 la ganancia utilizada por defecto.

c)

Teniendo en cuenta lo dicho en el apartado anterior, es de esperar que para una entrada con una amplitud mayor de 0.25V se producirá una salida recortada y limitada a ±5V, de forma que nos queda una sinusoide recortada en amplitud y, por lo tanto, distorsionada.

d)

En los cálculos experimentales se puede apreciar que variando el potenciómetro (de máximo a mínimo) la señal de salida se ve distorsionada drásticamente.

Esto es, para una señal de entrada (Vin) de 0.06vp se produce una señal máxima (sin distorsión) de salida (Vout) 1.64 Vp.

## 4. DISEÑO DETALLADO DEL CIRCUITO DIGITAL

Para todos los módulos incluya el código VHDL DEBIDAMENTE COMENTADO.

NO SE OLVIDE DE INCLUIR EL DIAGRAMA DE BLOQUES COMPLETO EN EL APARTADO 2.

#### Ejemplo de código debidamente comentado:

```
-- AUTÓMATA DE CONTROL DE REFRESCO DE DISPLAY
-- Este autómata se encarga de activar cada uno de los
-- 4 displays secuencialmente, al mismo tiempo que
-- presenta un valor diferente en cada uno de ellos
-- proporcionado por un MUX. La frecuencia de refresco
-- viene dada por la señal de reloj CLK.
______
library IEEE;
use IEEE.STD_LOGIC_1164.ALL; use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD LOGIC UNSIGNED.ALL;
entity control is
    Port ( CLK : in STD_LOGIC;
                                                         -- entrada de reloj
           AN : out STD_LOGIC; -- entrada de reloj
AN : out STD_LOGIC_VECTOR (3 downto 0); -- activación displays
S : out STD_LOGIC_VECTOR (1 downto 0)); -- selección en el MUX
end control:
architecture a_control of control is
 signal SS : STD LOGIC VECTOR (1 downto 0):="00"; ; -- señal para control del MUX
                                                          -- dentro del proceso (valor inicial=00)
process (CLK)
                                       -- proceso que refresca los displays
  if (CLK'event and CLK='1') then
   SS <= SS + 1;
                                       -- genera la secuencia 00,01,10 y 11
  end if;
                                       -- con cada flanco positivo del reloj CLK
end process;
s<=ss;
                                       -- la salida S se corresponde con la señal SS
AN<="0111" when SS="00" else
                                      -- activa cada display en función del valor de SS
    "1011" when SS="01" else
                                      -- (displays activos a nivel bajo)
    "1101" when SS="10" else
    "1110" when SS="11";
end a control;
```

#### 4.1 Control de los pulsadores

Inserte aquí el código VHDL del módulo de control de pulsadores (descripción estructural) y sus correspondientes submódulos (contador 100 ms, registro de generación del código de usuario, y autómata de Moore) debidamente comentados. Utilice un sub-apartado para cada componente.

En particular, explique los valores asignados a las constantes indicadas en el enunciado (AAAAA, BBBBB, ..., GGGGG).



```
-- CONTROL DE PULSADORES
-- Fichero TOP del módulo, que describe la conexión de módulos MooreFSM,
-- Reg_b y contador_100ms; y se encarga del control de los pulsadores.
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
entity control pulsadores is
    Port (clk: in STD_LOGIC; -- entrada del reloj
    Rst: in STD_LOGIC; -- entrada del reset
    UpO: in STD_LOGIC; -- pulsador que incre
            Up0 : in STD LOGIC;
                                      -- pulsador que incrementa 1
            Down0 : in STD LOGIC; -- pulsador que decrementa 1
            Up1 : in STD LOGIC;
                                      -- pulsador que incrementa 10
            Down1 : in STD LOGIC; -- pulsador que decrementa 10
            b : out STD LOGIC VECTOR (5 downto 0)); -- salida con el valor
del código introducido
end control pulsadores;
architecture Behavioral of control pulsadores is
```

```
component MooreFSM
        Port ( clk : in STD_LOGIC; -- entrada del reloj
             UpO: in STD_LOGIC; -- pulsador que incrementa 1
DownO: in STD_LOGIC; -- pulsador que decrementa 1
Up1: in STD_LOGIC; -- pulsador que incrementa 10
Down1: in STD_LOGIC; -- pulsador que decrementa 10
Rst: in STD_LOGIC; -- entrada del reset
             cnt 100ms : in STD LOGIC; -- entrada proveniente del
contador 100ms
             rst_cnt : out STD_LOGIC; -- salida que resetea el contador
             en_cnt : out STD_LOGIC; -- salida que habilita el contador rst_b : out STD_LOGIC; -- salida que resetea el registro en_b : out STD_LOGIC; -- salida que habilita el registro
             sel : out STD LOGIC VECTOR (1 downto 0)); -- salida del selector
        end component;
component contador 100ms
       Port ( clk : in STD_LOGIC; -- entrada del reloj
    rst_cnt : in STD_LOGIC; -- entrada del reset del contador
    en_cnt : in STD_LOGIC; -- entrada que habilita el contador
             cnt_100ms : out STD_LOGIC); -- salida de contador 100ms
end component;
component Req b
        Port ( clk : in STD_LOGIC; -- entrada del reloj
             rst_b : in STD_LOGIC; -- entrada que resetea el registro
en_b : in STD_LOGIC; -- entrada que habilita el registro
             sel : in STD LOGIC VECTOR (1 downto 0); -- entrada del
selector
             b : out STD LOGIC VECTOR (5 downto 0)); -- salida con el valor
del código introducido
end component;
        -- señales auxiliares para realizar el port map
        signal cnt 100ms, rst cnt, en cnt, rst b, en b: STD LOGIC;
        signal sel : STD LOGIC VECTOR (1 downto 0);
begin
       U1 : MooreFSM port map (clk, Up0, Down0, Up1, Down1, Rst, cnt 100ms,
rst cnt, en cnt, rst b, en b, sel);
        U2 : contador 100ms port map (clk, rst cnt, en cnt, cnt 100ms);
        U3 : Reg b port map (clk, rst b, en b, sel, b);
end Behavioral;
```

#### 4.1.1 Moore\_FSM

```
______
-- AUTÓMATA DE MOORE
-- Máquina de estados de Moore que controla elfuncionamiento del módulo.
-- las señales de los pulsadores y el interruptor, gestiona la cuenta de
100 ms,
-- y controla el valor del registro Reg b.
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC ARITH.ALL;
use IEEE.STD LOGIC UNSIGNED.ALL;
entity MooreFSM is
   Down0 : in STD LOGIC; -- pulsador que decrementa 1
          Up1 : in STD LOGIC;
                               -- pulsador que incrementa 10
          Down1 : in STD_LOGIC; -- pulsador que decrementa 10
          Rst: in STD LOGIC; -- entrada del reset
          cnt 100ms : in STD LOGIC;
                                   -- entrada proveniente del
contador 100ms
          rst cnt : out STD LOGIC;
                                     -- salida que resetea el contador
          en_cnt : out STD_LOGIC; -- salida que habilita el contador
          rst_b : out STD_LOGIC; -- salida que resetea el registro
en_b : out STD_LOGIC; -- salida que habilita el registro
          sel : out STD LOGIC VECTOR (1 downto 0)); -- salida del selector
end MooreFSM;
architecture Behavioral of MooreFSM is
type state type is (Reset, Main, Up0a, Up0b, Up1a, Up1b, Down0a, Down0b,
Down1a, Down1b); -- Estados del autómata
signal state_actual : state_type := Main; -- Estado actual inicial
begin -- Implementación de la arquitectura
process (clk) -- En este process se indica cuando se producen los cambios
de estado
begin
     if(clk'event and clk = '1') then
                                        -- los cambios de estado se
producen en cada flanco de subida de reloj
          state actual <= state siguiente;</pre>
     end if;
end process;
process (state actual, Rst, Up0, Down0, Up1, Down1, cnt 100ms) -- Cambios
de estado según el valor de las entradas
begin
          CASE state actual IS
                when Reset => -- Desde Reset se pasa directamente a Main
                     state siguiente <= Main;</pre>
```

```
when Main => -- En Main, si Rst es 1, cambia a estado
Reset, si no, según este pulsado un pulsador u otro vamos a su respectivo
estado
                        if (Rst='1') then
                              state siguiente <= Reset;
                        elsif (Up0='1') then
                               state siguiente <= Up0a;
                        elsif (Down0='1') then
                               state siguiente <= Down0a;
                        elsif (Up1='1') then
                               state siguiente <= Upla;
                        elsif (Down1='1') then
                               state siguiente <= Downla;
                               state siquiente <= Main;
                        end if;
                  when UpOa => -- En UpOa, si no han pasado 100 ms,
seguimos en el estado; si pasan, cambia a UpOb
                        if (cnt_100ms='1') then
                              state siguiente <= Up0b;
                        else
                               state siguiente <= Up0a;
                        end if;
                  when UpOb => -- En UpOb, se pasa directamente a Main
                        state siguiente <= Main;</pre>
                  when Upla => -- En Upla, si no han pasado 100 ms,
seguimos en el estado; si pasan, cambia a Uplb
                        if (cnt 100ms='1') then
                               state_siguiente <= Up1b;</pre>
                        else
                               state siguiente <= Upla;
                        end if;
                  when Up1b => -- En Up1b, se pasa directamente a Main
                        state siguiente <= Main;</pre>
                  when Down0a => -- En Down0a, si no han pasado 100 ms,
seguimos en el estado; si pasan, cambia a DownOb
                        if (cnt 100ms='1') then
                               state siguiente <= Down0b;</pre>
                        else
                               state siguiente <= Down0a;</pre>
                        end if:
                  when Down0b => -- En Down0b, se pasa directamente a Main
                        state_siguiente <= Main;</pre>
                  when Downla => -- En Downla, si no han pasado 100 ms,
seguimos en el estado; si pasan, cambia a Down1b
                        if (cnt 100ms='1') then
                               state siguiente <= Down1b;</pre>
                         else
                               state siguiente <= Down1a;</pre>
                        end if;
                  when Down1b => -- En Down1b, se pasa directamente a Main
                        state siguiente <= Main;</pre>
```

```
when others =>
                      state siguiente <= Main;
           END CASE;
end process;
process (state actual) -- En este process se declara el valor de las
salidas en cada estado
           rst b <= '0'; en b <= '0'; sel <= "00"; rst cnt <= '1'; en cnt
<= '0';
           -- valores por defecto
           CASE state actual IS
                  when Reset =>
                       rst b <= '1'; en b <= '0'; sel <= "00"; rst cnt <=
'1'; en cnt <= '0';
                      --en Reset, valores por defecto, cambiando
únicamente rst b a 1
                  when Main =>
                       rst b <= '0'; en b <= '0'; sel <= "00"; rst cnt <=
'1'; en cnt <= '0';
                       -- en Main, valores por defecto
                  when Up0a =>
                       rst b <= '0'; en b <= '0'; sel <= "00"; rst cnt <=
'0'; en cnt <= '1';
                       -- en UpOa, valores por defecto, cambiando rst cnt
a 0 y en cnt a 1
                  when Up0b =>
                      rst b <= '0'; en b <= '1'; sel <= "00"; rst cnt <=
'1'; en_cnt <= '0';
                      -- en UpOb, valores por defecto, cambiando
únicamente en b a 1
                  when Upla =>
                       rst b <= '0'; en b <= '0'; sel <= "00"; rst cnt <=
'0'; en cnt <= '1';
                       -- en Upla, valores por defecto, cambiando rst cnt
a 0 y en cnt a 1
                  when Up1b =>
                       rst_b <= '0'; en b <= '1'; sel <= "10"; rst cnt <=
'1'; en cnt <= '0'; -- en Up1b, valores por defecto, cambiando en b a 1
y sel a 10
                  when Down0a =>
                       rst b <= '0'; en b <= '0'; sel <= "00"; rst cnt <=
'0'; en cnt <= '1'; -- en Down0a, valores por defecto, cambiando
rst cnt a 0 y en cnt a 1
                  when DownOb =>
rst_b <= '0'; en_b <= '1'; sel <= "01"; rst_cnt <= '1'; en_cnt <= '0'; -- en Down0b, valores por defecto, cambiando en_b a
1 y sel a 01
                  when Down1a =>
                       rst b <= '0'; en b <= '0'; sel <= "00"; rst cnt <=
'0'; en cnt <= '1'; -- en Downla, valores por defecto, cambiando
rst cnt a 0 y en cnt a 1
                  when Down1b =>
```

#### 4.1.2 Contador\_100ms

```
-- CONTADOR DE 100 MS
-- Contador que genera una señal que se activa con cada cuenta de 100 ms.
-- Cada vez que se realiza una pulsación, el autómata de Moore desactiva
-- la señal de reset del contador y habilita la cuenta. De esta forma,
-- cuando se activa la señal salida, el módulo indica que han
-- pasado 100 ms.
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC ARITH.ALL;
use IEEE.STD_LOGIC UNSIGNED.ALL;
entity contador 100ms is
    Port ( clk : in STD LOGIC;
                                  -- entrada del reloj
           rst cnt : in STD LOGIC; -- entrada del reset del contador
           en cnt : in STD LOGIC; -- entrada que habilita el contador
           cnt 100ms : out STD LOGIC); -- salida de contador_100ms
end contador 100ms;
architecture Behavioral of contador 100ms is
signal contador : STD LOGIC VECTOR(22 downto 0) :=
"0000000000000000000000"; -- declaracion de la señal
begin
process (clk, rst cnt) -- En este process se indica la cuenta del contador
           if rst cnt='1' then -- Cuando se activa la entrada del reset,
la salida se pone a 0
                 cnt 100ms <= '0';
                 contador <= (others => '0');
            elsif clk'event and clk='1' then
                  cnt 100ms <= '0';</pre>
                  if en_cnt='1' then
                        contador <= contador + '1';</pre>
                       if contador >= "10011000100101101000000" then --
valor máximo de la cuenta
                             cnt 100ms <= '1';
                        -- se pone la salida a 1
                              contador <= (others => '0');
                        end if;
                 end if;
            end if;
end process;
end Behavioral;
```

El valor de AAAAA que nos daba el enunciado era para indicar el número de ciclos de reloj, que hay en la placa FPGA, para llegar a 0.1 s. Al ser el procesador de la FPGA de 50MHz, el valor es de 5000000, que en binario hace AAAAA = "100110001001011010000000".

El valor de BBBBB es el número máximo de bits -1, para representar el valor de AAAAA en binario, el número de bits son 23, por tanto BBBBB = 22.

#### 4.1.3 Reg\_b

```
______
-- REGISTRO
-- Este registro contiene en binario el valor del código introducido por el
-- usuario, b. En su funcionalidad se incorpora también que el registro sea
-- de variar su valor (en función de lo que indiquen las señales que
provienen de
-- la máquina de estados de Moore), y que no se excedan los límites máximos
-- y mínimos permitidos (0-63).
______
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC ARITH.ALL;
use IEEE.STD LOGIC UNSIGNED.ALL;
entity Req b is
    Port ( clk : in STD LOGIC; -- entrada del reloj
          rst_b : in STD_LOGIC; -- entrada que resetea el registro en_b : in STD_LOGIC; -- entrada que habilita el registro
           sel : in STD LOGIC VECTOR (1 downto 0); -- entrada del
selector
          b : out STD LOGIC VECTOR (5 downto 0)); -- salida con el valor
del código introducido
end Reg b;
architecture Behavioral of Reg b is
signal s Reg b : STD LOGIC VECTOR (5 downto 0); -- declaracion de la señal
que sale del registro
begin
process (rst_b, clk) -- En este process se modifica el valor de s_Reg_b
dependiendo del valor de la entrada sel
begin
     if clk'event and clk='1' then
           if (rst b = '1') then
                 s Reg b <= "000000"; -- Asignación del valor por defecto
            end if;
            if en b = '1' then
                 if ((sel = "00") and (s Reg b < "1111111")) then</pre>
                       s Reg b \leftarrow s Reg \overline{b} + \overline{\phantom{a}}01"; -- Incremento +1 de la
señal
                 end if;
                 if ((sel = "01") and (s Reg b > "000000")) then
                       s Reg b \leftarrow s Reg b \rightarrow "01"; \rightarrow Decremento -1 de la
señal
                 end if;
                 if ((sel = "10") and (s Reg b < "110110")) then</pre>
                       s Reg b <= s Reg b + "01010"; -- Incremento +10 de
la señal
                 end if;
                 if ((sel = "11") and (s Reg b > "001001")) then
                       s_Reg_b <= s_Reg_b - "01010"; -- Decremento -10 de
la señal
                 end if;
           end if;
```

```
end if;
end process;

b <= s_Reg_b; -- Asignación a la salida bdel valor obtenido de Reg_b
en el process
end Behavioral;</pre>
```

Los valores de CCCCC, DDDDD, EEEE, FFFFF y GGGGG indican:

El primero, el valor al que se inicializa b si pulsamos el reset, cuyo valor es 0 y en binario con 6 bits, CCCCC = "000000".

El valor de DDDDD, indica el valor máximo que no puede superar b, si queremos incrementar en 1 su valor, siendo éste 63, por tanto en binario DDDDD = "1111111".

El valor de EEEEE , indica el valor mínimo que no puede superar b, si queremos decrementar en 1 su valor, siendo éste 0, por tanto en binario EEEEE = "000000".

El valor de FFFFF, indica el valor máximo que no puede superar b, si queremos incrementar en 100 su valor, siendo éste 54, por tanto en binario FFFFF = "110110".

Por último el valor GGGGG, indica el valor mínimo que no puede superar b, si queremos decrementar en 100 su valor, siendo éste 9, por tanto en binario GGGGG = "001001".

#### 4.2 Control de los displays

Inserte aquí el código VHDL del módulo de control de los displays (descripción estructural) y sus correspondientes submódulos (conversor binario-BCD, contador 5 ms, y entidad de visualización) debidamente comentados. Utilice sub-apartados para cada uno de los componentes.



\_\_\_\_\_ -- CONTROL DISPLAYS -- Fichero TOP del módulo de control de los displays, que describe de forma -- jerárquica la conexión de los módulos conversorBCD, contador 5ms y -- visualizacion. library IEEE; use IEEE.STD LOGIC 1164.ALL; use IEEE.STD LOGIC ARITH.ALL; use IEEE.STD LOGIC UNSIGNED.ALL; entity control displays is Port ( clk : in STD LOGIC; -- entrada del reloj b: in STD LOGIC VECTOR (5 downto 0); -- entrada con el valor del código introducido Disp0 : out STD LOGIC; -- salida encargada de activar el display de las unidades Disp1 : out STD LOGIC; -- salida encargada de activar el display de las decenas Disp2 : out STD LOGIC; -- salida encargada de activar el display de las centenas STD LOGIC; -- salida encargada de activar el Disp3 : out display de los millares Seg7 : out STD LOGIC VECTOR (6 downto 0)); -- salida con el valor del digito de BCD a 7 segmentos end control displays;

architecture Behavioral of control\_displays is

```
component conversorBCD is
  se quita para evitar posibles errores
         b: in STD LOGIC VECTOR (5 downto 0); -- entrada con el
valor del código introducido
         DO : out STD LOGIC VECTOR (3 downto 0); -- dígito que
corresponde a las unidades
         D1 : out STD LOGIC VECTOR (3 downto 0); -- dígito que
corresponde a las decenas
         D2 : out STD LOGIC VECTOR (3 downto 0); -- dígito que
corresponde a las centenas
         D3 : out STD_LOGIC_VECTOR (3 downto 0)); -- dígito que
corresponde a los millares
end component;
component contador 5ms is
   end component;
component visualizacion is
    Port ( clk : in STD LOGIC; -- entrada del reloj
          cnt_5ms : in STD_LOGIC; -- entrada proveniente del
contador 5ms, para refrescar los displays
         Digito0 : in STD LOGIC VECTOR (3 downto 0); -- dígito en BCD
que corresponde a las unidades del valor
         Digito1 : in STD_LOGIC_VECTOR (3 downto 0);
                                                     -- dígito en BCD
que corresponde a las decenas del valor
         Digito2 : in STD_LOGIC_VECTOR (3 downto 0);
                                                     -- dígito en BCD
que corresponde a las centenas del valor
         Digito3 : in STD_LOGIC_VECTOR (3 downto 0); -- digito en BCD
que corresponde a los millares del valor
         Disp0 : out STD_LOGIC; -- salida encargada de activar el
display de las unidades
          Disp1 : out STD LOGIC; -- salida encargada de activar el
display de las decenas
          Disp2 : out STD LOGIC; -- salida encargada de activar el
display de las centenas
          Disp3 : out STD LOGIC; -- salida encargada de activar el
display de los millares
          Seg7 : out STD LOGIC VECTOR (6 downto 0)); -- salida con el
valor del digito de BCD a 7 segmentos
end component;
     -- señales auxiliares para realizar el port map
     signal cnt 5ms : STD LOGIC;
     signal Digito0, Digito1, Digito2, Digito3 : STD LOGIC VECTOR (3
downto 0);
begin
     U1 : conversorBCD port map (b, Digito0, Digito1, Digito2, Digito3);
     U2 : contador 5ms port map (clk, cnt 5ms);
     U3 : visualizacion port map (clk, cnt 5ms, Digito0, Digito1, Digito2,
Digito3, Disp0, Disp1, Disp2, Disp3, Seg7);
end Behavioral;
```

#### 4.2.1 ConversorBCD

```
______
-- CONVERSOR BCD
-- Es el módulo que se encarga de convertir la señal b (representada
-- en binario y con valores entre 0 y 63) al formato BCD.
library IEEE;
use IEEE.STD LOGIC_1164.ALL;
use IEEE.STD LOGIC ARITH.ALL;
use IEEE.STD LOGIC UNSIGNED.ALL;
entity conversorBCD is
   Port ( --clk : in STD LOGIC; -- entrada del reloj, no es necesaria,
se quita para evitar posibles errores
         b: in STD LOGIC VECTOR (5 downto 0); -- entrada con el
valor del código introducido
         D0 : out STD LOGIC VECTOR (3 downto 0); -- dígito que
corresponde a las unidades
         D1 : out STD LOGIC VECTOR (3 downto 0); -- dígito que
corresponde a las decenas
         D2 : out STD LOGIC VECTOR (3 downto 0); -- dígito que
corresponde a las centenas
         D3 : out STD LOGIC VECTOR (3 downto 0)); -- dígito que
corresponde a los millares
end conversorBCD;
architecture Behavioral of conversorBCD is
begin
process (b) -- En este process se obtiene el valor de las unidades y las
decenas del valor de entrada b
     VARIABLE resto : STD LOGIC VECTOR (5 downto 0); -- variable auxiliar
para realizar el algoritmo
begin
     D1 <= (others => '0'); -- VALORES POR DEFECTO
     resto := b;
     if b >= conv std logic vector(10, 6) then -- conv std logic vector(x,
y) convierte el valor x a binario con y bits
           D1 <= "0001";
           resto := b - conv_std_logic vector(10, 6); -- resto = b - 10
     end if;
     if b >= conv std logic vector(20, 6) then
           D1 <= "0010";
           resto := b - conv std logic vector(20, 6); -- resto = b - 20
     end if;
     if b >= conv std logic vector(30, 6) then
           D1 <= "0011";
           resto := b - conv std logic vector(30, 6); -- resto = b - 30
     end if;
     if b >= conv std logic vector(40, 6) then
           D1 <= "0100";
```

```
resto := b - conv std logic vector(40, 6); -- resto = b - 40
      end if;
      resto := b - conv std logic vector(50, 6); -- resto = b - 50
      end if;
      if b >= conv std logic vector(60, 6) then
           D1 <= "0110";
            resto := b - conv std logic vector(60, 6); -- resto = b - 60
      end if;
      D0 <= resto(3 downto 0); -- Asignacion de salida a las unidades
                                                             --D1 corresponde
a las decenas y se asigna dentro del process
end process;
      D2 <= "0000"; -- D2 y D3 corresponderían a centenas y millares
D3 <= "0000"; -- pero por la limitación de 0 a 63, los mantenemos
a 0
end Behavioral;
```

#### 4.2.2 Contador\_5ms

```
______
-- CONTADOR 5 MS
-- Para multiplexar los datos de los 4 dígitos para utilizar
-- los 4 displays a la vez, hace falta una señal para que la
-- visualización sea correcta. Se ha seleccionado T = 5ms,
-- de forma que cada display se refresque cada 20 ms.
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD LOGIC ARITH.ALL;
use IEEE.STD LOGIC UNSIGNED.ALL;
entity contador 5ms is
   Port ( clk : in STD LOGIC; -- entrada del reloj
          cnt 5ms : out STD LOGIC); -- salida de contador 5ms
end contador 5ms;
architecture Behavioral of contador 5ms is
signal contador : STD LOGIC VECTOR(17 downto 0) := "000000000000000000"; --
declaracion de la señal
begin
process (clk)
               -- En este process se indica la cuenta del contador
     begin
           if clk'event and clk='1' then
                cnt 5ms <= '0';
                contador <= contador + '1';</pre>
                if contador >= "111101000010010000" then -- valor máximo
de la cuenta
                     cnt_5ms <= '1';
                -- se pone la salida a 1
                     contador <= (others => '0');
                end if;
           end if;
end process;
end Behavioral;
```

#### 4.2.3 Visualizacion

```
______
-- VISUALIZACIÓN
-- Es el módulo encargado de mostrar los datos en los displays. Puesto que
-- señal de datos (Seg7) es compartida, es necesario activar cada 5 ms,
cada uno
-- de los displays y poner los datos correspondientes en el bus Seq7.
-- También es necesario convertir los datos de BCD a 7 segmentos.
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC ARITH.ALL;
use IEEE.STD_LOGIC UNSIGNED.ALL;
entity visualizacion is
   cnt 5ms : in STD LOGIC; -- entrada proveniente del
contador 5ms, para refrescar los displays
         Digito0 : in STD LOGIC VECTOR (3 downto 0); -- dígito en BCD
que corresponde a las unidades del valor
         Digito1 : in STD LOGIC VECTOR (3 downto 0);
                                                      -- dígito en BCD
que corresponde a las decenas del valor
         Digito2 : in STD LOGIC VECTOR (3 downto 0);
                                                      -- dígito en BCD
que corresponde a las centenas del valor
         Digito3 : in STD_LOGIC_VECTOR (3 downto 0);
                                                     -- dígito en BCD
que corresponde a los millares del valor
          Disp0 : out STD LOGIC; -- salida encargada de activar el
display de las unidades
          Disp1 : out STD LOGIC; -- salida encargada de activar el
display de las decenas
          Disp2 : out STD LOGIC; -- salida encargada de activar el
display de las centenas
         Disp3 : out STD_LOGIC; -- salida encargada de activar el
display de los millares
         Seg7 : out STD_LOGIC_VECTOR (6 downto 0)); -- salida con el
valor del digito de BCD a 7 segmentos
end visualizacion;
architecture Behavioral of visualizacion is
signal sel : STD LOGIC VECTOR(1 downto 0) := "00"; -- señal que se encarga
de activar un display u otro
signal digitoBCD : STD LOGIC VECTOR(3 downto 0); -- señal que usamos para
pasar de BCD a 7 segmentos
begin
process (clk) -- en este process se cambia el valor de sel cada 5 ms
if clk'event and clk='1' then -- en cada flanco de subida del reloj
     if cnt 5ms = '1' then
                                      -- cuando la entrada cnt 5ms está
activada
          sel <= sel + "01";
     end if;
end if;
end process;
```

```
process (sel, Digito0, Digito1, Digito2, Digito3) -- process en el que se
activa un display u otro dependiendo del valor de sel
      begin
            digitoBCD <= digito0; -- asignación por defecto</pre>
            Disp0 <= '1'; -- por defecto (activas a nivel bajo)
            Disp1 <= '1';
            Disp2 <= '1';
            Disp3 <= '1';
                  CASE sel IS
                         when "00" =>
                               Disp0 <= '0';
                               digitoBCD <= Digito0;</pre>
                         when "01" =>
                               Disp1 <= '0';
                               digitoBCD <= Digito1;</pre>
                         when "10" =>
                               Disp2 <= '1';
                               digitoBCD <= Digito2;</pre>
                         when "11" =>
                               Disp3 <= '1';
                               digitoBCD <= Digito3;</pre>
                         when others => Disp0 <= '1';</pre>
      END CASE;
end process;
with digitoBCD select Seg7 <= -- with select para indicar el valor de Seg7
dependiendo del valor de digitoBCD (activas a nivel bajo)
 "1000000" when "0000",
 "1111001" when "0001",
 "0100100" when "0010",
 "0110000" when "0011",
 "0011001" when "0100",
 "0010010" when "0101",
 "0000010" when "0110",
 "1111000" when "0111",
 "0000000" when "1000",
 "0011000" when "1001",
 "1111111" when others:
end Behavioral;
```

#### 4.3 Generación del bloque de control del ADC

Inserte aquí el código VHDL de la entidad del control del ADC, debidamente comentado, justificando su funcionamiento.

En particular, explique el funcionamiento de los contadores 1, 2 y 3, y cómo se generan las señales CS0, SCLK y DIN.



-- CONTROL ADC -- Es el encargado de enviar y recibir todas las señales que deben llegar -- al ADC. Este bloque debe realizar 2 cosas: -- En primer lugar, enviar el byte de petición por medio de las señales -- CSO, SCLK y DIN. -- En segundo, recibir la respuesta a través de la señal DOUT y entregar el -- valor digital que se reciba a la siguiente etapa. library IEEE; use IEEE.STD\_LOGIC\_1164.ALL; use IEEE.STD LOGIC ARITH.ALL; use IEEE.STD LOGIC UNSIGNED.ALL; entity control ADC is start ADC : in STD LOGIC; -- señal que habilita el módulo DOUT : in STD LOGIC; -- señal serie que se recibe desde el ADC end ADC : out STD LOGIC; -- señal que da por terminado la operación del módulo CSO: out STD LOGIC; -- señal de control para el ADC SCLK : out STD LOGIC; -- señal de control para el ADC DIN : out STD LOGIC; -- señal de petición par el ADC valor ADC : out STD LOGIC VECTOR (11 downto 0)); valor binario completo recibido desde el ADC end control ADC; architecture Behavioral of control ADC is -- Declaración de las señales necesarias signal en cnt : STD LOGIC := '0'; -- señal que habilita el contador de 1 signal fin de cuenta : STD LOGIC := '0'; -- señal que indica que ha pasado signal contador : STD LOGIC VECTOR (5 downto 0) := "000000"; -- señal que lleva la cuenta para 1 us

```
signal byte peticion ADC : STD LOGIC VECTOR (7 downto 0) := "000000000";
      -- señal que porta el byte de peticion
signal bit DIN : STD LOGIC VECTOR (3 downto 0) := "0000"; -- señal que
cuenta los bits transmitidos
signal st : STD_LOGIC_VECTOR (1 downto 0) := "00"; -- señal que indica el
estado del autómata
signal dato ADC : STD LOGIC VECTOR (15 downto 0) := "0000000000000000";
     -- señal que porta la recepcion de bits
signal salida : STD LOGIC VECTOR (11 downto 0) := "00000000000";
señal que equivale a valor ADC
begin
-- Procesos (contadores 1 y 2) y otras asignaciones de señales de la
entidad
process(clk)
                 -- en este process se produce la cuenta de 1 us
     begin
           if clk'event and clk='1' then
                 if en cnt = '1' then
                       fin de cuenta <= '0';
                       contador <= contador + '1';</pre>
                       if contador >= "110010" then -- valor máximo de la
cuenta
                             fin de cuenta <= '1';</pre>
                            contador <= (others => '0');
                       end if;
                 end if;
           end if;
end process;
               -- este process equivale a un biestable del que resulta
process (clk)
SCLK
     begin
           if clk'event and clk='1' then
                 if fin de cuenta = '1' then
                       aux <= not(aux);</pre>
                 end if;
           end if;
end process;
process (Rst, clk) -- en este process se entrega el byte de peticion,
se reciben los datos serie y se envia el dato de salida
     begin
           if (Rst = '1') then -- Poner a cero todas las señales del
proceso
                 st. <= "00";
                 bit DIN <= "0000";
                 byte peticion ADC <= "00000000";</pre>
                 dato ADC <= "000000000000000";
                 end ADC <= '0';
           elsif clk'event and clk = '1' then
                 end ADC <= '0'; -- necesario para que la señal dure
sólo un pulso de reloj
                 CASE st IS
                       when "00" => -- Reposo (Estado 00)
```

```
en cnt <= '0'; -- Inicializar contadores
                              byte peticion ADC <= "10010111"; -- Precarga
del byte de peticion
                              if start ADC = '1' then -- Selección del
canal 0 en modo bipolar (-1.3, 2.5V)
                                    st <= "01";
                              end if;
                        when "01" => -- Entrega de la peticion (Estado 01)
                              en cnt <= '1';
                                    if (fin de cuenta = '1' and aux = '1')
then -- Flanco de bajada de SCLK
                                          byte peticion ADC <=
byte peticion ADC (6 downto 0) & '0'; -- Desplaza petición
                                          bit DIN <= bit DIN + "01";
                                           if bit DIN >= "0111" then -- Se
ha enviado la peticion completa
                                                 st <= "10";
                                                bit DIN <= (others => '0');
                                          end if;
                                    end if;
                        when "10" ⇒ -- Recepcion de los datos serie
(Estado 10)
                              en cnt <= '1';
                              if (fin de cuenta = '1' and aux = '0') then -
- Flanco de subida de SCLK
                                    dato ADC <= dato ADC (14 downto 0) &
DOUT; -- Recepcion serie
                              end if;
                              if (fin de cuenta = '1' and aux = '1') then -
- Flanco de bajada de SCLK
                                    bit DIN <= bit DIN + "01";
                                           if bit DIN = "1111" then -- Se ha
recibido el dato completo
                                                 st <= "11";
                                                bit DIN <= (others => '0');
                                           end if;
                              end if;
                        when "11" => -- Entrega del dato de salida, y final
(Estado 11)
                              st <= "00";
                              salida <= dato ADC(14 downto 3); -- se</pre>
pasan a valor ADC los bits significativos del conversor
                              end ADC <= '1';
                        when others =>
                              st <= "00";
                  END CASE;
      end if;
end process;
-- asignación de salidas
SCLK <= aux;</pre>
DIN <= byte_peticion_ADC(7) when st = "01" else '0'; -- se va pasando por
DIN el byte de peticion
CSO \leftarrow '0' when (st = "01" or st = "10") else '1';
valor ADC <= salida;</pre>
```

end Behavioral;

Los tres contadores funcionan sólo en los estados 01 y 10. Todos los contadores están a 0 durante el estado de reposo, y se activan durante los estados de envío y recepción de datos. El primer contador debe generar una señal (fin\_de\_cuenta) cada 1 µs para que el segundo contador cambie cada 1 µs.

El segundo contador recibe la señal de fin de cuenta, y cambia su estado generando la señal SCLK. Este segundo contador podría identificarse como un biestable.

El tercer contador recibe la señal fin\_de\_cuenta del primer contador y la señal SCLK del segundo, e incrementa el número de los bits de petición enviados a través de la señal DIN (hasta 8), actualizando el valor de dicha señal en cada flanco de bajada de SCLK.

La señal CS0 es una señal de control, de manera que siempre que esté a 1, DIN va a estar a 0.

#### 4.4 Generación del bloque de control del DAC

Inserte aquí el código VHDL de la entidad del control del DAC, debidamente comentado, justificando su funcionamiento.

En particular, explique el funcionamiento de los contadores que haya utilizado, y la generación de las señales CS1, SCLK y DIN.



```
-- CONTROL DAC
-- Es el encargado de generar todas las señales digitales que necesita
-- el DAC para realizar la conversión
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC ARITH.ALL;
use IEEE.STD LOGIC UNSIGNED.ALL;
entity control DAC is
   Port ( clk : in STD LOGIC;
                                 -- señal de reloj
          Rst : in STD LOGIC;
                              -- señal de reset
          start DAC : in STD LOGIC;
                                    -- señal que habilita el módulo
          valor DAC : in STD LOGIC VECTOR (11 downto 0); -- valor binario
a enviar al DAC
          end DAC : out STD LOGIC;
                                            -- señal que da por
terminado la operación del módulo
          CS1 : out STD LOGIC;
                                -- señal de control para el DAC
                                -- señal de control para el DAC
          SCLK : out STD LOGIC;
          DIN : out STD LOGIC);
                                -- dato que se envía al DAC
end control DAC;
architecture Behavioral of control DAC is
 -- Declaración de las señales necesarias
signal en cnt : STD LOGIC := '0'; -- señal que habilita el contador de 1
us
signal fin de cuenta : STD LOGIC := '0'; -- señal que indica que ha pasado
1 us
signal contador : STD LOGIC VECTOR (5 downto 0) := "000000"; -- señal
que lleva la cuenta para 1 us
signal byte_transmision_DAC : STD_LOGIC_VECTOR (15 downto 0) :=
"000000000000000"; -- señal que porta el byte de transmisión
signal bit DIN : STD LOGIC VECTOR (3 downto 0) := "0000"; -- señal que
cuenta los bits transmitidos
signal st : STD LOGIC VECTOR (1 downto 0) := "00"; -- señal que indica el
estado del autómata
```

```
begin
```

```
-- Procesos (contadores 1 y 2) y otras asignaciones de señales de la
entidad
process(clk)
                  -- en este process se produce la cuenta de 1 us
     begin
            if clk'event and clk='1' then
                  if en cnt = '1' then
                        fin de cuenta <= '0';
                        contador <= contador + '1';</pre>
                        if contador >= "110010" then -- valor máximo de la
cuenta
                              fin de cuenta <= '1';</pre>
                              contador <= (others => '0');
                        end if;
                  end if;
            end if:
end process;
                -- este process equivale a un biestable del que resulta
process (clk)
SCLK
     begin
            if clk'event and clk='1' then
                  if fin de cuenta = '1' then
                        aux <= not(aux);</pre>
                  end if;
            end if;
end process;
process (Rst, clk) -- en este process se entrega los bytes de
transmisión y se envia el dato de salida
     begin
            if (Rst = '1') then -- Poner a cero todas las señales del
proceso
                  st <= "00";
                  bit DIN <= "0000";
                  byte transmision DAC <= "0000000000000000";</pre>
                  end DAC <= '0';
            elsif clk'event and clk = '1' then
                  end DAC <= '0'; -- necesario para que la señal dure
sólo un pulso de reloj
                  CASE st IS
                        when "00" => -- Reposo (Estado 00)
                              en cnt <= '0'; -- Inicializar contadores
                              byte_transmision DAC <= "000" & valor DAC &
'0';
                              if start DAC = '1' then
                                    st <= "01";
                              end if;
                        when "01" => -- Entrega de la peticion (Estado 01)
                              en cnt <= '1';
                              if (fin de cuenta = '1' and aux = '1') then -
- Flanco de bajada de SCLK
```

```
byte transmision DAC <=
byte_transmision_DAC(14 downto 0) & '0'; -- desplaza transmision
                                      bit DIN <= bit DIN + "01";</pre>
                                      if \overline{b}it DIN \rightarrow= "1111" then -- Se ha
enviado la peticion completa
                                            st <= "11";
                                            bit DIN <= (others => '0');
                                      end if;
                               end if;
                         when "11" => -- Entrega del dato de salida, y final
(Estado 11)
                               st <= "00";
                               end DAC <= '1';
                         when others =>
                               st <= "00";
                   END CASE;
      end if;
end process;
-- asignación de salidas
SCLK <= aux;</pre>
CS1 <= '0' when (st = "01") else '1';
DIN <= byte transmision DAC(15) when st = "01" else '0'; -- se va pasando
por DIN el byte de transmisión
end Behavioral;
```

Es un caso similar al del bloque de control del ADC, pero algo más sencillo:

Los tres contadores funcionan sólo en el estado 01. Todos los contadores están a 0 durante el estado de reposo y se activan durante el estado 01 para controlar la temporización de envío de los datos. El primer contador debe generar una señal (fin\_de\_cuenta) cada 1 µs para que el segundo contador cambie cada 1 µs.

El segundo contador recibe la señal de fin de cuenta, y cambia su estado generando la señal SCLK. Este segundo contador podría identificarse como un biestable.

El tercer contador recibe la señal fin\_de\_cuenta del primer contador y la señal SCLK del segundo, e incrementa el número de los bits de petición enviados a través de la señal DIN (hasta 8), actualizando el valor de dicha señal en cada flanco de bajada de SCLK.

La señal CS1 es una señal de control, de manera que siempre que esté a 1, DIN va a estar a 0.

# 4.5 Generación del bloque de encriptación

Inserte aquí el código VHDL de la entidad de encriptación, debidamente comentado, justificando su funcionamiento.

En particular, explique el funcionamiento del contador pseudo-aleatorio, y cómo afecta a la salida del sistema.



-- ENCRIPTACIÓN -- Es el encargado de comparar el código predefinido de cifrado -- (fijado en los interruptores) con el código introducido por -- el usuario (generado mediante los pulsadores). -- En caso de que sean iguales, la señal de entrada se transmitirá -- a la salida. -- En caso de que no lo sean, se entrega al DAC la salida de un  $\,$ -- generador pseudo-aleatorio de 16 bits. \_\_\_\_\_ library IEEE; use IEEE.STD LOGIC 1164.ALL; use IEEE.STD LOGIC ARITH.ALL; use IEEE.STD LOGIC UNSIGNED.ALL; entity pseudo random is Port ( clk : in STD LOGIC; -- señal de reloj Rst: in STD LOGIC; -- señal de reset start random : in STD LOGIC; -- señal que habilita el módulo sw : in STD LOGIC VECTOR (5 downto 0); -- código predefinido de cifrado, especificado por los interruptores b : in STD LOGIC VECTOR (5 downto 0); -- código introducido por el usuario a través de los pulsadores valor ADC : in STD LOGIC VECTOR (11 downto 0); -- último valor binario completo recibido desde el ADC end random : out STD LOGIC; -- señal que da por terminado la operación del módulo valor\_DAC : out STD\_LOGIC\_VECTOR (11 downto 0)); -- valor binario a enviar al DAC end pseudo random; architecture Behavioral of pseudo random is -- Declaración de las señales necesarias signal registro : STD\_LOGIC\_VECTOR (15 downto 0) := "0000000010000001"; -- representa el registro de desplazamiento signal aux : STD\_LOGIC\_VECTOR (11 downto 0) := "00000000000"; -- para sumarle el offset a la entrada de datos

signal semilla : STD LOGIC; -- valor inicial para el registro

#### begin

```
aux <= valor ADC + 2048;
                             -- suma del offset necesario
semilla <= (((registro(15) XOR registro(13)) XOR registro(12)) XOR
registro(10));
                -- registro de desplazamiento
process (Rst, clk)
                       -- en este process se comparan los códigos y se
asignan las salidas
     begin
            if Rst = '1' then
                  valor DAC <= "000000000000";</pre>
            elsif clk'event and clk='1' then
                  if start_random = '1' then
                        if (b = sw) then -- si coinciden los valores, la
salida es igual a la entrada
                              valor DAC <= aux;</pre>
                              end random <= '1';
                              -- si no coinciden, se genera una secuencia
                        else
pseudoaleatoria
                              valor DAC <= registro (11 downto 0);</pre>
                              end_random <= '1';</pre>
                        end if;
                  end if;
            end if;
end process;
                 -- process que sirve para que los valores del registro
process (clk)
estén en continuo cambio
     begin
      if clk'event and clk='1' then
            registro <= registro (14 downto 0) & semilla;
end process;
end Behavioral;
```

El bloque de encriptación de la señal es el encargado de comparar el código predefinido de cifrado (fijado en los interruptores) con el código introducido por el usuario (generado mediante los pulsadores). En caso de que sean iguales, la señal de entrada se transmitirá a la salida. En caso de que no lo sean, se entrega al DAC la salida de un generador pseudo-aleatorio de 16 bits.

La arquitectura para el generador pseudo-aleatorio es un registro de desplazamiento con realimentación lineal (LFSR) de 16 bits, de los cuales se entregan al DAC los 12 bits menos significativos. Este tipo de generadores tienen la característica de que pasan por casi todos los posibles valores del registro antes de que se repita el estado (con la excepción del caso en que todos los bits del registro sean 0, que mantiene su valor), y son muy fácilmente implementables.

En caso de que ambos códigos sean iguales, no habrá ninguna consecuencia para la salida.

En caso contrario, la señal de salida se verá afectada por mucho ruido que la distorsionará.

### 4.6 Entidad jerárquica TOP

Inserte aquí el código VHDL de la entidad TOP (descripción estructural) debidamente comentado. Explique también la operación del sistema en función de los distintos estados.

```
-- ENTIDAD JERÁRQUICA TOP
-- Versión final del fichero jerarquía del subsistema digital.
-- Contiene los bloques de control de pulsadores, control de displays,
-- control del ADC, control del DAC, control global y encriptación.
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.STD LOGIC ARITH.ALL;
use IEEE.STD LOGIC UNSIGNED.ALL;
entity top digital is
    Port (clk: in STD_LOGIC; -- entrada del reloj

Rst: in STD_LOGIC; -- entrada del reset

Up0: in STD_LOGIC; -- pulsador que incrementa 1
             Down0 : in STD_LOGIC; -- pulsador que decrementa 1
            Up1: in STD_LOGIC; -- pulsador que incrementa 10
Down1: in STD_LOGIC; -- pulsador que decrementa 1
DOUT: in STD_LOGIC; -- señal serie que se recibe desde el
ADC
            sw : in STD LOGIC_VECTOR (5 downto 0); -- código predefinido
de cifrado, especificado por los interruptores
                                                                        DOUT : in
STD LOGIC;
             Disp0 : out STD LOGIC; -- salida encargada de activar el
display de las unidades
             Disp1 : out STD LOGIC; -- salida encargada de activar el
display de las decenas
            Disp2 : out STD LOGIC; -- salida encargada de activar el
display de las centenas
             Disp3 : out STD LOGIC; -- salida encargada de activar el
display de los millares
             Seg7 : out STD_LOGIC_VECTOR (6 downto 0); -- salida con el valor
del digito de BCD a 7 segmentos
            CSO : out STD_LOGIC; -- señal de control para el ADC CS1 : out STD_LOGIC; -- señal de control para el DAC
             SCLK : out STD_LOGIC; -- señal de control para el DAC
             DIN : out STD LOGIC); -- dato que se envía al DAC
end top digital;
architecture Behavioral of top digital is
component control pulsadores is
    Port ( clk : in STD_LOGIC; -- entrada del reloj
    Rst : in STD_LOGIC; -- entrada del reset
    Up0 : in STD_LOGIC; -- pulsador que incrementa 1
    Down0 : in STD_LOGIC; -- pulsador que decrementa 1
             Up1 : in STD LOGIC; -- pulsador que incrementa 10
             Down1 : in STD LOGIC; -- pulsador que decrementa 10
            b : out STD LOGIC VECTOR (5 downto 0)); -- salida con el valor
del código introducido
end component;
component control displays is
    Port ( clk : in STD LOGIC; -- entrada del reloj
```

```
b : in STD LOGIC VECTOR (5 downto 0); -- entrada con el
valor del código introducido
         Disp0 : out STD LOGIC; -- salida encargada de activar el
display de las unidades
         Disp1 : out STD LOGIC; -- salida encargada de activar el
display de las decenas
         Disp2 : out STD LOGIC; -- salida encargada de activar el
display de las centenas
         Disp3 : out STD LOGIC; -- salida encargada de activar el
display de los millares
         Seg7 : out STD LOGIC VECTOR (6 downto 0)); -- salida con el
valor del digito de BCD a 7 segmentos
end component;
component control ADC is
  Port ( clk : in STD_LOGIC; -- señal de reloj
Rst : in STD_LOGIC; -- señal de reset
         start_ADC : in STD_LOGIC; -- señal que habilita el módulo
DOUT : in STD_LOGIC; -- señal serie que se recibe desde el
ADC
         end ADC : out STD LOGIC;
                                  -- señal que da por terminado la
operación del módulo
         CS0 : out STD_LOGIC; -- señal de control para el ADC
         SCLK: out STD_LOGIC; -- señal de control para el ADC DIN: out STD_LOGIC; -- señal de petición par el ADC
         valor ADC : out STD LOGIC VECTOR (11 downto 0)); -- último
valor binario completo recibido desde el ADC
end component;
component control DAC is
   start DAC : in STD LOGIC; -- señal que habilita el módulo
         valor DAC : in STD LOGIC VECTOR (11 downto 0); -- valor binario
a enviar al DAC
         terminado la operación del módulo
         CS1 : out STD LOGIC; -- señal de control para el DAC
         SCLK : out STD LOGIC; -- señal de control para el DAC
         DIN : out STD LOGIC); -- dato que se envía al DAC
end component;
component control global is
   operación del módulo ADC
         end random : in STD LOGIC;
                                         -- señal que da por
terminado la operación del módulo de encriptación
         operación del módulo DAC
         start ADC : out STD LOGIC; -- señal que habilita el módulo
ADC
         start random : out STD LOGIC; -- señal que habilita el módulo
de encriptación
         start DAC : out STD LOGIC; -- señal que habilita el módulo
DAC
         global st : out STD LOGIC VECTOR (1 downto 0)); -- señal que
indica el estado del autómata
end component;
```

```
component pseudo random is
    start_random : in STD_LOGIC; -- señal que habilita el módulo
sw : in STD_LOGIC_VECTOR (5 downto 0); -- código predefinido
de cifrado, especificado por los interruptores
          b : in STD LOGIC VECTOR (5 downto 0); -- código introducido
por el usuario a través de los pulsadores
          valor ADC : in STD LOGIC VECTOR (11 downto 0); -- último valor
binario completo recibido desde el ADC
          end random : out STD LOGIC;
                                          -- señal que da por
terminado la operación del módulo
          valor DAC : out STD LOGIC VECTOR (11 downto 0)); -- valor
binario a enviar al DAC
end component;
-- señales auxiliares para realizar el port map
signal b : STD LOGIC VECTOR(5 downto 0);
signal start ADC, start DAC, start random, end ADC, end DAC, end random :
STD LOGIC;
signal valor ADC, valor DAC: STD LOGIC VECTOR(11 downto 0);
signal global_st : STD_LOGIC_VECTOR(1 downto 0);
signal DIN ADC, DIN DAC, SCLK ADC, SCLK DAC : STD LOGIC; -- para la
salida compartida
begin
     with global st select DIN <= -- como la salida es compartida se
multiplexa en función del estado del autómata
           DIN ADC when "01",
           DIN DAC when "10",
            '0' when others;
     with global st select SCLK <= -- como la salida es compartida se
multiplexa en función del estado del autómata
           SCLK ADC when "01",
           SCLK DAC when "10",
            '0' when others;
     U1 : control pulsadores port map (clk, Rst, Up0, Down0, Up1, Down1,
b);
     U2 : control displays port map (clk, b, Disp0, Disp1, Disp2, Disp3,
Seq7);
      U3 : control ADC port map (clk, Rst, start ADC, DOUT, end ADC, CSO,
SCLK ADC, DIN ADC, valor ADC);
     U4 : control DAC port map (clk, Rst, start DAC, valor DAC, end DAC,
CS1, SCLK DAC, DIN DAC);
      U5 : control global port map (clk, Rst, end ADC, end random, end DAC,
start ADC, start random,
                 start DAC, global st);
      U6 : pseudo random port map (clk, Rst, start random, sw, b,
valor ADC, end random, valor DAC);
end Behavioral;
```

```
#Señal de reloj del sistema
NET "clk" LOC = "M6"; # Reloj del sistema de 50 MHz
# PULSADORES
NET "Up0" LOC = "G12";
NET "Down0" LOC = "C11";
NET "Up1" LOC = "M4";
NET "Down1" LOC = "A7";
# RESET
NET "Rst" LOC = "P11";
# SWITCHES
NET "sw<0>" LOC = "K3"; #
NET "sw<1>" LOC = "B4"; \#
NET "sw<2>" LOC = "G3"; #
NET "sw<3>" LOC = "F3"; #
NET "sw<4>" LOC = "E2"; #
NET "sw<5>" LOC = "N3"; \#
# SEÑALES DE ACTIVACIÓN DE LOS DISPLAYS
NET "Disp3" LOC = "K14"; # SEÑAL = ANO
NET "Disp2" LOC = "M13"; # SEÑAL = AN1
NET "Disp1" LOC = "J12"; # SEÑAL = AN2
NET "Disp0" LOC = "F12"; # SEÑAL = AN3
# DISPLAY DE 7 SEGMENTOS
NET "Seg7<0>" LOC = "L14"; \# SEÑAL = CA
NET "Seg7<1>" LOC = "H12"; \# SEÑAL = CB
NET "Seg7<2>" LOC = "N14"; \# SEÑAL = CC
NET "Seg7<3>" LOC = "N11"; \# SEÑAL = CD
NET "Seg7<4>" LOC = "P12"; \# SEÑAL = CE
NET "Seg7<5>" LOC = "L13"; \# SEÑAL = CF
NET "Seg7<6>" LOC = "M12"; \# SEÑAL = CG
# ENTRADA ADC - DAC
NET "DOUT" LOC = "C6"; # "E5"
# SALIDAS ADC - DAC
                                  "S7"
NET "CS0" LOC = "C13"; # ADC
NET "CS1" LOC = "D12"; # DAC
                                   "S8"
NET "SCLK" LOC = "C12"; #
                                   "S5"
NET "DIN" LOC = "A13"; #
                                   "S6"
```

```
-- CONTROL GLOBAL
-- Es el encargado de gestionar cuándo tiene que comenzar el
-- procesamiento de cada uno de los bloques que dependen de él.
-- Utiliza un protocolo de comunicación asíncrona basado en una
-- señal de inicio y otra señal de fin (cada bloque comenzará su
-- procesamiento cuando haya terminado el bloque inmediatamente anterior).
______
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
entity control global is
   end_ADC : in STD_LOGIC; -- señal que da por terminado la
operación del módulo ADC
         end random : in STD LOGIC;
                                          -- señal que da por
terminado la operación del módulo de encriptación
          end DAC : in STD LOGIC; -- señal que da por terminado la
operación del módulo DAC
         start ADC : out STD LOGIC; -- señal que habilita el módulo
ADC
          start random : out STD LOGIC; -- señal que habilita el módulo
de encriptación
         start DAC : out STD LOGIC; -- señal que habilita el módulo
         global st : out STD LOGIC VECTOR (1 downto 0)); -- señal que
indica el estado del autómata
end control global;
architecture Behavioral of control global is
-- Declaración de las señales necesarias
signal contador : STD LOGIC VECTOR (12 downto 0) := "000000000000"; --
señal que lleva la cuenta para 125 us
pasado 125 us
signal s global st : STD LOGIC VECTOR (1 downto 0) := "00"; -- señal que
indica el estado del autómata
begin
process (clk)
               -- este process cuenta 125 us
     begin
           if clk'event and clk='1' then
                cnt 125us <= '0';
                contador <= contador + '1';</pre>
                if contador >= "1100001101010" then -- valor máximo de la
cuenta
                     cnt 125us <= '1';
                     contador <= (others => '0');
                end if;
          end if;
end process;
global st <= s global st;</pre>
```

\_\_\_\_\_\_

```
start ADC <= cnt 125us; -- debido a que cada 125 us se pasa al estado 01,
activandose start ADC
process(clk, s global st, Rst, end ADC, end random, end DAC, cnt 125us)
     -- en este process se va cambiando de estado en función de que las
entradas avisen de que se acaban los estados anteriores
     begin
            if Rst = '1' then -- Poner a cero las señales
                  s global st <= "00";
                  start DAC <= '0';
                  start random <= '0';
           elsif clk'event and clk='1' then
                  start DAC <= '0'; -- incialización
                  start random <= '0'; -- incialización</pre>
                  CASE s global st IS
                        when "00" =>
                              if (cnt 125us = '0') then
                                    s_global_st <= "00";
                              else -- si han pasado 125 us, se acaba
reposo (01), el estado siguente es ADC (01)
                                    s global st <= "01";
                              end if;
                        when "01" =>
                              if (end ADC = '0') then
                                    s global st <= "01";
                              else -- si se acaba ADC (01), el estado
siguente es encriptación (11)
                                    start random <= '1';
                                    s global st <= "11";
                              end if;
                        when "11" =>
                              if (end random = '0') then
                                    s global st <= "11";
                              else -- si se acaba encriptación (11), el
estado siquente es DAC (10)
                                    start DAC <= '1';
                                    s global st \leftarrow "10";
                              end if:
                        when "10" =>
                              if (end DAC = '0') then
                                    s global st <= "10";
                              else -- si se acaba DAC (01), el estado
siguente es reposo (00)
                                    s global st <= "00";
                              end if;
                        when others =>
                              s global st <= "00";
                  END CASE;
            end if;
```

#### end process;

#### end Behavioral;

El bloque de control global es el encargado de gestionar cuándo tiene que comenzar el procesamiento de cada uno de los bloques que dependen de él (control del bloque del ADC, bloque de encriptación y control del bloque del DAC).

Utiliza un protocolo de comunicación asíncrona basado en una señal de inicio y otra señal de fin, es decir, cada bloque comenzará su procesamiento cuando haya terminado el bloque inmediatamente anterior.

Puesto que en las especificaciones se indica que la frecuencia de muestreo deben ser 8 kHz, un contador interno generará cada 125  $\mu$ s la señal de inicio del primero de los bloques, por tanto cada 125  $\mu$ s el autómata ha pasado por cada uno de sus cuatro estados (00 = Reposo, 01 = ADC, 11 = encriptación y 10 = DAC).

# 4.7 Simulaciones adicionales

Incluya aquí las simulaciones adicionales que haya realizado con los ficheros de *testbench* que haya utilizado para las pruebas (pulsadores, displays, control ADC, DAC, etc.). *Incluya las simulaciones* de verificación de cada entidad en sub-apartados diferentes.

#### Por cada uno:

- Incluir el código del fichero de testbench debidamente comentado.
- Incluir la captura de pantalla del simulador ISIM donde se aprecie de forma suficiente el funcionamiento del módulo.
- Incluir un breve comentario sobre sus conclusiones acerca de la simulación.

#### 4.7.1 Control ADC

```
-- TEST BENCH DE CONTROL ADC
library STD;
use std.textio.all;
library ieee;
use ieee.std_logic_1164.all;
use ieee.std logic arith.all;
use ieee.std logic textio.all;
use ieee.std logic unsigned.all;
ENTITY control ADC tb IS
END control ADC tb;
ARCHITECTURE behavior OF control ADC tb IS
    COMPONENT control ADC
    PORT(clk : IN std_logic; -- señal de reloj
   Rst : IN std_logic; -- señal de reset
         start ADC : IN std logic; -- señal que habilita el módulo
         DOUT : IN std logic; -- señal serie que se recibe desde el
ADC
         end ADC : OUT std logic; -- señal que da por terminado la
operación del módulo
         CSO: OUT std logic; -- señal de control para el ADC
         SCLK: OUT std_logic; -- señal de control para el ADC DIN: OUT std_logic; -- señal de petición par el ADC
         valor ADC : OUT std logic vector(11 downto 0)); -- último valor
binario completo recibido desde el ADC
    END COMPONENT;
   --Inputs
   signal clk : std logic := '0';
   signal Rst : std logic := '0';
   signal start ADC : std logic := '0';
   signal DOUT : std logic := '0';
      --Outputs
```

```
signal end ADC : std logic;
   signal CS0 : std logic;
   signal SCLK : std logic;
   signal DIN : std logic;
   signal valor ADC : std logic vector(11 downto 0);
   -- Clock period definitions
   constant clk period : time := 20 ns;
                                               -- 50Mhz
BEGIN
     -- Instantiate the Unit Under Test (UUT)
   unit control ADC: control ADC PORT MAP (
         clk = > clk,
          Rst => Rst,
          start ADC => start ADC,
          DOUT => DOUT,
          end ADC => end ADC,
          CS0 => CS0,
         SCLK => SCLK,
         DIN => DIN,
         valor ADC => valor ADC
        );
   -- Clock process definitions
   clk process :process
  begin
           clk <= '0';
           wait for clk_period/2;
           clk <= '1';
           wait for clk period/2;
   end process;
     -- start ADC process
     start ADC process :process
   begin
           start ADC <= '0';
           wait for 125us;
           start ADC <= '1';
           wait for 20ns;
           start ADC <= '0';
   end process;
   -- Stimulus process
   stim proc: process
  begin
            -- insert stimulus here
           DOUT <='0'; -- valor cualquiera inicial
            rst<='1'; -- se ponen todas las señales a 0
           wait for 500 ns;
           rst <='0'; -- a la espera de start ADC para empezar el proceso
           wait for 143 us;
           DOUT <='1'; -- se van metiendo valores a DOUT
           wait for 2 us; -- 2 us es el valor del periodo de SCLK
           DOUT <='0';
           wait for 2 us;
           DOUT <='1';
           wait for 2 us;
           DOUT <='0';
           wait for 2 us;
```

```
DOUT <='1';
         wait for 2 us;
         DOUT <='1';
         wait for 2 us;
         DOUT <='1';
         wait for 2 us;
         DOUT <='0';
         wait for 2 us;
         DOUT <='1';
         wait for 2 us;
         DOUT <='1';
         wait for 2 us;
         DOUT <='0';
         wait for 2 us;
         DOUT <='1';
         wait for 2 us;
         DOUT <='0';
         wait;
end process;
```

#### END;

A continuación enseñamos los cronogramas que verifican el correcto funcionamiento del bloque de control del ADC:







En la primera imagen se observa que hasta que la señal start\_ADC no se pone a 1, la señal CS0 está a 1 y el autómata está en el estado de reposo (00). Entonces se suceden los tres estados restantes (01, 10, 11). Durante los estados 01 y 10 se ve cómo va la cuenta tanto de la transmisión de bits de petición, como de la recepción de bits en serie mediante la señal bit\_DIN. El estado 11 dura un solo flanco de reloj, donde se asigna el valor de salida a valor\_ADC y se pone la señal end\_ADC a 1 durante un flanco de reloj.

#### 4.7.2 Control DAC

```
______
-- TEST BENCH DE CONTROL DAC
______
library STD;
use std.textio.all;
library ieee;
use ieee.std logic 1164.all;
use ieee.std logic arith.all;
use ieee.std logic textio.all;
use ieee.std logic unsigned.all;
ENTITY control DAC tb IS
END control DAC tb;
ARCHITECTURE behavior OF control DAC tb IS
    COMPONENT control DAC
   PORT(clk : IN std_logic; -- señal de reloj
    Rst : IN std_logic; -- señal de reset
        start DAC : IN std logic; -- señal que habilita el módulo
        valor DAC : IN std logic vector(11 downto 0); -- valor binario
a enviar al DAC
        end DAC : OUT std logic;
                                      -- señal que da por terminado la
operación del módulo
        CS1: OUT std_logic; -- señal de control para el DAC SCLK: OUT std_logic; -- señal de control para el DAC DIN: OUT std_logic); -- dato que se envía al DAC
   END COMPONENT;
   --Inputs
   signal clk : std_logic := '0';
   signal Rst : std_logic := '0';
   signal start_DAC : std_logic := '0';
   signal valor_DAC : std_logic_vector(11 downto 0) := (others => '0');
     --Outputs
   signal end DAC : std logic;
   signal CS1 : std logic;
   signal SCLK : std logic;
   signal DIN : std logic;
   -- Clock period definitions
   BEGIN
     -- Instantiate the Unit Under Test (UUT)
   uut: control DAC PORT MAP (
         clk => clk,
         Rst => Rst,
         start DAC => start DAC,
         valor DAC => valor DAC,
         end DAC => end DAC,
         CS1 => CS1,
         SCLK => SCLK,
```

```
DIN => DIN
        );
   -- Clock process definitions
   clk process :process
  begin
            clk <= '0';
            wait for clk period/2;
            clk <= '1';
            wait for clk period/2;
   end process;
      -- start DAC process
     start DAC process :process
  begin
            start DAC <= '0';
            wait for 125us;
            start_DAC <= '1';
            wait for 20ns;
            start DAC <= '0';
   end process;
   -- Stimulus process
   stim_proc: process
  begin
      -- insert stimulus here
            valor DAC <="111100001111"; -- un valor inicial cualquiera a
observar
            rst<='1'; -- se ponen todas las señales a 0
            wait for 500 ns;
            rst <='0'; -- a la espera de start_DAC para empezar el proceso</pre>
            wait for 143 us;
            valor DAC <="101010101011"; -- otro valor cualquiera a</pre>
     wait;
  end process;
END;
```

A continuación enseñamos los cronogramas que verifican el correcto funcionamiento del bloque de control del DAC:







En la primera imagen se observa que hasta que la señal start\_DAC no se pone a 1, la señal CS1 está a 1 y el autómata está en el estado de reposo (00). Entonces se suceden los dos estados restantes (01, 11). Durante el estado 01 se ve cómo va la cuenta de la transmisión de bits de petición mediante la señal bit\_DIN. El estado 11 dura un solo flanco de reloj, donde se asigna el valor de salida a valor\_DAC y se pone la señal end\_DAC a 1 durante un flanco de reloj.

### 5. MEJORAS

Si ha realizado mejoras incluya un apartado por cada una de ellas.

Si se trata de circuitos analógicos:

- Detalle los cálculos de diseño.
- Si ha realizado alguna medida incluya las capturas de pantalla o valores obtenidos

Si se trata de módulos VHDL:

- Incluya un diagrama de bloques completo de la mejora
- Incluya el código correspondiente a cada módulo debidamente comentado.

### 5.1 Simulación de los módulos analógicos con 5Spice

Antes de detallar nuestras simulaciones nos gustaría dejar constancia de que todos los valores utilizados son comerciales. Es decir, no todos se corresponden con los valores teóricos.

A la hora de hacer las simulaciones en el barrido temporal metemos como señal de entrada del circuito una señal de una amplitud de 0.1V (0.2Vpp), esperando obtener así una señal de salida acorde al máximo estipulado para el auricular.

#### 5.1.1 Bloque de adaptación de impedancias y eliminación de la componente continua.



El valor de la resistencia y del condensador están detallados en la parte analógica de esta memoria (Pag 5-6).

# Simulación en AC



Como se puede comprobar, la simulación se corresponde con los cálculos teóricos, obteniendo así un filtro paso alto con una frecuencia de corte de 10Hz.

Los valores indicados hacen referencia a las ganancias pedidas en el apartado de analógica.

# Simulación Temporal





Como se puede observar, en esta parte del circuito no se aprecia tanto una variación de amplitud como de desfase. Teniendo una señal de entrada y salida similares.

# 5.1.2 Bloque amplificador de ganancia variable



El valor de las resistencias y del los condensadores están detallados en la parte analógica de esta memoria (Pag 7). El amplificador está alimentado a ±Vcc.

# Simulación en AC



# Simulación Temporal





Como se puede observar, se produce en esta parte del circuito una ganancia de la señal de 20 dB, obteniendo así una señal de salida de 2Vpp (valor máximos pedido).

El desfase en este módulo es nulo.

# 5.1.3 Filtro antisolapamiento



El valor de las resistencias y del los condensadores están detallados en la parte analógica de esta memoria (Pag 8-9). El amplificador está alimentado a ±Vcc.

### Simulación en AC.



Como se puede comprobar, la simulación corresponde con los cálculos teóricos, obteniendo así un filtro paso bajo con una frecuencia de corte de 3.4KHz.

Los valores indicados hacen referencia a las ganancias pedidas en el apartado de analógica.

# Simulación Temporal





Como se puede observar y como le corresponde a esta sección del circuito, para una señal de entrada con una frecuencia de 3400Hz (frecuencia de corte del filtro) se obtiene una señal de salida atenuada y con un cierto desfase.

### 5.1.4 Filtro de reconstrucción



El valor de las resistencias y de los condensadores están detallados en la parte analógica de esta memoria (Pag 10-11). El amplificador está alimentado a ±Vcc.

# Simulación en AC



Como se puede comprobar, la simulación corresponde con los cálculos teóricos, obteniendo así un filtro paso bajo con una frecuencia de corte de 3.4KHz.

Los valores indicados hacen referencia a las ganancias pedidas en el apartado de analógica.

# Simulación Temporal



Como se puede observar y como le corresponde a esta sección del circuito, para una señal de entrada con una frecuencia de 3400Hz (frecuencia de corte del filtro) se obtiene una señal de salida atenuada y con un cierto desfase (correspondiente a un filtro con dos polos).

# 5.1.5 Amplificador de audio de salida basado en el LM386



El valor de las resistencias y de los condensadores están detallados en la parte analógica de esta memoria (Pag 12). El amplificador está alimentado a ±Vcc.

### Simulación en AC



#### Simulación Temporal



La simulación mediante la herramienta Pspice ha resultado imposible. Esto es debido a que el amplificador LM386 acarrea un error en el programa Probe y no consigue simularlo.

Las imágenes han sido implementadas mediante otro amplificador (sin conseguir el resultado esperado).

# 5.2 Realización de los sistemas analógicos en PCB

A continuación observamos la imagen de la PCB con los distintos componentes y sus conexiones:









### -Especificaciones:

La PCB tiene un tamaño de (98 x 97) [mm]

El módulo del adaptador de impedancia y el filtro de eliminación de la componente continua está formado por 2 resistencias (R1 y R2) y 1 condensador (C1). La frecuencia de corte del filtro paso alto es 10 Hz.

El módulo del amplificador variable está compuesto por 1 resistencia (R3), 1 potenciómetro (VR1) y un amplificador TL082 de 8 pines.

El módulo del filtro paso bajo antisolapamiento Sallen-Key está compuesto por 2 resistencias del mismo valor (R4 y R5), 2 condensadores del mismo valor (C2 y C3) y un amplificador TL082 de 8 pines. La frecuencia de corte del filtro paso bajo es 3400 Hz.

El módulo del filtro de eliminación de la componente continua está formado por 1 resistencia (R6) y 1 condensador (C4). La frecuencia de corte del filtro paso alto es 10 Hz.

El módulo del filtro paso bajo de reconstrucción Sallen-Key está compuesto por 2 resistencias (R7 y R8), 2 condensadores del mismo valor (C5 y C6) y un amplificador TL082 de 8 pines. La frecuencia de corte del filtro paso bajo es 3400 Hz.

El módulo de la Etapa de Salida está compuesto por 1 condensador (C7), 1 potenciómetro (VR2), 1 resistencia (R9), un amplificador LM386 y 2 condensadores (C8 y C9).

Un circuito de control, formado por tres pares de condensadores de desacoplo (100  $\mu$ F, 100  $\mu$ F).

Una pista que estará conectada a Tierra.

Una pista que estará conectada a +Vcc (Alimentación de los amplificadores).

Una pista que estará conectada a -Vcc (Alimentación de los amplificadores).

Los valores de los componentes están detallados en la parte analógica de esta memoria (Págs. 5 – 12).

#### -Problemas:

Los componentes se han puesto de esa forma ya que creemos que es la más adecuada y la más cómoda para la interconexión entre ellos y que no haya pistas que se crucen, aunque al incluir el circuito de control (condensadores de desacoplo) ha sido imposible evitar un cruce.

Debido a que el servicio que había en la escuela para fabricar circuitos impresos ha sido suprimido, el resultado que presentamos ha sido producto exclusivamente nuestro, con los medios que teníamos a nuestro alcance. Se puede ver que el resultado no es el mejor que podría haberse obtenido, pero se ha hecho lo mejor que se ha podido.