# Electrónica Digital II

Santiago Rúa Pérez, PhD.

18 de septiembre de 2022

# **COMUNICACIONES SERIALES**

# Panorama general

- Comunicaciones seriales
  - Conceptos
  - Herramientas
  - Software: polling, interrupciones y buffering
- Comunicaciones SPI
  - Conceptos
  - Periféricos del K64
- Comunicaciones I<sup>2</sup>C
  - Conceptos
  - Periféricos del K64
- Comunicaciones UART
  - Conceptos
  - Periféricos del K64

## Porque comunicaciones seriales?

- Aunque el tamaño de la palabra nativa para la CPU es de 32 bits, enviar todos los bits de una palabra simultáneamente tiene desventajas:
  - Costo y peso: paquete CI más grande, más cables, conectores más grandes
  - Fiabilidad mecánica: más cables implican más contactos de conexión para fallar
  - Complejidad de sincronización: algunos bits pueden llegar más tarde que otros debido a variaciones en la capacitancia y la resistencia a través de los conductores.
  - Complejidad y potencia del circuito: es posible que no desee tener 16 transmisores + receptores diferentes en el sistema
- La comunicación serial reduce el numero de señales requeridas







## Ejemplo de sistema



- Conexiones dedicas punto a punto
  - Linea de datos paralelas, lineas de lectura y escritura entre el MCU y cada periféricos.
- Rápido, permite transferencias simultáneas
- Requiere muchas conexiones, area de PCB, y escalamiento malo.
  - Se necesitarian 4\*(8+2)=40 pines para el MCU solo comunicarse.

## Buses paralelos



- Todos los dispositivos utilizan un bus para compartir datos, escribir y leer señales.
- El MCU utiliza lineas individuales para seleccionar el periférico con el que se está comunicando.
- El MCU requiere menos pines de datos, pero de todas formas uno por bit.
  - Se requieren 4 + (8 + 2) = 14 pines para comunicarse.
- El MCU puede comunicarse con un periférico al tiempo.

## Transmisión de datos serial sincrónica



- Utiliza registros de desplazamiento y señales de clock para convertir formatos seriales y paralelos
- Sincrónica: una señal de reloj está de forma explicita acompañando a los datos.

## Transmisión de datos serial sincrónica full duplex



- Ahora se utilizan dos lineas seriales una para lectura y otra para escritura
  - Permite simultáneamente tener envió y recepción de datos
  - $\bullet\,$  Se requiere 4+3=7 pines del MCU para comunicarse.

## Transmisión de datos serial sincrónica half duplex



- Se comparten la linea de datos serial
  - Se requiere 4 + 2 = 6 pines del MCU para comunicarse.
- No se permite envió y recepción de datos simultáneamente.

### Transmisión de datos serial asincrónica



Se elimina la linea de clock

Data Sampling Time at Receiver

- El transmisor y el receptor deben generar su clock local
- El transmisor debe adicionar un bit de start para indicar el inicio de una comunicación.
- El receptor detectar ese cambio de flanco, luego utiliza su referencia de tiempo para muestrear cada linea y extraer cada bit N en el tiempo  $T_{bit}*(N+1.5)$
- El bit de stop es usado para detectar errores de tiempo.

## Especificaciones de la comunicaciones seriales

- Campos del data frame
  - Bit de start (un bit)
  - Datos (LSB a MSB): tamaños de 7, 8 y 9 bits.
  - Bit opcional de paridad para detección de errores.
  - Bit de stop, uno o dos bits.
- Todos los dispositivos deben usar la misma configuración
  - Eg: velocidades de comunicación de 300, 600, 1200, 2400, 9600, 14400, 19200 baud
- Protocolos sofisticados tienen mayor información el los data frame
  - Control de acceso al medio: cuando múltiples nodos están en el mismo bus, deben arbitrar para solicitar permisos de transmisión.
  - Información de direccionamiento: para cual nodo se pretenden mandar la información?
  - Carga útil más grande
  - Detección de errores superior, o información para corrección.
  - Solicitud para respuesta inmediata

## Detección de errores

- Puede ser enviada información adicional para verificar que los datos fueron recibidos apropiadamente
- Se necesita especificar que tipo de paridad se espera: par, impar o ninguna
- El bit de paridad se pone 1 de tal forma que la cantidad total sea par (para paridad par) o impar (para paridad impar)
  - 01110111 tiene en total 6 bits en 1, entonces el bit de paridad se pone en 1 si se quiere paridad impar y 0 si se quiere par.
  - 01100111 tiene en total 5 bits en 1, entonces el bit de paridad se pone en 0 si se quiere paridad impar y 1 si se quiere par.
- El bit de paridad puede detectar errores si 1, 3, 5, 7 o 9 bits están corruptos, pero no detecta bits corruptos pares.
- Códigos de detección de errores mas fuertes existen (Cyclic redundancy Check CRC) y utilizan múltiples bits, lo que pueden ayudar a detectar más errores.
  - Usado en buses CAN, USB, Ethernet, Bluetooth, etc

# Arquitectura de software para manejo de comunicaciones asincrónicas

- La comunicación es asincrónica para el programa
  - No se sabe que código esta ejecutando el programa cuando se reciben datos.
  - No se sabe cuando llega el próximo dato
  - No se sabe cuando el dato de salida se completa
  - Cuando ocurre un error
  - Se necesita algún tipo de sincronización entre el programa y la interfaz serial.
- Opciones
  - Polling
    - Esperar hasta que el dato este disponible
    - Sencillo pero ineficiente
  - Interrupción
    - o La CPU interrumpe el programa cuando el dato está disponible
    - o Eficiente, pero no complejo

## Comunicaciones seriales e interrupciones

- Se desea tener múltiples hilos de control en el programa
  - Programa principal
  - ISR
    - Transmitir la actividad del ISR se ejecuta cuando la interfaz serial está lista para mandar otro carácter.
    - Recibir la actividad ISR ejecuta el serial cuando recibe un carácter.
    - Error en el ISR ejecuta si hay un error.
- Se necesita una forma de bufferear la información entre hilos.
  - Solución: cola circular con punteros de cabeza y cola.
  - Uno para Tx, y otro para Rx.



#### Conexiones al ISR

- El ARM Cortex-M4 tiene dos IRQ para cada interfaz serial de comunicación.
- Dentro del ISR se necesita determinar que disparo la atención al servicio de la interrupción.

```
void UART2_RX_TX_IRQHandler() {
 if (transmitter ready) {
      if (more data to send) {
             get next byte
             send it out transmitter
 if (received data) {
      get byte from receiver
      save it
void UART2_ERR_IRQHandler() {
if (error occurred) {
      handle error
```

## Código para implementar colas

- Enqueue: el puntero tail\_ptr apunta a la siguiente entrada libre (cola). Aquí debe ingresar el nuevo item.
- Dequeue: el puntero head\_ptr apunta al item a retirar (cabeza).
- #define para el tamaño de la cola
- Una cola por dirección
  - ISR saca datos tx\_q para transmitir
  - ISR carga datos rx\_q para recibir.
- Otro hilos cargar y descargan datos de las colas.
- Se necesita ajustar el puntero al final del buffer para volverlo circular
  - Usar el operado módulo (%) si el tamaño de la cola no es potencia de dos.
  - Usar & si la cola es potencia de dos.

```
void UART2_RX_TX_IRQHandler() {
 if (transmitter ready) {
      if (more data to send) {
             get next byte
             send it out transmitter
 if (received data) {
      get byte from receiver
      save it
void UART2_ERR_IRQHandler() {
if (error occurred) {
      handle error
```

## Definir las colas

```
1 #define Q_SIZE (32)
2 typedef struct {
3 unsigned char Data[Q_SIZE];
  unsigned int Head; // points to oldest data element
    unsigned int Tail; // points to next free space
     unsigned int Size; // quantity of elements in queue
   } Q_T;
   Q_T tx_q rx_q:
   void Q_Init(Q_T *q) {
    unsigned int i
    for (i=0; i<Q_SIZE; i++)
14 q \rightarrow Data[i] = 0: // to simplify our lives when debugging
     q \rightarrow Head = 0:
    q \rightarrow Tail = 0;
     q \rightarrow Size = 0:
19
   int Q_Empty(Q_T *q) {
     return q \rightarrow Size = 0;
   int Q_Full(Q_T *a) {
     return a->Size == Q_SIZE:
```

# Enqueue and Dequeue

```
int Q_Enqueue(Q_T *q, unsigned char d) {
  // What if queue is full?
3 if (!Q_Full(q)) {
  q\rightarrow Data[q\rightarrow Tail++] = d;
  q->Tail %= Q-SIZE;
q->Size++;
  return 1; // success
   } else
   return 0; // failure
   unsigned char Q_Dequeue(Q_T *q) {
   // Must check to see if queue is empty before dequeueing
     unsigned char t=0:
  if (!Q_Empty(q)) {
t = q \rightarrow Data[q \rightarrow Head];
  q\rightarrow Data[q\rightarrow Head++]=0; // to simplify debugging
  q—>Head %= Q_SIZE:
    q—>Size ——:
20
     return t:
```

# COMUNICACIONES SPI (Serial Peripheral Interface)

## SPI - Arquitectura de hardware



- Todos los chips comparten el bus de señales.
  - Clock SCK
  - Líneas de datos: MOSI (master out, slave in) y MISO (master in, slave out)
- Cada periférico tiene su propio selector (chip select CS)
  - El maestro activa la línea CS solo con el periférico que se está comunicando.

## SPI - Transmisión serial



- Utiliza shift register y señales de clock para convertir entre serial y paralelo.
- Sincrónico: una señal de clock explícita va en conjunto con las líneas de datos.

## SPI - Diagrama y registros



- La comunicación SPI consiste en intercambiar datos entre el maestro y el esclavo. Al mismo tiempo se desplaza el de envió como el de recepción.
- El MCU K64F cuenta con tres SPI, los cuales a su vez cuentan con pilas para la transmisión y recepción de datos.
  - SPI0: 4 FIFO para Tx y Rx, SPI1 y SPI2: 1 FIFO para Tx y Rx

## SPI - Registros

#### Module Configuration Register - SPI0\_MCR



- MSTR: 1 modo maestro, 0 modo esclavo.
- FRZ: detiene la transferencia serial en modo config.
- PCSIS: el estado inactivo del chip select
- MDIS: habilitar o deshabilitar el módulo
- DIS\_TXF: deshabilitar el Tx FIFO
- DIS\_RXF: deshabilitar el Rx FIFO
- HALT: Para las transferencias

## SPI - Registros

#### Clock y atributos de transferencia - SPIO\_CTAR



- DBR: dobla el baud rate.
- FMSZ: el número de bits a enviar más uno. El mínimo es 4.
- CPOL: polaridad del clock
- CPHA: fase del clock
- LSBFE: primero se transmite el menos significativo
- PBR: Baud rate preescaler.
- BR: Baud rate escaler.

## SPI - Modos



- DBR: dobla el baud rate.
- FMSZ: el número de bits a enviar más uno. El mínimo es 4.
- CPOL: polaridad del clock
- CPHA: fase del clock
- LSBFE: primero se transmite el menos significativo
- PBR: Baud rate preescaler.
- BR: Baud rate escaler.

## SPI - Registros



Se requiere leer un termopar tipo k el cual esta conectado a través de un transmisor MAX6675 con salida o protocolo SPI

#### Solución:

- Revisar la hoja de datos del MAX 6675.
- Inicializar el clock del bus
- Inicializar los clocks y puertos del SPI.
- Inicializar los registros PCR para que los pines trabajen en modo SPI
- Configurar el SPI



- Solo se requiere conectar la línea de datos MISO, no MOSI.
- El dataframe es de 16 bits. El dato se encuentra entre D14-D3 del más significativo al menos.
- D2 esta en alto cuando no está el termopar
- D1 está en bajo, y D0 tres estados.
- Los datos se capturan en flanco de bajada
- Todo cero corresponde a 0°C y todos unos a 1023°C.
- Máxima velocidad del clock 4.3 MHz

#### Configuración del SPI

```
void Init_SPIO(void){
2 // Enable clock to SPIO and PORTD
    SIM—>SCGC5 |= SIM_SCGC5_PORTD_MASK;
    SIM->SCGC6 |= SIM_SCGC6_SPI0_MASK:
    // Enable SPI and stops transfers SPI in debug mode
     SPIO->MCR &= "SPI_MCR_MDIS_MASK;
    SPI0->MCR |= SPI_MCR_HALT_MASK;
    // Set PTD0 as SPI0_PCS0 — ALT2
    PORTD->PCR[0] &= "PORT_PCR_MUX_MASK;
    PORTD->PCR[0] |= PORT_PCR_MUX(2);
13
    // Set PTD1 as SPI0_SCK — ALT2
    PORTD->PCR[1] &= "PORT_PCR_MUX_MASK:
    PORTD->PCR[1] |= PORT_PCR_MUX(2):
16
    // Set PTD2 as SPI0_SOUT — ALT2
    PORTD->PCR[2] &= "PORT_PCR_MUX_MASK;
    PORTD->PCR[2] |= PORT_PCR_MUX(2):
20
    // Set PTD3 as SPI0_SIN — ALT2
    PORTD->PCR[3] &= "PORT_PCR_MUX_MASK;
    PORTD->PCR[3] |= PORT_PCR_MUX(2):
```

```
// Enable master mode, inactive SS is high
     SPI0->MCR |= SPI_MCR_MSTR_MASK | SPI_MCR_PCSIS_MASK;
   // SCK baud rate = (Bus Clock /PBR) \times [(1+DBR)/BR]
     // SCK = (60 \text{MHz}/7) \times [1/8192] = 1 \text{ kHz approx } 1.046 \text{ kHz}
     uint32_t temp;
     temp = SPI0->CTAR[0] & ~(SPI_CTAR_DBR_MASK | SPI_CTAR_PBR_MASK | SPI_CTAR_BR_MASK):
     SPIO \rightarrow CTAR[0] = temp \mid SPI_CTAR_DBR(0) \mid
              SPI_CTAR_PBR(3) |
9
10
              SPI_CTAR_BR(12):
   // Temp variable with zeros in changed fields
     temp = SPI0->CTAR[0] & (SPI_CTAR_FMSZ_MASK | SPI_CTAR_CPOL_MASK | SPI_CTAR_CPHA_MASK
         SPI_CTAR_LSBFE_MASK):
14
15
     // Dataframe de 16 bits, inactive SCK is low, CPHA is one where data is changed on the leading edge,
        MSB first
     SPI0 \rightarrow CTAR[0] = temp \mid SPI_CTAR_FMSZ(16-1)
16
              SPI_CTAR_CPOL(1)
              SPI_CTAR_CPHA(1)
              SPI_CTAR_LSBFE(0):
20
     // Enable SPI transfer
     SPI0->MCR &= "SPI_MCR_HALT_MASK:
24
```

## Envió y recepción de datos.

```
uint32_t SPI_send(uint16_t data){
     uint32_t dataRx:
  // Push data to Tx FIFO, and PCS = 0
    SPI0->PUSHR = (SPI_PUSHR_PCS(1) | data);
    // Wait for Tx buffer empty
    while (!(SPI0->SR & SPI_SR_TCF_MASK));
    SPI0->SR |= SPI_SR_TCF_MASK;
10
   // Wait for data in Rx buffer
    while (!(SPI0->SR & SPI_SR_RFDF_MASK));
13 //Read data
    dataRx = SPI0->POPR:
    SPI0->SR |= SPI_SR_RFDF_MASK:
    return dataRx:
18
19
```

#### Main.

```
int main(void) {
    float temperature = 0;

    /* Init board hardware. */
    BOARD_InitBootClocks();
    Init_SPIO();

    while(1) {
        temperature = ((float)(SPI_send(0x00)>>3))/4.0;
    }
    return 0;
}

return 0;
}
```

Utilice el SDK para resolver el mismo problema.

#### Solución:

- Configure el reloj del sistema. Recuerde que muchos periféricos trabajan es con el clock del Bus.
- Habilite los puertos o pines a trabajar. Recuerde que esto implica activar el clock y ponerlos en la alternativa a trabajar
- Configure los periféricos que vaya a usar.
- Utilice el API de los drivers de cada periférico.







## SPI - Ejemplo 2

```
int main(void) {
     float temperature:
     /* Init board hardware. */
     BOARD_InitBootPins():
     BOARD_InitBootClocks():
     BOARD_InitBootPeripherals();
    #ifndef BOARD_INIT_DEBUG_CONSOLE_PERIPHERAL
    /* Init FSL debug console. */
     BOARD_InitDebugConsole():
    #endif
13
     // Command configuration for SPI
14
     dspi_command_data_config_t SPI0Config:
16
     SPIOConfig.isPcsContinuous=false:
     SPI0Config.whichCtar = kDSPI_Ctar0;
     SPI0Config.whichPcs = kDSPI_Pcs0:
     SPIOConfig.clearTransferCount = false;
     SPIOConfig.isEndOfQueue = false;
20
     while(1) {
       DSPI_MasterWriteDataBlocking(SPI0, \&SPI0Config, 0x00);
       uint32_t DataSPI = DSPI_ReadData(SPI0);
25
       temperature = ((float)(DataSPI>>3))/4.0:
       PRINTF("La temperatura es: %f\n\r", temperature);
26
28
     return 0 :
29
30
31
32
```

## COMUNICACIONES 12C (Inter-Integrated Circuit)

#### **I2C** - Conceptos

- Múltiples dispositivos conectados al mismo bus serial.
- El bus es controlador por un dispositivo maestro, y los esclavos responden cuando se envían sus direcciones.
- El bus I2C tiene dos señales: SDA y SCL.
- Todos los detalles se encuentra en su protocolo de definición.



#### 12C - Conceptos



- Resistencia de pull-up a Vdd.
- Transistores en drenaje abierto llevan la linea a tierra
- ullet El maestro genera la señal de clock que se distribuye a todos. Puede estar entre los rangos de  $400\,\mathrm{kHz}$ ,  $1\,\mathrm{MHz}$  o más.

Santiago Rúa Pérez, PhD.

#### 12C - Formato de comunicación



- Transferencia de datos orientado a los mensajes con cuatro partes
  - Condición de start
  - Transmisión de la dirección del esclavo
    - o Dirección
    - o Escritura o Lectura
    - o ACK por parte del receptor
  - Campo de datos: byte de datos y ACK
  - Condición de stop

#### 12C - Direccionamiento

- Direccionamiento a esclavo
  - Cada esclavo tiene 7 bits de direccionamiento.
  - Puede soportar hasta 128 dispositivos
  - Diferentes dipositivos deben tener diferentes direcciones por defecto
  - A veces se puede seleccionar una segunda dirección.
- Direccionamiento a registro
  - Algunos dispositivos tiene señales de control, registros de datos, o memoria, como se accede a esta?
  - Usa el primer byte de datos como direccionamiento a registro



|      | Name                                     | Type | Register<br>Address                                   | Comment                                      |                                   |  |
|------|------------------------------------------|------|-------------------------------------------------------|----------------------------------------------|-----------------------------------|--|
|      | STATUS/F_STATUS <sup>(1)(2)</sup> R 0x00 |      | FMODE = 0, real time status<br>FMODE > 0, FIFO status |                                              |                                   |  |
|      | OUT_X_MSB <sup>(1)(2)</sup>              | R    | 0x01                                                  | [7:0] are 8 MSBs of 14-bit sample.           | Root pointer to<br>XYZ FIFO data. |  |
|      | OUT_X_LSB <sup>(1)(2)</sup>              | R    | 0x02                                                  | [7:2] are 6 LSBs of<br>san                   |                                   |  |
|      | OUT_Y_MSB <sup>(1)(2)</sup>              | R    | 0x03                                                  | [7:0] are 8 MSBs of 14-bit real-ti<br>sample |                                   |  |
| II . | OUT_Y_LSB <sup>(1)(2)</sup>              | R    | 0x04                                                  | [7:2] are 6 LSBs of 14-bit real-ti<br>sample |                                   |  |

\_\_\_\_\_\_

#### 12C - Direccionamiento a registros



#### NOTES

- 1. THIS START IS EITHER A RESTART OR A STOP FOLLOWED BY A START.
- 2. THE SHADED AREAS REPRESENT WHEN THE DEVICE IS LISTENING.
- La comunicación la dirige el maestro
  - Se envía la condición de start, la dirección del esclavo, y el comando de lectura/escritura.
  - Se espera por el ACK del esclavo.
  - Se envía el direccionamiento a registro.
  - Se espera el ACK del esclavo

#### 12C - Hardware



## 12C - Configuración - I2Cx\_F



- I2Cx\_F: registro de divisor de frecuencia
  - MULT: especifica el multiplicador mul=2<sup>MULT</sup>
  - ICR: frecuencia del clock
  - I2C baud rate:  $f_{\text{bus}}/(2^{\text{MULT}}*\text{ICR})$

## 12C - Configuración - I2Cx\_C1



- IICEN habilita el I2C
- IICIE habilita la interrupción del I2C
- MST selecciona como modo maestro
  - 0 a 1, genera la condición de start

  - 1 a 0, genera la condición de stop

- TX selecciona 1 para transmitir desde el maestro v 0 para recibir
- TXAK habilitar el ACK
- RSTA repetir start
- WUEN habilitar wakeup
- DMAFN habilitar DMA

## 12C - Configuración - I2Cx\_S



- TCF bandera de transferencia completa, después de transmitir byte y ACK
- IAAS direccionamiento como esclavo
- BUSY bus ocupado

- ARBL se pierde arbitración
- RAM rango de direccionamiento alcanzado
- RXAK señal ACK recibida

#### 12C - Configuración - I2Cx\_D

Address: Base address + 4h offset



- Registro de datos de 8 bits.
- Modo de transmisión maestro
  - Escribir a este registro inicia la transferencia de datos.
- Modo de recepción del maestro
  - Leer este registro comienza la recepción del siguiente byte

#### 12C - Macros útiles

#### 12C - Funciones

```
Mandar un byte
           I2C_TRAN:
                           /*set to transmit mode */
           I2C_M_START:
                             /*send start */
           12C0 \rightarrow D = dev:
                             /*send dev address */
                          /* wait for ack */
           I2C_WAIT:
           12C0 \rightarrow D = address; /*send write address
           I2C-WAIT:
9
           12C0 \rightarrow D = data: /*send data */
           I2C_WAIT:
           I2C_M_STOP:
                                                          15
                                                          16
  Leer un byte
           I2C_TRAN: /*set to transmit mode */
```

```
I2C_M_START; /*send start */
I2CO->D = dev; /*send dev address */
I2C.WAIT; /*wait for completion */
I2CO->D = address; /*send read address */
I2C.WAIT; /*wait for completion */
I2C.WAIT; /*wait for completion */
I2C_M_RSTART; /*repeated start */
I2CO->D = (dev|0x1); /*send dev address (
read) */
I2C_WAIT; /*wait for completion */
I2C_REC; /*set to recieve mode */
NACK; /*set NACK after read */
data = I2CO->D; /*dummy read */
I2C_WAIT; /*wait for completion */
I2C_M_STOP; /*send stop */
data = I2CO->D; /*read data */
```

#### I2C - Ejemplo

Se requiere tomar la temperatura y la humedad utilizando el sensor SHT3X cada segundo.

#### Solución:

- Configurar Clocks del sistema
- Configurar pines a utilizar
- Configurar los periféricos tanto del I2C como del PIT
- Configurar interrupción
- Hacer funciones para generar comandos al sensor.









#### Creación de algunas MACROS

```
#define SHT31_DEFAULT_ADDR
                                     0×44U
 #define SHT31_MEAS_HIGHREP
                                     0×2400U
 #define SHT31_MEAS_MEDREP
                                 0x240BU
 #define SHT31 MEAS LOWREP
                                     0×2416
 #define SHT31_READSTATUS
                                     0×F32D
6 #define SHT31_SOFTRESET
                                     0×30A2U
 #define I2C_Wait()
                     while ((12C_MasterGetStatusFlags(12C0) & 12C_S_IICIF_MASK) ==0) {} \
                       |12C0 \rightarrow S| = |12C_S_IICIF_MASK|
Q
```

Creación de función para envió de comando.

```
void writeCommand(uint16_t cmd, uint8_t address) {
    uint8_t buf[2];
    buf[0] = (cmd >> 8);
    buf[1] = (cmd & 0xFF);

12C_MasterStart(12CO, address, k12C_Write);  // Start transmission with Slave, write mode
12C_Wait();  // Wait for ACK
12C_MasterWriteBlocking(12CO, buf, 2, k12C_TransferDefaultFlag);  // Send command
}
```

Creación de función para soft reset.

```
void reset(void) {
  writeCommand(SHT31_SOFTRESET,SHT31_DEFAULT_ADDR);
  delaySimple(10000);
}

}
```

Santiago Rúa Pérez, PhD.

#### Lectura de status

```
uint16_t readStatus(uint8_t address) {
2 //Send command read status
     writeCommand(SHT31_READSTATUS,SHT31_DEFAULT_ADDR);
  // Read status
     uint8_t readbuffer[3]:
     I2C_MasterStart(I2CO, address, kI2C_Read); // Start transmission with Slave, read mode
     I2C_Wait(); // Wait for ACK
     I2C_MasterReadBlocking(I2C0, &readbuffer[0], 3, kI2C_TransferDefaultFlag); // read 3 data
10
     uint16_t stat = readbuffer[0]:
     stat <<= 8:
     stat |= readbuffer[1];
14
     if (readbuffer[2] != crc8((uint8_t *) readbuffer, 2)) {
       PRINTF("CRC erroneo \r\n", stat);
16
17
       return false:
18
19
20
    PRINTF("%d\r\n", stat):
     return stat:
```

Inicialización del sensor y CRC8

```
void Init_SHT3(void){
  reset();
  readStatus(SHT31_DEFAULT_ADDR):
uint8_t crc8(const uint8_t *data, int len) {
  uint8_t crc = 0xFF:
  size_t i, i:
  for (i = 0; i < len; i++) {
crc ^= data[i];
for (j = 0; j < 8; j++) {
if ((crc \& 0x80) != 0)
 crc = (uint8_t)((crc << 1) ^ 0×31);
     else
      crc <<= 1:
  return crc:
```

Lectura de temperatura y humedad

```
_Bool readTempHum(void) {
     uint8_t readbuffer[6]:
                                                        24
     writeCommand (SHT31_MEAS_HIGHREP.
        SHT31_DEFAULT_ADDR);
                                                        26
     delaySimple (500000):
     I2C_MasterStart(I2C0, SHT31_DEFAULT_ADDR.
        kI2C_Read):
     I2C_Wait(); // Wait for ACK
     12C_MasterReadBlocking(12C0, &readbuffer[0], 6.
                                                        33
        kI2C_TransferDefaultFlag);
                                                        34
                                                        35
     uint16_t ST, SRH;
     ST = readbuffer[0]:
13
                                                        37
14
     ST <<= 8:
     ST |= readbuffer[1];
                                                        30
16
     if (readbuffer[2] != crc8((uint8_t *) readbuffer 40
        . 2)) {
                                                        41
       return false:
18
                                                        42
19
                                                        43
20
     SRH = readbuffer[3]:
```

```
SRH <<= 8:
SRH |= readbuffer[4]:
if (readbuffer[5] != crc8((uint8_t *) readbuffer
   +3, 2)) {
  return false:
double stemp = ST:
stemp *= 175:
stemp /= 0 \times ffff:
stemp = -45 + \text{stemp}:
double shum = SRH:
shum *= 100:
shum = 0 \times FFFF:
PRINTF("La temperatura fue de: %f y la humedad
   de %f\n\r".stemp.shum):
return true:
```

# SERIAL ASINCRÓNICO UART (Universal Asynchronous Receiver-Transmitter)

#### UART - Conceptos básicos transmisión



- Si no hay datos para enviar, la línea se mantiene en uno.
- Cuando se necesita enviar un datos, entonces:
  - Se envia un cero, o start bit; para indicar el inicio de una transmisión.
  - Enviar cada bit en la palabra (utiliza registros de desplazamiento).
  - Envia un 1 para indicar el paro de la transmisión.

#### UART - Conceptos básicos recepción



- Se espera por un flanco de bajada.
  - Se espera medio bit para tomar el dato
  - Hacer lo siguiente de acuerdo a la cantidad de bits en la palabra
    - o Esperar un tiempo de un bit
    - o Leer el bit y desplazarlo al buffer de entrada
  - Esperar un bit
  - Leer el bit: si es uno, entonces se acaba la transmisión. Si es cero, hay problemas.

## UART - Que se debe cumplir para que funcione?

- El transmisor y el receptor deben coincidir en las mismas configuraciones:
  - El orden de los bit de datos.
  - Numero de bits de datos a transmitir
  - Como es el bit de start y el bit de stop
  - Cuanto dura un bit
  - El transmisor y receptor deben tener clock muy parecidos ya que la única referencia es cuando se da el flanco en la bit de start
  - En el K64 de 100 pines se tienen 5 UART

#### **UART** - Transmisor



#### **UART** - Receptor



#### **UART** - Sobremuestreo



- Cuando se recibe, el UART sobremuestrea la linea de datos
  - Mas muestras permite botar y mejorar la inmunidad al ruido
  - Mejor sincronización para la línea de datos
- En el K64, el receptor muestrea la línea de acuerdo al RT clock, este RT clock es 16 veces el baud rate de la comunicación.

#### UART - Generador de clock



UART baud rate = UART module clock /  $(16 \times (SBR[12:0] + BRFD))$ 

- UARTO y UART 1 utilizan el clock del sistema (120 MHz), y UART2-4 el clock del bus (60 MHz)
- Se requiere dividir la frecuencia del Bus para lograr el baud rate deseado
- Ejemplo: se usa el UART2 con frecuencia de bus de 60MHz. Para lograr 9600 baud rate entonces

$$SBR = 60E6/(9600 * 16) = 390$$

#### UART - Registro UARTx\_C1

Address: Base address + 2h offset

| Bit           | 7     | 6        | 5    | 4 | 3    | 2   | 1  | 0  |
|---------------|-------|----------|------|---|------|-----|----|----|
| Read<br>Write | LOOPS | UARTSWAI | RSRC | М | WAKE | ILT | PE | PT |
| Reset         | 0     | 0        | 0    | 0 | 0    | 0   | 0  | 0  |

LOOPS: habilita un loop interno entre Tx y Rx. 0 Operación normal

UARTSAWI: UART para en modo espera

RSRC: seleccionar la fuente en loop

■ M: Seleccionar datos de 9bits

■ WAKE: método de despertar

■ ILT: tipo de idle

■ PE: paridad habilitada con 1

■ PT: paridad impar con 1 y par con 0

#### UART - Registro UARTx\_C2

Address: Base address + 3h offset

| Bit             | 7   | 6    | 5   | 4    | 3  | 2  | 1   | 0   |
|-----------------|-----|------|-----|------|----|----|-----|-----|
| Read [<br>Write | TIE | TCIE | RIE | ILIE | TE | RE | RWU | SBK |
| Reset           | 0   | 0    | 0   | 0    | 0  | 0  | 0   | 0   |

#### Habilitar las interrupciones

• TIE: Interrupción cuando Tx esta vació.

• TCIE: interrupción cuando Tx está completo.

• RIE: interrupción cuando Rx tiene dato

#### Habilitar el módulo

TE: Habilitar TxRE: Habilitar Rx

#### Otros

 RWU: poner el receptor en modo espera, se despierta cuando ocurra el evento de despertar

• SBK: mandar un caracter de break (todos ceros)

#### UART - Registro UARTx\_S1

Address: Base address + 4h offset

| Bit   | 7    | 6  | 5    | 4    | 3  | 2  | 1  | 0  |
|-------|------|----|------|------|----|----|----|----|
| Read  | TDRE | TC | RDRF | IDLE | OR | NF | FE | PF |
| Write |      |    |      |      |    |    |    |    |
| Reset | 1    | 1  | 0    | 0    | 0  | 0  | 0  | 0  |

■ TDRE: el registro de Tx está vació, puede escribir mas datos

■ TC: Tx completada

■ RDRF: Receptor lleno en el registro, puede recibir mas datos

■ IDLE: UART se pone en idle durante un caracter

• OR: Se ha borrado el dato de recepción por uno nuevo

■ NF: Bandera de ruido

■ FE: Recibido un cero para parada y esperaba un uno

■ PF: Error de paridad

#### UART - Registro UARTx\_S2

| Bit   | 7      | 6       | 5     | 4     | 3     | 2     | 1     | 0   |
|-------|--------|---------|-------|-------|-------|-------|-------|-----|
| Read  | LBKDIF | RXEDGIF | MSBF  | RXINV | RWUID | BRK13 | LBKDE | RAF |
| Write | w1c    | w1c     | WISBI | HAIIV | HWOID | BHK13 | LBNDE |     |
| Reset | 0      | 0       | 0     | 0     | 0     | 0     | 0     | 0   |

- LBKDIF: detecta la bandera de interrupción
- RXEDGIF: detecta flanco activo en el pin de recepción.
- MSBF: mandar el bit más significativo primero.
- RXINV: invertir la polaridad de las señales de recepción.
- RWUID: activa bit de recepción para despertar el MCU.
- BRK13: envía carácter de break de acuerdo a la longitud.
- LBKDE: habilitar la linea break
- RAF: no hay linea idle

## **UART** - Polling Serial Comm

```
void Init_UART2(uint32_t baud_rate) {
     uint32_t divisor:
3 // enable clock to UART and Port A
    SIM->SCGC4 |= SIM_SCGC4_UART2_MASK:
    SIM—>SCGC5 |= SIM_SCGC5_PORTE_MASK;
    // connect UART to pins for PTE22, PTE23
    PORTE \rightarrow PCR[22] = PORT_PCR_MUX(4):
    PORTE \rightarrow PCR[23] = PORT_PCR_MUX(4);
    // ensure tx and rx are disabled before configuration
    UART2->C2 &= "(UARTLP-C2-TE-MASK | UARTLP-C2-RE-MASK):
  // Set baud rate
14
     divisor = BUS_CLOCK/(baud_rate *16);
    UART2->BDH = UART_BDH_SBR(divisor >>8):
    UART2->BDL = UART_BDL_SBR(divisor):
16
17
18
    // No parity . 8 bits . two stop bits . other settings:
19
    UART2->C1 = UART2->S2 = UART2->C3 = 0:
20
    // Enable transmitter and receiver
    UART2->C2 = UART_C2_TE_MASK | UART_C2_RE_MASK :
23
24
```

#### UART - Transmisión serial

## UART - Recepción serial

```
uint8_t UART2_Receive_Poll(void) {
    // wait until receive data register is full
    while (!(UART2—>S1 & UART_S1_RDRF_MASK));
    return UART2—>D;
}

void main(void) {
    char c;
    // Initialization goes here
    while (1) {
        c = UART2_Receive_Poll();
        UART2_Transmit_Poll(c);
    }
}
```

#### UART - Inicialización e Interrupciones

Usar interrupciones e inicializar periféricos para el MCU. El ISR debe identificar porque se genera la interrupción.

```
void Init_UART2(uint32_t baud_rate) {
     NVIC_SetPriority(UART2_IRQn. 2):
                                                                // queue is empty so disable tx
                                                       20
                                                                UART2->C2 &= "UART C2 TIE MASK:
     NVIC_ClearPendingIRQ (UART2_IRQn):
     NVIC_EnableIRQ (UART2_IRQn):
    UART2->C2 |= UART_C2_TIE_MASK
                                                              (UART2->S1 & UART_S1_RDRF_MASK) {
    UART_C2_RIE_MASK:
                                                                 received a character
    UART2->C2 |= UART_C2_RIE_MASK;
                                                              if (!Q_Full(&RxQ)) {
     Q_Init(&TxQ):
                                                                Q_Enqueue(&RxQ, UART2->D);
10
     Q_Init(&RxQ):
11
                                                                // error — queue full.
   void UART2_IRQHandler(void) {
                                                                while (1):
     NVIC_ClearPendingIRQ (UART2_IRQn);
     if (UART2->S1 & UART_S1_TDRE_MASK) {
       // can send another character
       if (!Q_Empty(&TxQ)) {
        UART2->D = Q_Dequeue(&TxQ):
```

# COMUNICACIONES SERIALES GRACIAS