# Lab\_3

臺灣科技大學 學號:M11202103 姓名:陳泓宇

## **FIR(Finite impulse response)**

## Introduction

這次 Lab 的是使用 verilog 來完成 FIR 的硬體電路,其中的限制是不能夠使用移位暫存器來做資料的暫存,需使用 BRAM 來完成移位暫存器的功能,以及使用一個加法器和乘法器來完成卷積的操作。

## **Block Diagram**

## Datapath



這次作業我先使用了 c 語言做功能的模擬,除了卷積功能的模擬以外還有做到 BRAM 的位址該如何選擇的部分,而不使用移位的方式來做值的讀取以及卷積,大致將功能 描述出來後畫流程圖,如上圖。



這次的作業我設計成全部只使用一個加法以及一個乘法,並用 resource sharing 的方式共用加法器的部分,而會用到加法器的有兩個部分,第一個就是卷積的部分,需要做加法,另一個是紀錄目前是第幾筆資料的暫存器,而我使用減法的方式來更新目前筆數的資料,因此我的加法是丟入-1 也就是 32'hFFFF\_FFFFF 的方式來做到減一的操作。

暫存器的部分我使用了五組個暫存器,其中 tap\_addr 和 data\_addr 是使用了 4bits,紀錄目前的位址,以及一個 4bits 的暫存器用於紀錄這次的 data\_addr 該從哪個 位址開始,剩下三個 32bits 的暫存器用於紀錄目前筆數、此次輸入的 length 值、以及用於卷積計算的累加器。

除了紀錄輸入的 length 值的暫存器外,都使用 mux 來做選擇輸入的動作,因此控制訊號就是圍繞這些 mux,以及我使用了 enable 來控制是否寫入此暫存器。

#### • FSM



#### • IDLE:

在 IDLE 中會等待 awaddr 以及 wdata 來做功能的選擇,能夠進到 RD\_LEN、RD TAP、RD Xn,此狀態會將 ap idle 拉起,讓 tb 知道可以進行其他操作。

#### • RD LEN:

讀取 length 的值,保存至暫存器,完成後回到 IDLE。

#### • RD TAP:

讀取 11 個 tap 的值到 tap BRAM,並同時將 data BRAM 清零,完成後進到 CK TAP。

#### • CK TAP:

將讀取到 tap BRAM 的數值傳至 tb, 在經由 tb 做 tap 的核對,完成後進到 IDLE 等待新的指令。

#### • RD Xn:

由 stream-in 讀取 data 後將 data 寫入至 data BRAM 中正確的位置,讀到資料後進到  $MUL\_ADD$ ,進行卷積運算。

#### • MUL ADD:

開始執行 11 個週期的卷積運算,每個週期會讀出對應的 data 和 tap 做相乘,最後在將乘法的結果和累加器的結果相加後放入累加器暫存器中,完成後進到TRANS Yn。

## • TRANS Yn:

將計算的結果經由 stream-out 送到 tb 端,並等到 tb 端回傳 ready 訊號後,若全部 筆數已完成,則進入 DONE,否則就是回到 RD\_Xn 繼續下一個讀取、做卷積的 循環,此狀態在將要進入 DONE 狀態時會將 ap\_done 拉起。

#### • DONE:

此狀態會將 data BRAM 的值在次清空,這樣到 IDLE 時若要直接進到 RD\_Xn 做讀 data,卷積的動作時結果才會正確。

## **Descibe operation**

## • How to receive data-in and tap parameters and place into SRAM

我使用 FSM 的方式,會有一個狀態是在讀取 tap 的狀態,持續 11 個週期,同時 將 data BRAM 的值清成 0,並且我使用另一個類似 FSM 的方式去選擇 addr。再使用一個狀態是讀取 stream 資料進去 data BRAM,並且記錄每次卷積的起始位置,就能完成移位暫存器的效果。

#### • How to access shiftram and tapRAM to do computation

我使用的方式是固定每次 tap 送出的位置(值), 然後選擇 data BRAM 輸出的值, 而 data BRAM 都是固定的規律,所以只需要紀錄每次卷積的起始位置,就可以讓 addr 進入 FSM, 然後完成 11 個週期的卷積功能。



## • How ap\_done is generated

我有一個 DONE 狀態是在做 reset data BRAM 的動作,而一旦進到此狀態就代表傳送已經都完成,此時我的電路會回傳 ap\_done 的狀態,但還沒回傳 ap\_idle, ap\_idle 是要回到 IDLE 狀態時才會回傳。

Resource usage



從報告中可以看出整個 FIR 只使用了一個加法器和一個乘法器,符合作業要求, 而多用了兩個 32bits 暫存器的部分是為了儲存 length 的部分,若不管 length 的 值,轉而去讀取 tlast 信號的話可以再少用 64bits 的暫存器,這部分是我能夠做的 更好的。

0.00

0.00

## **Timing Report**

#### maximum frequency

| Clock | Waveform(ns)  | Period(ns) | Frequency(MHz) |  |  |  |  |  |
|-------|---------------|------------|----------------|--|--|--|--|--|
|       |               |            |                |  |  |  |  |  |
| clk   | {0.000 2.310} | 4.620      | 216.450        |  |  |  |  |  |

## Report timing slack



```
From Clock: clk
To Clock: clk
                         0 Failing Endpoints, Worst Slack
Setup :
                                                                                                                                  0.000ns
                                                                                    0.006ns, Total Violation
Hold :
PW :
                         O Failing Endpoints, Worst Slack
O Failing Endpoints, Worst Slack
                                                                                    0.132ns, Total Violation
1.810ns, Total Violation
                                                                                                                                  0.000ns
                                                                                                                                  0.000ns
```

## Report timing on longest path





## Simulation Waveform, show

#### Coefficient program, and read back



最前面 awaddr 0x10 的部分是在寫入 length,而後面 0x80 開始則是寫入 tap 的值,而寫完 11 個 tap 後會作驗證 tap 是否正確的操作,也就是 arready 以下的訊號 在將 tap 回傳並讓 tb 確認值是否正確。

#### • Data-in stream-in

| ► M RAM[0:10,31:0] | [1,0,0,0,0,0,0,0,0, | [1,0,0,0,0,0,0     | (1,000,000,000         | a X          | [1,0,0,0,0,0,0,0,3,2     | (1'0'o    | ,0,0,0,0,4   | ,3,2]      | [1,0,0,0,0 | (0,0,5,4,3,2] | χП           | ,વવવવવલક,      | 4,3,2]   | (1,0,0,0,0    | 1,7,6,5,4,1 | 21 X [        | ,0,0,0,8,1 | ,6,5,4,3,2] | ) [1,0       | 0,9,8,7,6,5,4,3  | 2] (1,0,10,   |
|--------------------|---------------------|--------------------|------------------------|--------------|--------------------------|-----------|--------------|------------|------------|---------------|--------------|----------------|----------|---------------|-------------|---------------|------------|-------------|--------------|------------------|---------------|
| l∰ ss_tvalid       | 1                   |                    |                        |              |                          |           |              |            |            |               |              |                |          |               |             |               |            |             |              |                  |               |
| ▶ Ss_tdata[31:0]   | 3                   | 2                  | Х 3                    |              | 4                        | $\pm x =$ | 5            | X          |            | 6             | $\mathbf{x}$ | 7              |          | X             | 8           | $=$ $\times$  | 9          |             | $\mathbf{x}$ | 10               | X 11          |
| 🔓 ss_tlast         | 0                   |                    |                        |              |                          |           |              |            |            |               |              |                |          |               |             |               |            |             |              |                  |               |
| l sm_tready        | 1                   |                    |                        |              |                          |           |              |            |            |               |              |                |          |               |             |               |            |             |              |                  |               |
| l∰ axis_clk        | 0                   | unnun              | nnnn <mark>nnnn</mark> | unn          |                          | nnnn      | ww           | MMM        | uuu        | nnnn          | M            | NNNNN          | nnn      | MMM           | mm          | MMM           | mm.        | nnnn        | ww           | nnnn             | www           |
| ▶ M RAM[0:10,31:0] | [1,0,10,9,8,7,6,5   | [1,0,0,9,8,7,6,*** | [1,0,10,9,8,7,6,5,4,3  | 2 X          | [1,11,10,9,8,7,5,5,4,3,2 | [12,11,1  | 1,9,8,7,6,5, | 4,3,2] ([1 | 2,11,10,9, | 3,7,6,5,4,3,1 | ([12,1       | 1,10,9,8,7,6,5 | 4,14,13] | [12,11,10,9,8 | ,7,6,5,15,  | 14,13] ([12,1 | 1,10,9,8,7 | ,6,16,15,14 | (12,11,      | 10,9,8,7,17,16,1 | 5,1 ) [12,11, |
| ी ss_tvalid        | 1                   |                    |                        |              |                          |           |              |            |            |               |              |                |          |               |             |               |            |             |              |                  |               |
| ss_tdata[31:0]     | 11                  | 10                 | - 11                   | $\pm \infty$ | 12                       | $\supset$ | 13           | X          |            | 14            | X            | 15             |          | $\langle$     | 16          | -x            | 1          | 7           | X T          | 18               | ( 19          |
| 🔚 ss_tlast         | 0                   |                    |                        |              |                          |           |              |            |            |               |              |                |          |               |             |               |            |             |              |                  |               |
| 1 sm_tready        | 1                   |                    |                        |              |                          |           |              |            |            |               |              |                |          |               |             |               |            |             |              |                  |               |
| la axis_clk        | 1                   | nnnnnn             | mmmmm                  | JUL.         | uuuuuuu                  | www       | NNN          | ww         | nnn        | www.          | MM           | MMM.           | MM       | nnnn.         | ли          | nnn           | NN         | uuuuu       | NV           | www.             | www           |

由這兩張圖片可以看出經由 stream-in 傳入的 data 被送入 data RAM 中。

#### Data-out stream-out



由上圖可以看出資料傳遞。



由上圖可以看出傳遞了-29 和-25 到 tb 端。

[PASS] [Pattern 1] Golden answer: -10, Your answer: -10 [PASS] [Pattern 2] Golden answer: -29, Your answer: -29 [PASS] [Pattern 3] Golden answer: -25, Your answer: -25 [PASS] [Pattern 4] Golden answer: 35, Your answer: 35

由上圖可以看出 tb 端在收到資料後與 golden data 做核對後正確。

#### RAM access control

#### Data BRAM



#### ■ tapBRAM



由上面兩張圖可以看出只有 data BRAM 的 addr 的起始位置不同,tap BRAM 的 addr 一直維持由零到十。

#### • FSM

IDLE = 3'b000, RD\_LEN = 3'b001, RD\_TAP = 3'b011, CK\_TAP = 3'b010, RD Xn = 3'b110, MUL ADD = 3'b111, TRANS Yn = 3'b101, DONE = 3'b100;



Reset 後會先進到 IDLE 的狀態,IDLE 時讀到 addr = 0x10 且 valid 進到 RD\_LEN,讀取完 length 後回到 IDLE,IDLE 時讀到 addr = 0x80 且 valid 進到 RD\_TAP,讀取 11 個 tap。



讀取完 tap 後進到 CK\_TAP,將讀到 BRAM 的 tap 回傳給 tb,如上圖紫色部分。



CK\_TAP 完成後回到 IDLE,收到 ap\_start 的訊號後進到 RD\_Xn,讀取 ss\_tdata 並回傳 ready 後進到 MUL\_ADD。



MUL\_ADD 卷積結束後進到 TRANS\_Y,將結果回傳到 tb,當 tb 接收到之後回傳 ready 後會回到 RD\_Xn,如此往復 length 的筆數。



結束所有運算後會進到 DONE,將 data BRAM 的值清零,並將 ap\_done 拉起,直到回到 IDLE 後再將 ap\_idle 拉起,而 tb 看到 ap\_idle assert 後會傳第二次的 ap\_start,開始做第二、三次計算。