

# Organização e Arquitetura de Computadores

Prof. Lúcio Renê Prade Prof. Rodrigo Marques de Figueiredo

## Competências

- Compreender os conceitos básicos relacionados à estrutura e funcionamento dos computadores digitais.
- Reconhecer o funcionamento dos microcomputadores e periféricos a partir da análise de seus componentes: Sistema de memória, sistema de interconexão, sistema de entrada/saída, unidade central de processamento.
- Relacionar o funcionamento da organização interna do processador com as características das linguagens de montagem, conjunto de instruções, montadores, carregadores, ligadores.
- Compreender a evolução das arquiteturas computacionais como a utilização de paralelismo, máquinas escalares e as tendências das arquiteturas futuras

## Programa

- 1 Revisão de sistemas digitais, bases numéricas bin hex e dec, portas lógicas, aritmética, circuitos sequencias e FSM.
- 2 Arquitetura e organização de computadores: visão geral, Componentes do computador e organização interna.
- 3 Introdução à Arquitetura de Computadores, visão do Software, O compilador, montador, ligador, carregador e processo de boot
- 4 Unidade Central de Processamento, funcionamento em alto nível dos processadores, Arquitetura de processadores Harvard e Von Neumann. Estratégias CISC e RISC
- 5 Linguagem de Montagem, Instruções assembly, Operações e operandos, Instruções Lógicas e Aritméticas, Instruções de desvio, instruções de manipulação de dados. Uso do simulador MIPS assembly
- 6 Linguagem de Máquina, Codificação das Instruções assembly em linguagem de máquinas, organização das instruções na memória, Anatomia de um arquivo executável.

UNISINOS

7 - Máquinas Von Neumann, organização interna, componentes, descontruir o simulador Neander

### Programa

- 8 Maquinas Harvard, organização interna, componente, simulador RISC-V
- 9 Sistema de Memória, Características e tipos, Estrutura e organização, Hierarquia de memória, Memória principal, Memória virtual, Memória cache, Memória secundária
- 10 Sistema de Entrada e Saída, Sistema de Interconexão: Barramentos, crossbar e NOCs, Módulos de E/S, Técnicas de Controle para Transferência de Dados, PIO, Interrupção e DMA
- 11 Desempenho de um processador, Métricas de desempenho, Benchmarking, Desempenho de software (compiladores)
- 12 Evolução dos computadores, Máquinas Escalares e Paralelismo de instruções (pipeline)
- 13 Evolução dos computadores, Máquinas Escalares e Paralelismo de instruções (pipeline), conflitos de dados, controle e estruturais

JNISINOS

- 14 Evolução dos computadores, Máquinas Superescalares e VLIW
- 15 Evolução dos computadores, Multicomputadores e Multiprocessadores, tendencias.

### **Processador**





## Arquitetura x Organização

Arquitetura refere-se aos atributos que são visíveis para o programador, ou seja, os atributos que tem impacto direto na execução do programa.

#### Atributos:

- Conjunto de instruções
- Número de bits
- Mecanismos de E/S



## Arquitetura x Organização

Organização diz respeito às unidades operacionais e suas interconexões que implementam as especificações de sua arquitetura, ou seja, como as características da arquitetura será implementada.

#### Atributos:

- Sinais de controle
- Tecnologia de memória, tecnologia de transistores etc.



## **Sistemas Digitais**



Sistemas Digitais trabalham com um número limitado de símbolos



## Sistemas Digitais Binários



Sistemas Digitais Binários trabalham com apenas 2 valores '0' e '1'



## Sistemas Digitais Binários

| Prefixo | Potência de<br>Base 2 | Quantidade de<br>bytes | Símbolo |
|---------|-----------------------|------------------------|---------|
|         | 2 <sup>0</sup>        | 1                      | В       |
| К       | 2 <sup>10</sup>       | 1.024                  | КВ      |
| М       | 2 <sup>20</sup>       | 1.048.576              | МВ      |
| G       | 2 <sup>30</sup>       | 1.073.741.824          | GB      |



### Sistemas Numéricos

### Base 10 (Decimal) 0,1,2,3,4,5,6,7,8,9

$$(347)_{10} = 3 * 10^2 + 4 * 10^1 + 7 * 10^0$$
  
 $(32)_{10} = 3 * 10^1 + 2 * 10^0$ 

### Base 2 (Binário) 0,1

$$(11)_2 = 1 \times 2^1 + 1 \times 2^0 = (3)_{10}$$
  
 $(111)_2 = 1 \times 2^2 + 1 \times 2^1 + 1 \times 2^0 = (7)_{10}$   
 $(10111)_2 = 1 \times 2^4 + 0 \times 2^3 + 1 \times 2^2 + 1 \times 2^1 + 1 \times 2^0 = (23)_{10}$ 



### Sistemas Numéricos

### Base 8 (Octal) 0,1,2,3,4,5,6,7

$$(502)_8 = 5 \times 8^2 + 0 \times 8^1 + 2 \times 8^0 = (322)_{10}$$
  
 $(22)_8 = 2 \times 8^1 + 2 \times 8^0 = (18)_{10}$ 

### Base 16 (Hexadecimal) 0,1,2,3,4,5,6,7,8,9,A,B,C,D,E,F

$$(12C)_{16} = 1 \times 16^2 + 2 \times 16^1 + C \times 16^0 = (300)_{10}$$
  
 $(BF)_{16} = B \times 16^1 + F \times 16^0 = (191)_{10}$   
 $(54CC)_{16} = 5 \times 16^3 + 4 \times 16^2 + C \times 16^1 + C \times 16^0 = (21708)_{10}$ 



### Conversão de Base Numéricas

### Método das Divisões – decimal para qualquer base

#### **Decimal -> Binário**



#### **Decimal -> Hexadecimal**

4D5



### Conversão de Base Numéricas

### Método Polinomial – Qualquer base para decimal.

Binário -> Decimal



#### **Hexadecimal** -> **Decimal**





### Aritmética Binária

#### bit de carry (vai um)

$$0 + 0 = 0$$
  
 $1 + 0 = 1$   
 $1 + 1 = 10 | 0 + carry 1$   
 $1 + 1 + 1 = 11 | 1 + carry 1$ 



Soma 1 + 1 = 0 e resta 1. O resto sobe para soma da próxima casa.



### Aritmética Binária





### Multiplexador









### Demultiplexador









Logica XOR

### OU EXCLUSIVO (XOR) C=ABB





Meio Somador (Half Adder)

| Α | В | S | С |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 |





#### Somador Completo (Full Adder)



| Α | В | CIN | S | Соит |
|---|---|-----|---|------|
| 0 | 0 | 0   | 0 | 0    |
| 0 | 1 | 0   | 1 | 0    |
| 1 | 0 | 0   | 1 | 0    |
| 1 | 1 | 0   | 0 | 1    |
| 0 | 0 | 1   | 1 | 0    |
| 0 | 1 | 1   | 0 | 1    |
| 1 | 0 | 1   | 0 | 1    |
| 1 | 1 | 1   | 1 | 1    |



#### Somador Completo (Full Adder)

| Α | В | CIN | S | Соит |
|---|---|-----|---|------|
| 0 | 0 | 0   | 0 | 0    |
| 0 | 1 | 0   | 1 | 0    |
| 1 | 0 | 0   | 1 | 0    |
| 1 | 1 | 0   | 0 | 1    |
| 0 | 0 | 1   | 1 | 0    |
| 0 | 1 | 1   | 0 | 1    |
| 1 | 0 | 1   | 0 | 1    |
| 1 | 1 | 1   | 1 | 1    |





Somador Completo (Full Adder)





#### Unidade Lógica Aritmética (ULA)







Até agora os circuitos lógicos estudados são classificados como combinacionais, pois o nível lógico de saída, em qualquer instante de tempo, depende somente dos níveis lógicos de entrada naquele mesmo instante. Não há influência de nenhuma condição de entrada anterior sobre as saídas atuais, já que os circuitos combinacionais não possuem memória.



Na maioria dos sistemas digitais, há a presença de circuitos combinacionais como elementos de memória. O flip-flop é o componente de memória mais importante e é constituído por um conjunto de portas lógicas interconectadas. Embora uma única porta lógica não possua capacidade de armazenamento, algumas delas podem ser conectadas de maneira a permitir guardar informações. .





Flip Flop SR



| Entradas |   | adas     | Saída                     |
|----------|---|----------|---------------------------|
| S        | R | CLK      | Q                         |
| 0        | 0 | <b>↓</b> | Q <sub>0</sub> (não muda) |
| 1        | 0 | ↓        | 1                         |
| 0        | 1 | ↓        | 0                         |
| 1        | 1 | ↓        | Ambíguo                   |



Flip Flop D





### Registrador





Maquinas de Estados Finitos ou (FSM – Finite State Machine)

Utilizamos o termo máquina de estados quando estamos nos referindo a um circuito sequencial que gere como saída algum tipo de sinal de controle ou de saída para algum sistema;

Podem ser de 2 tipos:

Máquinas de Mealy: A saída depende do estado e da(s) entrada(s);

Máquina de Moore: A saída depende unicamente do estado;



#### Máquina de Moore





| Estados           | Entradas       |                |
|-------------------|----------------|----------------|
|                   | а              | b              |
| S <sub>0</sub> /0 | S <sub>1</sub> | S <sub>2</sub> |
| S <sub>1</sub> /1 | S <sub>1</sub> | S <sub>0</sub> |
| S <sub>2</sub> /1 | S <sub>1</sub> | S <sub>2</sub> |



### Máquina de Mealy





| Estados        | Entradas          |                   |  |
|----------------|-------------------|-------------------|--|
|                | а                 | b                 |  |
| S <sub>0</sub> | S <sub>1</sub> ,p | S <sub>2</sub> ,q |  |
| S <sub>1</sub> | S <sub>1</sub> ,p | S <sub>0</sub> ,p |  |
| S <sub>2</sub> | S <sub>1</sub> ,p | S <sub>2</sub> ,p |  |







Von Neumann





#### **Processador Neander**





#### Harvard





#### **Processador MIPS**





Estudo de um sistema de computação sob dois pontos de vista:

Arquitetura - se refere aos atributos do sistema visíveis a um programador de linguagem de máquina (instruções, tamanho do dado, endereçamento de memória)

Organização - as unidades operacionais e sua interconexão que realizam a arquitetura, invisíveis ao programador (tipo de memória, forma de implementação da ULA)



Refere-se aos atributos de um sistema visíveis a um programador, com um impacto direto na execução de um programa.

Exemplos de atributos arquiteturais:

- conjunto de instruções (instruction set),
- número de bits usados para representar vários tipos de dados,
- mecanismos de entrada e saída e
- técnicas de endereçamento de memória.



#### RISC X CISC

| RISC                                           | CISC                                             |
|------------------------------------------------|--------------------------------------------------|
| Instruções simples levando um ciclo            | Instruções complexas levando<br>múltiplos ciclos |
| Apenas LOAD's e STORE's referenciam a memória  | Qualquer instrução pode<br>referenciar a memória |
| Altamente pipelined (2 ciclos: busca, executa) | Pouco pipelined                                  |
| Instruções executadas pelo<br>hardware         | Instruções interpretadas pelo<br>microprograma   |
| Instruções de formato fixo                     | Instruções de vários formatos                    |
| Poucas instruções e modos                      | Muitas instruções e modos                        |
| Compilador complexo                            | Microprograma complexo                           |
| Muitos registradores (+/- 500)                 | Poucos registradores                             |
| Menos transistores na pastilha                 | Mais transistores na pastilha                    |
| Projeto mais rápido                            | Projeto mais lento                               |







#### **Pipeline**







