

# Politecnico di Milano

051228 - Progetto di Reti Logiche Prova Finale

# **Documentazione**

Autori: Stefano Formicola Leonardo Guerra

Matricole: 847762 844624

# Indice

| 1 | Introduzione e specifiche di progetto                        | 2  |
|---|--------------------------------------------------------------|----|
| 2 | Scelte progettuali                                           | 4  |
| 3 | Test                                                         | 6  |
|   | 3.1 TB <sub>-</sub> 1                                        | 6  |
|   | 3.2 TB.2                                                     | 6  |
|   | 3.3 TB <sub>-</sub> 3                                        | 6  |
|   | 3.4 TB <sub>-</sub> 4                                        | 6  |
|   | 3.5 TB <sub>-</sub> 5                                        | 7  |
|   | 3.6 TB_6                                                     | 7  |
|   | 3.7 TB <sub>-</sub> 7                                        | 7  |
|   | 3.8 TB <sub>-</sub> 8, TB <sub>-</sub> 9, TB <sub>-</sub> 10 | 7  |
| 4 | Risultati della sintesi                                      | 10 |
| 5 | Riferimenti                                                  | 12 |

# 1 Introduzione e specifiche di progetto

La seguente documentazione è frutto del lavoro di Stefano Formicola e Leonardo Guerra, nell'ambito dell'implementazione del progetto per la *Prova Finale di Reti Logiche* del Corso di Laurea in *Ingegneria Informatica*.

Lo scopo del progetto è la realizzazione di un componente hardware scritto nel linguaggio VHDL, con l'ausilio del tool di sintesi e analisi Xilinx Vivado Webpack.

Dati uno spazio bidimensionale (di dimensioni 256x256), le coordinate di un punto di riferimento e 8 centroidi appartenenti a tale spazio, il componente da descrivere valuta quale (o quali) dei centroidi risulta più vicino al punto secondo la Manhattan Distance (di seguito una figura esemplificativa di come i due percorsi tra i due punti siano equivalenti per la Manhattan Distance).



Inoltre, una maschera in ingresso specifica quali dei centroidi devono essere considerati per la valutazione della distanza (elencati dal bit meno significativo al più significativo, cioè nella posizione più a destra il centroide 1, nella posizione più a sinistra il centroide 8).

Il risultato della valutazione della distanza è riportato in una maschera di uscita che ha un "1" in corrispondenza dei centroidi a minima distanza dal punto (i centroidi seguono lo stesso ordinamento della maschera d'ingresso).

Tutte le simulazioni, Behavioural, Post-Synthesis Functional, Post-Synthesis Timing e Post-Implementation, sono state effettuate sulla FPGA xc7a200tfbg484-1.

L'interfaccia del componente implementato è la seguente:

# 2 Scelte progettuali

Abbiamo scelto di implementare una FSM con 6 stati principali (*IDLE*, *START*, *RESET*, *PROCESSING*, *ENDING*, *DONE*), dei quali 3 si compongono a loro volta di stati secondari:

- START ha readInMask (per leggere dalla RAM la maschera in ingresso), readX e readY (che prendono le coordinate del punto di riferimento);
- ENDING ha writeMask (che scrive in memoria la maschera in uscita);
- PROCESSING ha checkMask, lo stato principale per la gestione della FSM, che valuta se il centroide corrente ha il bit relativo nella maschera in ingresso a "1" (continuando l'esecuzione sullo stesso centroide, o passando alla valutazione del centroide successivo in caso contrario) e controlla se i centroidi siano già stati valutati tutti, spostandosi in tale eventualità nello stato di ENDING. getCentroidX, getCentroidY sono gli stati che prelevano dalla RAM le coordinate del centroide corrente, evaluateDist confronta la distanza del centroide corrente dal punto di riferimento con quella trovata fino a quel momento, modifyOutMask, infine, modifica la maschera d'uscita ogni qualvolta sia trovata una distanza minore o uguale alla minima.

Inoltre, uno stato di *idle* è utilizzato da *START*, *PROCESSING* e *ENDING* per supportare le transizioni di stato. Il segnale di *reset* è asincrono, mentre la commutazione degli stati avviene sul fronte di salita del *clock*.

Per la gestione dell'indice del centroide corrente abbiamo definito un segnale centroidIndex, utile anche per definire l'indirizzo di memoria dal quale prendere le coordinate del centoide corrente.

Se il centroide corrente ha distanza minore o uguale alla distanza minima trovata fino a quel momento, utilizziamo un segnale denominato *oneHotIndex*, vettore di 8 bit che rappresenta la codifica One-hot del centroide in analisi.

Se a distanza pari alla minima trovata fino a quel passo, la maschera d'uscita è posta in OR con la codifica one-hot del centroide; se a distanza minore, invece, la maschera d'uscita viene azzerata e posta uguale alla variabile oneHotIndex.



Di seguito uno diagramma degli stati della FSM implementata.

## 3 Test

Per testare il funzionamento della FSM implementata, in aggiunta al testbench di esempio fornitoci con le specifiche di progetto, abbiamo elaborato una batteria di 10 test[2], dei quali i primi 7 riguardano ognuno uno specifico caso limite, mentre gli ultimi 3 sono stati generati casualmente da un programma[3] scritto in C, per originare il contenuto della RAM del testbench in questione.

Di seguito sono riportate le casistiche esplorate da ogni testbench.

#### $3.1 \quad TB_{-1}$

Testa il caso in cui la maschera in ingresso abbia tutti i bit posti a 0. Quindi, a prescindere dal contenuto della RAM dall'indirizzo 1 a 18 (cioè indifferentemente da dove siano posizionati i centroidi ed il punto di riferimento), la maschera in uscita dovrà risultare con tutti i bit posti a 0.

#### $3.2 \quad TB_{-2}$

Testa il caso in cui tutti i centroidi siano alla stessa distanza dal punto: non essendoci tutti 1 nella maschera in ingresso la maschera in uscita non sarà un vettore interamente di 1, ma sarà semplicemente uguale alla maschera in ingresso.

#### $3.3 \quad TB_{-3}$

Testa il caso in cui i centroidi siano posti a distanze decrescenti dal punto (il centroide 1 più lontano, il centroide 8 più vicino). La maschera in uscita avrà, quindi, un 1 in corrispondenza del solo centroide 8.

#### $3.4 \quad TB_{-4}$

Testa il caso in cui il punto abbia coordinate (0,0) e, nonostante il centroide 8 sia alla stessa distanza del centroide 1, avendo il bit corrispondente nella maschera di ingresso a 0, avrà lo stesso valore del bit (a 0) nella maschera in uscita.

## $3.5 \quad TB_{-5}$

Testa il caso in cui il punto di riferimento abbia coordinate (255, 255).

## $3.6 \quad TB_{-6}$

Testa il caso in cui uno dei centroidi abbia coordinate corrispondenti a quelle del punto diriferimento.

## $3.7 \quad TB_{-7}$

Testa il caso in cui i centroidi da 1 a 6 siano tutti alla stessa distanza dal punto di riferimento, ma il centroide 7 sostituisca la maschera in uscita, essendo alla distanza minima dal punto.

## 3.8 TB\_8, TB\_9, TB\_10

Testbench generati casualmente attraverso il programma sopra citato. Nelle due pagine seguenti è riportato uno schema dei vari testbench eseguiti.

| TB_0    |    |                 |
|---------|----|-----------------|
| inMask  | 0  | 1 0 1 1 1 0 0 1 |
| C1      | 1  | 75              |
| CI      | 2  | 32              |
| C2      | 3  | 111             |
| CZ      | 4  | 213             |
| C3      | 5  | 79              |
| Co      | 6  | 33              |
| C4      | 7  | 1               |
| C4      | 8  | 33              |
| C5      | 9  | 80              |
| CS      | 10 | 35              |
| C6      | 11 | 12              |
| CO      | 12 | 254             |
| C7      | 13 | 215             |
| C7      | 14 | 78              |
| C8      | 15 | 211             |
| Co      | 16 | 121             |
| Р       | 17 | 78              |
| ٢       | 18 | 33              |
| outMask | 19 | 0 0 0 1 0 0 0 1 |

| TB_1    |    |                 |
|---------|----|-----------------|
| inMask  | 0  | 0 0 0 0 0 0 0 0 |
| C1      | 1  | 75              |
| CI      | 2  | 32              |
| C2      | 3  | 111             |
| CZ      | 4  | 213             |
| C3      | 5  | 79              |
| CS      | 6  | 33              |
| C4      | 7  | 1               |
| C4      | 8  | 33              |
| C5      | 9  | 80              |
| CJ      | 10 | 35              |
| C6      | 11 | 12              |
| Co      | 12 | 254             |
| C7      | 13 | 215             |
| C7      | 14 | 78              |
| C8      | 15 | 211             |
| Co      | 16 | 121             |
| Р       | 17 | 78              |
| Г       | 18 | 33              |
| outMask | 19 | 0 0 0 0 0 0 0 0 |

|         | i  |                 |
|---------|----|-----------------|
| TB_2    |    |                 |
| inMask  | 0  | 1 0 0 1 1 1 1 0 |
| C1      | 1  | 110             |
| CI      | 2  | 105             |
| C       | 3  | 107             |
| C2      | 4  | 108             |
| C       | 5  | 90              |
| C3      | 6  | 95              |
| C4      | 7  | 93              |
| C4      | 8  | 92              |
| C5      | 9  | 115             |
| Co      | 10 | 100             |
| C6      | 11 | 100             |
| Co      | 12 | 85              |
| C7      | 13 | 89              |
| C/      | 14 | 96              |
| C8      | 15 | 96              |
| C6      | 16 | 89              |
| Р       | 17 | 100             |
| ۲       | 18 | 100             |
| outMask | 19 | 1 0 0 1 1 1 1 0 |

| TB_3    |    |                   |
|---------|----|-------------------|
| inMask  | 0  | 1 1 1 1 1 1 1 1 1 |
| C1      | 1  | 55                |
| CI      | 2  | 55                |
| C2      | 3  | 55                |
| CZ      | 4  | 54                |
| C3      | 5  | 54                |
| C3      | 6  | 54                |
| C4      | 7  | 54                |
| C4      | 8  | 53                |
| C5      | 9  | 53                |
| CJ      | 10 | 53                |
| C6      | 11 | 53                |
| CO      | 12 | 52                |
| C7      | 13 | 52                |
| C/      | 14 | 52                |
| C8      | 15 | 52                |
| Co      | 16 | 51                |
| Р       | 17 | 50                |
| Г       | 18 | 50                |
| outMask | 19 | 1 0 0 0 0 0 0 0   |

| TB_4    |    |                   |
|---------|----|-------------------|
| inMask  | 0  | 0 0 0 0 1 1 1 1   |
| C1      | 1  | 1                 |
| CI      | 2  | 1                 |
| C2      | 3  | 2                 |
| C2      | 4  | 2                 |
| C3      | 5  | 3                 |
| CS      | 6  | 3                 |
| C4      | 7  | 4                 |
| C4      | 8  | 4                 |
| C5      | 9  | 5                 |
| CS      | 10 | 5                 |
| C6      | 11 | 6                 |
| CO      | 12 | 6                 |
| C7      | 13 | 7                 |
| C/      | 14 | 7                 |
| C8      | 15 | 1                 |
| Co      | 16 | 1                 |
| Р       | 17 | 0                 |
| Г       | 18 | 0                 |
| outMask | 19 | 0 0 0 0 0 0 0 0 1 |

|         | i  |                 |
|---------|----|-----------------|
| TB_5    |    |                 |
| inMask  | 0  | 1 1 1 1 0 0 0 0 |
| C1      | 1  | 1               |
| CI      | 2  | 1               |
| C2      | 3  | 2               |
| CZ      | 4  | 2               |
| C3      | 5  | 3               |
| C3      | 6  | 3               |
| C4      | 7  | 4               |
| C4      | 8  | 4               |
| C5      | 9  | 5               |
| CJ      | 10 | 5               |
| C6      | 11 | 6               |
| Co      | 12 | 6               |
| C7      | 13 | 7               |
| C7      | 14 | 7               |
| C8      | 15 | 254             |
|         | 16 | 254             |
| Р       | 17 | 255             |
| ٢       | 18 | 255             |
| outMask | 19 | 1 0 0 0 0 0 0 0 |

| TB_6    |    |                 |
|---------|----|-----------------|
| inMask  | 0  | 0 0 1 1 1 1 0 0 |
| C1      | 1  | 101             |
| CI      | 2  | 101             |
| C2      | 3  | 102             |
| CZ      | 4  | 102             |
| C3      | 5  | 103             |
| Co      | 6  | 103             |
| C4      | 7  | 104             |
| C4      | 8  | 104             |
| CE      | 9  | 99              |
| C5      | 10 | 99              |
| C6      | 11 | 100             |
| CO      | 12 | 100             |
| C7      | 13 | 100             |
| C7      | 14 | 99              |
| C8      | 15 | 0               |
| Co      | 16 | 0               |
| Р       | 17 | 100             |
| Γ       | 18 | 100             |
| outMask | 19 | 0 0 1 0 0 0 0 0 |

| TB_7    |    |                 |
|---------|----|-----------------|
| inMask  | 0  | 0 1 0 1 1 1 1 1 |
| C1      | 1  | 80              |
| CI      | 2  | 70              |
| C2      | 3  | 70              |
| CZ      | 4  | 100             |
| C3      | 5  | 65              |
| CS      | 6  | 95              |
| C4      | 7  | 55              |
| C4      | 8  | 75              |
| C5      | 9  | 71              |
| CS      | 10 | 99              |
| C6      | 11 | 70              |
| Co      | 12 | 80              |
| C7      | 13 | 72              |
| C/      | 14 | 82              |
| C8      | 15 | 71              |
| Co      | 16 | 81              |
| Р       | 17 | 70              |
| ۲       | 18 | 80              |
| outMask | 19 | 0 1 0 0 0 0 0 0 |

| _       | ì  |                 |
|---------|----|-----------------|
| TB_8    |    |                 |
| inMask  | 0  | 0 1 0 0 1 0 1 0 |
| C1      | 1  | 22              |
| CI      | 2  | 254             |
| C2      | 3  | 233             |
| C2      | 4  | 240             |
| C3      | 5  | 97              |
| C3      | 6  | 15              |
| C4      | 7  | 37              |
| C4      | 8  | 59              |
| C5      | 9  | 169             |
| CS      | 10 | 148             |
| C6      | 11 | 39              |
| Co      | 12 | 125             |
| C7      | 13 | 136             |
| C/      | 14 | 230             |
| C8      | 15 | 86              |
| Co      | 16 | 50              |
| Р       | 17 | 3               |
| ۲       | 18 | 156             |
| outMask | 19 | 0 0 0 0 1 0 0   |

| TB_9    |    |                 |
|---------|----|-----------------|
| inMask  | 0  | 1 0 0 1 0 0 0 1 |
| C1      | 1  | 70              |
| CI      | 2  | 168             |
| C2      | 3  | 98              |
| CZ      | 4  | 17              |
| C3      | 5  | 13              |
| CS      | 6  | 118             |
| C4      | 7  | 167             |
| C4      | 8  | 112             |
| C5      | 9  | 91              |
| CS      | 10 | 18              |
| C6      | 11 | 208             |
| Co      | 12 | 118             |
| C7      | 13 | 166             |
| C/      | 14 | 9               |
| C8      | 15 | 27              |
|         | 16 | 7               |
| Р       | 17 | 188             |
| r       | 18 | 39              |
| outMask | 19 | 0 0 0 1 0 0 0 0 |

| TB_10   |    |                 |
|---------|----|-----------------|
| inMask  | 0  | 1 0 0 1 1 0 1 0 |
| C1      | 1  | 20              |
| CI      | 2  | 68              |
| C2      | 3  | 216             |
| CZ      | 4  | 40              |
| C3      | 5  | 229             |
| CS      | 6  | 177             |
| C4      | 7  | 172             |
| C4      | 8  | 121             |
| C5      | 9  | 134             |
| Co      | 10 | 225             |
| C6      | 11 | 36              |
| Co      | 12 | 224             |
| C7      | 13 | 252             |
| C/      | 14 | 27              |
| C8      | 15 | 90              |
| Co      | 16 | 184             |
| Р       | 17 | 25              |
| F       | 18 | 27              |
| outMask | 19 | 0 0 0 0 0 0 1 0 |

## 4 Risultati della sintesi

Da una prima stesura del codice dell'implementazione, dopo aver verificato il funzionamento in *Pre-Synthesis*, abbiamo proceduto ad avviare la sintesi del componente che, in seguito, presentava un design di 305 cells, 38 I/O Ports, 366 Nets ed un funzionamento corretto in simulazione.

Successivamente la nostra attenzione si è rivolta all'ottimizzazione della FSM, prima riducendo il numero degli stati, poi utilizzando le variables, ove possibile, per sostituire i signals. Questa serie di operazioni ha ridotto il design post-synthesis a 264 cells, 325 Nets, dopodichè abbiamo reso il segnale di reset asincrono, arrivando così a 258 cells, 319 Nets, fino ad un minimo di 184 cells nell'analisi RTL.

Terminata l'ottimizzazione abbiamo condotto tutti i test, eseguiti correttamente in simulazione Behavioural, Post-Synthesis Functional e Timing.

In fase *Post-Synthesis*, oltre ai testbenches effettuati, ci siamo serviti della possibilità di specificare delle Timing Constraints per verificare il vincolo di funzionamento del componente a un periodo di clock di 100ns.

A tale scopo il codice utilizzato è stato:

create\_clock -period 100.0 -name i\_clk [get\_ports i\_clk]

La conferma del funzionamento al periodo di clock richiesto è riscontrabile nei risultati della sezione Design Timing Summary.

| etup                         |           | Hold                         |          | Pulse Width                              |           |
|------------------------------|-----------|------------------------------|----------|------------------------------------------|-----------|
| Worst Negative Slack (WNS):  | 90,670 ns | Worst Hold Slack (WHS):      | 0,153 ns | Worst Pulse Width Slack (WPWS):          | 49,500 ns |
| Total Negative Slack (TNS):  | 0,000 ns  | Total Hold Slack (THS):      | 0,000 ns | Total Pulse Width Negative Slack (TPWS): | 0,000 ns  |
| Number of Failing Endpoints: | 0         | Number of Failing Endpoints: | 0        | Number of Failing Endpoints:             | 0         |
| Total Number of Endpoints:   | 166       | Total Number of Endpoints:   | 166      | Total Number of Endpoints:               | 79        |

Dai valori appare evidente come il design implementato rispetti il vincolo sul periodo di clock.

Inoltre sono stati effettuati ulteriori test del componente anche in *Post-Implementation*, che hanno confermato la frequenza di funzionamento a 10MHz.

Pur avendo soddisfatto il vincolo richiesto dalle specifiche del progetto[1], abbiamo ritenuto interessante testare il design a frequenze maggiori di 10MHz, arrivando fino ad una frequenza limite del clock di 100MHz in *Post-Synthesis* e *Post-Implementation*, come di seguito riportato.

create\_clock -period 10.0 -name i\_clk [get\_ports i\_clk]

| etup                         |          | Hold                         |          | Pulse Width                              |          |
|------------------------------|----------|------------------------------|----------|------------------------------------------|----------|
| Worst Negative Slack (WNS):  | 0,670 ns | Worst Hold Slack (WHS):      | 0,153 ns | Worst Pulse Width Slack (WPWS):          | 4,500 ns |
| Total Negative Slack (TNS):  | 0,000 ns | Total Hold Slack (THS):      | 0,000 ns | Total Pulse Width Negative Slack (TPWS): | 0,000 ns |
| Number of Failing Endpoints: | 0        | Number of Failing Endpoints: | 0        | Number of Failing Endpoints:             | 0        |
| Total Number of Endpoints:   | 166      | Total Number of Endpoints:   | 166      | Total Number of Endpoints:               | 79       |

## 5 Riferimenti

- [1] Specifica del progetto di reti logiche. https://github.com/ste7en/progetto-reti-logiche/raw/master/doc/Specifica\_progetto\_AA\_2018\_2019.pdf, 2018.
- [2] Testbench del progetto di reti logiche. https://github.com/ste7en/progetto-reti-logiche/tree/master/test, 2019.
- [3] Testbench generator per la prova finale di reti logiche. https://github.com/ste7en/Project-Reti-Logiche-Testbench-Generator, 2019.
- [4] K.Skahill. VHDL for Programmable Logic. Addison Wesley, 1996.