# 2η Ομάδα Ασκήσεων στα Συστήματα Μικροϋπολογιστών

6° Εξάμηνο, Ακαδημαϊκή Περίοδος 2020 – 2021

| Ονοματεπώνυμο                  | Αριθμός Μητρώου |
|--------------------------------|-----------------|
| Μπούφαλης Οδυσσεύς – Δημήτριος | el18118         |
| Στεφανάκης Γεώργιος            | el18436         |

### Άσκηση 1<sup>η</sup>

#### EXERCISE\_1:

1.A:

**IN** 10H ; remove memory protection ; initial memory index 0900H LXI H,0900H

MVI E,00H ; E <- 0 (number to be stored in HL)

START:

MOV M, E ; move E to HL memory location

INR E ; E <- E + 1

INX H ; next memory location

MOV A,E

CPI FFH

; A <- E ; if A = 255 then Z = 0 ; if A != 255 then jump to START ; store 255 to memory JNZ START

MOV M, E

1.B:

; BC counts num of ones LXI B,0000H

LXI H,0900H ; HL points first stored number

LOOP\_ONES:

MOV D, M ; D <- current number MOV A, M ; A <- current number

MVI E,00H ; E <- 00H

CALL COUNT\_ONES ; count ones in current number

MOV A,M ; A <- current number

INX H ; HL points to next memory block ; if current number != 255 then CPI FFH

JNZ LOOP\_ONES ; loop

**JMP** 1.c ; end of 1.b

COUNT\_ONES:

INR E ; COUNT\_ONES loops while 1 <= E <= 8

; A <- shifted number MOV A, D

**ANI** 01H ; mask LSB

JZ SKIP ; if LSB is not 1 then goto SKIP

INX B ; else increase BC

SKIP:

MOV A, D

RRC ; right shift number MOV D, A ; and store to D

MOV A, E

**CPI** 08H ; if E != 8 then goto COUNT\_ONES

JNZ COUNT\_ONES

**RET** 

1.C:

LXI H,0900H

MVI D,00H ; counter of numbers in [10H, 60H]

L00P1:

MOV A,M ; A <- current number INX H ; HL <- next memory block

CPI 10H ; if num < 10H then

**JC** LOOP1 ; goto LOOP1

CPI 61H ; if num > 61H then

INR D ; else D <- D + 1

JMP LOOP1 ; loop

EXIT:

RST 1 END

"ask1.8085"

Άσκηση 2<sup>η</sup> EXERCISE\_2: ; remove memory protection IN 10H **LXI** B,0064H ; BC <- 64H (100 dec) delay constant 100 ms MVI D, C8H ; D <- C8H (200 dec) for long delay 200\*100 ms = 20 sec START: MVI A,00H ; negative logic output CMA **STA** 3000H ; turn off all leds ; the MSB is currently OFF OFF\_TO\_ON: ; check for ON ; delay CALL DELB **LDA** 2000H ; load input on A ANI 80H ; mask MSB **CPI** 80H ; if MSB = 1 then goto ON\_TO\_OFF JNZ OFF\_TO\_ON ; else repeat ; check for OFF ON\_TO\_OFF: CALL DELB ; delay **LDA** 2000H **ANI** 80H ; if MSB = 1 then repeat else **CPI** 00H ; the push button is ON so we light the output byte JNZ ON TO OFF ; move the number FF hex = 255 decimal to register A MVI A, FFH CMA ; turn on all the leds **STA** 3000H CONTINUE: DCR D MOV A, D **CPI** 00H JZ START ; if D == 0 then jump to START else CALL DELB **LDA** 2000H ; check for OFF-->ON ANI 80H **CPI** 80H ; if MSB is ON then goto WAIT\_FOR\_OFF JNZ CONTINUE ; jump to the subroutine CONTINUE

; check for OFF-->ON WAIT\_FOR\_OFF:

CALL DELB

DCR D ; delay 20 sec while waiting for MSB to become ON

**LDA** 2000H ANI 80H

**CPI** 00H ; if MSB = 1 then wait for OFF

JNZ WAIT\_FOR\_OFF

MVI D, C8H ; else reset constant D <- C8H (200 dec)

JMP CONTINUE ; jump to CONTINUE

END

"ask2.8085"

# Άσκηση $3^{\eta}$

| Aukijuij 3                              |          |        |   |                                |
|-----------------------------------------|----------|--------|---|--------------------------------|
| EXERCISE_3.1                            | <b>:</b> |        |   |                                |
|                                         | IN       | 10H    | ; | remove memory protection       |
| START:                                  |          |        |   | • •                            |
| • • • • • • • • • • • • • • • • • • • • | ΙΝΔ      | 2000H  |   | load input                     |
|                                         |          |        |   | D <- 00H                       |
|                                         |          |        |   |                                |
|                                         |          | E,A    |   | E stores initial input         |
|                                         | RAR      |        | ; | shift right until first        |
|                                         | JC       | D_1    | ; | one appears in CY              |
|                                         | RAR      |        | : | we jump to label D_i           |
|                                         | JC       |        |   | if we find the first bit "1"   |
|                                         | RAR      |        |   | at index i of the dip switches |
|                                         |          | D_3    | , | at index 1 of the dip switches |
|                                         |          |        |   |                                |
|                                         | RAR      |        |   |                                |
|                                         | JC       | D_4    |   |                                |
|                                         | RAR      |        |   |                                |
|                                         | JC       | D_5    |   |                                |
|                                         | RAR      |        |   |                                |
|                                         | JC       | D_6    |   |                                |
|                                         | RAR      |        |   |                                |
|                                         |          |        |   |                                |
|                                         |          | D_7    |   |                                |
|                                         | RAR      |        |   |                                |
|                                         | JC       | D_8    |   |                                |
|                                         |          |        |   |                                |
| SHOW:                                   |          |        | ; | SHOW outputs on negative       |
|                                         | MOV      | A, D   |   | logic leds the content of      |
|                                         | CMA      | , -    |   | A                              |
|                                         |          | 3000H  | , | ^                              |
|                                         |          |        |   |                                |
|                                         | JIIP     | START  |   |                                |
|                                         |          |        |   |                                |
| D_8:                                    |          | D,80H  |   |                                |
|                                         | MOV      | A, D   | ; | A <- 10000000                  |
|                                         | JMP      | SHOW   |   |                                |
| D_7:                                    | MVI      | D, 40H | ; | A <- 01000000                  |
|                                         | JMP      | SHOW   |   |                                |
| D_6:                                    |          | D,20H  |   | A <- 00100000                  |
| 5_0.                                    |          | SHOW   | , | 77 00100000                    |
| D E •                                   |          |        |   | A <- 00010000                  |
| D_5:                                    |          | D, 10H | , | A <- 00010000                  |
|                                         |          | SHOW   |   |                                |
| D_4:                                    |          | D,08H  | ; | A <- 00001000                  |
|                                         | JMP      | SHOW   |   |                                |
| D_3:                                    | MVI      | D,04H  | ; | A <- 00000100                  |
|                                         | JMP      | SHOW   |   |                                |
| D_2:                                    |          | D,02H  | : | A <- 00000010                  |
| - <b></b> •                             |          | SHOW   | ' |                                |
| D 1.                                    |          |        |   | A <- 00000001                  |
| D_1:                                    |          | D, 01H | , | ו שששששש -                     |
|                                         | JMP      | SHOW   |   |                                |
| EXIT:                                   |          |        |   |                                |
|                                         | END      |        |   |                                |
|                                         |          |        |   |                                |

"ask3.1.8085"

```
EXERCISE_3.2:
            IN 10H
                              ; remove memory protection
START:
            CALL KIND
                              ; KIND waits for input from keyboard
            MOV E, A
                              ; E <- keyboard input
            CPI 08H
                              ; comparing input with numbers 1-8
            JZ D_8
            CPI 07H
            JZ D_7
            CPI 06H
            JZ D_6
            CPI 05H
            JZ D_5
            CPI 04H
            JZ D_4
            CPI 03H
            JZ D_3
            CPI 02H
            JZ D_2
            CPI 01H
            JZ D_1
            MVI A,00H
                              ; if input is not in range 1-8 then
            CMA
                               ; A <- 00H so we don't turn on any
            STA 3000H
                               : leds
            JMP START
SHOW:
            MOV A, D
            CMA
            STA 3000H
            JMP START
D_1:
            MVI D, FFH
                              ; we jump to label D_i if user input
            JMP SHOW
                              ; is equal to i and we turn on all the
                               ; leds from index i up to 8
D_2:
            MVI D, FEH
            JMP SHOW
            MVI D, FCH
D_3:
            JMP SHOW
D_4:
            MVI D, F8H
            JMP SHOW
D_5:
            MVI D, F0H
            JMP SHOW
D_6:
            MVI D, E0H
            JMP SHOW
            MVI D, C0H
D_7:
            JMP SHOW
            MVI D,80H
D_8:
            JMP SHOW
EXIT:
```

**END** 

"ask3.2.8085"

#### EXERCISE\_3.3: START: ; turn memory protection off **IN** 10H LXI H, 0810H ; 10H is code for ' ' MVI M, 10H INX H MVI M, 10H **OLINE:** MVI A, FEH ; select line 0 (11111110) **STA** 2800H **LDA** 1800H ; key input **ANI** 07H ; keep 3 LSBs **MVI** B, 85H ; FETCH PC code **CPI** 05H ; if FETCH PC button is pressed JZ PRINT ; go to PRINT **MVI** B,86H ; INSTR STEP code JZ PRINT ; go to OUTPUT else **CPI** 06H ; if INSTR STEP then JZ PRINT ; go to PRINT 1LINE: MVI A, FDH **STA** 2800H **LDA** 1800H **ANI** 07H MVI B,80H ; FETCH REG **CPI** 05H JZ PRINT MVI B,82H ; FETCH ADDRS **CPI** 03H JZ PRINT **MVI** B,84H ; RUN **CPI** 06H JZ PRINT 2LINE: MVI A, FBH **STA** 2800H **LDA** 1800H **ANI** 07H MVI B,00H ; 0 **CPI** 06H JZ PRINT **MVI** B,81H ; DECR

**CPI** 03H

| JZ         | PRINT  |   |            |
|------------|--------|---|------------|
|            |        | : | STORE/INCR |
|            | 05H    | • | ,          |
|            | PRINT  |   |            |
| <b>0</b> - |        |   |            |
|            |        |   |            |
| 3LINE:     |        |   |            |
|            | A, F7H |   |            |
|            | 2800H  |   |            |
|            | 1800H  |   |            |
|            | 07H    |   |            |
|            | B, 01H | ; | 1          |
|            | 06H    |   |            |
|            | PRINT  |   | _          |
|            | B, 02H | ; | 2          |
|            | 05H    |   |            |
|            | PRINT  |   |            |
|            | B,03H  | ; | 3          |
|            | 03H    |   |            |
| JZ         | PRINT  |   |            |
| 4LINE:     |        |   |            |
|            | A, EFH |   |            |
|            | 2800H  |   |            |
|            | 1800H  |   |            |
|            | 07H    |   |            |
|            | B, 04H |   | 4          |
|            | 06H    | , | 7          |
|            | PRINT  |   |            |
|            | B, 05H |   | 5          |
|            | 05H    | , | J          |
|            | PRINT  |   |            |
|            | В, 06Н | ; | 6          |
|            | 03H    | , | ·          |
|            | PRINT  |   |            |
|            |        |   |            |
| 5LINE:     |        |   |            |
|            | A,DFH  |   |            |
| STA        | 2800H  |   |            |
| LDA        | 1800H  |   |            |
| ANI        | 07H    |   |            |
| MVI        | B,07H  | ; | 7          |
| CPI        | 06H    |   |            |
| JZ         | PRINT  |   |            |
| MVI        | B,08H  | ; | 8          |
|            | 05H    |   |            |
|            | PRINT  |   |            |
|            | B,09H  | ; | 9          |
|            | 03H    |   |            |
| JZ         | PRINT  |   |            |
| CL TNE.    |        |   |            |
| 6LINE:     | A DELL |   |            |
|            | A, BFH |   |            |

**STA** 2800H

```
LDA 1800H
            ANI 07H
            MVI B, 0AH
                             ; A
            CPI 06H
            JZ PRINT
            MVI B, 0BH
                             ; B
            CPI 05H
            JZ PRINT
            MVI B, 0CH
                              ; C
            CPI 03H
            JZ PRINT
LINE_7:
            MVI A,7FH
            STA 2800H
            LDA 1800H
            ANI 07H
            MVI B, 0DH
                             ; D
            CPI 06H
            JZ PRINT
            MVI B, 0EH
                             ; E
            CPI 05H
            JZ PRINT
            MVI B, 0FH
                             ; F
            CPI 03H
            JZ PRINT
            JMP START
PRINT:
            LXI H, 0815H
                              ; output addr "0810-0815", 0815: left digit of led screen
            MOV A, B
                              ; code of the button pressed
            CPI 80H
                             ; if it is less than 80H: "0123456ABCDEF" then
                             ; go to 0TOF
            JC 0TOF
                             ; else another button is pressed, all their codes
            MVI M,08H
                             ; start with 8 which is represented by 08/LOAD NEXT ADRSS
            LXI H, 0814H
            SUI 80H
                             ; SUB 80, only next digit remains
            MOV M, A
                              ; move LSB to required address
            JMP SHOW
      0TOF: MVI M,00H
            LXI H, 0814H
            MOV M, B
      SHOW: LXI D,0810H
                              ; load address of the message
            CALL STDM
            CALL DCD
            JMP START
            END
```

"ask3.3.8085"

## Άσκηση 4η

```
EXERCISE_4:
            JMP START
; Routines that implement the logical gates
; needed for the IC (XOR, OR, AND).
; Input registers: D, E
; Output register: C
; Usage: Align bits to be compared on the same column and store
         them in input registers D and E. Result will be stored
         in register C on the same column as the input bits.
XOR_OP:
            MOV A, D
            XRA E
            MOV C, A
            RET
OR_OP:
            MOV A, D
            ORA E
            MOV C, A
            RET
AND_OP:
            MOV A, D
            ANA E
            MOV C, A
            RET
            ; Driver code
START:
            LDA 2000H
                              ; load input
            MOV H, A
                               ; H stores input for later use
            ; First XOR gate between A0 and B0
            ANI 01H
                              ; mask B0 and
            MOV D, A
                               ; store it in input reg D
            MOV A, H
                               ; retrieve user input
                              ; mask A0
            ANI 02H
                               ; right shift to align bits to be compared
            RRC
            MOV E, A
                               ; store A0 in input reg E
            CALL XOR_OP
            MOV L,C
                               ; L <- A0 XOR B0
            ; Second XOR gate between A1 and B1
            MOV A, H
            ANI 04H
                               ; mask third input bit, that is B1
            MOV D, A
                               ; D <- B1
            MOV A, H
                              ; mask fourth input bit, that is A1
            ANI 08H
            RRC
                               ; bit alignment
            MOV E, A
                               ; E <- A1
            CALL XOR_OP
                               ; B <- A1 XOR B1
            MOV B, C
```

```
; Third XOR gate between (A0 XOR B0) and (A1 XOR B1)
MOV D.L
        ; store A0 XOR 01 in input reg D
MOV A, B
RRC
                 ; A1 XOR B1 has to be shifted right twice
RRC
                 ; so that the output bit aligns with LSB
MOV E, A
                 ; store A1 XOR B1 in input reg E
CALL XOR_OP
                 ; L <- (A0 XOR B0) XOR (A1 XOR B1) in LSB
MOV L, C
                 ; A1 XOR B1 also has to be given as output
MOV A, B
RRC
                 ; of the second led
ADD L
                 ; so we add it to the final reg
MOV L, A
                 ; L <- result of first 2 leds
; First AND gate between A3 and B3
MOV A, H
ANI 40H
                  ; mask to retrieve bit B3
MOV D, A
                  ; store B3 in input reg D
MOV A, H
                 ; mask to retrieve A3
ANI 80H
RRC
                  ; right shift to align it with B3
MOV E, A
                 ; store A3 in input reg E
CALL AND_OP
                 ; B <- A3 AND B3
MOV B,C
                 ; right shift result three times
MOV A, B
RRC
                 ; to align it with output X3
RRC
RRC
ADD L
                 ; store result in output reg
MOV L.A
; Second AND gate between A2 and B2
MOV A, H
ANI 10H
                  ; mask to retrieve B2
MOV D, A
                  ; store B2 in input reg D
MOV A, H
                 ; mask to retrieve A2
ANI 20H
RRC
                  ; align A2 with B2
MOV E, A
CALL AND_OP
                  ; H <- A2 AND B2 (running out of regs...)
MOV H, C
; OR gate between (A3 AND B3) and (A2 AND B2)
MOV A, B
RRC
                  ; right shift twice A3 AND B3 to
                 ; align it with A2 AND B2
RRC
MOV D, A
                 ; store A3 AND B3 in input reg D
MOV E, H
                 ; store A2 AND B2 in input reg E
CALL OR_OP
MOV H, C
                 ; H <- (A3 AND B3) OR (A2 AND B2)
MOV A, H
                 ; right shift result twice so that it
RRC
RRC
                 ; aligns with X2
ADD L
                 ; store result in output reg L
```

```
; Output the result on negative logic leds MOV L,A CMA STA 3000H JMP START END
```

"ask4.8085"

Όλα τα αρχεία πηγαίου κώδικα που παρουσιάστηκαν παραπάνω έχουν επισυναπτεί μαζί με την παρούσα αναφορά και μπορούν να εκτελεστούν στο σύστημα TSIK MicroLab Simulator .

## Άσκηση 5<sup>η</sup>

Η μνήμη SRAM 256x4 bits που μας ζητείται να υλοποιήσουμε έχει χώρο για 256 λέξεις μεγέθους 4 bits. Χωρίζουμε λοιπόν την μνήμη σε 4 τμήματα όπου το καθένα έχει μέγεθος 256 bits. Κάθε λέξη μοιράζει από ένα bit της σε κάθε τμήμα από τα τέσσερα. Το κάθε τμήμα είναι ένας πίνακας με διαστάσεις α και  $\beta$  τέτοιες ώστε  $\alpha \cdot \beta = 256$ . Επιλέγουμε διαστάσεις 32x8 έτσι ώστε να πετύχουμε τετραγωνικό σχήμα. Για να επιλέξουμε γραμμή χρειαζόμαστε  $\log_2 32 = 5$  bits και χρειαζόμαστε και άλλα  $\log_2 8 = 3$  bits για να επιλέξουμε στήλη. Για αυτούς τους λόγους οι ακροδέκτες διευθύνσεων A0-A2 χρησιμοποιούνται για την επιλογή στήλης με χρήση πολυπλεκτών 8-σε-1 και οι ακροδέκτες διευθύνσεων A3-A7 χρησιμοποιούνται για την επιλογή γραμμής με χρήση αποκωδικοποιητή 5-σε-32. Οι ακροδέκτες D0-D3 είναι οι ακροδέκτες εισόδου/εξόδου των 4 bit και τα σήματα  $\overline{WE}$ ,  $\overline{CS}$ , και  $\overline{RD}$  μέσω των αντίστοιχων ακροδεκτών επιτρέπουν ή αποτρέπουν λειτουργίες εγγραφή και ανάγνωσης. Τα τρία σήματα ελέγχου έχουν αρνητική πολικότητα: ενεργοποιούν τη λειτουργία τους, το καθένα, όταν είναι μηδέν. Το σήμα  $\overline{CS}$  (αρνητικό ChipSelect) ενεργοποιεί ή αδρανοποιεί ολόκληρο το chip και προορίζεται για χρήση όταν φτιάχνουμε μια μεγάλη μνήμη από πολλά chips, για να επιλέγουμε σε ποιο chip απευθυνόμαστε κάθε φορά. Όταν  $\overline{CS} = 0$  (ενεργό chip), το σήμα  $\overline{WE}$  (αρνητικό WriteEnable) ενεργοποιεί την εγγραφή ενώ το σήμα  $\overline{RD}$  ενεργοποιεί την ανάγνωση.

#### Για να γίνει η εγγραφή στη μνήμη:

- 1. Εφαρμόζουμε στις γραμμές  $A_0$ - $A_7$  τη διεύθυνση που θέλουμε να γράψουμε.
- 2. Η CS τίθεται στο λογικό 0 μέσω αρνητικού παλμού και σταματάει η απομόνωση εισόδου και εξόδου της μνήμης.
- 3. Έρχεται αρνητικός παλμός στον  $\overline{\mathrm{WE}}$  ενώ στον ακροδέκτη  $\overline{\mathrm{RD}}$  έρχεται θετικός παλμός και ξεκινάει η εγγραφή στη μνήμη αφού η έξοδος της πύλης AND (write) γίνεται 1 και της AND (read) γίνεται 0. Οι  $A_0$ - $A_2$  προσδιορίζουν σε ποια στήλη από τις 8 να οδηγήσουν την είσοδο και οι  $A_3$ - $A_7$  σε ποια γραμμή θα γίνει η εγγραφή των 4 bits. Στη συνέχεια το σύρμα write, οδηγείται στο enable των τρισταθών buffers που κοιτούν προς τα δεξιά και ελέγχουν το πέρασμα πληροφορίας από τις εισόδους  $D_0$ ,  $D_1$ ,  $D_2$ ,  $D_3$  οι οποίοι ενεργοποιούνται. Έτσι η πληροφορία τους περνάει στην έξοδο των τρισταθών buffers και ανανεώνει το περιεχόμενο της κατάλληλης θέσης μνήμης η οποία έχει επιλεχθεί όπως περιγράφηκε παραπάνω μέσω των ακροδεκτών  $A_0$ - $A_7$ . Οι τρισταθείς buffers που κοιτούν προς τα αριστερά τίθενται σε κατάσταση υψήλης αντίστασης.
- 4. Τελειώνει ο αρνητικός παλμός WE,
- 5. Επανέρχεται το  $\overline{CS}$  στο λογικό 1.

#### Για να γίνει η ανάγνωση από τη μνήμη:

- 1. Εφαρμόζουμε στις γραμμές ΑΟ-Α7 τη διεύθυνση που θέλουμε να διαβάσουμε.
- 2. Η  $\overline{\text{CS}}$  τίθεται στο λογικό 0 μέσω αρνητικού παλμού και σταματάει η απομόνωση εισόδου και εξόδου της μνήμης.
- 3. Έρχεται αρνητικός παλμός στον  $\overline{\text{RD}}$  ενώ στον ακροδέτη  $\overline{\text{WE}}$  έρχεται θετικός παλμός και ξεκινάει η εγγραφή στη μνήμη αφού η έξοδος της πύλης AND (read) γίνεται 1 και της AND (write) γίνεται 0. Οι ακροδέκτες A3-A7 καθορίζουν ποια γραμμή θα επιλεχθεί για την ανάγνωση των 4 bits ενώ οι ακροδέκτες A0-A2 επιτρέπουν στα bit της επιλεγμένης στήλης να φτάσουν στις εξόδους των πολυπλεκτών. Στη συνέχεια το σύρμα read, οδηγείται στο

enable των τρισταθών buffers που κοιτούν προς τα αριστερά και έτσι επιτρέπεται το πέρασμα πληροφορίας μέσα από τους D0, D1, D2, D3. Έτσι η πληροφορία τους περνάει στην έξοδο των τρισταθών buffers και έτσι διαβάζουμε την επιθυμητή διεύθυνση. Οι τρισταθείς buffers που κοιτούν προς τα δεξιά τίθενται σε κατάσταση υψήλης αντίστασης.

- 4. Τελειώνει ο αρνητικός παλμός  $\overline{\text{RD}}$  .
- 5. Επανέρχεται το  $\overline{\text{CS}}$  στο λογικό 1.



# Άσκηση 6η

Το ζητούμενο σύστημα μνήμης προς σχεδίαση συνίσταται από τα εξής ολοκληρωμένα που βρίσκονται σε διαδοχικές θέσεις χωρίς κενά:

• **0000H-07FFH**: 1 ολοκληρωμένο μνήμης ROM 2K X 8bit

0800H-07FFH: 1 ολοκληρωμένο μνήμης ROM 2K X 8bit

1000H-1FFFH: 1 4K X 8 bit SRAM
 2000H-27FFH: 1 2K X 8 bit SRAM
 2800H-2FFFH: 1 2K X 8 bit SRAM

Με χρήση του μΕ 8085 η αναπαράσταση των δεδομένων απαιτεί 8 bits και οι διευθύνσεις αποτελούνται από το πολύ 16 bits.

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | Address |
|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|---------|
| 0  | 0  | 0  | 0  | 0  | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | H0000   |
| 0  | 0  | 0  | 0  | 0  | 1  | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 07FFH   |
| 0  | 0  | 0  | 0  | 1  | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | H0080   |
| 0  | 0  | 0  | 0  | 1  | 1  | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 0FFFH   |
| 0  | 0  | 0  | 1  | 0  | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1000H   |
| 0  | 0  | 0  | 1  | 1  | 1  | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1FFFH   |
| 0  | 0  | 1  | 0  | 0  | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 2000H   |
| 0  | 0  | 1  | 0  | 0  | 1  | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 27FFH   |
| 0  | 0  | 1  | 0  | 1  | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 2800H   |
| 0  | 0  | 1  | 0  | 1  | 1  | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 2FFFH   |

Παρατηρούμε ότι τα bit  $A_{15}$ ,  $A_{14}$  δεν χρησιμοποιούνται για τον προσδιορισμό καμίας θέσης μνήμης και έχουν για όλες τις θέσεις μνήμης τιμή 00. Χρησιμοποιούνται λοιπόν ως επίτρεψη στον αποκωδικοποιητή ή στις λογικές πύλες της  $2^{\eta\varsigma}$  υλοποίησης. Τα bit  $A_{11}$ ,  $A_{12}$ ,  $A_{13}$  χρησιμοποιούνται για την επιλογή του επιθυμητού ολοκληρωμένου. Συγκεκριμένα:

- $A_{13}, A_{12}, A_{11} = 000 \rightarrow ROM1$
- $A_{13}, A_{12}, A_{11} = 001 \rightarrow ROM2$
- $A_{13}$ ,  $A_{12}$ ,  $A_{11} = 010$ ,  $A_{13}$ ,  $A_{12}$ ,  $A_{11} = 011 \rightarrow ROM3$
- $A_{13}, A_{12}, A_{11} = 100 \rightarrow RAM1$
- $A_{13}$ ,  $A_{12}$ ,  $A_{11} = 101 \rightarrow RAM2$





# Άσκηση 7η

0000H-2FFFH: ROM (12KB)
 3000H-5FFFH: RAM (12KB)
 6000H-6FFFH: ROM (4KB)

• **7000H**: θύρα εξόδου (Memory map I/O)

• **70H**: θύρα εισόδου (Standard I/O)

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | Address |
|----|----|----|----|----|----|---|---|---|---|---|---|---|---|---|---|---------|
| 0  | 0  | 0  | 0  | 0  | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0000H   |
| 0  | 0  | 0  | 0  | 1  | 1  | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 0FFFH   |
| 0  | 0  | 0  | 1  | 0  | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 1000H   |
| 0  | 0  | 0  | 1  | 1  | 1  | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1FFFH   |
| 0  | 0  | 1  | 0  | 0  | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 2000H   |
| 0  | 0  | 1  | 0  | 1  | 1  | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 2FFFH   |
| 0  | 0  | 1  | 1  | 0  | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 3000H   |
| 0  | 0  | 1  | 1  | 1  | 1  | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 3FFFH   |
| 0  | 1  | 0  | 0  | 0  | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 4000H   |
| 0  | 1  | 0  | 0  | 1  | 1  | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 4FFFH   |
| 0  | 1  | 0  | 1  | 0  | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 5000H   |
| 0  | 1  | 0  | 1  | 1  | 1  | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 5FFFH   |
| 0  | 1  | 1  | 0  | 0  | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 6000H   |
| 0  | 1  | 1  | 0  | 1  | 1  | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 6FFFH   |

Από το παραπάνω πίνακα παρατηρούμε ότι η διαφοροποίηση των θέσεων μνήμης που καταλαμβάνουν οι ROM, RAM γίνεται μέσω των θέσεων 12, 13, 14. Οπότε αυτά τα bits χρησιμοποιήθηκαν σαν είσοδοι προκειμένου να επιλεχθεί το κατάλληλο ολοκληρωμένο μνήμης. Επιπλέον από τις προδιαγραφές του προβλήματος ορίζεται η κατάληψη των θέσεων μνήμης με αλληλουχία ROM, RAM, ROM. Δηλαδή, η ενιαία μνήμη ROM που διαθέτουμε που έχει μέγεθος 16KB ίσο με το άθροισμα των μεγεθών των επιμέρους 4KB και οι 3 RAM των 4KB με συνολικό μέγεθος 12KB θα πρέπει να παρεμβάλλονται. Οπότε το πρόβλημα ανάγεται στο πως θα μπορέσουμε να διαχωρίσουμε τις διευθύνσεις που αντιστοιχούν σε κάθε κομμάτι της ROM. Αναλυτικά έχουμε:

- Οι λέξεις που αποθηκεύονται στην ROM είναι σε πλήθος 16KB =  $2^{14}$  και συνεπώς χρειάζονται 14 bit ( $A_0 A_{13}$ ) για την διευθυνσιοδότησή τους
- Οι λέξεις που αποθηκεύονται στις RAM 1, RAM 2, RAM 3 μεγέθους 4KB είναι σε πλήθος 4K = $2^{12}$  λέξεις και συνεπώς απαιτούνται 12 bit ( $A_0-A_{11}$ ) για την διευθυνσιοδότησή τους.

Τα bit  $A_{12}$ ,  $A_{13}$ ,  $A_{14}$  χρησιμοποιούνται για την επιλογή του επιθυμητού ολοκληρωμένου (ROM, RAM1, RAM2 ή RAM3) καθώς ένας ή περισσότεροι συνδυασμοί αυτών προσδιορίζουν μοναδικά τις περιοχές μνήμης που αντιστοιχούν σε κάθε ολοκληρωμένο. Συγκεκριμένα:

- $\bullet \quad A_{14}A_{13}A_{12} = 000 \ \text{kai} \ A_{14}A_{13}A_{12} = 001 \ \text{kai} \ A_{14}A_{13}A_{12} = 010 \ \text{kai} \ A_{14}A_{13}A_{12} = 110 \ \text{gia} \ \text{th} \ \text{ROM}$
- $A_{14}A_{13}A_{12} = 011$  yia thy RAM 1
- $A_{14}A_{13}A_{12} = 100 \text{ yia thy RAM 2}$
- $A_{14}A_{13}A_{12} = 101$  yia thy RAM 3

Η μνήμη ROM λαμβάνει τα bits  $A_0-A_{11}$  από το address bus ενώ το bit  $A_{12}$  από την έξοδο της πύλης XOR και το  $A_{13}$  αυτούσιο όπως φαίνεται στο παρακάτω σχήμα. Αυτό συμβαίνει έτσι ώστε τα bit  $A_{12}$  και  $A_{13}$  να μετατρέπουν τις διευθύνσεις του χάρτη μνήμης που αντιστοιχούν σε θέσεις της ROM που δεν είναι στο πρώτο τμήμα της (0000H-2FFFH) σε συνεχόμενες θέσεις εσωτερικά στο ολοκληρωμένο (γίνεται δηλαδή αντιστοίχιση των διευθύνσεων 6000H έως 6FFFH του χάρτη μνήμης στις διευθύνσεις 3000H-3FFFH της ROM). Τέλος, για την επίτρεψη του latch της θύρας

εξόδου 7000Η κάνουμε χρήση πύλης AND με 16 εισόδους (γιατί είναι memory map I/O), η οποία αντιστοιχεί σε  $(A_0'A_1'A_2'A_3'A_4'A_5'A_6'A_7'A_8'A_9'A_{10}'A_{11}'A_{12}A_{13}A_{14}A_{15}')'$  ενώ για την επίτρεψη του latch εισόδου κάνουμε χρήση του  $\overline{Y_7}$  (αφού είναι από το standard I/O) που δεν χρησιμοποιείται κάπου αλλού.

