| Лабораторная работа №2     | Группа 06                       | 2023 |  |
|----------------------------|---------------------------------|------|--|
| Построение логических схем | Прозорова Варвара Владиславовна |      |  |

### Инструментарий и требования к работе:

Logisim-evolution и Icarus Verilog 10

### Ссылка на репозиторий:

https://github.com/skkv-mkn/mkn-comp-arch-2023-circuit-stepashka-21

## <u>Схема в logisim.</u>

- \*\_\_\_\_ функция реализована в verilog, в момент производства схемы в logisim так сделать не догадалась.
- **dec3\_5** стандартный дешифратор (получается 5 битов, так как на вход подаются нормальные числа, приведенные по модулю 5), но выводит элементы снизу вверх, так как стек будет заполняться по уровням снизу вверх (если будет заполнена пятая ячейка, то потом он перескочит в первую, все норм).
- **dec2\_4** стандартный дешифратор.
- **c5\_3**, **c4\_2** стандартные шифраторы.
- **mx2\_1** стандартный мультиплексор для двух битов.
- \*mx3\_1 мультиплексор для трех битов, получается из 3 обычных мультиплексоров попарным "сравнением".
- \*mx4\_1 мультиплексор для четырех битов, получается из 4 обычных мультиплексоров попарным "сравнением".
- \*mx5\_1 мультиплексор для пяти битов, получается из 5 обычных мультиплексоров попарным "сравнением".
- **mx20\_4** мультиплексор для 20 битов с выводом 4 из них, то есть 5 раз сравнивает четверки битов.
- **jk\_trig** обычный jk-триггер с reset (в verilog его нет, там сразу d\_trig) **d\_trig** тот же самый jk-триггер только j и k становятся d и -d соответственно.
- **mem1** ячейка памяти для одного бита х из d\_trig c функцией reset (вход rst).

**mem2**, **mem3** – ячейки памяти для двух и трех битов из mem1.

**mem4** – ячейка памяти для четырех битов с функцией wr – нужно ли что-то менять, пригодится при push.

**add1mod5** – получает на вход 2 бита и отдельный бит для возможного переноса, складывает стандартно.

**add3mod5** — получает на вход 3 бита одного числа и 3 бита другого числа, складывает стандартно в столбик, в случае первого сложения переноса нет, поэтому константа 0. Если получается 4 бита, то с помощью mod5\_4bit переводит их в три бита.

**mod5min3** – получает на вход число x, приведенное по модулю 5, кодирует его 5 элементов, затем переворачивает эти 5 элементов, получается число 5 - x, а потом нужно прибавить 1, так как шифратор тоже прибавляет 1, но при переворачивании получается -1.

**mod5\_4bit** — получает на вход 4 бита (q0, q1, q2, q3), попарно сравнивает первый с третьим и второй с четвертым, так как двоичная запись кодируется как  $q0*1 + q1*2 + q2*4 + q3*(8 \mod 5 = 3)$ . То есть если первый и третий или второй и четвертый вместе или 1, или 0, то можно сразу писать два нуля, ведь по модулю 5 они и правда 0. Дальше прибавляет к концовке числа 11 (то есть как бы 3) для случая, если первый (четвертый) бит так и остался 1 (то есть можно стереть этот старший бит, но только тогда, когда к числу прибавится 3), смотрит на возможные переносы, в случае, когда получается 110, выводит 001.

**stack** – здесь происходит все работа стека; отдельно реализовывается работа с индексами: изначально 0, потом в зависимости от команды либо ничего не происходит, если пор; либо делаются замены в стеке и потом к индексу +1 mod 5, если push; либо выводит нужное значение по индексу = текущий индекс -1 mod 5, и сам индекс -1 mod 5, если рор; либо берет значение индекса со входа, вычитает это значение из 5 с помощью mod5min3 и прибавляет его к текущему индексу стека (x - y = x + (5 - y) mod5), сам индекс при этом сохраняется для последующих операций, а на выход идет значение из ячейки с получившимся индексом, если get. Каждая из ячеек хранится в mem4, в каждом из mem4 по 4 бита значения. Как работают все mem4? Если команда clk + push, то срабатывает wr, который является символом того, что нужно перезаписать стек, иначе ничего не происходит. В случае get и рор необходим вывод. Это реализуется в самом низу схемы. В случае рор сначала нужно сдвинуть индексы на 1 по циклу, если get, то все и так уже на нужном месте.

# Проверка работы:

Приходится показывать работу именно на этой схеме, так как у меня реализован вывод значений только при командах рор и get. reset:



push 0001 (справа синий провод означает, что вывода нет; у нижнего mem'a видно, что нижний провод один стал светло зеленый, там записалась 1):



push 0011:



# push 0111:



# pop:



и выводится последний:



push 0101 (вывода нет, заменилась вторая снизу ячейка):



get 1000 (то есть минус один от текущей, вывелся предыдущий): ((вместо подачи индексы в моей схеме для get значение ячейки подается 4битным числом, вместо значения для push.))



reset (все обнулилось, указатель на нижней ячейке):



(сейчас схема выглядит немного по-другому, я заменила все входы, состоящие из четырех/трех/двух битов, на четырех/трех/двух-битовый один вход; также подвела выходы ко входам, чтобы было удобнее тестировать (и попытаться сделать входо-выход, но безуспешно..))



<u>Verilog 1:</u> все функции названы и работают так же, как в схеме logisim. (например, вот схема мультиплексора mx2\_1 и тест для нее)



```
module mx2_1_tb_;
    reg x0, x1, a;
    wire y;
    mx2_1 w(y, x0, x1, a);
    initial begin
        x0 = 1; x1 = 0; a = 0;
        #1;
        $display(y);
    end
endmodule
```

Тесты такие же, как и в Verilog 2 (см. ниже).

### Verilog 2:

Стек – массив длины 5.

Каждая операция меняет индекс (index) в соответствии с командой: nop: skip

push: ячейке присваивается значение из  $I_DATA$ ; index: если был 4, то станет 0, иначе +1 mod 5

рор: если index был 0, то станет 4, иначе -1 mod 5; выводится значение по получившемуся индексу

get: index каким был, таким и остается; если index == 0, то выводится ячейка с индексом 4 - INDEX mod 5, иначе выводится ячейка с индексом = (index - 1 < INDEX % 5)? (index - 1 + 5 - INDEX % 5): (index - 1 - INDEX % 5). Все условия нужны для того, чтобы избежать переполнения. Так, например,  $4 + 5 \mod 5 = 1$ , а на деле 4, или  $4 + 4 \mod 5$  получается 0, хотя по факту 3.

Сам код работает только в случае, если выдано либо clk, либо reset (для этого есть: always@(...)).

#### Тесты:

#### Вывод в формате:

```
CLK, RESET, COMMAND, INDEX, I_DATA, O_DATA
```

```
reset
       1
              00
                    000
                          0000 0000
push: 0001 и 0011
1
       0
              01
                    000
                          0001
                                 0000
       0
              01
                    000
                          0011
                                0000
get по индексам от 0 до 7
1
       0
              11
                    000
                          0011
                                0011
              11
                    001
                          0011
                                 0001
1
       0
              11
                    010
                          0011
                                 0000
1
      0
              11
                    011
                          0011
                                0000
```

```
1
       0
                                 0000
              11
                    100
                           0011
1
       0
               11
                    101
                           0011
                                 0011
       0
               11
                    110
                           0011
                                 0001
1
push: 0111, 1111, 1110, 1100, 1000 (первые две ячейки перезапишутся)
                           0111
                                 0000
       0
              01
                    110
1
       0
                                 0000
              01
                    110
                           1111
1
       0
              01
                    110
                           1110
                                 0000
1
       0
              01
                    110
                           1100
                                 0000
       0
              01
                           1000
                                 0000
1
                    110
рор по индексам от 0 до 10 (проверка перезаписи; это два цикла, вернемся
в исходную)
                                 1000
1
       0
              10
                    110
                           1000
1
       0
                           1000
                                 1100
               10
                    110
1
       0
               10
                    110
                           1000
                                 1110
1
       0
              10
                    110
                           1000
                                 1111
1
       0
               10
                    110
                           1000
                                 0111
1
       0
              10
                    110
                           1000
                                 1000
1
       0
              10
                    110
                           1000
                                 1100
1
       0
              10
                    110
                           1000
                                 1110
1
       0
              10
                    110
                           1000
                                 1111
       0
                    110
              10
                           1000
                                 0111
push: 1001 и 1011
              01
                    110
                           1001
                                 0000
       0
1
       0
              01
                    110
                           1011
                                 0000
рор по индексам от 0 до 5
       0
               10
                    110
                           1011
                                 1011
1
       0
               10
                    110
                           1011
                                 1001
1
       0
              10
                    110
                           1011
                                 1000
1
       0
               10
                    110
                           1011
                                 1100
       0
              10
                    110
                           1011
                                 1110
get по индексам от 0 до 7
       0
                    000
1
               11
                           1011
                                 1011
1
       0
                           1011
                                 1001
              11
                    001
1
       0
               11
                    010
                           1011
                                 1000
1
       0
               11
                    011
                           1011
                                 1100
1
       0
              11
                    100
                           1011
                                 1110
1
       0
              11
                    101
                           1011
                                 1011
1
       0
               11
                    110
                           1011
                                 1001
reset
       1
              11
                    110
                           1011
                                 0000
рор по индексам от 0 до 5
```

| 1                         | 0 | 10 | 110 | 1011 | 0000 |  |  |
|---------------------------|---|----|-----|------|------|--|--|
| 1                         | 0 | 10 | 110 | 1011 | 0000 |  |  |
| 1                         | 0 | 10 | 110 | 1011 | 0000 |  |  |
| 1                         | 0 | 10 | 110 | 1011 | 0000 |  |  |
| push: 0110                |   |    |     |      |      |  |  |
| 1                         | 0 | 01 | 110 | 0110 | 0000 |  |  |
| get по индексам от 0 до 7 |   |    |     |      |      |  |  |
| 1                         | 0 | 11 | 000 | 0110 | 0110 |  |  |
| 1                         | 0 | 11 | 001 | 0110 | 0000 |  |  |
| 1                         | 0 | 11 | 010 | 0110 | 0000 |  |  |
| 1                         | 0 | 11 | 011 | 0110 | 0000 |  |  |
| 1                         | 0 | 11 | 100 | 0110 | 0000 |  |  |
| 1                         | 0 | 11 | 101 | 0110 | 0110 |  |  |
| 1                         | 0 | 11 | 110 | 0110 | 0000 |  |  |
|                           |   |    |     |      |      |  |  |

## Что изменилось?

В отчете: подробнее описала работу функций, добавила тесты для verilog

В logisim: исправила get (раньше он менял индекс вершины стека, сейчас – нет); улучшила проверку индекса по модулю 5 (при get); исправила внешний вид (видимо, в худшую сторону), изменила названия входов/выходов

B verilog: написала тесты (они одинаковые и для 2.1, и для 2.2). Написала структурную модель (с нуля) и исправила поведенческую модель.