# 实验报告

实验名称: 单周期处理器实验

院系: 计算机学院 19 级计算机科学 与技术

班级: 计科2班

姓名: 施天予

指导老师: 陈刚

# 一、 实验内容

- 1. 掌握单周期 CPU 数据通路图的构成、原理及其设计方法;
- 2. 掌握单周期 CPU 的实现方法,代码实现方法;
- 3. 认识和掌握指令与 CPU 的关系;
- 4. 掌握测试单周期 CPU 的方法。

### 4.1 实验要求

先阅读实验原理部分, 实现下列模块, 并按照下列要求完成实验:

- Datapath, 其中主要包含 alu 和寄存器堆(实验 5 已完成), 存储器(实验 6 已经完成), PC 和 controller(实验 7 已经完成, 其中 Controller 包含两部分, 分别为 main\_decoder, alu\_decoder), adder、mux2、signext、sl2(其中 adder、mux2数字逻辑课程已实现, 相关的源代码模板在实验 5 已经提供, signext、sl2 参见实验原理)。
- 指令存储器 inst\_mem(Single Port Rom), 数据存储器 data\_mem(Single Port Ram);
   使用 BlockMemory Generator IP 构造指令, 注意考虑 PC 地址位数统一。 (参考实验 6)
- 参照实验原理,将上述模块依指令执行顺序连接。实验给出 top 文件,需兼容 top 文件端口设定。
- 实验给出仿真程序,最终以仿真输出结果判断是否成功实现要求指令。仿真具体 参照,参照实验1基础操作,以及《Basys3入门指导手册》。

#### 4.2 实验模块结构

| -top.v       | 设计顶层文件,已提供。                                  |
|--------------|----------------------------------------------|
| mips.v       | MIPS 软核顶层文件,将 Controller 与 Datapath 连接,已提供   |
| controller.v | 控制器模块,参照(改写)实7代码。                            |
| maindec.v    | Main decoder 模块,负责译码得到各个组件的控制信号。             |
| aludec.v     | ALU Decoder 模块,负责译码得到 ALU 控制信号。              |
| datapath.v   | 数据通路模块,自行实现                                  |
| pc.v         | PC 模块,参照(改写)实验 7 代码                          |
| alu.v        | ALU 模块,参照(改写)实验 5 代码                         |
| sl2.v        | 移位模块,参考《其他组件实现.pdf》                          |
| signext.v    | 有符号扩展模块,参考《其他组件实现.pdf》                       |
| mux2.v       | 二选一选择器,自行实现                                  |
| regfile.v    | 寄存器堆,参照基础模块代码,实验 5 已经提供                      |
| adder.v      | 加法器,参照基础模块代码,实验 5 已经提供                       |
| inst_ram.ip  | RAM IP,通过 Block memory generator 进行实例化,见实验 6 |
| data_ram.ip  | RAM IP,通过 Block memory generator 进行实例化,见实验 6 |

# 二、实验原理

#### 5.1 实验总体框架及单周期处理器连线图



图 1: 单周期 CPU 框架图

如图 1, 完整的单周期 CPU 实现框架图。图中有些部分我们之前已经在实验 5,6,7 中已经完成 (参见 4.2 中的描述),继续完成 datapath 模块,即可将单周期 MIPS 软核完整实现。



图 2: 单周期 CPU 系统连线图

图 2 为单周期的完整系统连线图,涵盖 add、and、sub、or、slt、beq、j、lw、sw、addi 等指令。本次实验仅实现上述几类指令,完整的 MIPS 指令集将与硬件综合设计中完善,此处以掌握数据通路分析为主要目的。

# 三、实验设计

Inst\_mem 例化

```
ENTITY inst mem IS
       PORT (
 60
         clka : IN STD LOGIC:
 61
         addra : IN STD_LOGIC_VECTOR(7 DOWNTO 0);
         douta : OUT STD_LOGIC_VECTOR(31 DOWNTO 0)
 63
    );
 64
 65 : END inst_mem;
Data mem 例化
    ENTITY data_mem IS
        PORT (
 60
         clka : IN STD_LOGIC;
 61
          wea : IN STD_LOGIC_VECTOR(0 DOWNTO 0);
 62
          addra : IN STD_LOGIC_VECTOR(7 DOWNTO 0);
 63
 64
          dina : IN STD_LOGIC_VECTOR(31 DOWNTO 0);
          douta : OUT STD_LOGIC_VECTOR(31 DOWNTO 0)
 65
 66
    ):
      END data_mem;
```

#### Mips.v

```
timescale lns / lps
 2
 3 ⊕ module mips(
         input wire clk, rst,
 4
         output wire[31:0] pc,
 5
 6
         input wire[31:0] instr,
 7
         output wire memwrite,
 8
         output wire[31:0] aluout, writedata,
 9
         input wire[31:0] readdata
10
         );
11
         wire memtoreg, alusrc, regdst, regwrite, jump, pcsrc, zero, overflow;
12
         wire[2:0] alucontrol;
13
14
         controller c(instr[31:26], instr[5:0], zero, memtoreg,
15
             memwrite, pcsrc, alusrc, regdst, regwrite, jump, alucontrol);
16
17
         datapath dp(clk, rst, memtoreg, pcsrc, alusrc,
18
            regdst, regwrite, jump, alucontrol, overflow, zero, pc, instr, aluout, writedata, readdata);
19
20 endmodule
```

#### controller.v

# 指令译码原理



根据指令的高 6 位得到 op, 低 6 位得到 funct,还有一个 ALU 的零输出(这里默认为 1)作为控制器的输入,得到一系列控制信号

```
timescale Ins / 1ps
 1
 3 □ module controller(
         input wire[5:0] op,
 5
         input wire[5:0] funct,
 6
         input wire zero,
         output wire memtoreg, memwrite,
 8
         output wire pcsrc, alusrc,
9
         output wire regdst, regwrite,
         output wire jump, branch,
10
         output wire[2:0] alucontrol
11
         );
12
13
         wire [1:0] aluop;
14
         maindec md(op, memtoreg, memwrite, branch, alusrc, regdst, regwrite, jump, aluop);
15
         aludec ad(funct, aluop, alucontrol);
16
17
18
         assign pcsrc = branch & zero;
19 🖨 endmodule
20
```

#### maindec. v

| instruction | op5:0  | regwrite | regdst | alusrc | branch | memWrite | memtoReg | aluop1:0 |
|-------------|--------|----------|--------|--------|--------|----------|----------|----------|
| R-type      | 000000 | 1        | 1      | 0      | 0      | 0        | 0        | 10       |
| lw          | 100011 | 1        | 0      | 1      | 0      | 0        | 1        | 00       |
| sw          | 101011 | 0        | X      | 1      | 0      | 1        | X        | 00       |
| beq         | 000100 | 0        | X      | 0      | 1      | 0        | X        | 01       |
| addi        | 001000 | 1        | 0      | 1      | 0      | 0        | 0        | 00       |
| j           | 000010 | 0        | X      | X      | X      | 0        | X        | XX       |

# 根据参考信号表,可以设计出该模块代码

```
1 timescale lns / lps
 3 ⊨ module maindec(
       input wire[5:0] op,
 4
 5
       output wire memtoreg, memwrite,
       output wire branch, alusrc,
 6
       output wire regdst, regwrite,
 8
       output wire jump,
        output wire[1:0] aluop
 9
10
        );
11
       reg[8:0] controls;
12
        assign {regwrite, regdst, alusrc, branch, memwrite, memtoreg, jump, aluop} = controls;
       always @(*) begin
13 🖨
14 ⊖
         case(op)
               6'b000000:controls <= 9'b110000010;//R-TYPE
15
               6' b100011:controls <= 9' b101001000;//LW
               6' b101011:controls <= 9' b001010000;//SW
17
               6' b000100:controls <= 9' b000100001; //BEQ
18
               6'b001000:controls <= 9'b101000000;//ADDI
19
20
               6' b000010:controls <= 9' b000000100://J
               default :controls <= 9'b000000000;//illegal op</pre>
21
22 🖨
           endcase
23 🗎
        end
24 🚊 endmodule
```

#### aludec. v

| opcode | aluop | operation        | funct  | alu function | alu control |  |
|--------|-------|------------------|--------|--------------|-------------|--|
| lw     | 00    | Load word        | XXXXXX | Add          | 010         |  |
| sw     | 00    | Store word       | XXXXXX | Add          | 010         |  |
| beq    | 01    | Branch equal     | XXXXXX | Subtact      | 110         |  |
|        |       | Add              | 100000 | qdd          | 010         |  |
|        | 10    | subtract         | 100010 | Subtract     | 110         |  |
| R-type |       | and              | 100100 | And          | 000         |  |
|        |       | or               | 100101 | Or           | 001         |  |
|        |       | set-on-less-than | 101010 | SLT          | 111         |  |

# 根据上表,用 funct 和 aluop 可得出 alucontrol

```
timescale Ins / 1ps
 2
 3 □ module aludec(
         input wire[5:0] funct,
 4
         input wire[1:0] aluop,
         output reg[2:0] alucontrol
 6
 7
         );
 8 🖯
         always @(*) begin
 9 🖯
            case (aluop)
                2'b00 : alucontrol <= 3'b010; //add (for lw/sw/addi/j)
10
                2'b01 : alucontrol <= 3'b110; //sub (for beg)
11
                default : case (funct)
12 🖯
                     6' b100000: alucontrol <= 3' b010: //add
13
                     6' b100010:alucontrol <= 3' b110;//sub
14
                     6' b100100: alucontrol <= 3' b000; //and
15
                     6' b100101:alucontrol <= 3' b001;//or
16
                     6' b101010: alucontrol <= 3' b111; //s1t
17
                     default: alucontrol <= 3'b000;
18
19 🖨
                endcase
20 🖨
            endcase
21
22 🖨
         end
23 endmodule
```

#### Datapath. v

Pcnext 可能是加 4,可能是 branch 指令后的地址,也可能是 j 指令后的地址。通过两个二选一选择器可以得到正确的 pcnext

```
1 timescale lns / lps
 3 → module datapath(
        input wire clk, rst,
        input wire memtoreg, pcsrc,
        input wire alusro, regdst,
         input wire regwrite, jump,
        input wire[2:0] alucontrol.
        output wire overflow, zero,
        output wire[31:0] pc,
        input wire[31:0] instr,
        output wire[31:0] aluout, writedata,
        input wire[31:0] readdata
14
        wire [4:0] writereg;
        wire [31:0] pcnext, pcnextbr, pcplus4, pcbranch;
        wire [31:0] signimm, signimmsh, srca, srcb, result;
18
        flopr#(32) pcreg(clk, rst, pcnext, pc);// 除非rst, 否则在时钟跳变时pc = pcnext
        adder pcadd1(pc, 32'b100, pcplus4);// pcplus4 = pc + 4
21
22
        s12 immsh(signimm, signimmsh):// signimmsh = signimm << 2
        adder pcadd2(pcplus4, signimmsh, pcbranch);// pcbranch = pcplus4 + signimmsh
        mux2 #(32) pcbrmux(pcplus4, pcbranch, pcsrc, pcnextbr);// 如果pcsrc = 1. 那為pcnextbr = pcbranch(維持发生),否则pcnextbr = pcplus4(正常运行)
        mux #(32) pcmux(pcnextbr, (pcplus4[31:28], instr[25:0], 2'b00}, jump, pcnext);//如果jump = 1, pcnextlh立即數學和当前地址高4位组成,否则pcnext = pcnextbr
```

寄存器的两个输出一个肯定是 ALU 的一个操作数,通过判断指令类型选择 ALU 的第二个输入是寄存器的另一个输出还是立即数。根据 regdst 得到正确的写地址,根据 memtoreg 选择寄存器写入的数据 是 ALU 的输出还是 datamemory 的 readdata。

```
| register | registe
```

#### Regfile. v

```
timescale lns / lps
 2
 3 □ module regfile(
         input wire clk,
 4
         input wire we3,
 5
         input wire[4:0] ral, ra2, wa3,
 6
         input wire[31:0] wd3,
 7
         output wire[31:0] rd1, rd2
8
         ):
9
10
         reg [31:0] rf[31:0];
11
12
         always @(posedge clk) begin
13 🖯
             if (we3) begin
14 E
                  rf[wa3] <= wd3:
15
16 🖹
             end
17 🖨
         end
18
         assign rd1 = (ra1 != 0) ? rf[ra1] : 0;
19
         assign rd2 = (ra2 != 0) ? rf[ra2] : 0:
20
21 @ endmodule
```

9 endmodule

```
1 timescale lns / lps
3 🖯 module adder(
4 input wire[31:0] a, b,
   output wire[31:0] y
5
6
       );
    assign y = a + b;
9 endmodule
S12. v
1 timescale lns / lps
3 ⊖ module s12(
4 input wire[31:0] a,
      output wire[31:0] y
5
6
      ):
      assign y = \{a[29:0], 2'b00\};
8 endmodule
Signext.v
   timescale lns / lps
 3 🖯 module signext(
 4 input wire[15:0] a,
       output wire[31:0] y
 5
       );
 6
 7
 8 assign y = \{\{16\{a[15]\}\}, a\};
```

```
`timescale 1ns / 1ps
 2
 3 module flopr #(parameter WIDTH = 8) (
        input wire clk, rst,
 4
        input wire[WIDTH-1:0] d,
 5
        output reg[WIDTH-1:0] q
 6
 7
        );
      always @(negedge clk, posedge rst) begin
             if(rst) begin
 9 🖯
                 q \leq 0;
10 :
             end else begin
11 🗎
12
                 a \le d:
            end
13 🖨
14 🖨
        end
15 ∩ endmodule
16
Mux2. v
```

```
1 timescale lns / lps
2 module mux2 #(parameter WIDTH = 8)(
      input wire[WIDTH-1:0] d0, d1,
      input wire s.
4
      output wire[WIDTH-1:0] y
5
       ):
6
       assign y = s ? d1: d0;
8 endmodule
```

```
timescale lns / lps
 2
 3 module alu(
        input wire[31:0] a, b,
        input wire[2:0] op,
        output reg[31:0] y,
       output reg overflow,
        output wire zero
 8
        ):
 9
10
      wire[31:0] s, bout;
11
        assign bout = op[2] ? b : b;
12
       assign s = a + bout + op[2];
13
       always @(*) begin
14 🖯
15 □
            case (op[1:0])
                2' b00: y <= a & bout:
16
               2' b01: y <= a | bout;
17
                2' b10: y <= s;
18
                2' b11: y \le s[31];
19
                default : y <= 32'b0;
20
           endcase
21 🖨
        end
22 🗎
        assign zero = (y == 32'b0);
23 :
24 :
       always @(*) begin
25 □
           case (op[2:1])
26 □
                 2'b01:overflow <= a[31] & b[31] & ~s[31] |
27 🖯
                                 ~a[31] & ~b[31] & s[31];
28
                 2'b11:overflow <= ~a[31] & b[31] & s[31] |
29 🖨
                                 a[31] & b[31] & s[31];
30 🖨
                 default : overflow <= 1'b0:
31
32 ⊖
           endcase
33 白
        end
34 endmodule
```

```
timescale lns / lps
2
 3 - module top(
         input wire clk, rst,
 4
         output wire[31:0] writedata, dataadr,
 5
         output wire memwrite
 6
 7
         ):
         wire[31:0] pc, instr, readdata;
8
         mips mips(clk, rst, pc, instr, memwrite, dataadr, writedata, readdata);
9
         //create imem and dmem by yourself
10
         inst_mem imem(clk, pc[9:2], instr);
11
         data_mem dmem(~clk, memwrite, dataadr[9:2], writedata, readdata);
12
13 🖨 endmodule
```

#### testbench. v

```
timescale 1ns / 1ps
 1
 2
 3 □ module testbench();
         reg clk;
 4
 5
         reg rst;
 6
         wire[31:0] writedata, dataadr;
 7
 8
         wire memwrite;
9
         top dut(clk, rst, writedata, dataadr, memwrite);
10
11
         initial begin
12 🖨
13
             rst <= 1;
14
             #200;
             rst <= 0;
15
16 🗎
         end
17
18 🖯
         always begin
             clk <= 1;
19
             #10;
20
             c1k \le 0;
21
22
             #10;
23
24 🗎
         end
```

```
25
26 □
       always @(negedge clk) begin
27 □
            if (memwrite) begin
28 ∃
                 if (dataadr === 84 & writedata === 7) begin
                    /* code */
29
                    $display("Simulation succeeded");
30
31
32 🖨
                 end
33 ⊕
            end
        end
34 A
35 A endmodule
36
```

# 四、实验结果与分析

### 运行仿真程序

```
26 🖯 🔾
            always @(negedge clk) begin
27 🖨 🔾
               if (memwrite) begin
28 🖨 🔾
                   if (dataadr === 84 & writedata === 7) begin
                       /* code */
29
30 0
                       $display("Simulation succeeded");
                       $stop;
31
32 🖨
                    end
33 ⊜
                end
34 🗎
            end
       endmodule
35 🗎
36
```

```
Block Memory Generator module loading initial data...

Block Memory Generator data initialization complete.

Block Memory Generator module testbench dut.imem.inst.native_mem_module.blk_mem_gen_v8_4_1_inst is using a behavioral m
Block Memory Generator module loading initial data...

Block Memory Generator data initialization complete.

Block Memory Generator module testbench dut. dmem.inst.native_mem_module.blk_mem_gen_v8_4_1_inst is using a behavioral m

Simulation succeeded

INFO: [USF-XSim-96] XSim completed. Design snapshot 'testbench_behav' loaded.

INFO: [USF-XSim-97] XSim simulation ran for 1000ns

launch_simulation: Time (s): cpu = 00:00:03; elapsed = 00:00:09. Memory (MB): peak = 1125.215; gain = 0.000
```

# 说明仿真程序正确运行!

# 波形图概览



Writedata: 第二个操作数的值/data memory 中存储的数据

Dataadr: ALU 的计算结果

Memwrite: 当执行 sw 指令时是 1

# 下面将根据详细的波形分析程序是如何正确运行的

|                   |          |            |                 | 60.000 ns     |              |              |              |              |              |              |              |
|-------------------|----------|------------|-----------------|---------------|--------------|--------------|--------------|--------------|--------------|--------------|--------------|
| Name              | Value    | 0.00000002 | s  0.00000004 s | 0.000000006 s | 0.00000008 s | 0.00000010 s | 0.00000012 s | 0.00000014 s | 0.00000016 s | 0.00000018 s | 0.00000020 s |
| 1 <b>å</b> dk     | 1        |            |                 |               |              |              |              |              |              |              |              |
| ¹å rst            | 1        |            |                 |               |              |              |              |              |              |              |              |
| writedata[31:0]   | 00000005 | XXXXXXXX   |                 |               |              |              | 00000005     |              |              |              |              |
| > N dataadr[31:0] | 00000005 |            |                 |               |              | 0000         | 005          |              |              |              |              |
| memwrite          | 0        |            |                 |               |              |              |              |              |              |              |              |
|                   |          |            |                 |               |              |              |              |              |              |              |              |

程序开始运行时 rst=1,直到 rst=0 时开始正常执行

addi \$2, \$0, 5 20020005

\$2 = 5

dataadr = 5 (ALU 算术结果)



addi \$3,\$0,12

200c000c

\$3 = 12

dataadr = 12 (ALU 算术结果)

addi \$7,\$3,-9 2067fff7 \$7 = 3

dataadr = 3 (ALU 算术结果)

00e22025 \$4 = 3 or 5 = 7

writedata = 5(第二个操作数\$2 = 5)

dataadr = 7 (ALU 算术结果 3 or 5 = 7)

and \$5, \$3, \$4

00642824 \$5 = 12 and 7 = 4

writedata = 7 (第二个操作数\$4 = 7)

dataadr = 4 (ALU 算术结果 12 and 7 = 4)

add \$5, \$5, \$4

writedata = 7 (第二个操作数\$4 = 7)

dataadr = 11 (ALU 算术结果 4 + 7 = 11)

beg \$5, \$7, end

10a70001 11!=3 不发生 branch

writedata = 3 (第二个操作数\$7 = 3)

dataadr = 8 (ALU 算术结果 11 - 3 = 8)

slt \$4, \$3, \$4

0064202a \$4 = 12 < 7 = 0

writedata = 7 (第二个操作数\$4 = 7)

dataadr = 0 (ALU 算术结果 12 < 7 = 0)



beg \$4, \$0, around 10800001 0==0 发生 branch 跳至 around

writedata = 0 (第二个操作数\$0 = 0)

```
dataadr = 0 (ALU 算术结果 0 - 0 = 0)
                           $4 = 3 < 5 = 1
s1t $4, $7, $2
              00e2202a
  writedata = 5 (第二个操作数$2 = 5)
  dataadr = 1 (ALU 算术结果 3 < 5 = 1)
add $7, $4, $5
              writedata = 11 (第二个操作数$5 = 11)
  dataadr = 12 (ALU 算术结果 1 + 11 = 12)
              sub $7, $7, $2
  writedata = 5 (第二个操作数$2 = 5)
  dataadr = 7 (ALU 算术结果 12 - 5 = 7)
sw $2,68($3)
              ac670044
                           [80] = 7
  writedata = 7 ($7 原本存储数据为 7)
  dataadr = 80 (ALU 算术结果 68 + 3 * 4 = 80)
  memwrite = 1
                           $2 = [80] = 7
              8c020050
1w $2,80($0)
  writedata = 5 ($2 原本存储数据为 5)
  dataadr = 80 (ALU 算术结果 80 + 0 * 4 = 80)
                           跳至 end
j end
              08000011
  writedata = 0
  dataadr = 0
   (00010001<<2 = 01000100 (44) 刚好是 end 的地址)
```

sw \$2,84(\$0) ac020054

 $\lceil 84 \rceil = 7$ 

writedata = 7 (\$2 原本存储数据为 7)
dataadr = 84 (ALU 算术结果 84 + 0 \* 4 = 84)
memwrite = 1

程序运行完毕!

# 五、实验总结

单周期 CPU 实验是前几次实验的综合。需要对各模块 PC, register, ALU, controller, inst\_mem, data\_mem 的工作熟练掌握, 也要对各指令如何运行十分了解, 才能在编写复杂的 datapath 数据通路时不会出错。datapath 中用到了许多变量, 刚开始我经常搞混淆, 导致出现了很多奇怪的错误。最终经过一遍遍的检查, 我才终于得到最终的正确程序。这次实验让我掌握了单周期 CPU 数据通路图的构成、原理及其设计方法, 也掌握了单周期 CPU 的实现方法, 代码实现方法, 并且认识和掌握了指令与 CPU 的关系, 让我受益匪浅。