# МІНІСТЕРСТВО ОСВІТИ І НАУКИ УКРАЇНИ НАЦІОНАЛЬНИЙ УНІВЕРСТИТЕТ «ЛЬВІВСЬКА ПОЛІТЕХНІКА»

# Інститут комп'ютерних наук та інформаційних технологій Кафедра програмного забезпечення



### **3BIT**

до лабораторної роботи №2 **на тему:** «Синтез та моделювання шифраторів і дешифраторів та мультиплексорів і демультиплексорів в системі Proteus» **з дисципліни:** «Архітектура комп'ютера»

|          | лектор          |
|----------|-----------------|
|          | доц. кафедри ПЗ |
|          | Крук О. Г       |
|          | Виконав         |
|          | ст. гр. П3-22   |
|          | Чаус О. М       |
|          | Прийняв         |
|          | доц. кафедри ПЗ |
|          | Крук О. Г       |
| « »      | 2022 p          |
| <u>=</u> |                 |
|          |                 |

**Тема роботи**: Синтез та моделювання шифраторів і дешифраторів та мультиплексорів і демультиплексорів в системі Proteus

**Мета роботи**: закріпити практичні навики моделювання логічних схем в середовищі системи програм Proteus; поглибити знання про основні типи комбінаційних схем: шифратори, дешифратори, мультиплексори і демультиплексори; опанувати їх синтез; дослідити роботу синтезованих схем в системі програм Proteus.

|    | Варіант 27 |       |                |                |                |                |                |                |                |     |                                                                                                                      |
|----|------------|-------|----------------|----------------|----------------|----------------|----------------|----------------|----------------|-----|----------------------------------------------------------------------------------------------------------------------|
| 22 |            | $d_3$ | $d_4$          | $d_0$          | $d_1$          | $d_2$          | 0              | 0              | 0              | 110 | $F_5, F_7, F_1, F_4, F_3, F_6, F_2$                                                                                  |
| 23 |            | 0     | d <sub>3</sub> | $d_4$          | $d_0$          | d <sub>1</sub> | $d_2$          | 0              | 0              | 112 | F <sub>7</sub> , F <sub>1</sub> , F <sub>4</sub> , F <sub>3</sub> , F <sub>6</sub> , F <sub>2</sub> , F <sub>5</sub> |
| 24 |            | 0     | 0              | d <sub>3</sub> | $d_4$          | $d_0$          | $d_1$          | $d_2$          | 0              | 114 | F <sub>1</sub> , F <sub>4</sub> , F <sub>3</sub> , F <sub>6</sub> , F <sub>2</sub> , F <sub>5</sub> , F <sub>7</sub> |
| 25 |            | 0     | 0              | 0              | d <sub>3</sub> | d <sub>4</sub> | $d_0$          | d <sub>1</sub> | $d_2$          | 116 | F <sub>4</sub> , F <sub>3</sub> , F <sub>6</sub> , F <sub>2</sub> , F <sub>5</sub> , F <sub>7</sub> , F <sub>1</sub> |
| 26 |            | $d_2$ | 0              | 0              | 0              | d <sub>3</sub> | $d_4$          | d <sub>0</sub> | d <sub>1</sub> | 118 | F <sub>3</sub> , F <sub>6</sub> , F <sub>2</sub> , F <sub>5</sub> , F <sub>7</sub> , F <sub>1</sub> , F <sub>4</sub> |
| 27 |            | $d_1$ | $d_2$          | 0              | 0              | 0              | d <sub>3</sub> | $d_4$          | $d_0$          | 120 | F <sub>6</sub> , F <sub>2</sub> , F <sub>5</sub> , F <sub>7</sub> , F <sub>1</sub> , F <sub>4</sub> , F <sub>3</sub> |
| 28 |            | $d_0$ | $d_1$          | $d_2$          | 0              | 0              | 0              | d <sub>3</sub> | $d_4$          | 122 | F <sub>2</sub> , F <sub>3</sub> , F <sub>7</sub> , F <sub>1</sub> , F <sub>4</sub> , F <sub>5</sub> , F <sub>6</sub> |
| 29 |            | $d_4$ | $d_0$          | $d_1$          | $d_2$          | 0              | 0              | 0              | d <sub>3</sub> | 124 | F <sub>3</sub> , F <sub>7</sub> , F <sub>1</sub> , F <sub>4</sub> , F <sub>5</sub> , F <sub>6</sub> , F <sub>2</sub> |
| 30 |            | $d_3$ | $d_4$          | $d_0$          | $d_1$          | $\mathbf{d}_2$ | 0              | 0              | 0              | 126 | F <sub>7</sub> , F <sub>1</sub> , F <sub>4</sub> , F <sub>5</sub> , F <sub>6</sub> , F <sub>2</sub> , F <sub>3</sub> |

#### Теоретичні відомості

**Шифратор** (encoder, coder, CD) m x n - це цифровий пристрій, призначений для перетворення вхідного m-розрядного унітарного коду у вихідний n-розрядний двійковий позиційний код. Двійковий код, що має завжди тільки одну одиницю, а решта - нулі, називається унітарним. При активізації одного з входів (появі на ньому одиниці) на виходах шифратора формується код, що відображає номер активного входу. Повний двійковий шифратор має m = 2n входів і n виходів, в неповного шифратора m < 2<sup>n</sup>n.

**Дешифратор** (decoder, DC)  $n \times m - це цифровий пристрій, призначений для перетворення вхідного <math>n$ -розрядного двійкового позиційного коду у вихідний m-розрядний унітарний код. Як бачимо, дешифратор виконує функцію, обернену функції шифратора. Якщо m = 2n, то дешифратор є повним, в неповного дешифратора  $m < 2^n$ .

**Мультиплексор** (multiplexer, MUX) - це комбінаційний цифровий пристрій, призначений для комутування (перемикання) логічних сигналів від одного з п інформаційних X-входів на єдиний D-вихід. Номер конкретного інформаційного входу, який повинен під'єднуватися до виходу в певний момент часу, вказується за допомогою адресних A-входів. Зв'язок між числом адресних входів q та числом інформаційних входів n визначається співвідношенням 2^q ≥ n.

**Демультиплексор** (demultiplexer, DMX) - це комбінаційний цифровий пристрій, призначений для комутування (перемикання) логічного сигналу з одного інформаційного D входу на один з п інформаційних Y виходів. Номер виходу, на який передається значення вхідного логічного сигналу, визначається в певний конкретний момент часу за допомогою адресних A-входів. Зв'язок між числом адресних входів q та числом інформаційних виходів п визначається співвідношенням 2^q ≥ n.

## Хід роботи

# Період цифрового сигналу:

$$T = \frac{1}{f} = \frac{1}{120000} = 8.33 \cdot 10^{-6} \,\mathrm{c}$$

# Ширина елементарного імпульсу:

$$\tau_1 = \frac{T}{8} = 1.042 \cdot 10^{-6} \text{ c}$$

$$\tau_2 = \frac{T}{64} = 1.30 \cdot 10^{-7} \,\mathrm{c}$$

1. Синтезував схему пріоритетного шифратора.

$$H_6 = F_6$$

$$H_2 = \neg F_6 \wedge F_2$$

$$H_6 = F_6$$
  
 $H_2 = \neg F_6 \wedge F_2$   
 $H_5 = \neg F_6 \wedge \neg F_2 \wedge F_5$ 

$$H_7 = \neg F_6 \wedge \neg F_2 \wedge \neg F_5 \wedge F_7$$

$$H_1 = \neg F_6 \land \neg F_2 \land \neg F_5 \land \neg F_7 \land F_1$$

$$H_4 = \neg F_6 \wedge \neg F_2 \wedge \neg F_5 \wedge \neg F_7 \wedge \neg F_1 \wedge F_4$$

$$H_4 = \neg F_6 \wedge \neg F_2 \wedge \neg F_5 \wedge \neg F_7 \wedge \neg F_1 \wedge F_4$$
  

$$H_3 = \neg F_6 \wedge \neg F_2 \wedge \neg F_5 \wedge \neg F_7 \wedge \neg F_1 \wedge \neg F_4 \wedge F_3$$

| г | -3 1- | <u>0 · Z</u> | 71 12 5 71 | · / |    | 4 3 |    |    |    |    |
|---|-------|--------------|------------|-----|----|-----|----|----|----|----|
|   | F6    | F2           | F5         | F7  | F1 | F4  | F3 | X2 | X1 | X0 |
|   | 1     | 0            | 0          | 0   | 0  | 0   | 0  | 1  | 1  | 0  |
|   | Х     | 1            | 0          | 0   | 0  | 0   | 0  | 0  | 1  | 0  |
|   | Х     | Х            | 1          | 0   | 0  | 0   | 0  | 1  | 0  | 1  |
|   | Х     | Х            | Х          | 1   | 0  | 0   | 0  | 1  | 1  | 1  |
|   | Х     | Х            | Х          | Х   | 1  | 0   | 0  | 0  | 0  | 1  |
|   | Х     | Х            | Х          | Х   | Х  | 1   | 0  | 1  | 0  | 0  |
|   | Χ     | Х            | Х          | Х   | Х  | Х   | 1  | 0  | 1  | 1  |



Отриманий цифровий графік:



3 графіка можна зрозуміти, що пріоритет такий:

$$F_6, F_2, F_5, F_7, F_1, F_4, F_3$$

Це співпадає з індивідуальним завданням.

2. Синтезував схему лінійного дешифратора 8х3

|    | /  | J  |    |    |    |    |    |    |    |    |  |
|----|----|----|----|----|----|----|----|----|----|----|--|
| Z2 | Z1 | Z0 | V7 | V6 | V5 | V4 | V3 | V2 | V1 | V0 |  |
| 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 1  | 0  |  |
| 0  | 0  | 1  | 0  | 0  | 0  | 0  | 0  | 1  | 0  | 0  |  |
| 0  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  |  |
| 0  | 1  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  |  |
| 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  |  |
| 1  | 0  | 1  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  |  |
| 1  | 1  | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  |  |
| 1  | 1  | 1  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  |  |

$$V_1 = \neg Z_2 \wedge \neg Z_1 \wedge \neg Z_0$$

$$V_2 = \neg Z_2 \land \neg Z_1 \land Z_0$$

$$V_3 = Z_2 \wedge \neg Z_1 \wedge Z_0$$

$$V_4 = Z_2 \wedge Z_1 \wedge \neg Z_0$$

$$V_0 = Z_2 \wedge Z_1 \wedge Z_0$$

$$V = Z_1 \wedge Z_2 \wedge Z_3 \wedge Z_4 \wedge Z_5 \wedge$$

$$V_5 = \neg Z_2 \land Z_1 \land \neg Z_0$$

$$V_6 = \neg Z_2 \land Z_1 \land Z_0$$
  

$$V_7 = Z_2 \land \neg Z_1 \land \neg Z_0$$

$$V_7 = Z_2 \wedge \neg Z_1 \wedge \neg Z_0$$



Та отримав цифровий графік



За значеннями V0...V4, які співпадають з значеннями в таблиці, можна побачити, що схему побудовано правильно.

# 3. Створив схему мультиплексора 5х1

| a2 | a1 | a0 | d4 | d3 | d2 | d1 | d0 |
|----|----|----|----|----|----|----|----|
| 0  | 0  | 0  |    |    |    | 1  |    |
| 0  | 0  | 1  |    |    | 1  |    |    |
| 0  | 1  | 0  |    |    |    |    |    |
| 0  | 1  | 1  |    |    |    |    |    |
| 1  | 0  | 0  |    |    |    |    |    |
| 1  | 0  | 1  |    | 1  |    |    |    |
| 1  | 1  | 0  | 1  |    |    |    |    |
| 1  | 1  | 1  |    |    |    |    | 1  |

Рівняння мультиплексора:

$$D = \neg a_2 \neg a_1 \neg a_0 d_1 \lor \neg a_2 \neg a_1 a_0 d_2 \lor a_2 \neg a_1 a_0 d_3 \lor a_2 a_1 \neg a_0 d_4 \lor a_2 a_1 a_0 d_0$$



Отриманий графік:



За графіком можна побачити, що значення співпадають з заданими в індивідуальному варіанті.

4. Створив схему демультиплексора 1 в 5

| A2 | A1 | A0 | Y4 | Y3 | Y2 | Y1 | Y0 |
|----|----|----|----|----|----|----|----|
| 0  | 0  | 0  |    |    |    | 1  |    |
| 0  | 0  | 1  |    |    | 1  |    |    |
| 0  | 1  | 0  |    |    |    |    |    |
| 0  | 1  | 1  |    |    |    |    |    |
| 1  | 0  | 0  |    |    |    |    |    |
| 1  | 0  | 1  |    | 1  |    |    |    |
| 1  | 1  | 0  | 1  |    |    |    |    |
| 1  | 1  | 1  |    |    |    |    | 1  |

$$Y_0 = a_2 a_1 a_0$$

$$Y_1 = \neg a_2 \neg a_1 \neg a_0$$

$$Y_2 = \neg a_2 \neg a_1 a_0$$

$$Y_3 = a_2 \neg a_1 a_0$$

$$Y_4 = a_2 a_1 \neg a_0$$



Та згенерував такий графік:



Порівнявши отримані результати та задані індивідуальним варіантом, дійшов до висновку, що схему синтезовано правильно.

**Висновки:** під час виконання лабораторної роботи практично закріпив навички моделювання логічних схем в середовищі Proteus, поглибив знання про основні типи комбінаційних схем(шифратори, дешифратори, мультиплексори та демультиплексори) а також навчився синтезувати їхні схеми.