# Lab2 Challenge 实验报告

212114 21373007 苏云鹤

### 1. 实现思路

challenge2 需要实现 TLB 的快重填。为此,我们还需要将页表自映射到 kseg2 部分。

Task 1.

将页表映射到 kseq2 区域,实现从 kseq2 区域的虚地址访问页表。

实现页表的自映射是在初始化进程控制块的时候实现的,也就是kern/env.c 的env\_setup\_vm()函数。早在Lab2 时,我们便将页表自映射到了 UVPT 处:

```
e->env_pgdir[PDX(UVPT)] = PADDR(e->env_pgdir) | PTE_V;
```

**为什么在实现TLB快重填的时候,需要将同样的页表再映射一次,到 KSEG2 处呢?** 这是因为,当发生 TLB miss 异常并且访问的地址位于 KSEG2 段时,CPU 会使用 Context 寄存器中保存的页表基地址(PTEBase)和异常地址的虚拟页号(Bad VPN)进行计算,以获取页表项的虚拟地址。具体的计算过程如下:

- 从 Context 寄存器中获取页表基地址 (PTEBase) 的高11位,这部分地址指示了页表的位置。
- 将页表基地址的高11位与异常地址的虚拟页号 (Bad VPN) 进行拼接,得到页表项的虚拟地址。
- 使用计算出的页表项的虚拟地址,CPU 可以直接访问对应的页表项,获取所需的信息。 这种计算过程是在**硬件层面实现**的。而 UVPT 是在 KUSEG 段,此段是无法实现虚拟地址和物理地址的线性转换,而需要遍历寻找。

因此,我们需要新增一行:

```
e -> env_pgdir[PDX(UVPT)] = PADDR(e->env_pgdir) | PTE_V;
e -> env_pgdir[PDX(KSEG2)] = PADDR(e->env_pgdir) | PTE_V;
```

现在,便实现了将页表映射到 kseg2 区域。

Task 2

正确设置 Context 寄存器。

实验指导书中介绍了 Context 寄存器的用法:

#### **Context**

| 31      | 21 | 20      | 2 | 1 | 0 |
|---------|----|---------|---|---|---|
| PTEBase |    | Bad VPN |   | 0 |   |

PTEBase: kseg2 页表基地址的高11位。

Bad VPN: 出现 TLB miss 异常的地址的虚页号,与 BadVaddr 的高位相同。

因此 Context 寄存器可以被看成一个指向异常虚地址的页表项的指针,从而直接获取页表项,而不用再经过 page\_lookup 函数查找。

在发生 TLB miss 时,产生异常的那个地址的虚页号会被存入 Context 寄存器。这为我们实现 TLB 的快速重填提供了便利。我们只需要在初始化时将 Context 寄存器中的高11位 (PTEBase) 设置成 KSEG2 的基地址。这样,在发生缺页中断时,我们便可以直接获取页表项,而不必通过 page\_lookup() 进行便利查找了。

我们只需要在 init/start.S 中添加如下代码:

```
li t0, 0xc0000000
mtc0 t0, CP0_CONTEXT
```

即可通过 mtc0 指令为 CP0\_CONTEXT 寄存器赋值为。

Task 3.

在 TLB 重填特殊入口处实现 TLB 快速重填程序。

在 Lab2 中,我们曾在 kernel.lds 中设置了异常处理函数的入口:

```
= 0x80000000;
.tlb_miss_entry : {
    *(.text.tlb_miss_entry)
}

. = 0x80000080;
.exc_gen_entry : {
    *(.text.exc_gen_entry)
}
```

当发生用户态地址的 TLB Miss 异常时,会自动跳转到地址0x80000000 处,也就是 tlb\_miss\_entry 处。目前,我们的操作系统没有实现专门的缺页异常处理,而是会直接跳转到通用异常处理函数中:

```
// #include <asm/asm.h>
#include <stackframe.h>
```

```
.section .text.tlb_miss_entry
tlb_miss_entry:
    j    exc_gen_entry

.section .text.exc_gen_entry
exc_gen_entry:
    SAVE_ALL // 保存所有寄存器到 Trapframe 中
/* Exercise 3.9: Your code here. */
.section .text.exc_gen_entry
    mfc0 t0, CP0_CAUSE // 将 Cause 寄存器的内容拷贝到 t0 寄存器中
    andi t0, 0x7c // 取得 Cause 寄存器中的异常码
    lw t0, exception_handlers(t0) // 以异常码作为索引在 exception_handlers 数组中找
到对应的中断处理函数
    jr t0 // 跳转到中断处理函数
```

现在,我们需要做的就是实现专门的缺页异常处理。在 R3000 手册中第六章的 Fast Kuseg refill form page table 部分给出了一个实现的例程:

The resulting routine looks like this:

```
noreorder
       .set
              noat
       .set
{\tt xcpt\_vecfastutlb:}
       mfc0
             k1,C0_CONTEXT
       mfc0
              k0,C0 EPC
                             # mfc0 delay slot
              k1,0(\overline{k}1)
                             # may double fault (k0 = orig EPC)
       lw
       nop
       mtc0 k1,C0 ENTRYLO
       nop
       tlbwr
              \mathbf{k}0
       ir
       rfe
xcpt_endfastutlb:
       .set at
             reorder
       .set
```

仿照它,我们修改 tlb\_miss\_entry: 处的程序代码为:

```
tlb_miss_entry:

mfc0 k0, CP0_CONTEXT

mfc0 k1, CP0_EPC

lw k0, 0(k0)

nop

mtc0 k0, CP0_ENTRYLO0

nop

tlbwr

jr k1

rfe
```

首先,我们需要记录协处理器 0 (Coprocessor 0) 的上下文寄存器 (Context Register) 和 EPC 寄存器中储存的值。前者储存着产生缺页中断的页表项地址(位于 KSEG2 处),用1w指令将其取出。如果成功取出而没有再次发生缺页异常,那么我们便可以直接将其写入 CP0\_ENTRYLO0 寄存器,并通过 t1bwr 指令写回 TLB,从而完成TLB 的重填。如果这时又发生了缺页中断,那么硬件会跳转至 0x800000处,执行通用异常处理程序。

```
.section .text.exc_gen_entry
exc_gen_entry:
   SAVE ALL
                                    # 保存所有寄存器到 Trapframe 中
/* Exercise 3.9: Your code here. */
.section .text.exc_gen_entry
          t0, CP0_CAUSE
   mfc0
   andi
          t0, 0x7c
   li
          t1, 0xc
          t0, t1, flag
   beg
   lw
          t0, exception_handlers(t0)
   jr
           t0
flag:
          k1, CP0_EPC
   mtc0
         t0, exception_handlers(t0)
   jr
           t0
```

在这里,我们就需要将 CPO\_CAUSE 中储存的异常码取出,从而判断应该分发到哪个具体的异常处理函数中。

在发生二次重入时,还需要维护 CP0\_EPC 的值,使得退出异常处理函数时,还能返回最初产生缺页中断的那个函数继续执行。因此,如果发生了中断,则需要将 k1 寄存器写回 EPC 寄存器。

## 2. 测试程序

实现一个测试程序体现重填加速效果。测试程序本身及运行测试程序得到的运行结果应具有足够的可读性。

```
# include <lib.h>
# define SIZE 4 * 1024 * 1024 // 开辟 4MB 的空间
# define STEP 4096 //
# define LOOP 10000
int main() {
   char ch[SIZE];
    u_int start_s, start_us; // 用于计时的秒和毫秒
    u_int end_s, end_us;
    start_s = get_time(&start_us);
    for (int j = 0; j < LOOP; j++) {
       for (int i = 0; i < SIZE; i += STEP) {
           ch[i] = 1;
    }
    end s = get time(&end us);
    int time = ((int)(end_s) - (int)(start_s)) * 1000000 + (int)(end_us) - (int)
(start_us);
    debugf("TLB重填花费时长:%u us\n", time);
```

```
return 0;
}
```

一个页面大小 4KB,为了引发 TLB MISS,只需要在循环中以 4KB 为步长读写内存即可。 为了计时,使用到了lab5-1课上实验所完成的 get\_time() 函数。因此,需要在 user/lib/ipc.c 引入实现 get\_time() 函数,并在 user/include/lib.h 添加对应的声明。

### 3. 实验难点

首先,是关于页表自映射的问题。在 Lab2 时已经将页表自映射到了 UVPT 出处,此时又将页表自映射到 KSEG2 处。那么之前的映射还要保留吗?答案是要保留。否则,用户态进程将由于无权访问位于内核空间的 KSEG2,而导致访问不到页表。

其次,是关于异常处理的问题。一开始并不清楚如何实现用户态进程触发 TLB miss 后快重填处理入口,而访问 KSEG2 页表再次发生 TLB miss 时,跳转到通用异常处理入口。后来在指导书中发现了这样的解释:

.text.exc\_gen\_entry 段和 .text.tlb\_miss\_entry 段需要被链接器放到特定的位置。在R3000 中,这两个段分别要求放到地址 0x80000080 和 0x80000000 处,它们是异常处理程序的入口地址。在我们的系统中,CPU 发生异常(除了用户态地址的 TLB Miss 异常)后,就会自动跳转到地址 0x80000080 处;发生用户态地址的 TLB Miss 异常时,会自动跳转到地址 0x80000000 处。开始执行。

可见硬件帮我们实现了跳转。 另外是关于 CONTEXT 寄存器的理解。 CONTEXT(R3000)前11位页表的高位,随后的19位为ENTRYLO记录的tlb缺失的页号,最后两位为全0。这就是tlb缺失的要填的页表记录的地址。发生 TLB miss 后,bad vpn 会被自动填充,因此我们只需要在初始化时修改高11位的地址即可,也就是 task2 干的事。