## KOCAELİ ÜNİVERSİTESİ MÜHENDİSLİK FAKÜLTESİ



# ALU

## MÜHENDİSLİK TASARIMI -2 Final Raporu

Şüheda ARAS 170207050

Bölümü: Elektronik ve Haberleşme Mühendisliği

Danışman: Prof.Dr. Ali TANGEL

# **İÇİNDEKİLER**

| 1.GİRİŞ                                                 | 5 |
|---------------------------------------------------------|---|
| 1.1 FPGA Nedir?                                         | 5 |
| 1.2 Neden FPGA?                                         | 5 |
| 2.ALU (Arithmetic Logic Unit - Aritmetik Mantık Birimi) | 6 |
| 3.RTL ŞEMATİĞİ                                          | 3 |
| 4.KOD                                                   | 3 |
| 4.1 Aritmetik Ünitenin Kodu:                            | Э |
| 4.2 Lojik Ünitenin Kodu:                                | Э |
| 4.3 Mux:                                                | ) |
| 4.4 ALU (Ana Kod):                                      | ) |
| 5.SİMÜLASYON SONUÇLARI                                  | 2 |
| 5.1 Aritmetik                                           | 2 |
| 5.2 Lojik                                               | 3 |
| 6.COMPONENTSİZ ALU TASARIMI                             | 4 |
| 6.1 Kod:                                                | 4 |
| 6.2 RTL Şematiği:1                                      | 5 |
| 7.SONUÇ                                                 | 5 |
| KAYNAKÇA1                                               | 7 |

# ŞEKİLLER DİZİNİ

| ŞEKİL 2. 1: ÜÇ ADET COMPONENT BLOĞU İLE OLUŞTURULAN ALU BLOK DİYA | AGRAMI 6 |
|-------------------------------------------------------------------|----------|
| ŞEKİL 2. 2: ALU İŞLEV TABLOSU                                     | 7        |
| ŞEKİL 3. 1: RTL ŞEMATİĞİ                                          | 8        |
| ŞEKİL 4.1: ARİTMETİK ÜNİTE KODU                                   | 9        |
| ŞEKİL 4. 2: LOJİK ÜNİTE KODU                                      |          |
| ŞEKİL 4. 3: MUX KODU                                              | 10       |
| ŞEKİL 4. 4: ANA KOD                                               | 11       |
| ŞEKİL 5. 1: SEL= "7"DURUMUNDA SİMÜLASYON SONUCU                   |          |
| ŞEKİL 5. 2: SEL= "1"DURUMUNDA SİMÜLASYON SONUCU                   | 12       |
| ŞEKİL 5. 3: SEL= "10"DURUMUNDA SİMÜLASYON SONUCU                  | 13       |
| ŞEKİL 5. 4: SEL= "11"DURUMUNDA SİMÜLASYON SONUCU                  | 13       |
| ŞEKİL 6. 1: ALU KODU                                              | 14       |
| ŞEKİL 6. 2: RTL ŞEMATİĞİ                                          | 15       |

## ÖZET

Yaptığımız tasarımın aritmetik ünitede toplama ve çıkarma ,lojik ünitede ise OR, AND, XOR gibi mantıksal işlemlerini yapabilmesi hedeflenmektedir. Gerçekleştirilmesi istenilen özellikler tabloda verilmiştir. Tabloya uygun kodlama, Vivado programında VHDL dili kullanılarak yapılmıştır. RTL şematiği başarılı bir şekilde oluşturulmuş olup simülasyonda gözlemlenmiştir.

### 1.GİRİŞ

#### 1.1 FPGA Nedir?

FPGA (Field Programmable Gate Array), basitçe ifade etmek gerekirse içerisinde programlanabilir pek çok mantık devresi barındıran bir tümleşik devredir. FPGA'lar, sayısal (digital) olarak yapılabilen tüm tasarımların tek bir entegre üzerinde gerçekleştirilebilmesine olanak sağlarlar. Aynı FPGA ile çok basit bir lojik devre tasarımından, karmaşık CPU-MCU tasarımına kadar çok geniş bir yelpazede çalışma imkânı sunulmaktadır.

FPGA ile donanım tasarımı yapabilmek amacıyla geliştirilmiş birçok dil mevcuttur. Bu dillerden yaygın olarak kullanılan diller VHDL ve Verilog'dur. Biz bu projede VHDL dilini kullanacağız.

#### 1.2 Neden FPGA?

FPGA'lar yüksek oranda paralel veri işleme olanağı sağlamaktadır. Geleneksel bilgisayar mimarisinden farklı olarak, birbiri ile neden-sonuç ilişkisi bulunmayan birimler eş-zamanlı çalışabilmektedir. Bu çalışma şekli, tüm sistemin geleneksel bilgisayar mimarisine göre daha düşük frekanslarda çalışabilmesine müsaade etmektedir. Özellikle görüntü işleme, sinyal işleme gibi yoğun bilgi girişi olan ve elde edilen verinin kısa sürede işlenmesi gibi durumlar için neredeyse rakipsiz bir seçenektir. FPGA'ların bir diğer avantajı ise düşük güç tüketmesidir. Özellikle robotik, uzay ve havacılık gibi enerji kaynaklarının kısıtlı olduğu, neredeyse gerçek zamanlı işlenmesi gereken pek çok bilginin olduğu ortamlarda eşsiz bir seçenek olmaktadır. FPGA'lar ayrıca pek çok digital entegrenin yapacağı görevleri tek başına yapabilecekleri şekilde görevlendirilebildikleri için, devre kartlarının daha küçük bir yapıda tasarlanabilmelerine olanak sağlamaktadır. Bu, özellikle mobil robotik gibi fiziksel alan kısıtlaması olan tasarımlarda, çok önemli bir fayda sağlamaktadır. FPGA; sayısal işaret işleme, radar haberleşme sistemi, uzay, savunma sistemleri, ASIC, medikal resimleme, robotik, ses tanıma, şifreleme ve kod çözme gibi bir çok alanda kullanılmaktadır. [1]

### 2.ALU (Arithmetic Logic Unit - Aritmetik Mantık Birimi)

Şekil 5.10'da bir ALU blok diyagramı verilmiştir. ALU, işlemcinin mantıksal ve matematiksel işlemleri gerçekleştirebilmesini sağlayan bölümdür.Çıkış, sel ucunun en değerli biti (3. bit) tarafından seçilirken (aritmetik ya da lojik), özel işlemler ise sel'in diğer 3 biti tarafından belirlenmektedir. İlgili kod parçası aşağıdaki gibidir. Tamamı eş zamanlı yapılardan oluşan bir kod olmasının yanı sıra, aritmetik ve lojik işlemlerin her ikisini de gerçekleyebilmesi için aynı veri türü kullanımını içermektedir. Bunun için de ieee kütüphanesinin içinde bulunan std logic unsigned paketi tanımlanmıştır.

Aşağıdaki kodda ana kodun (alu.vhd) yanı sıra yukarıda bahsettiğimiz üç COMPONENT bloğu da bulunmaktadır(logic\_unit, arith\_unit ve mux). Görülebileceği gibi COMPONENT blokları ana kod içerisinde bildirilmişlerdir.



Şekil 2. 1: Üç adet COMPONENT bloğu ile oluşturulan ALU blok diyagramı

Verilen ALU'nun yaptığı işlemler tablo olarak şekil 2.2'de verilmiştir.

| sel  | işlem           | fonksiyon                         | ünite     |
|------|-----------------|-----------------------------------|-----------|
| 0000 | y <= a          | a'yı ata                          |           |
| 0001 | y <= a+1        | a'yı arttır ve ata                |           |
| 0010 | y <= a-1        | a'yı azalt ve ata                 |           |
| 0011 | y <= b          | b'yi ata                          | aritmetik |
| 0100 | y <= b+1        | b'yi arttır ve ata                |           |
| 0101 | y <= b-1        | b'yi azalt ve ata                 |           |
| 0110 | y <= a+b        | a ve b'nin toplamını ata          |           |
| 0111 | y <= a+b+cin    | a ve b' nin Cin ile toplamını ata |           |
| 1000 | y <= NOT a      | a'nın tersini al ve ata           |           |
| 1001 | y <= NOT b      | b'nin tersini al ve ata           |           |
| 1010 | $y \le a AND b$ | AND                               |           |
| 1011 | $y \le a OR b$  | OR                                | lojik     |
| 1100 | y <= a NAND b   | NAND                              | ,         |
| 1101 | y <= a NOR b    | NOR                               |           |
| 1110 | y <= a XOR b    | XOR                               |           |
| 1111 | y <= a XNOR b   | XNOR                              |           |

Şekil 2. 2: ALU işlev tablosu

## 3.RTL ŞEMATİĞİ

Tasarlanan ALU'nun RTL şematiği Şekil 3.1 de gösterilmiştir.



Şekil 3. 1: RTL Şematiği

#### **4.KOD**

#### 4.1 Aritmetik Ünitenin Kodu:



Şekil 4. 1: Aritmetik Ünite Kodu

### 4.2 Lojik Ünitenin Kodu:



Şekil 4. 2: Lojik Ünite Kodu

#### 4.3 Mux:



Şekil 4. 3: Mux Kodu

#### **4.4 ALU (Ana Kod):**





Şekil 4. 4: Ana Kod

Şekilde görüldüğü gibi ana kodda üç uyarı verildi fakat sentez başarılı bir şekilde tamamlanmış olup simülasyonda herhangi bir problem gözlenmemiştir.

## **5.SİMÜLASYON SONUÇLARI**

#### 5.1 Aritmetik

sel= "7"durumunda yani sel= "0111" olduğunda y= a+b+cin'e eşittir. Şekil 5.1'de bu durumu simülasyonda gerçekleştirdik.



Şekil 5. 1: sel= "7" durumunda Simülasyon Sonucu

sel="1"durumunda yani sel="0001" olduğunda y= a+1'e eşittir.İlk 200ns'de bu durum gözlemlendi. sel="2"durumunda yani sel="0010" olduğunda y= a-1'e eşittir. 200ns-400ns arasında ise bu durum Şekil 5.2'de gözlendi.



Şekil 5. 2: sel="1"durumunda Simülasyon Sonucu

#### 5.2 Lojik

sel= "10" durumunda yani sel= "1010" olduğunda y= a AND b'ye eşittir. Şekil 5.3'de bu durumu simülasyonda gerçekleştirdik.



Şekil 5. 3: sel="10"durumunda Simülasyon Sonucu

sel= "11" durumunda yani sel= "1011" olduğunda y= a OR b'ye eşittir. Şekil 5.4 de bu durumu simülasyonda gerçekleştirdik.



Şekil 5. 4: sel= "11"durumunda Simülasyon Sonucu

## 6.COMPONENTSİZ ALU TASARIMI

#### 6.1 Kod:



Şekil 6. 1: ALU Kodu

## 6.2 RTL Şematiği:



Şekil 6. 2: RTL Şematiği

## 7.SONUÇ

Sonuç olarak yaptığımız tasarımın amacı aritmetik ünitede toplama ve çıkarma, lojik ünitede ise OR, AND, XOR gibi mantıksal işlemleri yapabilmesidir. Gerçekleştirilmesi istenilen özellikler tabloda verilmiştir. Bunun için Vivado programında VHDL dili kullanılarak iki farklı kodlama yapılmıştır. Biri component kullanılarak gerçekleştirilmiştir ve buna bağlı olarak RTL şematikleri de farklıdır. Simülasyonda aynı sonuçlar gözlemlenmiştir.

## KAYNAKÇA

[1] Çavuşlu M.A. (2015). *VHDL ile sayısal tasarım ve FPGA uygulamaları* (1.Baskı). İsanbul: İnkılap Kitabevi