

# SAYISAL TASARIM (BM222) LAB ÖDEV-5 RAPORU

#### **HAZIRLAYAN:**

AD-SOYAD: SÜMEYYE ARMUTCU

OKUL NO: 21118080009

### BCD toplayıcı kodu:

```
C:/intelFPGA/18.1/work/BCD_Add.v - Default *
Ln#
     module BCD_Add(A, B, Cin, S, C_4);
 1
 2
         input [3:0] A;
 3
         input [3:0] B;
 4
         input Cin;
 5
         output [3:0] S;
 6
         output C_4;
 8
         wire [1:0] C_temp;
 9
         wire [3:0] S_temp;
10
         wire coutl;
11
         wire cout2;
12
13
       dbt dbtl(cout1,S_temp,A,B,Cin);
14
       //sayı invalid mi kontrolü
15
      and (C_temp[0],S_temp[3],S_temp[2]);
16
       and (C_temp[1],S_temp[3],S_temp[1]);
17
      or(C_4,C_temp[1],C_temp[0],cout1);
18
       //eğer sayı [0,9 ] aralığı dışındaysa +0110 (6) ekleme işlemi
19
       dbt dbt2(cout2,S,S_temp,{1'b0,C_4,C_4,1'b0},1'b0);
20
21
      endmodule
```

### Kendi toplayıcı kodum [0,11] aralığı:

```
C:/intelFPGA/18.1/work/My_Add.v (/All_Adders_TB/My_Add_1) - Default *
Ln#
      module My_Add(A, B, Cin, S, C_4);
 1
  2
          input [3:0] A;
  3
          input [3:0] B;
  4
          input Cin;
  5
          output [3:0] S;
  6
          output C_4;
 8
          wire C temp;
 9
          wire [3:0] S temp;
 10
          wire coutl;
 11
          wire cout2;
 12
 13
 14
        dbt dbtl(coutl, S temp, A, B, Cin);
 15
        //sayi invalid mi kontrolü
 16
        and (C_temp,S_temp[3],S_temp[2]);
 17
18
        or(C 4,C temp,cout1);
        //eger sayi [0,11] araliginda değil ise +0100 (4) ekleme işlemi
19
20
        dbt dbt2(cout2, S, S temp, {1'b0, C 4, 1'b0, 1'b0}, 1'b0);
 21
22
        endmodule
```



Doğruluk Tablosu ile [0,11] aralığı dışında kalan sayıların elde olarak verilmesi fonksiyonunu oluşturdum. Sayı invalid ise f=1 olur mantığı ile doğruluk tablosu ve Karnough haritası oluşturdum. Soldan ilk ve ikinci basamak 1 olduğu her durumda veya K eldesi 1 olduğu her durumda sayımız invalid olacaktır.

Haritadan f=S3.S2 +K fonksiyonunu elde ettim. Ayrıca binary sayının kendi toplayıcım için uygun hale dönüşmesi için 0100(binary) sayısı ile toplanması gerektiğini buldum.

Bulduğum fonksiyona göre kodumda, sayı invalid mi kontrolü yaptım ve invalid ise 0100(binary) sayısını ekledim. Değil ise 0000(binary) ekledim yani bir müdehale yapmadım. Bu şekilde kendi toplayıcımı oluşturmuş oldum.

#### Test bench kodları:

```
C:/intelFPGA/18.1/work/All_Adders_TB.v - Default *
     module All Adders TB;
        reg [3:0] A;
         reg [3:0] B;
        rea Cin:
        wire [3:0] S dbt;
        wire Cout_dbt;
        wire [3:0] S_ma;
        wire Cout_ma;
 9
        wire [3:0] S_BCD;
10
        wire Cout_BCD;
12
       My_Add My_Add_1(A, B, Cin, S_ma, Cout_ma);
       dbt dbtl(Cout_dbt,S_dbt,A,B,Cin);
13
        BCD_Add BCD_Add_1(A, B, Cin, S_BCD, Cout_BCD);
14
15
16 🛱 initial begin
          //A=2, B=3, Cin=1 => Top:6
17
18
          A = 4'b0010;
          B = 4'b0011;
19
20
          Cin = 1'b1;
21
          #100;
          //A=7, B=2, Cin=1 => Top:10
          A = 4'b0111;
          B = 4'b0010;
25
          Cin = 1'b1;
26
          #100;
27
28
29
         //A=8, B=4, Cin=0 => Top:12
30
          A = 4'b1000:
31
          B = 4'b0100;
          Cin = 1'b0;
33
          #100;
35
36 endmodule
```

İlk durumda tüm toplayıcıların aynı sonucu verdiği toplama işlemini gerçekleştirdim. BCD[0,9] aralığı en küçük aralık olduğu için bu aralık içinde bir toplam elde edildiğinde tüm toplayıcıların aralığında olacağı için [0-9] aralığından 6'yı seçtim.

İkinci durumda siz BCD ve 4 bitlik toplayıcının aynı ama kendi toplayıcımın farklı olduğu durumu istemişsiniz fakat böyle bir durum oluşamaz. Ben kendi toplayıcım ve 4 bitlik toplayıcımın aynı, BCDnin farklı olduğu durumu seçtim. Bu da BCD aralığı dışı, Kendi toplayıcımın aralığının içi demek yani [10,11] aralığından 10u seçtim.

Son durumda ise hepsinin farklı sonuç vermesi için BCD ve kendi toplayıcımın aralıkları dışında seçmem gerekiyordu, [0,9] ve [0,11] aralığı dışında 12yi seçtim.

## Simülasyon görüntüsü:

| Wave - Default ==================================== |      |      |      |      |
|-----------------------------------------------------|------|------|------|------|
| <b>\$</b> 1 →                                       | Msgs |      |      |      |
| + /All_Adders_TB/A                                  | 0010 | 0010 | 0111 | 1000 |
| <b>≖</b> –♦ /All_Adders_TB/B                        | 0011 | 0011 | 0010 | 0100 |
| /All_Adders_TB/Cin                                  | 1    | 1    |      |      |
| <b>≖</b> – <b>∜</b> /All_Adders_TB/S_dbt            | 0110 | 0110 | 1010 | 1100 |
| /All_Adders_TB/Cout_dbt                             | St0  |      |      |      |
| 💶 🥎 /All_Adders_TB/S_ma                             | 0110 | 0110 | 1010 | 0000 |
| /All_Adders_TB/Cout_ma                              | St0  |      |      |      |
| +                                                   | 0110 | 0110 | 0000 | 0010 |
| /All_Adders_TB/Cout_BCD                             | St0  |      |      |      |
|                                                     |      |      |      |      |