

## Facultad de Ingeniería Universidad Nacional de La Plata Cátedra: Circuitos Electrónicos II



#### Unidad temática 2:

# AMPLIFICADORES DE AUDIOFRECUENCIAS DE GRAN SEÑAL

Profesor: Ing. Aníbal Laquidara.

J.T.P.: Ing. Isidoro Pablo Perez.

Ay. Diplomado: Ing. Carlos Díaz.

Ay. Diplomado: Ing. Alejandro Giordana

Ay. Alumno: Sr. Nicolás Ibáñez.

URL: <a href="http://www.ing.unlp.edu.ar/electrotecnia/electronicos2/">http://www.ing.unlp.edu.ar/electrotecnia/electronicos2/</a>

#### AMPLIFICADORES DE AUDIO DE GRAN SEÑAL

#### 1. AMPLIFICADORES CLASE "A" CON ACOPLAMIENTO DIRECTO

Se denomina **amplificadores de gran señal** a aquellos en los que la señal a amplificar es del orden de los valores de la polarización. Puede decirse que la excursión de señal a la salida, va desde el eje de corriente hasta el eje de tensión (Fig. 1), esto es idealizando al transistor (V<sub>CEsat</sub>=0, I<sub>CBO</sub>=0).



Considerando que el transistor es ideal ( $V_{CEsat} = 0$  e  $I_{CBO} = 0$ ) y que está polarizado para máxima excursión de salida ( $\therefore$   $V_{CE}$  sin señal será  $V_{CC}/2$ ), definimos:

corriente de señal:  $i_c(t) = \text{Im} \acute{a}x \text{ sen}(\omega t) = \text{Ic sen}(\omega t)$  (en condiciones ideales)

corriente de polarización: I<sub>C</sub>

corriente total:  $i_C = i_c(t) + I_C = I_{c+1} = I_{c+1$ 

Notar que: ahora hay señales de c.c. y de c.a. superpuestas y del mismo orden.

#### 1.1 Potencia de alimentación P<sub>CC</sub>:

La potencia instantánea que entrega la fuente de alimentación está dada por:

$$p_{cc}(t) = Vcc \cdot i_c(t) = Vcc [Ic sen(\omega t) + Ic]$$

Por lo que la potencia media es:

$$P_{cc} = \frac{1}{T} \int_0^T i_C \ V_{cc} \ dt = \frac{1}{T} \int_0^T (i_c + I_C) V_{cc} \ dt = \frac{1}{T} \int_0^T I_C \ \text{sen} \, \mathbf{w}t \ V_{cc} \ dt + \frac{1}{T} \int_0^T I_C \ V_{cc} \ dt$$

El primer término de la ecuación, representa el valor medio de una señal senoidal, que resulta nulo: Luego:

$$\overline{i_c} = \frac{1}{T} \int_0^T I_C \ sen \ \mathbf{w} \ t \ dt = 0$$

Podemos concluir entonces, que la potencia que entrega la fuente de alimentación Vcc es la misma con o sin señal, ya que Pcc es independiente de  $i_c(t)$ .

Observando la Fig. 1-b, con el transistor polarizado en el centro de la recta de carga, escribimos:

$$Ic = \frac{Vcc - Vce}{Rc} = \frac{Vcc/2}{Rc} = \frac{Vcc}{2 Rc} \implies Pcc = IcVcc = \frac{Vcc^2}{2 Rc}$$
 [2]

Esta es la expresión de la potencia entregada por la fuente de alimentación Vcc.

#### 1.2 Potencia en la carga

Si llamamos p<sub>s</sub>(t) a la potencia instantánea en la carga Rc:

$$p_s(t) = Rc \left[ Ic + i_c(t) \right]^2 = Rc \left[ Ic^2 + 2 Ic i_c(t) + i_c^2(t) \right]$$

Por lo que el valor medio de potencia en la carga es:

$$Ps = \frac{1}{T} \int_{0}^{T} [i_{c}(t) + Ic]^{2} Rc dt$$

$$Ps = \frac{1}{T} \int_{0}^{T} [i_{c}(t)]^{2} Rc dt + \frac{1}{T} \int_{0}^{T} Ic^{2} Rc dt + \frac{1}{T} \int_{0}^{T} 2 i_{c}(t) Ic Rc dt$$

$$= \frac{1}{T} \int_{0}^{T} [Ic sen(\mathbf{w} t)]^{2} Rc dt + \frac{1}{T} \int_{0}^{T} Ic^{2} Rc dt + \frac{1}{T} \int_{0}^{T} 2 Ic [Ic sen(\mathbf{w} t)] Rc dt$$

$$= \frac{1}{T} \int_{0}^{T} Ic^{2} sen^{2}(\mathbf{w} t) Rc dt + \frac{1}{T} \int_{0}^{T} Ic^{2} Rc dt + \frac{1}{T} \int_{0}^{T} 2 Ic^{2} sen(\mathbf{w} t) Rc dt$$

En el tercer término, nuevamente aparece el valor medio de una señal senoidal, por ende igual a cero. A su vez, el primer término representa el valor de corriente eficaz (al cuadrado). Entonces:

$$Ps = i_{cef}^2 Rc + Ic^2 Rc$$

$$i_{cef}^{2} = \left(\frac{\operatorname{Im} \acute{a}x}{\sqrt{2}}\right)^{2} = \frac{Ic^{2}}{2} = \frac{\left(\frac{Vcc}{2 Rc}\right)^{2}}{2} = \frac{Vcc^{2}}{8 Rc^{2}}$$

Puede inferirse, que en estos amplificadores la potencia sobre la carga está representada por dos términos: uno útil (el valor eficaz de la corriente de señal), y otro que representa la potencia de continua debido a la corriente de polarización:

$$Ps = Psca + Pscc$$

Siendo:

 $P_{sca}$ : Potencia de señal en la c arg a

$$P_{sca} = i_{cef}^{2} R_{c} = \frac{I_{C}^{2}}{2} R_{c} = \frac{1}{2} \left( \frac{V_{cc}}{2 R_{c}} \right)^{2} R_{c} = \frac{1}{2} \frac{V_{CC}^{2}}{4 R_{C}^{2}} R_{C} = \frac{Vcc^{2}}{8 Rc} = 25\% P_{CC}$$

 $P_{scc}$ : Potencia de continua en la c arg a

$$P_{scc} = I_C^2 R_c = \frac{V_{cc}^2}{4 R_c^2} R_C = \frac{V_{CC}^2}{4 R_C} = 50 \% P_{CC}$$

$$Ps = P_{sca} + P_{scc} = \frac{1}{2} \frac{V_{cc}^2}{4 R_c^2} R_c + \frac{V_{cc}^2}{4 R_c^2} = \frac{V_{cc}^2}{2 R_c} \left(\frac{1}{4} + \frac{1}{2}\right) = \frac{3}{4} P_{cc} = 75 \% Pcc$$

$$\Rightarrow Ps = Psca + Pscc = \frac{3}{4}P_{cc} = 75\% Pcc$$

Esta es la expresión de la potencia media total en la carga (con señal amplificada o señal útil).

#### 1.3 Potencia disipada por el transistor P<sub>D</sub>:

$$P_D = P_{cc} - P_s = P_{cc} - \left(P_{sca} + P_{scc}\right)$$

Puede observarse que cuando no hay excitación, la potencia disipada es máxima, puesto que la potencia de señal en la carga es nula; es decir, como:

$$Pcc = cte. \ y \ Psca = 0 \implies Ps \downarrow \therefore P_D \uparrow$$

Considerando que:

$$P_{sca} = 25 \% P_{cc} ; P_{scc} = 50 \% P_{cc}$$

$$\Rightarrow \begin{cases} con se\tilde{n}al : & P_D = 25\% Pcc \\ \sin se\tilde{n}al : & P_D = 50\% Pcc \end{cases}$$

Es decir, que <u>la peor condición de disipación del transistor es sin señal</u>. El transistor "se enfría" con señal. El hecho de que disipe mayor potencia en ausencia de señal, marca un comportamiento distintivo de este tipo de circuito.

#### 1.4 Rendimiento de conversión del transistor:

$$\mathbf{h}_{ct} \% = \frac{Psca}{P_{Dm\acute{a}x}} 100 = \frac{\frac{1}{4}Pcc}{\frac{1}{2}Pcc} 100 = 50 \%$$
  $\Rightarrow$   $\mathbf{h}_{ct} = 50\%$ 

Notar que: este es el rendimiento mínimo de conversión del transistor, ya que se calcula con la  $P_{D \text{ máx}}$ , es decir, sin señal. Cuando hay señal aplicada, la potencia disipada por el transistor es menor, por lo tanto, su rendimiento resulta mayor.

#### 1.5 Rendimiento de conversión del circuito:

$$\mathbf{h}_{cc} \% = \frac{Psca}{Pcc} 100 = \frac{\frac{1}{4} Pcc}{Pcc} = 25 \% \implies \mathbf{h}_{cc} = 25\%$$

#### 2. AMPLIFICADOR CLASE A CON ACOPLAMIENTO A TRANSFORMADOR.

La Figura Nº 2 representa un amplificador clase A, acoplado por transformador:



Fig. Nº 2

Empezamos el análisis considerando un caso ideal (transistor sin dispersión, y sin zona de saturación ni corte, Fig. 3).



Considerando que la resistencia óhmica del bobinado del transformador es prácticamente nula (Rcc=0), por lo que puede considerarse que en el colector del transistor la Rc  $\cong$  Rcc  $\cong$  0  $\Omega$  => la pendiente de la recta de carga estática es de aproximadamente 90°. Al no haber dispersión (h<sub>FE</sub> con un valor fijo), el punto de polarización no va a cambiar (será Q para cualquier transistor). Este punto de polarización Q sería:  $V_{CE} = V_{CC} = cte$ .  $\therefore$  Ic=cte.

Además, al no haber zona de saturación ni de corte, la excursión con señal podría ser de eje a eje, por lo que:

$$\begin{cases} \stackrel{\wedge}{Vca} = Vcc \\ \stackrel{\wedge}{Ica} = Ic \end{cases}$$



Para este *caso ideal*, podemos escribir:

$$Pcc = Vcc \ Ic$$

$$Psca = Vef \ Ief = \frac{\mathring{Vca} \ \mathring{lca}}{\sqrt{2}} = \frac{\mathring{Vcc} \ Icc}{\sqrt{2}} = \frac{1}{2} \ Vcc \ Icc = \frac{1}{2} \ Pcc$$

$$P_D = V_{CE} \ Ic = Vcc \ Ic = Pcc \qquad (comoRc = 0 \implies Pcc = P_D)$$

Se definen dos rendimientos de conversión: uno para el circuito y otro para el transistor:

#### 2.1 h<sub>c</sub>: rendimiento de conversión del circuito

$$\mathbf{h}_c = \frac{Psca}{Pcc} = \frac{\frac{1}{2}Pcc}{Pcc} = \frac{1}{2} = 50\%$$
  $\Rightarrow$   $\mathbf{h}_c = 50\%$ 

Este rendimiento del circuito del 50%, es considerado el "máximo rendimiento teórico", puesto que surge de considerar condiciones ideales.

#### 2.2 h<sub>ct</sub> : rendimiento de conversión del transistor, dado por:

$$\mathbf{h}_{CT} = \frac{Psca}{P_D m \acute{a}x} = \frac{\frac{1}{2}Pcc}{Pcc} = \frac{1}{2} = 50\%$$
  $\Rightarrow$   $\mathbf{h}_{CT} = 50\%$ 

Haciendo una comparación con el amplificador clase "A" con acoplamiento directo (sin transformador), para el cual el máximo rendimiento teórico de conversión del circuito es del 25%, vemos que en este caso, el hecho de separar la carga eliminando el pasaje de la corriente de polarización a través de la misma, determina un significativo aumento en el rendimiento, sencillamente porque en la carga sólo existe potencia de señal.

De todos modos, debemos recordar que este rendimiento del 50% del circuito es un valor *máximo teórico*, pues surge de considerar condiciones ideales.

#### 2.3 Consideración de condiciones reales.

Debido a la dispersión de parámetros que se verifica entre transistores de una misma familia, (por ejemplo en el  $h_{FE}$ ) y, atento a que en el cálculo de una polarización normalmente se utiliza el  $h_{FE}$  típico, cuando se implementa el circuito, es posible verificar una variación de  $I_C$  por la dispersión antes mencionada (como el  $h_{FE}$  del transistor será distinto del típico, pudiendo variar entre un  $h_{FE \, min}$  y un  $h_{FE \, max}$  => para la misma  $I_B$  se tendrá una Ic que variará entre una  $I_{Cmin}$  y una  $I_{Cmax}$ ). Para acotar esta variación de Ic por dispersión del  $h_{FE}$ , será necesario intercalar una resistencia  $R_E$  en emisor, esto se hace con el fin de introducir un camino de realimentación negativa que, en conjunto con la resistencia de Thevening de la malla de entrada ( $R_{TH}$ ), permitirá acotar dicha variación a un  $\Delta I_C$  determinado. De este modo, manteniendo el punto de polarización dentro de cierto rango, se asegura que la excursión con señal no tenga distorsión ni por corte ni por saturación, para cualquier transistor de la familia.

Pero la mejora del punto de polarización trae aparejada una pérdida de señal; por este motivo, a la Re se la cortocircuita con un Ce. De este modo, como Ce es un circuito abierto para la polarización => Re sólo disipará potencia de continua.

Asimismo, teniendo presente que existe una tensión de saturación  $V_{CEsat}$  y una corriente de corte  $I_{Ccorte}$  no nulas, la excursión de señal debe limitarse, no puede ser de eje a eje. En estas condiciones, no se podrá alcanzar el máximo rendimiento de conversión del circuito, ya que de ninguna manera la tensión pico de señal  $V_{ca}$  puede ser igual a  $V_{CC}$ , ni la corriente pico de señal  $I_{CA} = I_{C}$ .



Resumiendo, en condiciones reales tenemos:

- dispersión del h<sub>FE</sub>
- colocación de Re
- Vsat  $\neq 0$  e  $i_{corte} \neq 0$  : Vca<sub>pico</sub>  $\neq$  Vcc e Ica<sub>pico</sub>  $\neq$  Ic
- La excursión no puede ser de eje a eje y parte de la Pcc se perderá en Re  $=> \eta cc < 50\%$ .

#### 2.4 Polarización del transistor con gran señal. Consideraciones de diseño.

A través de lo expresado hasta ahora, se podría encontrar un camino, para resolver el problema cuando es necesario introducir  $R_E$  y tener en consideración la  $V_{cesat}$  y la  $Ic_{corte}$ . Para ello debemos admitir que, en estas condiciones, es imposible obtener un rendimiento del circuito del 50%, es decir:  $h_c < 50\%$ .

De modo que, conocidas la potencia de salida Ps, y la fuente de alimentación Vcc, y adoptando un rendimiento de conversión del circuito  $\eta_c$ , surge el valor de  $I_C$ .

Con respecto al transistor, puede lograrse que su rendimiento sea cercano al 50%. Gracias al efecto del inductor (bobinado primario), se modifica la Vcc' que se ve en la malla de salida; y, con la relación de transformación primario-secundario se puede variar el valor de la Rc' (Rc reflejada en el primario), y ∴ modificar la pendiente de la recta de carga dinámica (Figura N° 7). Con lo que se puede lograr:

$$Vca_{pico} \cong Vcc \ e \ Ica_{pico} \cong Ic$$

 $\Rightarrow$  En condiciones reales, y recordando que la resistencia del primario es  $\cong 0$ , el circuito equivalente a la salida para la continua es:



Fig. No 5

En la malla de salida podemos plantear:

$$Vcc \cong Ic \text{ Re} + V_{CE}$$

⇒ la recta de carga estática es:

$$Ic = \frac{Vcc}{Re} - \frac{V_{CE}}{Re}$$

que corta al eje de corriente en:

$$Ic = \frac{Vcc}{\text{Re}}\Big|_{V_{CE}=0}$$

y corta al eje de tensión en:

$$V_{CE} = Vcc \Big|_{I_C = 0}$$

y su pendiente es:

$$m_1 = -1/Re = -1/Rcc$$

Para la señal, Ce cortocircuita a Re  $\Rightarrow$  sólo queda R'c (Rc reflejada en el primario del transformador). Pero, al variar la corriente de colector, la inductancia del primario se opondrá al cambio e inducirá una tensión  $V_{IND}$  para compensar (para tratar de mantener la corriente que le circula). De modo que en el colector del transistor aparecerá una tensión:

$$v_{CC}' = V_{CC} + V_{IND} \neq V_{CC}$$

Por lo tanto, el circuito equivalente para señal en la malla de salida es:

Notar que a medida que el punto de funcionamiento del transistor se mueva sobre la recta dinámica, hacia el extremo de corriente casi nula (corriente disminuyendo), en el bobinado primario del transformador se inducirá una tensión cuya polaridad tratará de mantener la corriente de colector,

tratará de evitar que disminuya. Esto hará que la tensión  $v_{ce}$  vaya aumentando hasta llegar al valor máximo  $V'cc = Vcc - V_E + V^*ca$ .

Por lo tanto, este punto (ic = 0;  $v_e = V'cc$ ) es un extremo de la recta de carga dinámica (eje de abscisas). El otro extremo (eje de ordenadas), está dado por:

$$i_{ca} = \frac{v_{ca}}{R'c} = \frac{Vcc - V_E}{R'c}$$
  $y$   $v_{ce} \cong 0$ 

Notar que: si medimos la tensión de emisor respecto de tierra con un voltímetro de cc, será 1 0



Figura Nº 7: Polarización con gran señal

Debemos polarizar el transistor, admitiendo que existirá una variación de la corriente de polarización  $I_C$  (por la dispersión del  $h_{FE}$ ). Asimismo, como el nivel de la señal es del orden de la polarización, se deberá asegurar que no exista distorsión ni por saturación ni por corte.

Si se trabaja con un transistor que tiene  $h_{FE}=h_{FE\;m\acute{n}}$ , la corriente del punto de polarización será el del punto  $(Q_1)$  de la Fig. 7, en el que:  $Ic=I_{C\;m\acute{n}}$ , .

Luego, para no "excursionar" hasta el corte, y despreciando la corriente de corte:

$$Ica_{pico} = (I_{C \min} - I_{C corte}) \cong Ic_{min}$$

Por lo que, para no tener distorsión por corte, a lo sumo se podrá tener:

$$\stackrel{\wedge}{V} ca = \stackrel{\wedge}{I} ca \cdot Rc' \cong Ic_{min} \cdot Rc'$$

A su vez, si nos toca un transistor que tiene  $h_{FE} = h_{FE \ max}$ , y : Ic =  $I_{Cmax}$ , el punto de polarización será el  $Q_2$ , en Fig.7. Debemos garantizar que con:

$$i_C = \hat{I} ca + \overline{Ic}$$

no lleguemos a la saturación; a lo sumo:

$$Vcc = V_E + v_{CEsat} + \hat{V}ca = Ic_{m\acute{a}x} \cdot \text{Re} + v_{CEsat} + \hat{I}ca \cdot Rc'$$

En esta ecuación se garantiza que si no se supera la máxima corriente de colector, no habrá distorsión por saturación. Y se introduce, a su vez, la máxima excursión de señal en tensión que verifica que no existirá recorte por corte ( $Vca_{pico} = Ica_{pico} \cdot Rc'$ ).

Pero tenemos dos incógnitas:  $Ic_{m\acute{a}x}$  y Re, por lo que resulta necesario adoptar alguna de ellas. Tenemos dos posibilidades:

- Se puede adoptar un rango de variación de la corriente de polarización: conociendo I<sub>C mín</sub> y adoptando un ΔI<sub>C máx</sub> (siguiendo algún criterio adecuado), queda definida la Ic <sub>máx</sub> y se puede calcular la Re: ΔIc = Ic<sub>máx</sub> Ic<sub>mín</sub>
- Otra posibilidad es adoptar una caída de tensión  $V_E$ , por ejemplo como un porcentaje de la  $V_{cc}$ . Con esto se obtiene una Re y, a partir de ella, se calcula la  $Ic_{máx}$ .

Con esto tendríamos los datos del transformador y el valor de Re. Falta calcular la red de polarización de entrada: Ra y Rb. Para ello, en la malla de entrada:



$$Vth = I_{B} Rth + V_{BE} + I_{E} Re$$

$$Vth \cong \frac{Ic}{h_{FE}} Rth + V_{BE} + I_{C} Re$$

$$para \begin{cases} h_{FE} = \underline{h_{FE}} \Rightarrow Ic = \underline{Ic} \\ h_{FE} = \overline{h_{FE}} \Rightarrow Ic = \underline{\overline{Ic}} \end{cases} \Rightarrow \begin{cases} Vth = \frac{\overline{Ic}}{\overline{h_{FE}}} Rth + V_{BE} + \underline{\overline{Ic}} Re \\ Vth = \frac{\underline{Ic}}{\underline{h_{FE}}} Rth + V_{BE} + \underline{\overline{Ic}} Re \end{cases}$$
[1]

Obtuvimos 2 ecuaciones con 2 incógnitas. Igualando [1] y [2]:

$$\frac{\overline{Ic}}{\overline{h}_{FE}}Rth + V_{BE} + \underline{\overline{Ic}}\operatorname{Re} = \frac{\underline{Ic}}{\underline{h}_{FE}}Rth + V_{BE} + \underline{Ic}\operatorname{Re}$$

$$Rth\left(\frac{\overline{Ic}}{\overline{h}_{FE}} - \frac{\underline{Ic}}{\underline{h}_{FE}}\right) = \operatorname{Re}\left(\underline{Ic} - \overline{\underline{Ic}}\right)$$

$$\therefore Rth = \operatorname{Re}\left(\frac{\underline{Ic} - \underline{Ic}}{\overline{h}_{FE}}\right) = \operatorname{Re}\left(\frac{\underline{Ic} - \underline{Ic}}{\overline{h}_{FE}}\right)$$

$$\frac{\underline{Ic}}{\left(\frac{\overline{Ic}}{\overline{h}_{FE}} - \frac{\underline{Ic}}{\overline{h}_{FE}}\right)} = \operatorname{Re}\left(\frac{\underline{Ic} - \underline{Ic}}{\overline{h}_{FE}}\right)$$

Notar que: el término (Ic  $_{m\acute{a}x}$  – Ic  $_{m\acute{n}}$ ) del numerador de Rth, representa la variación de Ic por dispersión del  $h_{FE}$ . Por lo que si dicha dispersión fuese nula, la Ic sería constante. Además, Rth debe ser menor o igual que el valor calculado, de otro modo, sería Ic > Ic $_{m\acute{a}x}$  y, en tal caso, tendríamos distorsión por saturación.

Con el valor de Rth, reemplazamos en [1] ó en [2] y obtenemos Vth. A su vez:

$$Rth = Ra // Rb = \frac{Ra Rb}{Ra + Rb}$$
 [3]

$$Vth = \frac{Ra}{Ra + Rb}Vcc = \frac{Rth}{Rb}Vcc$$
 [4]

Finalmente, de este nuevo sistema de dos ecuaciones con dos incógnitas (Ra y Rb), obtenemos la red de polarización de entrada.

#### 3. AMPLIFICADOR DE POTENCIA CON PAR COMPLEMENTARIO - Caso 1



Para el análisis de esta configuración determinaremos, como primer paso, el pico de tensión que garantice la potencia requerida; además a partir del hecho de que la etapa de salida está conectada como seguidor por emisor (colector común) y, por ende, la garancia de tensión es igual a la unidad, se infiere entonces que el pico de señal en la carga, es igual en amplitud y fase al de la entrada (base de T<sub>1-2</sub>, colector de T<sub>3</sub>).

$$P_{s} = \frac{\stackrel{\frown}{Vs}}{\sqrt{2}} \frac{\stackrel{\frown}{Is}}{\sqrt{2}} = \frac{\stackrel{\frown}{Vs} \stackrel{\frown}{Is}}{2} = \frac{\stackrel{\frown}{Vs} \stackrel{\frown}{Is}}{2R_{c}} \Rightarrow \stackrel{\frown}{Vs} = \sqrt{2R_{L}P_{s}} \quad (1)$$

La ganancia de tensión del amplificador, la provee la etapa excitadora (que contiene como elemento activo al T<sub>3</sub>), cuyo esquema se muestra en la siguiente figura, considerando que:



$$\hat{Vs} = \hat{Vca}$$

 $R'_L = h_{FE} R_L$  (resistencia reflejada).

 $R_{C}\ (resistencia de polarización).$ 

 $R_{\rm E}$  (resistencia para estabilización de polarización y ganancia).

Puede demostrarse que la ganancia de tensión es:

Definimos:





Cuando la etapa de potencia está compuesta por un par D'Arlington, como en este caso, la R'<sub>L</sub> puede ser mayor que la Rc, o del mismo orden. La corriente de señal (i₅'), resultará menor que la iţ que circulará sobre R<sub>c</sub>, lo que representa una "pérdida" de señal, algo no deseable, puesto que no se verifica en la salida representada por R'<sub>L</sub>.

Lo conveniente será que  $R_C >> R'_L$ , pero esto es contraproducente desde el punto de vista de la disipación de los transistores de salida, puesto que para polarizar la etapa excitadora, puede ser necesario contar con una tensión de alimentación excesivamente grande. Observando el siguiente circuito:



Sin señal se cumple:

$$V_{CC} = I_{CO3} R_C + V_{BE1}$$
 (3)

Luego aumentar R<sub>C</sub> automáticamente incrementa V<sub>CC</sub>.

Por todo lo expresado, una manera de resolver el problema es a través de un método iterativo, es decir, ir probando con distintas relaciones de R<sub>C</sub> y R'<sub>L</sub> y quedarnos con aquella que creamos más adecuada.

Una vez elegida la Rc, queda definida la Rca:  $Rca = Rc // R'_{L}$ 

Para que no haya distorsión por corte, los transistores deben trabajar siempre en zona activa. T1 y T2 tienen la Vp para evitar esto ∴debemos hacer que T3 no se corte, por lo que debe ser:

$$Ico3 > \hat{\imath}_{ca} = \frac{\overset{\wedge}{Vca}}{Rca}$$

Y, teniendo presente la polarización con gran señal, escribimos que la mínima Ico3 será:

$$\underline{Ico3} = \hat{\imath}_{ca} = \frac{\overset{\wedge}{Vca}}{Rca}$$

Lo correcto será polarizar en un punto con Ico3 > Ico3

Por otro lado, para que los transistores no saturen, deben ser:

$$T_{1,2} \rightarrow Vce_{1,2} = Vcc - Vs > Vce_{sat}$$
  
 $T3 \rightarrow Vce_3 > Vca + Vce_{sat3}$ 

El paso siguiente será determinar un valor adecuado para R<sub>E</sub>. Este componente cumple dos funciones importantes, como ya se ha expresado. Una de ellas es la de proveer una ganancia de tensión estable, frente a variaciones de hfe. Luego, un criterio para adoptar un valor sería el fijar un valor de ganancia de tensión que asegure un nivel de señal de excitación acorde para una etapa preamplificadora.

Surge como conclusión que la resistencia  $R_c$  debe estar inevitablemente en el circuito, puesto que es la que da la polarización de la etapa excitadora. Pero, a su vez, acarrea como perjuicio la pérdida de señal que se produce en ella.

Además, si el valor de Vcc resulta elevado frente a la  $Vca_{pico}$  necesaria para lograr la potencia requerida en la carga, los transistores T1 y T2 soportarán una  $V_{CE}$  muy grande y, por consiguiente, una pérdida de potencia por disipación muy importante.

Una posible solución para este problema sería implementar un dispositivo que permita suplantar la resistencia Rc, polarizando al transistor  $T_3$ , pero que al mismo tiempo se comporte como un circuito abierto para la señal ( $R_c \cong \infty$ ). Tal dispositivo se debe comportar como un generador de corriente constante, que entregue la necesaria para polarizar  $T_3$  y que, debido a su altísima impedancia dinámica, no produzca pérdida de señal. Esta opción resulta ser una manera eficiente de resolver este inconveniente que nos presenta la etapa excitadora.

#### 4. AMPLIFICADOR DE POTENCIA CON PAR COMPLEMENTARIO – Caso 2

El siguiente circuito representa una etapa de salida par complementario, en la que la resistencia de polarización de colector de R3 ha sido reemplazada por un generador de corriente:



En la resolución de este circuito, al igual que en los casos anteriores, se debe garantizar la potencia de salida requerida y que no exista distorsión por corte o por saturación. Para ello, es necesario que:

- 1. el amplificador de tensión T3 no se corte → Ico3 = Ica pico
- 2. el generador de corriente T4 no se sature  $\rightarrow$   $V_{CE4} = (V_{CE \text{ pico}} + V_{CE \text{ sat}})$
- 3. el amplificador de tensión T3 no se sature  $\rightarrow V_{CE3} = (V_{CE3} + V_{CE3})$
- 4. los transistores de salida T1,2 no saturen  $\rightarrow$   $V_{CE1,2} = Vcc + vs_{pico}$

#### 4.1 Potencia requerida

La potencia requerida está dada por:

$$Ps = \frac{v_s^2}{2 R_L} \implies Vs = \sqrt{2 \times Ps \times R_L}$$

$$\hat{i}s = \frac{\hat{v}s}{R_L} \quad \therefore \quad \hat{i}_B = \frac{\hat{i}s}{h_{FE}}$$

La resistencia de carga dinámica del transistor T3, estará compuesta por la del generador de corriente, en paralelo con la resistencia reflejada de la carga R'<sub>L</sub>. De modo que el circuito equivalente para señal es:



Por el momento, podemos admitir que la resistencia dinámica del generador es muy grande (se verá en el Problema 5), y que:

Si Rc  $\rightarrow$  8  $\therefore$  T3 ve como carga sólo la R'<sub>L</sub> =>  $R'_L = R_L \times h_{FE} = 4000 \ \Omega$ 

Además, si se supone que:  $\hat{i}_{c3} \cong \hat{i}_{b1,2} = \text{Ico3} = \hat{i}_{b1,2}$ 

#### 4.2 Generador de corriente y determinación de Vcc

$$I_{E4} = \frac{V5}{R5} \approx Ico3 \implies R5 = \frac{V5}{I_{E4}} \approx \frac{2 V_D - V_{BE}}{I_{CO3}}$$

Por otro lado:

$$R4 = \frac{Vcc - 2V_D}{I_D}$$

En esta ecuación tenemos dos incógnitas: Vcc e I<sub>D</sub>. Para determinar Vcc debemos tener presente que es necesario que T<sub>4</sub> no se sature.



Sin señal, se pueden despreciar las caídas de tensión en la R de 0,470 y en la  $R_L$ , por lo que el emisor de T1 queda a tierra. En tal caso:

$$V_{B1} \cong V_{BE1} = V_{CC} = V_{B1} + V_{CE4} + V_{R5}$$

También: 
$$V_{CE4} = v_{ca pico} + V_{CE4 sat}$$

Para la determinación de R<sub>4</sub> falta conocer I<sub>D</sub>, es necesario adoptar algún criterio. Por ejemplo, teniendo en cuenta la disipación de la resistencia. Si R4 es de <sup>1</sup>/<sub>4</sub> W, y su caída es:

$$V_{R4} = Vcc - 2 V_D$$

La corriente máxima que podría circular por R<sub>4</sub> sería:

$$I_{Dm\acute{a}x} = 0.25 \text{ W} / V_{R4}$$

Debemos elegir  $I_D < I_{Dm\acute{a}x}$  . De este modo:

$$R4 = \frac{Vcc - 2 \times V_D}{I_D}$$

Adoptando este valor de R<sub>4</sub>, aseguramos una corriente que polariza a los diodos por encima del codo, y que la potencia que disipe esta resistencia estará por debajo de los 250 mW que admite como máximo.

#### 4.3 Análisis estático de la etapa de T<sub>3</sub>

$$Vcc - V_5 - V_{CE4} - 2 \cdot V_D - V_{CE3} - V_{R6} + Vcc = 0$$
  
 $\Rightarrow V_{CE3} = 2 \ Vcc - (V_5 + V_{CE4} + 2 \ V_D + V_{R6})$ 

Siendo:

$$V_{CE4} = Vcc - V_{B1} - V_{R5}$$

y a V<sub>R6</sub> la podemos calcular adoptando un valor para R<sub>6</sub>.

Para que no sature, debe ser:

$$V_{\text{CE3}} = v_{\text{ca}}^+ + V_{\text{ce sat}}$$

Finalmente, la ganancia de tensión será:

$$Av_3 = \frac{Rca}{R_E} = \frac{Vca_{PICO}}{\mathring{V}_Q}$$

#### 4.4 Saturación de T<sub>1.2</sub>

Para que no se produzca distorsión por saturación, también debe contemplarse que:

$$V_{CE1,2\,=}\,Vcc-V_{ca\,pico}\,>Vce\,\,sat_{1,2}$$



#### 4.5 Comparación con el circuito de polarización con resistencia de colector

Al realizar cálculos en los problemas 3 y 4 de la práctica, veremos que al reemplazar la Rc del amplificador de tensión por un generador de corriente, logramos mejorar el rendimiento del circuito, ya que para la misma potencia de salida usamos una Vcc menor.

 $\Rightarrow$  Con la utilización del generador de corriente, no sólo se estabiliza el punto de polarización de T3 frente a variaciones de  $h_{FE}$ , sino que la fuente de alimentación Vcc se reduce, y esto también reduce la  $V_{CEI,2}$ .

<u>Pero cabe destacar que</u> hasta ahora, hemos supuesto que el circuito se comporta de modo simétrico en su etapa de salida, de modo que todo el tiempo supusimos que el punto medio, en el que está acoplada la carga, está a 0 V. Esto es deseable para que al parlante no vaya ninguna componente de continua, pues produciría una innecesaria disipación de energía y la posible saturación de T1, o de T2, en los picos de señal. Pero, ya que siempre hay asimetrías (por lo que el potencial de dicho punto varía), debemos adoptar alguna solución para corregir este problema.

Por otra parte, la variación de h<sub>FE</sub> variará la resistencia reflejada y la ganancia de tensión:

$$R'_L = Rca = h_{FE} \cdot R_L$$

$$Av=Rca / R_E = h_{FE} \cdot R_L / R_E$$

Si el h<sub>E</sub> de los transistores de salida aumentara, aumentarían también la resistencia dinámica y la ganancia. En estas condiciones, si no se modificara la excitación, la consecuencia sería que la salida tendría distorsión.

En tal caso, la solución será implementar un circuito con ganancia constante. Es decir, que resulta necesario recurrir a la <u>realimentación negativa</u> para compensar las variaciones del h<sub>FE</sub> y del punto de polarización estático del circuito.

Una posible alternativa sería la mostrada en el esquema siguiente, en el que la ganancia de tensión es independiente de h<sub>FE</sub> y está dada por:



$$Av = \left(1 + \frac{R_1}{R_2}\right) \approx cte.$$

#### 5. AMPLIFICADOR DE AUDIOFRECUENCIA CON PAR COMPLEMENTARIO - Caso 3

(Se recomienda la lectura de la Nota de Aplicación AN-483B de Motorola: "Amplificadores de audio con transistores D'Arlington complementarios de salida")



#### 5.1 Diagrama en bloques

En este amplificador vemos que la configuración de salida es par complementario (con transistores D'Arlington), la salida típica de una etapa de audio. Y la carga es  $Rc = 4 \Omega$ , que puede ser, por ejemplo, un parlante. Este es, entonces, el circuito de un amplificador de potencia para el rango de las audiofrecuencias (gran señal).

Para un mejor análisis, se podría esquematizar por medio del diagrama en bloques que se muestra en la Figura Nº 8:



Figura Nº 8

Dado que la etapa de salida está en configuración seguidor por emisor, es un amplificador de corriente, y tiene una ganancia de tensión unitaria (Av = 1) => es necesario que la etapa anterior amplifique tensión  $\therefore$  el par diferencial (T1 y T2), junto con T<sub>3</sub> (amplificador clase A) son los que proveen la ganancia de tensión del circuito (Av).

A su vez, T<sub>4</sub> funciona como generador de tensión constante para la pre-polarización de los transistores de salida T<sub>6</sub> y T<sub>7</sub>. T<sub>5</sub> conforma un generador de corriente para polarizar a T<sub>3</sub> (Ic<sub>3</sub> constante). Cada una de estas dos etapas puede ser reemplazada por su resistencia dinámica, las que actuarán como resistencia de colector de T<sub>3</sub> junto con la resistencia de carga reflejada a la entrada de la etapa de salida.

En la etapa de salida, el punto F está prácticamente a tierra, ya que Rc = 4 O; y esto se prefiere así porque:

- Es conveniente que la Icc que circule por Rc sea casi nula, ya que la carga es un parlante y la continua molesta y es potencia que se pierde.
- Estando el punto F a tierra, permite una excursión simétrica entre las dos fuentes (±Vcc).
- Que el punto F esté a tierra hace que, para la continua, la base de T<sub>2</sub> tenga 10 kO a tierra, igual que la base de T<sub>1</sub>, ya que para la polarización el capacitor C<sub>1</sub> es un circuito abierto => la <sub>2</sub>=1k2O no actúa. Es decir, que la entrada es simétrica para la continua.

La tecnología actual permite reemplazar la etapa diferencial de entrada y la de polarización, por un amplificador operacional, y quedaría un esquema equivalente como el siguiente (Fig. 9):



Figura Nº 9

En la Figura N° 10 vemos el circuito del **bloque 1**: amplificador diferencial de entrada y el amplificador de tensión  $T_3$ , con su resistencia dinámica de carga Rd.



Figura Nº 10

La Figura  $\mathbb{N}^{\circ}$  11 muestra el generador de tensión (formado por  $T_4$ ), cuya función es la de pre-polarizar a los transistores de salida. En esta figura se incluye el símbolo del generador de corriente (circuito de  $T_5$ ), que polariza al amplificador de tensión ( $T_3$ ).



Figura Nº 11

#### 5.2 Determinación del tipo y la topología de realimentación.

Este circuito está realimentado en continua y en alterna. En la base de  $T_2$ , la  $R_2 = 1,2$  kO y la  $R_{11} = 10$  kO son la red de realimentación para la alterna, pues  $C_1$  pone  $R_2$  a tierra.

Para la continua, C1 está abierto => sólo queda la  $R_{11}$ = 10 kO entre la base de T2 y tierra (a través de la Rc = 4 O, que es despreciable frente a 10k) : para continua, la realimentación es del 100% ( $\beta$  = 1).

#### Análisis del tipo de realimentación:

Debemos analizar el circuito "incrementalmente". Para la determinación del tipo de realimentación produciremos una perturbación y observaremos cómo responde el circuito; de tal forma que si se opone a la perturbación, la realimentación será negativa.

Supondremos un escalón de tensión positivo en una de las entradas, la base de  $T_1$ . Esto producirá un aumento de la corriente de colector de  $T_1$  (ic<sub>1</sub>). Asimismo, esto se condice con una disminución del potencial de colector de  $T_1$  respecto a tierra ( $T_1$  invierte). Este escalón negativo en el colector de  $T_1$ , se introduce en la base de  $T_3$  y generará una escalón positivo en el colector de  $T_3$  ( $T_3$  invierte nuevamente). Este escalón positivo va a la base de  $T_6$ ; pero  $T_6$  y  $T_7$  son seguidores por emisor => no invierten  $\therefore$  en el punto F tendremos un escalón positivo. A su vez, en F está la base de  $T_2$ ; si esta base sube,  $T_2$  sube  $T_3$  invierte  $T_4$  baja, pues  $T_4$  baja, pues  $T_4$  cete. De este modo se corrige el efecto que produjo la subida de la entrada  $T_4$  puede decirse que la realimentación es negativa.

#### Topología:

El diagrama en bloques del amplificador completo puede representarse:



Figura Nº 12

Muestreo de tensión (nodo común, conexión // a la salida) Comparación de tensión (malla común, conexión serie en la entrada)

Variable independiente de entrada D corriente Variable independiente de salida D tensión :. se utilizarán parámetros híbridos para el análisis:

$$v_e = h_{11} i_e + h_{12} v_s$$
  
 $i_s = h_{21} i_e + h_{22} v_s$ 

y supondremos que los bloques son unidireccionales, es decir, que el bloque "a" sólo conduce desde la entrada hacia la salida, y el bloque  $\beta$  sólo conduce desde la salida hacia la entrada. De modo que consideramos:  $h_{12a}=h_{21\beta}=0$ 

Para el bloque β:

$$h_{11b} = \frac{v_e}{i_e}\bigg|_{v_{s=0}} = \frac{R_{11}R_2}{R_{11} + R_2} \qquad h_{12b} = \frac{v_e}{v_s}\bigg|_{i_e=0} = \frac{R_2}{R_{11} + R_2} = \mathbf{b} \qquad h_{22b} = \frac{i_s}{v_s}\bigg|_{v_e} = \frac{1}{R_{11} + R_2}$$

El circuito incremental realimentado para determinar la ganancia a lazo abierto del bloque *a* "cargado", queda:



$$\begin{aligned} h_{ia} &= h_{ie} \\ h_{ib} &= h_{11b} \end{aligned} \implies h_{i} = h_{ie} + h_{11b} \\ ib &= \frac{v_{g}}{h_{i}} = \frac{v_{g}}{h_{ie} + h_{11b}} \\ v_{s} &= \frac{-h_{fe} \, ib}{h_{oa} + h_{ob}} = \frac{-h_{fe} \, ib}{h_{o}} = \frac{-h_{fe}}{h_{o}} \, \frac{v_{g}}{h_{ie} + h_{11b}} \implies \boxed{a_{v} = \frac{v_{s}}{v_{g}} = -\frac{h_{fe}}{h_{o} \, h_{i}}} \end{aligned}$$

La ganancia realimentada será:

$$A_{v} = \frac{v_{s}}{v_{g}} = \frac{a_{v}}{1 + a_{v} \boldsymbol{b}}$$

Recordar que: Si:  $a_v \beta >> 1 => A_v \cong 1/\beta$  : la ganancia de todo el amplificador sólo dependerá del valor de 2 resistencias, será independiente del resto.

#### 5.3 Determinación de la ganancia de tensión

Para determinar la ganancia realimentada de tensión Av, debemos comenzar por calcular la ganancia  $a_v$  a lazo abierto y, por lo tanto, la ganancia de lazo abierto de cada etapa.

Interesa conocer la ganancia a lazo abierto total del circuito (a<sub>v</sub>), para ver si se cumple que:

$$\beta \cdot a_v >> 1$$

Considerando:

$$a_v = a_1 \cdot a_2 \cdot a_3$$

- a<sub>1</sub>: ganancia de lazo abierto de la etapa del par diferencial
- a<sub>2</sub>: ganancia de lazo abierto de la etapa amplificadora T<sub>3</sub>
- a<sub>3</sub>: ganancia de lazo abierto de la etapa de salida

#### - Para el par diferencial será:

$$a_1 = -g_{m1} R_5$$
$$g_{m1} = \frac{Ic}{V_T}$$

 $\Rightarrow$  necesitamos conocer Ic, para calcular gm y :  $a_1$ .

El circuito para la polarización es:



Figura Nº 14

Para el cálculo de la corriente de polarización de T1 ó de T2, hacemos las siguientes suposiciones:

- a) que el zener está polarizado correctamente (Iz = 1 mA)
- b) que los  $h_{FE}$  de T1 y de T2 son grandes => las  $I_B$  son despreciables => las bases están a tierra a través de las resistencias de 10 kO (despreciando la Rc = 4 O)
- c) que los transistores del par diferencial son apareados => sus Ic son iguales

#### - ganancia de lazo abierto de la etapa amplificadora T<sub>3</sub>



La ganancia de la etapa T<sub>3</sub> será la que surja de resolver el siguiente circuito:

$$a_2 = \frac{-R_{colector3}}{R_{emisor3}}$$

 $rd = r_4 + r_5$ 

rd: resistencia dinámica del colector de T<sub>3</sub> r<sub>4</sub>: resistencia dinámica del circuito de T<sub>4</sub> r<sub>5</sub>: resistencia dinámica del circuito de T<sub>5</sub>

Figura Nº 15

Tal vez se pueda ver más claramente en el siguiente circuito equivalente para señal:



Figura Nº 16

Observando la expresión de la ganancia de la etapa  $T_3$ , será necesario conocer la resistencia dinámica  $r_d$  que es la que ve  $T_3$  desde su colector hasta tierra. Es la que corresponde a las etapas de  $T_4$  (circuito de pre-polarización) y de  $T_5$  (generador de corriente constante).

#### Resistencia dinámica del generador de corriente constante:

Deseamos calcular la resistencia dinámica de salida de esta etapa, es decir, la que se ve desde el colector de T<sub>5</sub> hasta tierra. Analizaremos un circuito incremental, en el que la batería –Vcc es un cortocircuito y los diodos podrían reemplazarse por sus resistencias internas, pero resulta rd<<hi>de modo que podemos considerar que la base de T<sub>5</sub> está a tierra (incrementalmente). El circuito equivalente queda:



Figura Nº 17

$$r_{0} = \frac{vs}{is}$$

$$vs = (is - hfe \cdot ib) \frac{1}{ho} + is (Re// hie)$$

$$vs = is \left[ \frac{1}{ho} + (Re// hie) \right] - ib \frac{hfe}{ho}$$

$$ib = -is \frac{(hie// Re)}{hie} = -is \frac{Re}{Re + hie}$$

$$\therefore vs = is \left[ \frac{1}{ho} + (Re// hie) \right] - is \frac{hfe}{ho} \frac{Re}{Re + hie}$$

$$rs = \frac{vs}{is} = \frac{1}{ho} + \left(\frac{\text{Re}}{\text{hie}}\right) + \frac{hfe}{ho} \frac{\text{Re}}{\text{Re} + hie} \frac{hie}{hie}$$

$$rs = \underbrace{\frac{1}{ho} + \left(\frac{\text{Re}}{\text{hie}}\right) + \frac{1}{ho} \left(\frac{\text{Re}}{\text{hie}}\right) \frac{hfe}{\text{kie}}}_{\frac{1}{gm}}$$

$$\Rightarrow rs \approx \frac{1}{ho} + \frac{1}{ho} \text{Re} \cdot gm = \frac{1}{ho} \left(1 + \text{Re} \cdot gm\right)$$

Es necesario conocer la I<sub>C</sub> para calcular gm, por lo tanto resolvemos el siguiente circuito:



Figura Nº 18

Esta  $rs_5$  está en paralelo con la Ri de  $T_7$  (que es un D´Arlington), es decir con la Rc reflejada hacia el base de  $T_7$ 

#### Resistencia dinámica del circuito de pre-polarización de los transistores de salida

Como hemos dicho en párrafos anteriores, este circuito sirve para pre-polarizar a los transistores de salida, y también puede compensar las variaciones por temperatura que puedan tener  $V_{BE 6}$  y  $V_{BE 7}$ .



Para la resolución, hacemos la siguiente suposición;  $I_{C5} >> I_{D} >> I_{B4}$  y podemos escribir:

$$\begin{split} Ip &= \frac{V_{BE4}}{R_8} \\ V_{CD} &= V_{CE4} = Ip \left( R_8 + R_7 + P_1 \right) = \frac{V_{BE4}}{R_8} \left( R_8 + R_7 + P_1 \right) \end{split}$$

La expresión anterior muestra que la tensión de polarización  $V_{CD}$  que pre-polariza a los transistores de salida, es dependiente de la  $V_{BE4}$ . De esta manera, se ajusta convenientemente el valor de  $V_{CD}$  que logre eliminar la distorsión por cruce por cero y asegurar un comportamiento lineal del circuito (ya que los transistores de salida trabajan casi en clase B). A este circuito se lo denomina "multiplicador de  $V_{BE}$ ".

Como la variación con la temperatura es igual para los transistores del par de salida y de  $V_{CD}$  (ambos dependientes de las tensiones de base – emisor), se logra además una compensación por temperatura (para esto, deberían montarse  $T_4$ ,  $T_6$  y  $T_7$  sobre el mismo disipador).

Para que  $V_{CD}$  sea constante, es necesario que  $Ic_4$  sea constante, también por este motivo es importante el generador de corriente  $(T_5)$ .

Además, si la temperatura aumenta, la curva  $I_B$  vs.  $V_{BE}$  del diodo de base-emisor del transistor  $T_4$  se corre hacia la izquierda, pasando a un punto de trabajo de menor  $V_{BE}$  y mayor  $I_B$  (de  $I_{B\ 1}$  a  $I_{B\ 2}$ ). Por el mismo efecto de la temperatura, las tensiones  $V_{BE6}$  y  $V_{BE7}$  también tenderán a bajar, pero si  $T_4$  tiene corriente constante  $=>V_{CE4}=V_{CD}=$  cte. De modo que  $T_4$  corregirá las variaciones por temperatura de  $V_{BE}$  de  $T_6$  y  $T_7$ .



Para calcular la resistencia dinámica de la etapa de T4, analizamos el siguiente circuito incremental:



Figura Nº 21

$$r_{s4} = \frac{v_{s}}{i_{s}} \quad si: \quad i_{p} << h_{fe} i_{b} \implies i_{s} \cong h_{fe} i_{b}$$

$$i_{b} = \frac{v_{e}}{h_{ie}} \quad y \quad v_{e} = \left[\frac{v_{s}}{(R_{8} // h_{ie}) + R'_{7}}\right] (R_{8} // h_{ie})$$

$$\Rightarrow \quad i_{s} \cong h_{fe} \frac{v_{e}}{h_{ie}} = \frac{h_{fe}}{h_{ie}} \left[\frac{v_{s}}{(R_{8} // h_{ie}) + R'_{7}}\right] (R_{8} // h_{ie})$$

$$\Rightarrow \quad r_{s4} = \frac{v_{s}}{i_{s}} = \frac{h_{ie}}{h_{fe}} \left[\frac{(R_{8} // h_{ie}) + R'_{7}}{(R_{8} // h_{ie})}\right]$$

Volviendo al circuito de T3 (Figura N° 15), la resistencia dinámica total que ve el colector de  $T_3$  será la suma de las resistencias dinámicas de las etapas  $T_4$  y  $T_5$ , es decir:

$$Rd = r_4 + r_5$$

Recordando que:

$$a_2 = -\frac{R_{colector3}}{R_{emisor3}}$$

Según expresamos más arriba, la ganancia del par diferencial era:

$$a_1 = -g_{m1} R_5 = -27,2$$

Recordando que la etapa de salida tiene:  $a_3 = 1$ 

=> la ganancia de lazo abierto de todo el circuito es:

$$a_v = a_1 \ a_2 \ a_3$$

$$h_{12b} = \mathbf{b} = \frac{v_e}{v_s} \Big|_{i=0} = \frac{R_2}{R_{11} + R_2}$$

De modo que con esto estaríamos en condiciones de calcular la ganancia de lazo abierto y, por ende, la ganancia de tensión de lazo cerrado.

### 5.4 Cálculo de la máxima potencia de salida ( $Ps_{máx}$ ), de la máxima potencia disipada ( $P_{D\ máx}$ ) y del pico de tensión de la señal de entrada, para obtener la potencia de salida requerida. ( $Ver\ "Electrónica\ Integrada"$ , $Millman\ \&\ Halkias$ , $pág.\ 677$ )

La potencia suministrada a la carga es:  $Ps = Vef \cdot Ief = \frac{\hat{Vca} \cdot \hat{Ica}}{2} = \frac{\hat{Vca}^2}{2 R_L}$ 

La potencia de entrada al circuito de colector es:  $Pcc = Vcc \cdot Icc = Vcc \frac{2 \ Vca}{p \ R_{I}}$ 

La potencia disipada en los colectores de ambos transistores es:

$$P_D = Pcc - Ps = \frac{2 \operatorname{Vcc}}{\mathbf{p}} \frac{\mathring{\operatorname{Vca}}}{R_I} - \frac{\mathring{\operatorname{Vca}}^2}{2 R_I}$$

Notar que: sin señal los transistores no disipan potencia, "se enfrían"

$$V^{\wedge}ca = 0 => P_D = 0$$

Para ver cuánto vale la V^ca que hace máxima la potencia disipada por los transistores de salida, hacemos la derivada:

$$\frac{\partial P_D}{\partial V_{Ca}} = \frac{2 \, V_{Cc}}{\boldsymbol{p} \, R_L} - \frac{\mathring{V_{ca}}}{R_L} = 0 \qquad \Rightarrow \qquad \stackrel{\hat{}}{=} \frac{2 \, V_{Cc}}{\boldsymbol{p}}$$

Este es el valor pico de señal que hace máxima la potencia disipada en los transistores de salida. Y dicha potencia vale:

$$P_{Dm\acute{a}x} = \frac{2 \ Vcc}{\boldsymbol{p}} \frac{2 \ Vcc}{\boldsymbol{p}} \frac{1}{R_L} - \frac{4 \ Vcc^2}{2\boldsymbol{p}^2 R_L} = \frac{2 \ Vcc^2}{\boldsymbol{p}^2 R_L}$$
  $\Rightarrow$  
$$P_{Dm\acute{a}x} = \frac{2 \ Vcc^2}{\boldsymbol{p}^2 R_L}$$

Suponiendo que V<sub>CE sat</sub> fuera despreciable frente a Vcc, en condiciones prácticamente ideales, la máxima excursión de señal sería:

V^ca = Vcc => la máxima potencia de salida sería:

$$Ps \, m\acute{a}x = \frac{\mathring{Vca}^2}{2 \, R_L} = \frac{Vcc^2}{2 \, R_L}$$

De modo que la máxima potencia disipada por ambos transistores también puede expresarse como:

$$P_D m \acute{a} x = \frac{4}{n^2} Ps m \acute{a} x \approx 0.4 Ps m \acute{a} x$$

Por lo que cada transistor disiparía:

$$|PD máx|_{por Tr} = 0.2 Ps máx = 0.2 \frac{Vcc^{2}}{2 R_{L}}$$

#### 6. RÉGIMEN TÉRMICO EN TRANSISTORES DE POTENCIA

Un transistor se calienta por la potencia eléctrica que disipa. Por lo tanto, el fabricante da un régimen máximo de potencia para asegurar que la temperatura en todas las partes del transistor se mantenga por debajo de un valor que produzca cambios perjudiciales en el dispositivo. Este régimen se da con respecto a la temperatura de carcaza para los transistores que se montan sobre disipadores, o con respecto a la temperatura ambiente, para los que trabajan sin disipador.

Pulsos de potencia muy breves no calientan al transistor hasta la temperatura que se alcanzaría si ese nivel de potencia continuara indefinidamente. Los regímenes de potencia máxima tienen en cuenta este factor y admiten la disipación de potencias mayores para pulsos muy breves. El régimen de potencia de un transistor se puede indicar fácilmente mediante una curva limitadora que muestra un régimen de funcionamiento seguro con potencia pico (SOAR: Safe Operating Area). Las condiciones de funcionamiento pueden ser: estado constante, transitorio repetitivo y no repetitivo.

#### 6.1 Funcionamiento en estado constante

La máxima capacidad de disipación de un transistor, en condiciones de estado constante, depende: de la suma de las resistencias térmicas en serie desde la juntura del transistor hasta el exterior, de la máxima temperatura de juntura  $T_{jm\acute{a}x}$  y de la temperatura ambiente  $T_{amb}$  a la cual funciona el transistor.

La suma de las resistencias térmicas en serie se determina por la sig. relación:

$$\theta_{J-A} = \theta_{J-C} + \theta_{C-D} + \theta_{D-A}$$

El valor de la resistencia térmica juntura-carcaza lo especifica el fabricante. La máxima temperatura de juntura en transistores de silicio varía entre 150 y 200 °C. Para no superarla, la potencia que puede disipar el transistor en estado constante se calcula con la siguiente expresión:

$$P_{D} = \frac{Tjm\acute{a}x - Tamb}{\boldsymbol{q}_{J-A}}$$

El fabricante, en la Hoja de Datos del transistor, nos da información en tablas y en gráficos. Por ejemplo, para un TIP 41 ó 42, en la Tabla de Valores Máximos, puede especificar:

- Total power dissipation = 65W @ Tc = 25 °C (para funcionamiento con disipador)
- Total power dissipation = 2 W @ T<sub>A</sub> = 25 °C (para funcionamiento sin disipador)

El gráfico de potencia disipada en función de la temperatura puede ser como el siguiente:



Figure 1. Power Derating

Este gráfico brinda una información más completa, pues nos está indicando la máxima potencia disipada, funcionando con o sin disipador, para todos los valores posibles de temperatura de carcaza. De modo que si la Tc es superior a 25°C, la potencia disipada máxima será inferior a la dada en la tabla de Valores Máximos, y aparece el factor de reducción por temperatura o FRT, cuya expresión es la siguiente:

$$FRT = 1 - \frac{Tc - 25^{\circ}C}{Tjm\acute{a}x - 25^{\circ}C}$$

Para temperaturas inferiores a 25°C, la potencia disipada por el transistor será la máxima especificada en las ordenadas ( $P_{Dm\acute{a}x}$ ). En las abscisas se representan Tc, cuando el transistor está montado sobre un disipador, y  $T_A$ , considerando el transistor sin disipador.

Además, del mismo gráfico se obtiene la temperatura de juntura máxima. En este ejemplo Tjmáx =  $150^{\circ}$ C, que corresponde a  $P_{\text{Dmáx}} = 0$ . Esto es razonable, dado que si el transistor se encontrara a esa temperatura de carcaza, la potencia que podría disipar en esas condiciones sería nula.

De modo que la máxima potencia que puede disipar el transistor en régimen constante, para cualquier temperatura de carcaza, está dada por:

$$P_{Dm\acute{a}x}|_{T_c} = FRT \cdot P_{Dm\acute{a}x}|_{T_c=25^{\circ}C}$$

#### 6.2 Funcionamiento con un solo pulso

Cuando el transistor es operado en régimen de un solo pulso de potencia, la disipación máxima permitida durante este período es considerablemente mayor que en estado constante. Para determinar la potencia disipada en estas condiciones se debe conocer la resistencia térmica transitoria. Si la capacitancia térmica del disipador sobre el que está montado el transistor es grande, admitiremos que su temperatura no varía durante la duración del pulso, por consiguiente, la temperatura de carcaza Tc es esencialmente igual a la temperatura ambiente Tamb.

Este modo de operación está especificado en las hojas de datos de los transistores de potencia en un gráfico. Por ejemplo, siguiendo con el TIP 41, se tiene el siguiente:



Figure 5. Active-Region Safe Operating Area

[Notar que las hipérbolas de disipación máxima (primera y segunda ruptura) se convierten en rectas al pasar a escala logarítmica los ejes del gráfico]

Este gráfico permite obtener los valores de corrientes y potencias instantáneas que admite el transistor en régimen pulsado no repetitivo, y si se comparan los valores de corriente para los pulsos de duración indicada (5ms, 1ms ó 0,5 ms), con el de régimen constante (trazo inferior), se podrá obtener un factor multiplicador M como relación de corrientes para una tensión dada. Dicho factor se obtiene como el cociente de la corriente instantánea del correspondiente pulso y la corriente de estado constante, ambas para una determinada tensión  $V_{\rm CE}$ .

Por ejemplo, si  $V_{CE} = 60 \text{ V}$ , del gráfico anterior obtenemos:

$$M|_{Vce=60V} = \frac{i|_{5ms}}{Idc} = \frac{1.5 A}{0.5 A} = 3 \implies M|_{Vce=60V} = 3$$

Ahora, con estos coeficientes (M y FRT), podemos obtener la potencia disipada pico máxima para el régimen de un solo pulso y para cualquier temperatura de carcaza. Se calcula en la forma siguiente:

$$Ppico = M \cdot FRT \cdot P_{Dm\acute{a}x}$$

#### 6.3 Funcionamiento con pulsos repetitivos

Cuando un transistor funciona en el modo de pulsos repetitivos, el análisis previo debe modificarse para tener en cuenta la elevación de temperatura de carcaza provocada por la disipación de potencia promedio.

El funcionamiento térmico de un transistor puede representarse por una analogía térmica-eléctrica que incluye un generador independiente de potencia, resistencias térmicas y capacidades térmicas. Notar que en una analogía como esta, lo que circula por el circuito equivalente es "potencia" (como si fuese corriente), y las caídas son de "temperatura" (como si fuese tensión). A los impulsos de potencia el transistor responde como un condensador de calor, impidiendo que la temperatura crezca instantáneamente en cada nodo de la red. Estas capacitancias térmicas se localizan en la juntura, en la carcaza y en el disipador.



La potencia se mide en Watts, la temperatura en °C y las resistencias térmicas en °C/W. Las capacitancias térmicas se miden en Watt-segundo/°C

Las capacitancias térmicas dejan de considerarse cuando el transistor opera en régimen de estado constante. Cuando el transistor debe estar aislado eléctricamente del disipador, se lo separa del mismo con una lámina de silicona o de mica con grasa siliconada, que agregan una resistencia térmica  $\theta$ cd de entre 0.4 y 1.5 °C/W.

Podemos obtener la temperatura de carcaza afectada por el funcionamiento en régimen de pulsos repetitivos calculando la potencia media que atraviesa la resistencia térmica entre carcaza y

ambiente, y esta potencia será función del ciclo de trabajo de los pulsos térmicos según la expresión:

$$\overline{\mathbf{P}} = \delta.\hat{\mathbf{P}}$$
 ;  $\mathbf{d} = \frac{t_1}{t_2}$ 

Siendo:  $\delta$ : ciclo de trabajo  $t_1$ : ancho de los pulsos  $t_2$ : período de los pulsos

Los fabricantes de transistores de potencia publican un gráfico que permite obtener el factor multiplicador M para diferentes combinaciones de anchos de pulso  $\mathfrak{t}_{\flat}$  y ciclos de trabajo  $\delta$ . Para construir el gráfico se define una variable llamada resistencia térmica transitoria o impedancia térmica Zth, que depende del ciclo de trabajo y del ancho del pulso de potencia, y representa el comportamiento térmico transitorio del transistor.

El modelo adoptado para la resistencia térmica juntura-carcaza y la capacitancia térmica se convierte en el de la impedancia térmica.



El gráfico representa la relación r(t) entre el valor de la impedancia térmica y la resistencia térmica juntura-carcaza para diferentes ciclos de trabajo y anchos de pulso de potencia (notar que en este ejemplo, el ciclo de trabajo se denomina D en lugar de  $\delta$ ).



Figure 4. Thermal Response

Al reducirse el valor de la impedancia respecto a la resistencia térmica juntura-carcaza, el valor de la potencia pico que produce la temperatura de juntura instantánea máxima puede elevarse en 1/r(t) veces, o lo que es igual M veces, y este es el factor que emplearemos para calcular la potencia pico instantánea máxima del régimen transitorio repetitivo: M=1/r(t).

Incluyendo estos conceptos en la expresión de la potencia pico:

$$P_{\text{pico}} = M.FRT.P_{\text{dmáx}}$$

$$FRT = 1 - \frac{Tc - 25^{\circ} C}{T_{jm\acute{a}x} - 25^{\circ} C} = \frac{T_{jm\acute{a}x} - Tc}{T_{jm\acute{a}x} - 25^{\circ} C}$$

$$Tc = Tamb + \overrightarrow{P} \cdot \mathbf{q} \ ca$$

$$\overrightarrow{P} = \overset{\wedge}{P} \cdot \mathbf{d}$$

$$\Rightarrow Tc = Tamb + \overset{\wedge}{P} \cdot \mathbf{d} \cdot \mathbf{q} \ ca$$

Reemplazando este valor en FRT:

$$\begin{split} \hat{P} &= M.FRT.Pdmax = M.Pdmax. \frac{Tjmax - Tc}{Tjmax - 25^{\circ}C} \\ \hat{P} &= M.Pdmax. \frac{Tjmax - (Tamb + \theta ca.\hat{P}.\delta)}{Tjmax - 25^{\circ}C}; \\ \hat{P}[(Tjmax - 25^{\circ}C) + M.Pdmax.\theta ca.\delta] &= M.Pdmax.(Tjmax - Tamb) \\ \hat{P} &= \frac{M.Pdmax.(Tjmax - Tamb)}{(Tjmax - 25^{\circ}C) + M.Pdmax.\theta ca.\delta} \end{split}$$

y reemplazando: 
$$\theta jc = \frac{Tjmax - 25^{\circ}C}{Pdmax}$$

resulta: 
$$\hat{P} = \frac{M.(Tjmax - Tamb)}{\theta jc + M\theta ca.\delta}$$

#### Referencias bibliográficas:

- "Diseño de amplificadores de audio con pares complementarios de silicio", Motorola Inc, Ediciones Radio Chassis.
- 2. "Audio/Radio Handbook", National Semiconductor.
- 3. "Electrónica Integrada", Millman y Halkias.
- 4. "Circuitos Electrónicos", E. S. Angelo.
- 5. "Circuitos de Potencia de Estado Sólido", Manual SP 52, RCA.
- 6. "Principios de Electrónica", Gray y Searle.
- 7. "Ingeniería Electrónica", Alley-Atwood.
- 8. "Amplificadores de audio con transistores Darlington complementarios de salida", Nota de Aplicación AN-483B de Motorota, R. Ruchs.