# Práctica 4: Microarquitectura - Introducción

12 de octubre de 2023

Organización del Computador I DC - UBA

# Introducción

### Sobre la clase de hoy

Hoy vamos a ver los principios de construcción, práctica y ejemplos de microarquitectura y microprogramas relacionados. La estructura de la clase va ser la siguiente:

- Distintas perspectivas sobre el programa como objeto, un repaso
- Descomposición del datapath según sus funciones (Fetch-Decode, aritmética, saltos)
- Constitución de la Unidad de Control
- Ejemplos de microarquitectura y microprogramación

El programa como objeto de estudio

### ¿Qué intención manifiesta un programa?

Podemos interpretar al programa como:

La **composición de instrucciones** que indican cómo ha de modificarse el **estado del procesador** en base a la semántica de ejecución asociada a éstas.

### ¿Qué intención manifiesta un programa?

Algunos detalles a tener en cuenta en base a esta definición:

- Podemos definir al estado del programa como el conjunto de valores asociados tanto a los registros (propósito general, PC, registros internos) como a las distintas posiciones de memoria
- La semántica asociada a las instrucciones puede indicar cómo se transforman los valores de los registros asociados a datos del programa (registros de propósito general y memoria) o al control de flujo del mismo (PC, SP)

# Perspectiva declarativa

### Perspectiva declarativa de un programa

main: MOV R1,R3←

ADD R1.R2←

JMP main↔

et1: DB 0x07 ←

et2: DB 0x04←

Vemos instrucciones que modifican los datos del programa (registros y memoria←), los inicializan (memoria←), o modifican el flujo de ejecución (PC←).

### Perspectiva declarativa de un programa

main: MOV R1,R3↔↔

ADD R1,R2←←

JMP main ← (etc)

et1: DB 0x07

et2: DB 0x04

La semántica de las instrucciones induce un conjunto posible de ejecuciones en base a su estado inicial (**PC**, **registros**, **memoria**) y las modificaciones introducidas por la lógica de control de flujo (**saltos**).

# Perspectiva estructural

| 0x00 | main:          | MOV R1,R3 |  |  |
|------|----------------|-----------|--|--|
| 0x02 | ADD R1,R2      |           |  |  |
| 0×04 | JMP main(0x00) |           |  |  |
| 0x06 | et1:           | DB 0x07   |  |  |
| 0×07 | et2:           | DB 0x04   |  |  |

Las instrucciones se codifican y almacenan en memoria y la modificación del flujo de ejecución necesita conocer la propia estructura del programa (emplazamiento en memoria).

Ahora veamos cómo se ve el programa codificado y almacenado en memoria principal.

| Dir. | Valor    |     |          |       |  |
|------|----------|-----|----------|-------|--|
| 0×00 | 01000    | 001 | 011      | xxxxx |  |
| 0x02 | 00001    | 001 | 010      | xxxxx |  |
| 0x04 | 10100    | xxx | 00000000 |       |  |
| 0×06 | 00000111 |     |          |       |  |
| 0×07 | 00000100 |     |          |       |  |

Recordemos que por seguir una arquitectura de **Von Neumann** tenemos en un mismo espacio de memoria tanto instrucciones (rango 0x00 - 0x05) como datos (rango 0x06 - 0x07).

#### **Program Counter**

¿Cómo reproducimos la idea de **ejecución secuencial u ordenada del programa**?

Con un registro de propósito particular (PC) que indica de qué dirección de memoria tomar la próxima instrucción (fetch).

Dir. Valor 01000 0x00001 011 XXXXX 00001 0x02001 010 XXXXX 10100 0x0400000000 XXX

ejecución del proactualiza grama PC. primero la notación con mnemónica de las instrucciones. PC:  $0 \times 00$ MOV R1,R3PC:  $0 \times 02$ ADD R1,R2PC: 0×04

main Veamos

cómo

Veamos

 $\leftarrow$ 

JMP

# Datapath

#### Repaso de las perspectivas del programa

#### En la sección anterior observamos:

- Que el programa se codifica y almacena en memoria junto con los datos (Von Neumann).
- Que el flujo de ejecución será secuencial salvo que lo indiquemos con las instrucciones de salto (PC,JMP,JXX).

#### Repaso de las perspectivas del programa

A continuación analizaremos las siguientes unidades funcionales:

- Etapas de Fetch-Decode
- Instrucción de tipo ADD
- Instrucción de tipo STR
- Instrucciones de tipo JMP o JZ

Para estudiar su relación con:

- Los componentes de nuestra organización
- Las señales de control necesarias
- El orden en el que éstas deben activarse

#### Repaso de la arquitectura de OrgaSmall

Tengan en cuenta que vamos a trabajar con la siguiente arquitectura (OrgaSmall no es ORGA1):

- Arquitectura von Neumann, memoria de datos e instrucciones compartida
- 8 registros de propósito general, RO a R7
- 1 registro de propósito específico PC
- Tamaño de palabra de 8 bits e instrucciones de 16 bits
- Memoria de 256 palabras de 8 bits
- Bus de 8 bits
- Diseño microprogramado

#### Datapath del Fetch-Decode

Ahora sí podemos analizar por partes el flujo de datos (datapath) que permite reproducir el mecanismo deseado de FETCH **DECODE EXECUTE**. En el ciclo de Fetch-Decode participan el PC, la Memoria y la unidad de Decode. El PC no sólo encapsula un registro sino que expone también una señal de control que permite incrementarlo (en una palabra). Veamos qué secuencia de microinstrucciones (RTL) debería suceder para conseguir que la instrucción

almacenada en memoria (de 2

#### Datapath del Fetch-Decode



Observemos que luego de haber cargado las dos palabras de la instrucción la estructura del componente **decode** descompone a la misma en partes que hacen que funcionen como señales de control

## Datapath del Fetch-Decode

#### En RTL:

 $MM_{Addr} := PC$ 

 $DE_H := MM_{Data}$ 

 $PC_{inc}$ 

 $MM_{Addr} := PC$ 

 $DE_l := MM_{Data}$ 

 $PC_{inc}$ 

#### Como señales:

PC\_enOut MM\_enAddr
MM\_enOut DE\_loadH PC\_inc
PC\_enOut MM\_enAddr
MM\_enOut DE\_loadI\_PC\_inc

Habiendo visto como se microprograman las etapas de fetch y decode, pensemos:

- ¿El **PC** se actualiza en cada ciclo de reloj?
- ¿Cómo sabemos qué microinstrucción se ejecuta en cada ciclo de reloj?
- ¿Dónde se almacenan las microinstrucciones?

#### Datapath del ADD



En la ejecución (EXECUTE) del ADD participan la ALU, que resuelve la aritmética, los Registros y el Decode que indica qué registros participan. Veamos qué secuencia de microinstrucciones (RTL) debería suceder para conseguir que se transfieran los valores de los registros indicados en la instrucción a la ALU, se realice la operación y se copie el resultado en el registro de

destino. 
$$\begin{array}{cccc} ALU_A & := & R_A \\ ALU_B & := & R_B \\ ALU_{add} & & \\ R_A & := & ALU_{out} \end{array}$$

Aquí las asignaciones a  $R_A$ ,  $R_B$  indican no sólo la activación de un par de

### Datapath del STR



En la ejecución (**EXECUTE**) del **STR** participan el controlador de **memoria**, los **Registros** y el **Decode** que indica el registro fuente y la dirección destino. Veamos qué secuencia de microinstrucciones (RTL) debería suceder para conseguir que se transfiera la dirección de memoria al controlador de memoria, y el valor del registro fuente a la dirección indicada.

 $M_{addr}$  :=  $DE_{imm}$  $M_{data}$  := RA

Notemos que son simplemente dos asignaciones pero que el controlador tiene entradas **de dirección y de datos**. El microprograma asociado es el siguiente:

DE\_enOutImm MM\_enAddr

PP on Out MM load PP coloctIndoxOut=0

### Saltos condicionales, ¿cómo implementarlos?

Necesitamos implementar los saltos condicionales, veamos cómo sería su expresión en RTL:

$$\begin{array}{ccc} \textit{IF} & \textit{Z} = 1 \\ & \textit{PC} & := & \textit{DE}_{\textit{imm}} \end{array}$$

¿Cómo conseguimos que la asignación se haga sólo si se cumple la condición (Z=1)?

Tenemos que definir primero cómo implementar el mecanismo que ejecuta microinstrucciones.

#### Micro PC

Así como existe un registro de propósito específico que indica de qué dirección de memoria tomar la próxima instrucción (**PC**), existe otro registro interno que indica cuál es la microinstrucción que va a ser ejecutada en el siguiente ciclo de reloj, el **Micro PC**.

¿A qué dirección de memoria hace referencia?

Los microprogramas que permiten ejecutar las acciones asociadas con cada instrucción de nuestro lenguaje (ASM) se ejecutan dentro de un componente llamado unidad de control que cuenta con una memoria interna donde almacena la codificación de los microprogramas.

Esta memoria está compuesta por palabras que en nuestro caso son de 32 bits, se acceden a través de direcciones de 9 bits y cada bit dentro de una palabra determina el valor de una señal de control dentro de nuestra organización.

Por eso, sus microprogramas escritos como conjunción de señales se traducen en una serie de palabras de 32 bits.

Vamos a presentar el diagrama de la unidad de control, donde podemos observar:

- Que el micro PC es un contador, ya que en cada ciclo de reloj su comportamiento por defecto es incrementar en uno la posición de memoria a ser leída.
- Las salidas de control que pueden modificar el comportamiento del micro PC (load\_microOp, reset\_microOp).
- Que las salidas (señales de control) están cableadas a los bits de cada palabra en la memoria interna.
- Que la entrada de inOpCode llega del Decode y se extiende con ceros en su parte baja y sobre escribe el valor del micro PC si se habilita la señal load\_microOp.



de

#### Saltos condicionales y unidad de control

Los

A 512B ROM D

memoria de la unidad de control son las microinstrucciones en las direcciones indicadas por las etiquetas y accedidas a través de la dirección A según se encuentran en el archivo microCode.ops. 00000: PC enOut MM enAddr MM\_enOut DE\_loadH PC inc PC\_enOut MM\_enAddr MM enOut DF loadI PC\_inc

load\_microOp reset\_microOp

contenidos

Los contenidos se compilan de su declaración mnemónica (como listas de señales) a las palabras de 32 bits de acuerdo a las señales que deben activarse a la salida D, según se encuentran en el archivo microCode.mem. 00400040

#### Saltos condicionales y unidad de control

Recapitulando, queríamos implementar JZ:

$$IF \quad Z = 1$$
 $PC \quad := \quad DE_{imm}$ 

¿Cómo conseguimos que la asignación se haga sólo si se cumple la condición (Z=1)?

Vamos a sobreescribir el valor del **micro PC** sólo si se encuentra habilitada la señal correspondiente de la **ALU**.

Veamos la propuesta.



Observemos lo siguiente:

El micro PC se puede sobreescribir con la señal load\_microOp en conjunto con dos selectores de multiplexores: el de la derecha indicando si se sobreescribe por una nueva instrucción o por los flags; y el de la izquierda indicando si se incrementa el micro PC en 1 (flag habilitado) o 2 (flag en cuestión deshabilitado).

#### Datapath del JZ



En la ejecución (EXECUTE) del JZ participan el controlador de memoria, el PC que puede o no ser sobreescrito, el Decode que indica valor con el cual podría actualizarse el PC, y la ALU cuyos flags determinan si el salto se realiza. Ya podemos notar que la unidad de control participa en todos los casos.

$$IF \quad Z = 1$$
 $PC \quad := \quad DE_{imm}$ 

El microprograma asociado deja en evidencia los mecanismos necesarios para implementar el salto:

### Volviendo a las preguntas

#### ¿Qué función cumple la señal reset\_microOp aquí?

JZ\_microOp load\_microOp reset\_microOp DE\_enOutImm PC\_load reset\_microOp

Esto tiene que ver con cómo ubicamos a los microprogamas en la memoria.

#### Estructura del microprograma

En el comienzo del código de los microprogramas encontrarán esto:

00000:

PC\_enOut MM\_enAddr MM\_enOut DE\_loadH PC\_inc PC\_enOut MM\_enAddr MM\_enOut DE\_loadL PC\_inc

load\_microOp
reset\_microOp

00001: ; ADD

RB\_enOut ALU\_enA RB\_selectIndexOut=0
RB\_enOut ALU\_enB RB\_selectIndexOut=1
ALU\_OP=ADD ALU\_opW
RB\_enIn ALU\_enOut RB\_selectIndexIn=0

reset\_microOp

Las etiquetas indican el valor de los cinco bits más significativos en los que se ubica cada bloque de microcódigo, completando los bits más bajos con ceros. **Observemos** 

que estos valores se corresponden con los códigos de operación de las instrucciones.

#### Observemos que:

La forma en la que se indican las posiciones de los microprogramas y cómo se compilan es consistente con el funcionamiento de la unidad de control (load\_microOp, reset\_microOp, inOpCode).





### Volviendo a las preguntas

Ya deberíamos poder responder a estas preguntas:

- ¿El PC se actualiza en cada ciclo de reloj?
- ¿Cómo sabemos qué microinstrucción se ejecuta en cada ciclo de reloj?
- ¿Dónde se almacenan las microinstrucciones?

#### Repaso de la clase de hoy

#### Hasta ahora vimos:

- Distintas perspectivas sobre el programa como objeto, un repaso
- Descomposición del datapath según sus funciones (Fetch-Decode, aritmética, saltos)
- Constitución de la Unidad de Control

#### Y nos falta:

• Ejemplos de microarquitectura y microprogramación

Pasemos a una breve ronda de preguntas antes de los ejercicios.