

# TP 1 Entrées / Sorties

Systèmes Numériques

Auteurs:
Marc Roten
Vincent Vonlanthen

Professeur: Nicolas Schroeter





# Table des matières

| 1 | Intr | roduction                                                                                                                                                         | 5  |
|---|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|
| 2 | Mod  | de d'emploi                                                                                                                                                       | 5  |
|   | 2.1  | Création du projet                                                                                                                                                | 5  |
|   | 2.2  | Rajouter des composants à notre architecture                                                                                                                      | 7  |
|   | 2.3  | Codage VHDL                                                                                                                                                       | 8  |
|   | 2.4  | Vérification de fonctionnement                                                                                                                                    | 9  |
|   | 2.5  | Création du Design                                                                                                                                                | 10 |
|   | 2.6  | Connexion entre nos composants                                                                                                                                    | 12 |
|   | 2.7  | Configurer une Sortie                                                                                                                                             | 13 |
|   | 2.8  | Création du wrapper HDL                                                                                                                                           | 13 |
|   | 2.9  | Lancement de la synthèse                                                                                                                                          | 14 |
|   | 2.10 | Mapping I/O                                                                                                                                                       | 15 |
|   | 2.11 | Génération du bitstream                                                                                                                                           | 16 |
| 3 | Eta  | pe 1 : préparation                                                                                                                                                | 17 |
|   | 3.1  | Partie A                                                                                                                                                          | 17 |
|   | 3.2  | Partie B                                                                                                                                                          | 18 |
| 4 | Etaj | pe 2 : code VHDL                                                                                                                                                  | 19 |
|   | 4.1  | Développer en VHDL un décodeur 4x7 qui permet d'afficher les chiffres BCD de 0 à 9 sur les 7 segments                                                             | 19 |
|   | 4.2  | Code de notre Tester                                                                                                                                              | 19 |
| 5 | Eta  | pe 3 : Travail en lui même                                                                                                                                        | 19 |
|   | 5.1  | Concevoir et de décrire une architecture (par exemple : machines d'états, compteurs, etc.) qui réalise le pilote de l'affichage 4x7segments avec le point décimal | 20 |
|   | 5.2  | Développer le code VHDL                                                                                                                                           | 22 |
|   | 5.3  | Valider le hon fonctionnement                                                                                                                                     | 22 |



|   | 5.4 | En maintenant le même fonctionnement, est-ce possible de diminuer le nombre de signaux entre la FPGA et l'affichage? Si oui, comment? | 22 |
|---|-----|---------------------------------------------------------------------------------------------------------------------------------------|----|
| 6 | Cor | nclusion                                                                                                                              | 23 |
| 7 | Anı | nexe                                                                                                                                  | 24 |
|   | 7.1 | Code du Tester                                                                                                                        | 24 |
|   | 7.2 | Code du Driver                                                                                                                        | 25 |

| l a | bora | toir | e 1 : | · Fn | trées | / So | rties  |
|-----|------|------|-------|------|-------|------|--------|
| _ u | 2010 |      |       |      |       | , 00 | 1 6100 |

| Noms des étudiants :  |  |
|-----------------------|--|
|                       |  |
| Date du laboratoire : |  |

#### Objectifs

- Familiarisation avec le matériel et les instruments du laboratoire
- Familiarisation avec les entrées / sorties connectées à un système numérique
- Rédaction d'un rapport

#### Travail

Pour les travaux pratiques du cours systèmes numériques, nous allons utiliser

- une carte dénommée MiniZed,
- l'environnement de développement VHDL de Xilinx dénommé Vivado,
- des composants d'entrée / sortie tels que LED, interrupteurs, affichage LCD, etc.
- et différents capteurs (température, humidité, infrarouge, etc.)

Ce premier labo vise la prise en main des outils Vivado de Xilinx pour la synthèse et la simulation VHDL. Le deuxième objectif correspond à la mise en œuvre d'un affichage 4x7 segments avec point décimal sachant que les signaux de pilotage de chaque LED sont multiplexés.

#### Théorie

La carte MiniZed embarque un circuit Zynq qui est un System on Chip (SoC) : il est composé d'un processeur ARM appelé Processing System (PS), d'une série d'interfaces de communication ainsi que d'une partie FPGA programmable dénommée Programmable Logic (PL).

Nous allons nous concentrer durant ce semestre sur la partie FPGA du SoC.

La figure suivante présente les broches et leur nom utilisables par la partie PL pour y connecter des entrées/sorties ou des périphériques :

FIGURE 1 – Donnée du Labo

#### Etape 1

- a) Déterminer la valeur minimum de la résistance à mettre en série avec les LEDs (voir datasheet A-5461AS.pdf)
- Dessiner un schéma de connexion des broches et de l'affichage 4\*7 segments.
   Faire valider ce schéma par le professeur.

#### Remarque:

Le courant va passer au travers des broches d'entrée/sortie du Zynq. Chaque broche ne supporte qu'un courant limité de 10mA.

## Etape 2

 Développer en VHDL un décodeur 4x7 qui permet d'afficher les chiffres BCD de 0 à 9 sur les 7 segments

## Etape 3

L'affichage dispose de signaux d'entrée multiplexés/partagés (broches 11, 7, 4, 2, 1, 10, 5, 3) qui permettent d'allumer les LEDs des différents digits.

Pour allumer les LEDs d'un digit en particulier, il est nécessaire de piloter sa sortie. Les sorties sont les broches 12, 9, 8 et 6.

Ainsi pour allumer des segments d'un digit, il faut mettre à l'état haut les signaux d'entrée correspondants aux segments à allumer et mettre le signal de sortie correspondant au digit à 0. Dans ces conditions, le courant circulera dans les diodes entre l'anode et la cathode. Si la sortie est à 1, alors aucun courant ne pourra circuler.

Pour gérer les 4 digits, il est nécessaire de traiter chaque digit les uns après les autres en appliquant les opérations suivantes :

- Mettre à l'état haut les signaux d'entrée des segments à allumer et mettre à l'état bas la sortie correspondante du digit; les autres sorties des autres digits sont mises à l'état haut
- Passer au prochain digit

#### Résultat demandé

- Fournir un rapport par groupe dans le délai maximum de 3 semaines
   Ce rapport doit comprendre :
  - cette feuille de donnée avec les noms des étudiants et la date du TP
  - une courte introduction (avec vos mots!)
  - un mode d'emploi de l'utilisation des outils Vivado
  - une description de l'approche de résolution du travail
  - la présentation des résultats du travail demandé
  - une courte conclusion
  - les signatures des étudiants

FIGURE 2 – Donnée du Labo en détail

#### 1 Introduction

Ce travail va nous servir de base pour la prise en main de la nouvelle machine virtuelle sour Ubuntu, ainsi que l'utilisation de Vivado pour la création de code VHDL en vue de la simulation et de l'implémentation sur notre FPGA, la miniZed. ça va en outre être un bon refresh en VHDL.

# 2 Mode d'emploi

#### 2.1 Création du projet



FIGURE 3 – Création du projet



FIGURE 4 – Dénomination du projet

2 MODE D'EMPLOI Page 5 sur 30



FIGURE 5 – Choix du type de projet



FIGURE 6 – Séléction de la bonne board



FIGURE 7 – Séléctionner add or creat design sources

2 MODE D'EMPLOI Page 6 sur 30

#### 2.2 Rajouter des composants à notre architecture



FIGURE 8 – Add sources, type VHDL



Figure 9 – Nommer notre composant et ajouter les I/O

Page 7 sur 30

#### 2.3 Codage VHDL

```
library IEEE;
     use IEEE.STD LOGIC 1164.ALL;
24
25 -- Uncomment the following library declaration if using
26 🗀 -- arithmetic functions with Signed or Unsigned values
27
   use IEEE.NUMERIC_STD.ALL;
28
29 -- Uncomment the following library declaration if instantiating
     -- any Xilinx leaf cells in this code.
31
     --library UNISIM;
32 -- use UNISIM, VComponents.all;
33
34 - entity TPl_Blink is
35
         Port ( clk : in STD LOGIC;
36
                nrst : in STD LOGIC;
37
                led : out STD LOGIC);
38 end TPl_Blink;
39
40 🖯 architecture Behavioral of TP1_Blink is
41
         signal compteur : unsigned(31 downto 0);
42
     signal rst, fin_compteur : std_logic;
     constant freq_horloge : integer := 50_000_000;
43
     constant delai_0_5s : integer := freq_horloge/2;
44
45
     signal led_s : std_logic;
46
     begin
47
     led <= led s;
48
     rst <= not nrst;
49
50 :
     fin_compteur <= 'l' when compteur = to_unsigned(delai_0_5s, compteur'length) else '0';
51
52 process(clk, rst)
53 T
     begin
         if rst = 'l' then
55
             compteur <= (others => '0');
             led_s <= '1';
56
57
         elsif rising_edge(clk) then
58 🖯
             if fin_compteur = '1' then
59
                 compteur <= (others => '0');
60
                 led_s <= not(led_s);</pre>
61
62
                 compteur <= compteur + 1;
63 🖹
             end if;
64
         end if;
65 end process;
67 end Behavioral;
```

FIGURE 10 – Réaliser le code en VHDL

2 MODE D'EMPLOI Page 8 sur 30

#### 2.4 Vérification de fonctionnement



Figure 11 – Réaliser le check syntax



FIGURE 12 – Run Behavioral Simulation



FIGURE 13 – Run TCL Script

Page 9 sur 30

```
Tcl Console
                  x Messages Log
Q 🚼 💠 || 📵 頭 亩

── source /home/heia/TP01/TP01Simulation.tcl

     # relaunch sim
     INFO: [Vivado 12-5682] Launching behavioral simulation in '/home/heia/TP01/TP01.sim/sim_1/behav/xsim'
    INFO: [SIM-utils-51] Simulation object is 'sim_1'
INFO: [SIM-utils-54] Inspecting design source files for 'TPl_Blink' in fileset 'sim_1'...
INFO: [USF-XSim-97] Finding global include files...
INFO: [USF-XSim-98] Fetching design files from 'sim_1'...
    INFO: [USF-XSim-2] XSim::Compile design
INFO: [USF-XSim-61] Executing 'COMPILE and ANALYZE' step in '/home/heia/TP01/TP01.sim/sim_1/behav/xsim'
    INFO: [USF-XSim-69] 'compile' step finished in 'l' seconds
INFO: [Vivado 12-5682] Launching behavioral simulation in '/home/heia/TPO1/TPO1.sim/sim_1/behav/xsim'
     INFO: [USF-XSim-3] XSim::Elaborate design
     INFO: [USF-XSim-61] Executing 'ELABORATE' step in '/home/heia/TP01/TP01.sim/sim_1/behav/xsim'
     Vivado Simulator 2017.4
     Copyright 1986-1999, 2001-2016 Xilinx, Inc. All Rights Reserved.
Running: /opt/Xilinx/Vivado/2017.4/bin/unwrapped/lnx64.o/xelab -wto a2490d93d83840f986ad19e95a12748e --i
     Using 8 slave threads.
     Starting static elaboration
    Completed static elaboration
INFO: [XSIM 43-4323] No Change in HDL. Linking previously generated obj files to create kernel
INFO: [USF-XSim-69] 'elaborate' step finished in 'l' seconds
     Vivado Simulator 2017.4
    Time resolution is 1 ps
# add_force {/TP1_Blink/clk} -radix hex {1 Ons} {0 10000ps} -repeat_every 20000ps
    # add_force {/TP1_Blink/nrst} -radix hex {0 Ons}
    # run 100 ns
     # add_force {/TP1_Blink/nrst} -radix hex {1 Ons}
 ⊕ # run 100 us
```

FIGURE 14 – Exécution du script TCL

#### 2.5 Création du Design



FIGURE 15 – Create block design



FIGURE 16 – Create block design, Design's name

 $m 2 \quad MODE \ D'EMPLOI \qquad \qquad \qquad Page \ 10 \ sur \ 30$ 

This design is empty. Press the 🕂 button to add IP.

Figure 17 – Ajouter des composants à notre architecture



Figure 18 – Selectionner ZYNQ7



FIGURE 19 – Résultat Graphique de notre design

2 MODE D'EMPLOI Page 11 sur 30

#### 2.6 Connexion entre nos composants



Figure 20 – activer "run block automation"



FIGURE 21 – Right click into Add module



FIGURE 22 – Select your module

2 MODE D'EMPLOI Page 12 sur 30



Figure 23 – Click Run connection Automation

#### 2.7 Configurer une Sortie



FIGURE 24 – Right click Led to make it as an Output

## 2.8 Création du wrapper HDL



FIGURE 25 – Create HDL Wrapper

2 MODE D'EMPLOI Page 13 sur 30



Figure 26 – Let vivado Manage

# 2.9 Lancement de la synthèse



FIGURE 27 - Run synthesis



 $Figure\ 28-Run\ synthesis$ 

2 MODE D'EMPLOI Page 14 sur 30



FIGURE 29 – Run synthesis

# 2.10 Mapping I/O



FIGURE 30 – Placer ses éléments

Page 15 sur 30

#### 2.11 Génération du bitstream



Figure 31 – Génération du bitstream



FIGURE 32 – Génération du bitstream



FIGURE 33 – Hardware manager

2 MODE D'EMPLOI Page 16 sur 30



FIGURE 34 – Vérifier la détéction de notre board



Figure 35 – Cliquer sur Program Device

# 3 Etape 1: préparation

#### 3.1 Partie A

Déterminer la valeur minimum de la résistance à mettre en série avec les LEDs (voir datasheet A-5461AS.pdf)

On voit en figure 36 au point 2 que le courant souhaité est de 20mA. On voit aussi, au point 1, que le voltage souhaité est de 2.1V.

| E la la                           | (Min.) | $\mathbf{V_F}$ | 1.8   | V    |
|-----------------------------------|--------|----------------|-------|------|
| Forward voltage<br>IF = 20mA      | (Typ.) | $\mathbf{V_F}$ | 1 2.1 | V    |
| II – ZUIIA                        | (Max.) | $\mathbf{V_F}$ | 2.4   | V    |
| Reverse current<br>VR = 5V        | (Max.) | $I_R$          | 20    | μΑ   |
| Optical efficiency<br>IF = 20mA 2 | (Typ.) | ηорт           | -     | lm/W |

Figure 36 – Courant optimal

| Maximum | Ratings  |
|---------|----------|
| MANIMAN | 1tutings |

| Parameter Parame | Symbol    | Value           | Unit       |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|-----------------|------------|
| Operating temperature                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | $T_{OP}$  | -35 ~ 85        | °C         |
| Storage temperature                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | $T_{STG}$ | -35 ~ 85        | °C         |
| Forward current (TA=25 °C)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | $I_{F}$   | 30 <sup>3</sup> | mA per seg |
| Peak forward current (T <sub>A</sub> =25 °C) *1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | $I_{PF}$  | 120             | mA per seg |
| Reverse voltage (TA=25 °C)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | $V_R$     | 5               | V per seg  |
| Power consumption (TA=25 °C)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | P         | 80              | mW per seg |

<sup>\*1</sup> at 1/10 Duty Cycle

FIGURE 37 – Forward current

On voit en figure 37, que le Forward Current est de 30mA. Mais comme indiqué dans la consigne Le courant va passer au travers des broches d'entrée/sortie du Zynq. Chaque broche ne supporte qu'un courant limité de 10mA. On se limitera donc à un FWd Voltage de 10mA.

$$R = \frac{Vcc - FwdVoltage}{ForwardCurrent}$$
 
$$R = \frac{3.3 - 2.1}{10*10^{-3}} = 120\Omega$$

#### 3.2 Partie B

Dessiner un schéma de connexion des broches et de l'affichage 4\*7 segments. Faire valider ce schéma par le professeur.



FIGURE 38 – Schéma résistance diode

Pour que le courant soit assez fort, mais pas trop non plus pour ne pas détruire la LED, on place une résistance de 105  $\Omega$  en série avec la sortie et celà sur chaques sorties

# 4 Etape 2 : code VHDL

# 4.1 Développer en VHDL un décodeur 4x7 qui permet d'afficher les chiffres BCD de 0 à 9 sur les 7 segments

Tout d'abord un chiffre BCD , ou "Binary Coded Decimal" en anglais signifiant décimal codé binaire, est un chiffre utilisé en électronique qui est codé sur quatre bits.

Ci-dessous, en figure 39, on retrouve un tableau des différentes représentations binaires des chiffres allant de 0 à 9.

|                 |   |   | Bin | aire |   |
|-----------------|---|---|-----|------|---|
|                 | 0 | 0 | 0   | 0    | 0 |
|                 | 1 | 0 | 0   | 0    | 1 |
|                 | 2 | 0 | 0   | 1    | 0 |
| len             | 3 | 0 | 0   | 1    | 1 |
| décir           | 4 | 0 | 1   | 0    | 0 |
| chiffre décimal | 5 | 0 | 1   | 0    | 1 |
| chif            | 6 | 0 | 1   | 1    | 0 |
| 8               | 7 | 0 | 1   | 1    | 1 |
|                 | 8 | 1 | 0   | 0    | 0 |
|                 | 9 | 1 | 0   | 0    | 1 |

FIGURE 39 – Représentation binaire 0 à 9

#### 4.2 Code de notre Tester

Voir Annexe

# 5 Etape 3 : Travail en lui même

En introduction, on s'interesse à la disposition des différentes pin qui permettra d'avoir un câblage correct pour alimenter les 4x7 segments et afficher les valeurs envoyées au bon endroit. Voir figure 40



FIGURE 40 – Disposition des segments de A à G

5.1 Concevoir et de décrire une architecture (par exemple : machines d'états, compteurs, etc.) qui réalise le pilote de l'affichage 4x7segments avec le point décimal



FIGURE 41 – Machine d'état du balayage

La machine d'état ci-dessus représente le passage dans les différents états du balayage de notre afficheur 4x7 segements. L'état AAA correspond au premier digit de notre afficheur, l'état BBB au deuxième, l'état CCC au troisième et l'état DDD au quatrième. Les états intermédiaires correspondent aux dots de l'afficheur, respectivement DOTa pour le premier dot, DOTb pour le deuxième dot et ainsi de suite jusqu'à DOTd. Lorsque le rst est appelé, on retourne directement à l'état AAA peu importe à quel état on se trouve.



FIGURE 42 – Datagramme de notre architecture

Sur la figure 42, chaque Digit, de DIGia à DIGid, correspond, s'il est zéro, à un Digit éteint. Et les sorties de SAi jusqu'à SGi correspondent aux digits de notre 4x 7 segments.

## 5.2 Développer le code VHDL

Voir Annexe.

#### 5.3 Valider le bon fonctionnement



FIGURE 43 – Affichage des digits et des dots

Le but final de notre code est d'afficher les digits 1 2 3 4 et les dots 1 4 sur notre afficheur 4x7 segments. Mais comme on peut l'apercevoir sur la figure 43, il y a des effets rémanents sur notre afficheur ce qui biaise la lecture du résultat.

# 5.4 En maintenant le même fonctionnement, est-ce possible de diminuer le nombre de signaux entre la FPGA et l'affichage? Si oui, comment?

Non, notre code est optimisé dans le cas de son utilisation lors de ce travail pratique. Mais une piste d'amélioration possible serait de multiplexer nos différents signaux de sortie et d'en faire un bus. Mais dans le cadre de ce TP, nous n'avons pas jugé cette alternative optimale.

# 6 Conclusion

Par ce travail pratique, nouv avons pu prendre en main les nouveaux outils par la création du mode d'emploi de Vivado. Nous avons aussi pris en main la nouvelle Board mise à disposition, ainsi que les différents éléments tels que les résistances ou les afficheurs 7 segments. Ce TP fut très intéressant dans le sens où il nous a permis de reprendre, et consolider, les bases du VHDL vues précédemment.

6 CONCLUSION Page 23 sur 30

#### 7 Annexe

#### 7.1 Code du Tester

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
use IEEE.NUMERIC_STD.ALL;
entity Tester is
    Port ( clk : in STD_LOGIC;
           rst : in STD_LOGIC;
           dp1 : out STD_LOGIC;
           dp2 : out STD_LOGIC;
           dp3 : out STD_LOGIC;
           dp4 : out STD LOGIC;
           DIGa : out STD_LOGIC_VECTOR(3 downto 0);
           DIGb : out STD_LOGIC_VECTOR(3 downto 0);
           DIGc : out STD_LOGIC_VECTOR(3 downto 0);
           DIGd : out STD_LOGIC_VECTOR(3 downto 0));
end Tester;
architecture Behavioral of Tester is
begin
DIGd <= "0100"; DIGc <= "0011"; DIGb <= "0010"; DIGa <= "0001";
dp4<='1';dp3<='0';dp2<='0';dp1<='1';
end Behavioral;
```

7 ANNEXE Page 24 sur 30

#### 7.2 Code du Driver

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
use IEEE.NUMERIC_STD.ALL;
entity Driver is
    Port ( BCD1 :
                    in STD_LOGIC_VECTOR(3 downto 0);
                    in STD_LOGIC_VECTOR(3 downto 0);
           BCD2 :
           BCD3 :
                    in STD LOGIC VECTOR(3 downto 0);
                    in STD_LOGIC_VECTOR(3 downto 0);
           BCD4:
           DOT1:
                    in STD_LOGIC;
           DOT2 :
                    in STD LOGIC;
           DOT3 :
                    in STD_LOGIC;
           DOT4 :
                    in STD_LOGIC;
           CLK :
                    in STD LOGIC;
           RST :
                    in STD LOGIC;
           DIGia: out STD_LOGIC;
           SAi :
                    out STD LOGIC;
           SFi :
                    out STD LOGIC;
           DIGib: out STD_LOGIC;
           SBi :
                    out STD_LOGIC;
           SEi :
                  out STD LOGIC;
           SDi :
                  out STD LOGIC;
           DPi :
                   out STD_LOGIC;
           SCi :
                    out STD_LOGIC;
           SGi :
                    out STD LOGIC;
           DIGid : out STD LOGIC);
end Driver;
architecture Behavioral of Driver is
        TYPE etats is (AAA, DOTa, BBB, DOTb, CCC, DOTc, DDD, DOTd);
        signal etat_present,etat_futur:etats;
begin
MachineEtatDecoder:process(etat_present,DOT1,DOT2,DOT3,DOT4)
begin
case etat_present is
        when AAA =>
                DIGia <= '0'; DIGib <= '1'; DIGic <= '1'; DIGid <= '1'; DPi <= '0';
```

7 ANNEXE Page 25 sur 30

```
when DOTa =>
     DIGia <= '0'; DIGib <= '1'; DIGic <= '1'; DIGid <= '1';
          if DOT1='1' then
              DPi <= '1':
              else DPi <= '0';</pre>
         end if;
when BBB =>
         DIGia <= '1'; DIGib <= '0'; DIGic <= '1'; DIGid <= '1'; DPi <= '0';
when DOTb =>
    DIGia <= '1'; DIGib <= '0'; DIGic <= '1'; DIGid <= '1';
          if DOT2='1' then
              DPi <= '1';</pre>
              else DPi <= '0';</pre>
         end if;
when CCC =>
         DIGia <= '1'; DIGib <= '1'; DIGic <= '0'; DIGid <= '1'; DPi <= '0';
when DOTc =>
    DIGia <= '1'; DIGib <= '1'; DIGic <= '0'; DIGid <= '1';</pre>
          if DOT3='1' then
              DPi <= '1';</pre>
              else DPi <= '0';
    end if;
when DDD =>
         DIGia <= '1'; DIGib <= '1'; DIGic <= '1'; DIGid <= '0'; DPi <= '0';
when DOTd =>
    DIGia <= '1'; DIGib <= '1'; DIGic <= '1'; DIGid <= '0';
     if DOT4='1' then
         DPi <= '1';
                else DPi <= '0';</pre>
         end if;
when others=>
         DIGia <= '1'; DIGib <= '1'; DIGic <= '1'; DIGid <= '1'; DPi <= '0';
end case;
end process MachineEtatDecoder;
EtatBalayage:process(clk,rst)
begin
     if rst='0' then
         etat present <= AAA;</pre>
         elsif rising_edge(clk) then
         etat_present <= etat_futur;</pre>
     end if;
end process EtatBalayage;
```

7 ANNEXE Page 26 sur 30

```
combiBalayage:process(etat_present)
begin
case etat_present is
         when AAA =>
                  etat futur <= DOTa;
         when DOTa=>
                  etat futur <= BBB;
         when BBB =>
                  etat_futur <= DOTb;
         when DOTb =>
                  etat_futur <= CCC;
         when CCC =>
              etat futur <= DOTc;</pre>
         when DOTc =>
              etat futur <= DDD;</pre>
         when DDD =>
              etat_futur <= DOTd;
         when DOTd =>
              etat futur <= AAA
         when others =>
              etat_futur <= etat_present;
END case;
end process combiBalayage;
toDisplay:process(clk)
begin
--init a 0 a chaque coup de clock
SAi <= '0'; SBi <= '0'; SCi <= '0'; SDi <= '0'; SEi <= '0'; SFi <= '0'; SGi <= '0';
if falling_edge(clk)
                         then
    if etat_present = AAA
                               then
         case BCD1 is
             when "0000" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '1'; SEi <= '1'; SFi <= '1'; SGi <= '0';
             when "0001" =>
SAi <= '0'; SBi <= '1'; SCi <= '1'; SDi <= '0'; SEi <= '0'; SFi <= '0'; SGi <= '0';
             when "0010" =>
SAi <= '1'; SBi <= '1'; SCi <= '0'; SDi <= '1'; SEi <= '1'; SFi <= '0'; SGi <= '1';
             when "0011" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '1'; SEi <= '0'; SFi <= '0'; SGi <= '1';
             when "0100" =>
SAi <= '0'; SBi <= '1'; SCi <= '1'; SDi <= '0'; SEi <= '0'; SFi <= '1'; SGi <= '1';
              when "0101" =>
SAi <= '1'; SBi <= '0'; SCi <= '1'; SDi <= '1'; SEi <= '0'; SFi <= '1'; SGi <= '1';
```

7 ANNEXE Page 27 sur 30

```
when "0110" =>
SAi<='1'; SBi<='0'; SCi<='1'; SDi<='1'; SEi<='1'; SFi<='1'; SGi<='1';
              when "0111" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '0'; SEi <= '0'; SFi <= '0'; SGi <= '0';
              when "1000" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '1'; SEi <= '1'; SFi <= '1'; SGi <= '1';
              when "1001" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '1'; SEi <= '0'; SFi <= '1'; SGi <= '1';
              when others =>
SAi <= '0'; SBi <= '0'; SCi <= '0'; SDi <= '0'; SEi <= '0'; SFi <= '0'; SGi <= '0';
         end case;
    end if;
    if etat present = BBB then
         case BCD2 is
              when "0000" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '1'; SEi <= '1'; SFi <= '1'; SGi <= '0';
              when "0001" =>
SAi <= '0'; SBi <= '1'; SCi <= '1'; SDi <= '0'; SEi <= '0'; SFi <= '0'; SGi <= '0';
              when "0010" =>
SAi <= '1'; SBi <= '1'; SCi <= '0'; SDi <= '1'; SEi <= '1'; SFi <= '0'; SGi <= '1';
              when "0011" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '1'; SEi <= '0'; SFi <= '0'; SGi <= '1';
              when "0100" =>
SAi <= '0'; SBi <= '1'; SCi <= '1'; SDi <= '0'; SEi <= '0'; SFi <= '1'; SGi <= '1';
              when "0101" =>
SAi <= '1'; SBi <= '0'; SCi <= '1'; SDi <= '1'; SEi <= '0'; SFi <= '1'; SGi <= '1';
              when "0110" =>
SAi <= '1'; SBi <= '0'; SCi <= '1'; SDi <= '1'; SEi <= '1'; SFi <= '1'; SGi <= '1';
              when "0111" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '0'; SEi <= '0'; SFi <= '0'; SGi <= '0';
              when "1000" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '1'; SEi <= '1'; SFi <= '1'; SGi <= '1';
              when "1001" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '1'; SEi <= '0'; SFi <= '1'; SGi <= '1';
              when others =>
SAi <= '0'; SBi <= '0'; SCi <= '0'; SDi <= '0'; SEi <= '0'; SFi <= '0'; SGi <= '0';
         end case;
    end if;
    if etat present = CCC then
         case BCD3 is
              when "0000" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '1'; SEi <= '1'; SFi <= '1'; SGi <= '0';
              when "0001" =>
SAi <= '0'; SBi <= '1'; SCi <= '1'; SDi <= '0'; SEi <= '0'; SFi <= '0'; SGi <= '0';
              when "0010" =>
```

7 ANNEXE Page 28 sur 30

```
SAi <= '1'; SBi <= '1'; SCi <= '0'; SDi <= '1'; SEi <= '1'; SFi <= '0'; SGi <= '1';
              when "0011" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '1'; SEi <= '0'; SFi <= '0'; SGi <= '1';
              when "0100" =>
SAi <= '0'; SBi <= '1'; SCi <= '1'; SDi <= '0'; SEi <= '0'; SFi <= '1'; SGi <= '1';
              when "0101" =>
SAi <= '1'; SBi <= '0'; SCi <= '1'; SDi <= '1'; SEi <= '0'; SFi <= '1'; SGi <= '1';
              when "0110" =>
SAi <= '1'; SBi <= '0'; SCi <= '1'; SDi <= '1'; SEi <= '1'; SFi <= '1'; SGi <= '1';
              when "0111" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '0'; SEi <= '0'; SFi <= '0'; SGi <= '0';
              when "1000" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '1'; SEi <= '1'; SFi <= '1'; SGi <= '1';
              when "1001" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '1'; SEi <= '0'; SFi <= '1'; SGi <= '1';
              when others =>
SAi <= '0'; SBi <= '0'; SCi <= '0'; SDi <= '0'; SEi <= '0'; SFi <= '0'; SGi <= '0';
         end case;
    end if;
    if etat present = DDD then
         case BCD4 is
              when "0000" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '1'; SEi <= '1'; SFi <= '1'; SGi <= '0';
              when "0001" =>
SAi <= '0'; SBi <= '1'; SCi <= '1'; SDi <= '0'; SEi <= '0'; SFi <= '0'; SGi <= '0';
              when "0010" =>
SAi <= '1'; SBi <= '1'; SCi <= '0'; SDi <= '1'; SEi <= '1'; SFi <= '0'; SGi <= '1';
              when "0011" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '1'; SEi <= '0'; SFi <= '0'; SGi <= '1';
              when "0100" =>
SAi <= '0'; SBi <= '1'; SCi <= '1'; SDi <= '0'; SEi <= '0'; SFi <= '1'; SGi <= '1';
              when "0101" =>
SAi <= '1'; SBi <= '0'; SCi <= '1'; SDi <= '1'; SEi <= '0'; SFi <= '1'; SGi <= '1';
              when "0110" =>
SAi <= '1'; SBi <= '0'; SCi <= '1'; SDi <= '1'; SEi <= '1'; SFi <= '1'; SGi <= '1';
              when "0111" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '0'; SEi <= '0'; SFi <= '0'; SGi <= '0';
              when "1000" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '1'; SEi <= '1'; SFi <= '1'; SGi <= '1';
              when "1001" =>
SAi <= '1'; SBi <= '1'; SCi <= '1'; SDi <= '1'; SEi <= '0'; SFi <= '1'; SGi <= '1';
              when others =>
SAi <= '0'; SBi <= '0'; SCi <= '0'; SDi <= '0'; SEi <= '0'; SFi <= '0'; SGi <= '0';
         end case;
      end if;
```

7 ANNEXE Page 29 sur 30

```
end if;
end process toDisplay;
end Behavioral;
```

7 ANNEXE Page 30 sur 30