## 计算机组成原理 P6 流水线 CPU 实验报告

20373944 何天然

## 一、CPU 设计方案综述

#### (一) 总体设计概述

本 CPU 为 Verilog 实现的流水线 MIPS-CPU,支持的指令集包含{ lw、sw、lb、lbu、sb、lh、lhu、sh、add、addu、sub、subu、and、or、slt、nor、xor、sll、srl、sra、sllv、srlv、srav、sltu、beq、bne、bgtz、blez、bltz、bgez、addi、addiu、andi、ori、xori、lui、slti、sltiu、j、jr、jal、jalr、mult、multu、div、divu、mfhi、mflo、mthi、mtlo } 共 50 条,其中 add 和 sub 不支持溢出中断,其行为与 addu和 subu 完全一致。为了实现这些功能,CPU 主要包含 Controller、MainController、HazardSolveUnit、Datapath、IF、IF\_ID、ID、ID\_EX、EX、EX\_MEM、MEM、MEM\_WB、PC、NPC、EXT、CMP、GRF、ALU、MDU、BE、DE,这些模块共可分成三层,项层为 Controller 和 Datapath;Controller 可分为 MainController和 HazardSolveUnit;Datapath 可分为 IF、ID、EX、MEM、IF\_ID、ID\_EX、EX\_MEM、MEM\_WB,其中 IF 包含 PC,ID 包含 NPC、EXT、CMP、GRF,EX 包含 ALU、MDU,MEM 包含 BE、DE。

#### (二)关键模块定义

## 1. PC (Program Counter)

#### 模块定义:

module PC(

input clk,

input reset,

input WE,

input [31:0] nextPC,

output reg [31:0] PC

表 1 PC 端口定义

| 序号 | 信号名    | 方向 | 位数 | 描述       |
|----|--------|----|----|----------|
| 1  | clk    | I  | 1  | 时钟信号     |
| 2  | reset  | I  | 1  | 同步复位     |
| 3  | WE     | I  | 1  | 写使能信号    |
| 4  | nextPC | I  | 32 | 下一条指令的地址 |
| 5  | PC     | О  | 32 | 当前指令地址   |

用一个 32 位寄存器存储当前指令地址,当时钟上升沿到来时,如果同步复位信号有效,则将寄存器复位为起始地址 0x00003000,否则若写使能信号有效,将新的指令地址写入寄存器。

## 2. NPC (Next PC)

```
module NPC(
input [31:0] PC_F,
input [31:0] PC_D,
input [31:0] offset,
input [25:0] index,
input [31:0] register,
input [2:0] ctrl,
output [31:0] PCAdd8,
output [31:0] nextPC
);
```

| 序号 | 信号名      | 方向 | 位数 | 描述                   |
|----|----------|----|----|----------------------|
| 1  | PC_F     | I  | 32 | F级的当前指令地址            |
| 2  | PC_D     | I  | 32 | D级的当前指令地址            |
| 3  | offset   | I  | 32 | branch 跳转的偏移量        |
| 4  | index    | I  | 26 | j 或 jal 跳转地址的 2-27 位 |
| 5  | register | I  | 32 | jr 或 jalr 指令的跳转地址    |
| 6  | ctrl     | I  | 3  | 选择下条指令的地址            |
| 7  | PCAdd8   | О  | 32 | 当前指令地址加8             |
| 8  | nextPC   | О  | 32 | 下一条指令地址              |

根据 PC\_F 或 PC\_D 分别计算出 PC\_F+4、branch 跳转地址、j 或 jal 跳转地址、jr 或 jalr 跳转地址,然后根据 Ctrl 信号选择要输出的下条指令地址 nextPC。PCAdd8 用于 jal 和 jalr 指令将 PC\_D+8 的值存入相应寄存器。

# 3. MDU (MultiplyDivideUnit)

#### 模块定义:

```
module MDU (
```

input clk,

input reset,

input [31:0] srcA,

input [31:0] srcB,

input start,

input [3:0] ctrl,

output busy,

output reg [31:0] HI, output reg [31:0] LO

);

表 3 MDU 端口定义

| 序号 | 信号名   | 方向 | 位数 | 描述       |
|----|-------|----|----|----------|
| 1  | clk   | I  | 1  | 时钟信号     |
| 2  | reset | I  | 1  | 同步复位信号   |
| 3  | srcA  | I  | 32 | 操作数 A    |
| 4  | srcB  | I  | 32 | 操作数 B    |
| 5  | start | I  | 1  | 开始信号     |
| 6  | ctrl  | I  | 4  | 控制信号     |
| 7  | busy  | О  | 1  | 忙碌信号     |
| 8  | НІ    | О  | 32 | HI 寄存器的值 |
| 9  | LO    | О  | 32 | LO 寄存器的值 |

## 内部逻辑说明:

可进行乘除法运算和 mf、mt 指令,内部采用状态机来实现乘除槽。

# 4. GRF (General Register File)

## 模块定义:

module GRF(

input clk,

input reset,

input WE,

input [4:0] A1,

input [4:0] A2, input [4:0] A3, input [31:0] WD, input [31:0] PC, output [31:0] RD1, output [31:0] RD2 );

表 4 GRF 端口定义

| 序号 | 信号名   | 方向 | 位数 | 描述                            |
|----|-------|----|----|-------------------------------|
| 1  | clk   | I  | 1  | 时钟信号                          |
| 2  | reset | I  | 1  | 同步复位                          |
| 3  | WE    | I  | 1  | 写使能信号                         |
| 4  | A1    | I  | 5  | 5 位地址输入信号,指定 32 个寄存器中的一个,将其中存 |
|    |       |    |    | 储的数据读出到 RD1                   |
| 5  | A2    | I  | 5  | 5 位地址输入信号,指定 32 个寄存器中的一个,将其中存 |
|    |       |    |    | 储的数据读出到 RD2                   |
| 6  | A3    | I  | 5  | 5 位地址输入信号,指定 32 个寄存器中的一个作为写入的 |
|    |       |    |    | 目标寄存器                         |
| 7  | WD    | I  | 32 | 32 位数据输入信号                    |
| 8  | PC    | I  | 32 | 当前指令地址                        |
| 9  | RD1   | 0  | 32 | 输出 A1 指定的寄存器中的 32 位数据         |
| 10 | RD2   | О  | 32 | 输出 A2 指定的寄存器中的 32 位数据         |

## 内部逻辑说明:

通过多路分解器进行输入数据 WD 和使能信号 WE 的分配, A3 为选择信号;

通过多路选择器进行输出数据 RD1 和 RD2 的选择, A1 和 A2 分别为选择信号。 当时钟上升沿到来时,如果同步复位信号有效,则将所有寄存器的值清零,否则将 WD 写入 A3 对应的寄存器。PC 信号仅用于格式化输出。

注:使能信号恒为1,是否要进行写入通过地址是否为0来判断。实现了内部转发,当写入地址与读取地址相同时,直接输出WD。

## 5. ALU (Arithmetic Logical Unit)

#### 模块定义:

```
module ALU(
input [31:0] srcA,
input [31:0] srcB,
input [3:0] ctrl,
output [31:0] result
);
```

表 5 ALU 端口定义

| 序号 | 信号名    | 方向 | 位数 | 描述    |
|----|--------|----|----|-------|
| 1  | srcA   | I  | 32 | 操作数 A |
| 2  | srcB   | I  | 32 | 操作数 B |
| 3  | ctrl   | I  | 4  | 控制信号  |
| 4  | result | О  | 32 | 计算结果  |

#### 内部逻辑说明:

支持加、减、与、或、异或、移位、比较等运算。分开进行每种计算,最后通过多路选择器和 ctrl 信号来选择输出结果。

# 6. BE (ByteEnable)

```
module BE(
input [31:0] WD_orig,
input [1:0] byteSel,
input [2:0] ctrl,
output [3:0] byteEn,
output [31:0] WD
);
```

表 6 BE 端口定义

| 序号 | 信号名     | 方向 | 位数 | 描述     |
|----|---------|----|----|--------|
| 1  | WD_orig | I  | 32 | 原始写入数据 |
| 2  | byteSel | I  | 4  | 字节选择信号 |
| 3  | ctrl    | I  | 3  | 控制信号   |
| 4  | byteEn  | I  | 4  | 字节使能信号 |
| 5  | WD      | I  | 32 | 写入数据   |

根据控制信号和字节选择信号,生成字节使能信号,并对写入数据进行处理。

## 7. DE (DataExtender)

```
module DE(
input [31:0] RD_orig,
input [1:0] byteSel,
input [2:0] ctrl,
output [31:0] RD
);
```

| 序号 | 信号名     | 方向 | 位数 | 描述     |
|----|---------|----|----|--------|
| 1  | RD_orig | I  | 32 | 原始读取数据 |
| 2  | byteSel | I  | 2  | 字节选择信号 |
| 3  | ctrl    | I  | 3  | 控制信号   |
| 4  | RD      | 0  | 32 | 读取数据   |

根据字节选择信号和控制信号,对原始读取数据进行位扩展等处理,然后输 出正确的读取数据。

## 8. EXT (Extender)

#### 模块定义:

表 8 EXT 端口定义

| 序号 | 信号名   | 方向 | 位数 | 描述          |
|----|-------|----|----|-------------|
| 1  | imm16 | I  | 16 | 16 位立即数输入信号 |
| 2  | ctrl  | I  | 3  | 控制信号        |
| 3  | imm32 | О  | 32 | 32 位立即数输出信号 |

## 内部逻辑说明:

根据控制信号,可将16位立即数零扩展、符号扩展、加载到高位、左移两

位并进行符号扩展,最后输出32位立即数。

## 9. CMP (Comparer)

#### 模块定义:

```
module ALU(
input [31:0] srcA,
input [31:0] srcB,
input [3:0] ctrl,
output result
);
```

表 9 CMP 端口定义

| 序号 | 信号名    | 方向 | 位数 | 描述    |
|----|--------|----|----|-------|
| 1  | srcA   | I  | 32 | 操作数 A |
| 2  | srcB   | I  | 32 | 操作数 B |
| 3  | ctrl   | I  | 4  | 控制信号  |
| 4  | result | О  | 1  | 比较结果  |

## 内部逻辑说明:

支持各种比较运算,如无符号比较、有符号比较、与零比较等。分开进行每种比较,最后通过多路选择器和 ctrl 信号来选择输出结果。

## 10. IF (Instruction Fetch)

```
module IF (

input clk,

input reset,

input PCWrite,

input [31:0] nextPC,
```

output [31:0] PC, output [31:0] instr

);

表 10 IF 端口定义

| 序号 | 信号名     | 方向 | 位数 | 描述        |
|----|---------|----|----|-----------|
| 1  | clk     | I  | 1  | 时钟信号      |
| 2  | reset   | I  | 1  | 同步复位      |
| 3  | PCWrite | I  | 1  | PC 的写使能信号 |
| 4  | nextPC  | I  | 32 | 下一条指令地址   |
| 5  | PC      | О  | 32 | 当前指令地址    |
| 6  | instr   | О  | 32 | 当前指令      |

## 内部逻辑说明:

为流水线的 F级。内部连接 PC、IM 等模块,用于取指令。

#### 11. ID (Instruction Decoder)

#### 模块定义:

module ID (
input clk,
input reset,
input [31:0] PC\_F,
input [31:0] PC\_D,
input [31:0] PC\_W,
input [31:0] instr,
input [4:0] regAddr,
input [31:0] EXBack,
input [31:0] MEMBack,

```
input [31:0] WBBack,
    input regWrite,
    input [1:0] regAddrSel,
    input [3:0] CMPCtrl,
    input [2:0] EXTCtrl,
    input [2:0] NPCCtrl,
    input [1:0] regRD1Forward,
    input [1:0] regRD2Forward,
    output [4:0] shamt,
    output [4:0] regA1,
    output [4:0] regA2,
    output [4:0] regA3,
    output [31:0] regRD1,
    output [31:0] regRD2,
    output [31:0] imm32,
    output CMPResult,
    output [31:0] PCAdd8,
    output [31:0] nextPC
);
```

表 11 ID 端口定义

| 序号 | 信号名           | 方向 | 位数 | 描述              |
|----|---------------|----|----|-----------------|
| 1  | clk           | I  | 1  | 时钟信号            |
| 2  | reset         | I  | 1  | 同步复位            |
| 3  | PC_F          | I  | 32 | F级的 PC          |
| 4  | PC_D          | I  | 32 | D 级的 PC         |
| 5  | PC_W          | I  | 32 | W 级的 PC         |
| 6  | instr         | I  | 32 | 指令              |
| 7  | regAddr       | I  | 5  | GRF 写入地址        |
| 8  | EXBack        | I  | 32 | 从E级转发的数据        |
| 9  | MEMBack       | I  | 32 | 从M级转发的数据        |
| 10 | WBBack        | I  | 32 | 从 W 级转发的数据      |
| 11 | regWrite      | I  | 1  | GRF 写使能信号       |
| 12 | regAddrSel    | I  | 2  | GRF 写入地址选择      |
| 13 | CMPCtrl       | I  | 4  | CMP 控制信号        |
| 14 | EXTCtrl       | I  | 3  | EXT 控制信号        |
| 15 | NPCCtrl       | I  | 3  | NPC 控制信号        |
| 16 | regRD1Forward | I  | 2  | GRF[rs]转发数据选择信号 |
| 17 | regRD2Forward | I  | 2  | GRF[rt]转发数据选择信号 |
| 18 | shamt         | О  | 5  | 移位位数            |
| 19 | regA1         | О  | 5  | rs              |
| 20 | regA2         | О  | 5  | rt              |

| 21 | regA3     | 0 | 5  | 写入地址         |
|----|-----------|---|----|--------------|
| 22 | regRD1    | О | 32 | 转发后的 GRF[rs] |
| 23 | regRD2    | О | 32 | 转发后的 GRF[rt] |
| 24 | Imm32     | О | 32 | 32 位立即数      |
| 25 | CMPResult | О | 1  | CMP 比较结果     |
| 26 | PCAdd8    | О | 32 | PC+8         |
| 27 | nextPC    | О | 32 | 下一条 PC       |

为流水线的 D 级。内部连接 CMP、EXT、GRF、NPC 等模块,进行指令的解码、W 级的写回。

## 12. EX (Execute)

#### 模块定义:

#### module EX (

input [4:0] shamt,

input [31:0] regRD1\_orig,

input [31:0] regRD2\_orig,

input [31:0] imm32,

input [31:0] MEMBack,

input [31:0] WBBack,

input ALUSrcASel,

input ALUSrcBSel,

input [3:0] ALUCtrl,

input [1:0] regRD1Forward,

input [1:0] regRD2Forward,

# output [31:0] ALUResult, output [31:0] regRD2

);

表 12 EX 端口定义

| 序号 | 信号名           | 方向 | 方向 位数 描述          |                 |  |  |  |  |  |
|----|---------------|----|-------------------|-----------------|--|--|--|--|--|
| 1  | shamt         | I  | 5                 | 移位位数            |  |  |  |  |  |
| 2  | regRD1_orig   | I  | 32                | 上一级的 GRF[rs]    |  |  |  |  |  |
| 3  | regRD2_orig   | I  | I 32 上一级的 GRF[rt] |                 |  |  |  |  |  |
| 4  | imm32         | I  | 32 32 位立即数        |                 |  |  |  |  |  |
| 5  | MEMBack       | I  | 32                | 从M级转发的数据        |  |  |  |  |  |
| 6  | WBBack        | I  | 32                | 从₩级转发的数据        |  |  |  |  |  |
| 7  | ALUSrcASel    | I  | I 1 ALU 操作数 A 选择信 |                 |  |  |  |  |  |
| 8  | ALUSrcBSel    | I  | 1                 | ALU 操作数 B 选择信号  |  |  |  |  |  |
| 9  | ALUCtrl       | I  | 4                 | ALU 控制信号        |  |  |  |  |  |
| 10 | regRD1Forward | I  | 2                 | GRF[rs]转发数据选择信号 |  |  |  |  |  |
| 11 | regRD2Forward | I  | 2                 | GRF[rt]转发数据选择信号 |  |  |  |  |  |
| 12 | ALUResult     | О  | 32                | ALU 运算结果        |  |  |  |  |  |
| 13 | regRD2        | О  | 32                | 转发后的 GRF[rt]    |  |  |  |  |  |

## 内部逻辑说明:

为流水线的 E 级。内部连接 ALU 和其他模块,用于选择操作数、进行计算并输出结果。

# 13. MEM (Memory)

## 模块定义:

```
module MEM (
input clk,
input reset,
input [31:0] ALUResult,
input [31:0] regRD2_orig,
input [31:0] PC,
input [31:0] WBBack,
input memWrite,
input [2:0] DMCtrl,
input regRD2Forward,
output [31:0] memRD
);
```

表 13 MEM 端口定义

| 序号 | 信号名           | 方向 | 位数                             | 描述              |  |  |  |  |  |
|----|---------------|----|--------------------------------|-----------------|--|--|--|--|--|
| 1  | clk           | I  | 1                              | 时钟信号            |  |  |  |  |  |
| 2  | reset         | I  | 1                              | 同步复位            |  |  |  |  |  |
| 3  | ALUResult     | I  | 32 ALU 计算结果<br>32 上一级的 GRF[rt] |                 |  |  |  |  |  |
| 4  | regRD2_orig   | I  | 32                             | 上一级的 GRF[rt]    |  |  |  |  |  |
| 5  | PC            | I  | 32                             | 当前指令地址          |  |  |  |  |  |
| 6  | WBBack        | I  | 32 从 W 级转发的数据                  |                 |  |  |  |  |  |
| 7  | memWrite      | I  | 1                              | DM 写使能信号        |  |  |  |  |  |
| 8  | DMCtrl        | I  | 3                              | DM 控制信号         |  |  |  |  |  |
| 9  | regRD2Forward | I  | 1                              | GRF[rt]转发数据选择信号 |  |  |  |  |  |
| 10 | memRD         | О  | 32                             | 内存数据输出信号        |  |  |  |  |  |

为流水线的 MEM 级。内部连接 DM 和其他模块,用于内存的读写。

# 14. IF\_ID (Pipeline Register IF\_ID)

## 模块定义:

module IF\_ID(

```
input clk,
input reset,
input WE,
input [31:0] instr_I,
input [31:0] PC_I,
```

output reg [31:0] PC\_O

output reg [31:0] instr\_O,

);

表 14 IF\_ID 端口定义

| 序号 | 信号名     | 方向 | 位数 | 描述    |
|----|---------|----|----|-------|
| 1  | clk     | I  | 1  | 时钟信号  |
| 2  | reset   | I  | 1  | 同步复位  |
| 3  | WE      | I  | 1  | 写使能信号 |
| 4  | instr_I | I  | 32 | 指令    |
| 5  | PC_I    | I  | 32 | 指令地址  |
| 6  | instr_O | О  | 32 | 指令    |
| 7  | PC_O    | О  | 32 | 指令地址  |

## 内部逻辑说明:

为流水寄存器 IF\_ID,在 F级和 D级间流水数据。

## 15. ID\_EX (Pipeline Register ID\_EX)

#### 模块定义:

module ID\_EX(

input clk,

input reset,

input WE,

input [4:0] shamt\_I,

input [4:0] regA1\_I,

input [4:0] regA2\_I,

input [4:0] regA3\_I,

input [31:0] regRD1\_I,

input [31:0] regRD2\_I,

input [31:0] imm32\_I,

input [31:0] PCAdd8\_I,

input [31:0] PC\_I,

input memWrite\_I,

input [1:0] EXBackSel\_I,

input [1:0] MEMBackSel\_I,

input [1:0] WBBackSel\_I,

input ALUSrcASel\_I,

input ALUSrcBSel\_I,

input [3:0] ALUCtrl\_I,

input [2:0] DMCtrl\_I,

input [2:0] Tnew\_I,

output reg [4:0] shamt\_O,

output reg [4:0] regA1\_O,

output reg [4:0] regA2\_O,

output reg [4:0] regA3\_O,

output reg [31:0] regRD1\_O,

output reg [31:0] regRD2\_O,

output reg [31:0] imm32\_O,

output reg [31:0] PCAdd8\_O,

output reg [31:0] PC\_O,

output reg memWrite\_O,

output reg [1:0] EXBackSel\_O,

output reg [1:0] MEMBackSel\_O,

output reg [1:0] WBBackSel\_O,

output reg ALUSrcASel\_O,

output reg ALUSrcBSel\_O,

output reg [3:0] ALUCtrl\_O,

output reg [2:0] DMCtrl\_O,

output reg [2:0] Tnew\_O

| 序号 | 信号名          | 方向 | 位数                                                                                                                                                                                                                                                                                                                                   | 描述             |  |  |  |
|----|--------------|----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|--|--|--|
| 1  | clk          | I  | 1                                                                                                                                                                                                                                                                                                                                    | 时钟信号           |  |  |  |
| 2  | reset        | I  | 1                                                                                                                                                                                                                                                                                                                                    | 同步复位           |  |  |  |
| 3  | WE           | I  | I       1       时钟信号         I       1       同步复位         I       1       写使能信号         I       5       移位位数         I       5       rs         I       5       rt         I       5       GRF 写入地址         I       32       GRF[rs]         I       32       GRF[rt]         I       32       32 位立即数         I       32       指令地址 |                |  |  |  |
| 4  | shamt_I      | I  | 5                                                                                                                                                                                                                                                                                                                                    | 移位位数           |  |  |  |
| 5  | regA1_I      | I  | 5                                                                                                                                                                                                                                                                                                                                    | rs             |  |  |  |
| 6  | regA2_I      | I  | 5                                                                                                                                                                                                                                                                                                                                    | rt             |  |  |  |
| 7  | regA3_I      | I  | 5                                                                                                                                                                                                                                                                                                                                    | GRF 写入地址       |  |  |  |
| 8  | regRD1_I     | I  | 32                                                                                                                                                                                                                                                                                                                                   | GRF[rs]        |  |  |  |
| 9  | regRD2_I     | I  | 32                                                                                                                                                                                                                                                                                                                                   | GRF[rt]        |  |  |  |
| 10 | imm32_I      | I  | 32                                                                                                                                                                                                                                                                                                                                   | 32 位立即数        |  |  |  |
| 11 | PCAdd8_I     | I  | 32                                                                                                                                                                                                                                                                                                                                   | PC+8           |  |  |  |
| 12 | PC_I         | I  | 32                                                                                                                                                                                                                                                                                                                                   | 指令地址           |  |  |  |
| 13 | memWrite_I   | I  | 1                                                                                                                                                                                                                                                                                                                                    | DM 写使能信号       |  |  |  |
| 14 | EXBackSel_I  | I  | 2                                                                                                                                                                                                                                                                                                                                    | 从 E 级转发的数据选择信号 |  |  |  |
| 15 | MEMBackSel_I | I  | 2                                                                                                                                                                                                                                                                                                                                    | 从M级转发的数据选择信号   |  |  |  |
| 16 | WBBackSel_I  | I  | 2                                                                                                                                                                                                                                                                                                                                    | 从 ₩ 级转发的数据选择信号 |  |  |  |
| 17 | ALUSrcASel_I | I  | 1                                                                                                                                                                                                                                                                                                                                    | ALU 操作数 A 选择信号 |  |  |  |
| 18 | ALUSrcBSel_I | I  | 1                                                                                                                                                                                                                                                                                                                                    | ALU 操作数 B 选择信号 |  |  |  |
| 19 | ALUCtrl_I    | I  | 4                                                                                                                                                                                                                                                                                                                                    | ALU 控制信号       |  |  |  |
| 20 | DMCtrl_I     | I  | 3                                                                                                                                                                                                                                                                                                                                    | DM 控制信号        |  |  |  |

| 21 | Tnew_I       |   |                                                                   |                |  |  |  |  |  |
|----|--------------|---|-------------------------------------------------------------------|----------------|--|--|--|--|--|
| 22 | shamt_O      | О | 5                                                                 | 移位位数           |  |  |  |  |  |
| 23 | regA1_O      | О | 5                                                                 | rs             |  |  |  |  |  |
| 24 | regA2_O      | О | 5 rt 5 gRF 写入地址 32 GRF[rs] 32 GRF[rt] 32 GRF[rt] 32 BPC+8 32 指令地址 |                |  |  |  |  |  |
| 25 | regA3_O      | О | 5                                                                 | GRF 写入地址       |  |  |  |  |  |
| 26 | regRD1_O     | О | 32                                                                | GRF[rs]        |  |  |  |  |  |
| 27 | regRD2_O     | О | 32                                                                | GRF[rt]        |  |  |  |  |  |
| 28 | imm32_O      | О | 32                                                                | 32 位立即数        |  |  |  |  |  |
| 29 | PCAdd8_O     | О | 32                                                                | PC+8           |  |  |  |  |  |
| 30 | PC_O         | О | 32                                                                | 指令地址           |  |  |  |  |  |
| 31 | memWrite_O   | О | 1                                                                 | DM 写使能信号       |  |  |  |  |  |
| 32 | EXBackSel_O  | О | 2                                                                 | 从E级转发的数据选择信号   |  |  |  |  |  |
| 33 | MEMBackSel_O | О | 2                                                                 | 从M级转发的数据选择信号   |  |  |  |  |  |
| 34 | WBBackSel_O  | О | 2                                                                 | 从 ₩ 级转发的数据选择信号 |  |  |  |  |  |
| 35 | ALUSrcASel_O | О | 1                                                                 | ALU 操作数 A 选择信号 |  |  |  |  |  |
| 36 | ALUSrcBSel_O | О | 1                                                                 | ALU 操作数 B 选择信号 |  |  |  |  |  |
| 37 | ALUCtrl_O    | О | 4                                                                 | ALU 控制信号       |  |  |  |  |  |
| 38 | DMCtrl_O     | О | 3                                                                 | DM 控制信号        |  |  |  |  |  |
| 39 | Tnew_O       | О | 3                                                                 | 当前指令的 Tnew 值   |  |  |  |  |  |

为流水寄存器 ID\_EX,在 D级和 E级间流水数据。

## 16. EX\_MEM (Pipeline Register EX\_MEM)

```
module EX MEM(
    input clk,
    input reset,
    input WE;
    input [4:0] regA2 I,
    input [4:0] regA3_I,
    input [31:0] ALUResult_I,
    input [31:0] regRD2_I,
    input [31:0] PCAdd8 I,
    input [31:0] PC I,
    input memWrite I,
    input [1:0] MEMBackSel_I,
    input [1:0] WBBackSel_I,
    input [2:0] DMCtrl I,
    input [2:0] Tnew_I,
    output reg [4:0] regA2 O,
    output reg [4:0] regA3 O,
    output reg [31:0] ALUResult_O,
    output reg [31:0] regRD2 O,
    output reg [31:0] PCAdd8 O,
    output reg [31:0] PC_O,
    output reg memWrite_O,
    output reg [1:0] MEMBackSel O,
    output reg [1:0] WBBackSel O,
    output reg [2:0] DMCtrl O,
    output reg [2:0] Tnew O
);
```

## 表 16 EX\_MEM 端口定义

| 序号 | 信号名          | 方向 | 位数 | 描述             |
|----|--------------|----|----|----------------|
| 1  | clk          | I  | 1  | 时钟信号           |
| 2  | reset        | I  | 1  | 同步复位           |
| 3  | WE           | I  | 1  | 写使能信号          |
| 4  | regA2_I      | I  | 5  | rt             |
| 5  | regA3_I      | I  | 5  | GRF 写入地址       |
| 6  | ALUResult_I  | I  | 32 | ALU 运算结果       |
| 7  | regRD2_I     | I  | 32 | GRF[rt]        |
| 8  | PCAdd8_I     | I  | 32 | PC+8           |
| 9  | PC_I         | I  | 32 | 指令地址           |
| 10 | memWrite_I   | I  | 1  | DM 写使能信号       |
| 11 | MEMBackSel_I | I  | 2  | 从M级转发的数据选择信号   |
| 12 | WBBackSel_I  | I  | 2  | 从 ₩ 级转发的数据选择信号 |
| 13 | DMCtrl_I     | I  | 3  | DM 控制信号        |
| 14 | Tnew_I       | I  | 3  | 当前指令的 Tnew 值   |
| 15 | regA2_O      | О  | 5  | rt             |
| 16 | regA3_O      | О  | 5  | GRF 写入地址       |
| 17 | ALUResult_O  | О  | 32 | ALU 运算结果       |
| 18 | regRD2_O     | О  | 32 | GRF[rt]        |
| 19 | PCAdd8_O     | О  | 32 | PC+8           |
| 20 | PC_O         | О  | 32 | 指令地址           |

| 21 | memWrite_O   | О                       | 1                | DM 写使能信号       |  |  |  |  |  |
|----|--------------|-------------------------|------------------|----------------|--|--|--|--|--|
| 22 | MEMBackSel_O | О                       | 2                | 从 M 级转发的数据选择信号 |  |  |  |  |  |
| 23 | WBBackSel_O  | О                       | 2 从 W 级转发的数据选择信号 |                |  |  |  |  |  |
| 24 | DMCtrl_O     | О                       | 3                | DM 控制信号        |  |  |  |  |  |
| 25 | Tnew_O       | Tnew_O O 3 当前指令的 Tnew 值 |                  |                |  |  |  |  |  |

为流水寄存器 EX\_MEM, 在 E级和 M级间流水数据。

## 17. MEM\_WB (Pipeline Register MEM\_WB)

```
module MEM_WB(
    input clk,
    input reset,
    input WE,
    input [4:0] regA3_I,
    input [31:0] ALUResult_I,
    input [31:0] memRD_I,
    input [31:0] PCAdd8_I,
    input [31:0] PC I,
    input [1:0] WBBackSel I,
    input [2:0] Tnew_I,
    output reg [4:0] regA3_O,
    output reg [31:0] ALUResult_O,
    output reg [31:0] memRD_O,
    output reg [31:0] PCAdd8_O,
    output reg [31:0] PC_O,
    output reg [1:0] WBBackSel_O,
```

# output reg [2:0] Tnew\_O

);

表 17 MEM\_WB 端口定义

| 序号 | 信号名         | 方向 | 位数                                                                                                                                                                                                                                                                                                                                                               | 描述             |  |  |  |
|----|-------------|----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|--|--|--|
| 1  | clk         | I  | 1                                                                                                                                                                                                                                                                                                                                                                | 时钟信号           |  |  |  |
| 2  | reset       | I  | I       1       时钟信号         I       1       同步复位         I       1       写使能信号         I       5       GRF 写入地址         I       32       ALU 计算结果         I       32       DM 数据输出         I       32       指令地址         I       2       从 W 级转发的数据选择信号         I       3       当前指令的 Tnew 值         O       5       GRF 写入地址         O       32       ALU 计算结果 |                |  |  |  |
| 3  | WE          | I  | 1                                                                                                                                                                                                                                                                                                                                                                | 写使能信号          |  |  |  |
| 4  | regA3_I     | I  | 1 时钟信号 1 同步复位 1 写使能信号 5 GRF 写入地址 32 ALU 计算结果 32 DM 数据输出 32 PC+8 32 指令地址 2 从 W 级转发的数据选择信号 3 当前指令的 Tnew 值 5 GRF 写入地址 32 ALU 计算结果                                                                                                                                                                                                                                   |                |  |  |  |
| 5  | ALUResult_I | I  | 32                                                                                                                                                                                                                                                                                                                                                               | ALU 计算结果       |  |  |  |
| 6  | memRD_I     | I  | 32                                                                                                                                                                                                                                                                                                                                                               | DM 数据输出        |  |  |  |
| 7  | PCAdd8_I    | I  | 32                                                                                                                                                                                                                                                                                                                                                               | PC+8           |  |  |  |
| 8  | PC_I        | I  | 32                                                                                                                                                                                                                                                                                                                                                               | 指令地址           |  |  |  |
| 9  | WBBackSel_I | I  | I 2 从₩级转发的数据选择                                                                                                                                                                                                                                                                                                                                                   |                |  |  |  |
| 10 | Tnew_I      | I  | 3                                                                                                                                                                                                                                                                                                                                                                | 当前指令的 Tnew 值   |  |  |  |
| 11 | regA3_O     | О  | 5                                                                                                                                                                                                                                                                                                                                                                | GRF 写入地址       |  |  |  |
| 12 | ALUResult_O | О  | 32                                                                                                                                                                                                                                                                                                                                                               | ALU 计算结果       |  |  |  |
| 13 | memRD_O     | О  | 32                                                                                                                                                                                                                                                                                                                                                               | DM 数据输出        |  |  |  |
| 14 | PCAdd8_O    | О  | 32                                                                                                                                                                                                                                                                                                                                                               | PC+8           |  |  |  |
| 15 | PC_O        | О  | 32                                                                                                                                                                                                                                                                                                                                                               | 指令地址           |  |  |  |
| 16 | WBBackSel_O | О  | 2                                                                                                                                                                                                                                                                                                                                                                | 从 ₩ 级转发的数据选择信号 |  |  |  |
| 17 | Tnew_O      | О  | 3                                                                                                                                                                                                                                                                                                                                                                | 当前指令的 Tnew 值   |  |  |  |

为流水寄存器 MEM WB, 在 M级和 W级间流水数据。

#### 18. Datapath

```
模块定义:
    module Datapath (
        input clk,
        input reset,
        input memWrite D,
        input [1:0] regAddrSel D,
        input [1:0] EXBackSel_D,
        input [1:0] MEMBackSel D,
        input [1:0] WBBackSel D,
        input ALUSrcASel_D,
        input ALUSrcBSel D,
        input [3:0] ALUCtrl_D,
        input [3:0] CMPCtrl D,
        input [2:0] EXTCtrl_D,
        input [2:0] NPCCtrl_D,
        input [2:0] DMCtrl_D,
        input [2:0] Tnew_D,
        input [1:0] regRD1Forward D,
        input [1:0] regRD2Forward D,
        input [1:0] regRD1Forward E,
        input [1:0] regRD2Forward_E,
        input regRD2Forward M,
        input stall,
        output [31:0] instr_D,
        output CMPResult D,
```

output [4:0] regA1 D,

```
output [4:0] regA2_D,
output [4:0] regA1_E,
output [4:0] regA2_E,
output [4:0] regA2_M,
output [2:0] Tnew_E,
output [2:0] Tnew_M,
output [2:0] Tnew_W,
output [4:0] regA3_E,
output [4:0] regA3_M,
output [4:0] regA3_W
);
```

表 18 Datapath 端口定义

| 序号 | 信号名             | 方向 | 位数 | 描述                  |
|----|-----------------|----|----|---------------------|
| 1  | clk             | Ι  | 1  | 时钟信号                |
| 2  | reset           | I  | 1  | 同步复位                |
| 3  | memWrite_D      | I  | 2  | DM 写使能信号            |
| 4  | regAddrSel_D    | I  | 2  | GRF 输入地址选择信号        |
| 5  | EXBackSel_D     | I  | 2  | E 级转发数据选择信号         |
| 6  | MEMBackSel_D    | I  | 2  | M 级转发数据选择信号         |
| 7  | WBBackSel_D     | I  | 1  | W级转发数据选择信号          |
| 8  | ALUSrcASel_D    | I  | 1  | ALU 操作数 A 选择信号      |
| 9  | ALUSrcBSel_D    | I  | 4  | ALU 操作数 B 选择信号      |
| 10 | ALUCtrl_D       | I  | 4  | ALU 控制信号            |
| 11 | CMPCtrl_D       | I  | 3  | CMP 控制信号            |
| 12 | EXTCtrl_D       | I  | 3  | EXT 控制信号            |
| 13 | NPCCtrl_D       | I  | 3  | NPC 控制信号            |
| 14 | DMCtrl_D        | I  | 3  | DM 控制信号             |
| 15 | Tnew_D          | I  | 3  | D 级指令 Tnew 值        |
| 16 | regRD1Forward_D | I  | 2  | D 级 GRF[rs]转发数据选择信号 |
| 17 | regRD2Forward_D | I  | 2  | D级 GRF[rt]转发数据选择信号  |
| 18 | regRD1Forward_E | I  | 2  | E 级 GRF[rs]转发数据选择信号 |
| 19 | regRD2Forward_E | I  | 2  | E 级 GRF[rt]转发数据选择信号 |
| 20 | regRD2Forward_M | I  | 1  | M 级 GRF[rt]转发数据选择信号 |

| 21 | stall       | I | 1                                                                                                                                                                                                                                                                              | 阻塞信号         |  |  |  |
|----|-------------|---|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------|--|--|--|
| 22 | instr_D     | 0 | 32                                                                                                                                                                                                                                                                             | 当前指令         |  |  |  |
| 23 | CMPResult_D | О | 1                                                                                                                                                                                                                                                                              | CMP 比较结果     |  |  |  |
| 24 | regA1_D     | О | O       32       当前指令         O       1       CMP 比较结果         O       5       D级 rs         O       5       D级 rt         O       5       E级 rs         O       5       E级 rt         O       3       E级 Tnew         O       3       M级 Tnew         O       3       W级 Tnew |              |  |  |  |
| 25 | regA2_D     | О | 5                                                                                                                                                                                                                                                                              | D级 rt        |  |  |  |
| 26 | regA1_E     | О | 5                                                                                                                                                                                                                                                                              | E级 rs        |  |  |  |
| 27 | regA2_E     | О | 5                                                                                                                                                                                                                                                                              | E级 rt        |  |  |  |
| 28 | regA2_M     | О | 5                                                                                                                                                                                                                                                                              | M级rt         |  |  |  |
| 29 | Tnew_E      | О | 3                                                                                                                                                                                                                                                                              | E 级 Tnew     |  |  |  |
| 30 | Tnew_M      | О | 3                                                                                                                                                                                                                                                                              | M 级 Tnew     |  |  |  |
| 31 | Tnew_W      | О | 3                                                                                                                                                                                                                                                                              | W 级 Tnew     |  |  |  |
| 32 | regA3_E     | 0 | 5                                                                                                                                                                                                                                                                              | E 级 GRF 写入地址 |  |  |  |
| 33 | regA3_M     | 0 | 5                                                                                                                                                                                                                                                                              | M级 GRF 写入地址  |  |  |  |
| 34 | regA3_W     | О | 5                                                                                                                                                                                                                                                                              | W 级 GRF 写入地址 |  |  |  |

为数据通路,将 IF、ID、EX、MEM 等流水级,IF\_ID、ID\_EX、EX\_MEM、MEM\_WB 等流水寄存器,以及数据转发的旁路等连接在一起。

## 19. MainController

```
module MainController (
input [31:0] instr,
input flag,
```

```
output memWrite,
    output [1:0] regAddrSel,
    output [1:0] EXBackSel,
    output [1:0] MEMBackSel,
    output [1:0] WBBackSel,
    output ALUSrcASel,
    output ALUSrcBSel,
    output [3:0] ALUCtrl,
    output [3:0] CMPCtrl,
    output [2:0] EXTCtrl,
    output [2:0] NPCCtrl,
    output [2:0] DMCtrl,
    output [2:0] Tnew,
    output [2:0] Tuse_A1,
    output [2:0] Tuse_A2
);
```

表 19 MainController 端口定义

| 序号 | 信号名        | 方向 | 位数 | 描述               |
|----|------------|----|----|------------------|
| 1  | instr      | I  | 32 | 当前指令             |
| 2  | flag       | I  | 1  | 跳转条件是否成立         |
| 3  | memWrite   | О  | 1  | DM 写使能信号         |
| 4  | regAddrSel | О  | 2  | GRF 输入地址选择信号     |
| 5  | EXBackSel  | О  | 2  | E 级转发数据选择信号      |
| 6  | MEMBackSel | О  | 2  | M 级转发数据选择信号      |
| 7  | WBBackSel  | О  | 2  | W级转发数据选择信号       |
| 8  | ALUSrcASel | О  | 1  | ALU 操作数 A 选择信号   |
| 9  | ALUSrcBSel | О  | 1  | ALU 操作数 B 选择信号   |
| 10 | ALUCtrl    | О  | 4  | ALU 控制信号         |
| 11 | CMPCtrl    | О  | 4  | CMP 控制信号         |
| 12 | EXTCtrl    | О  | 3  | EXT 控制信号         |
| 13 | NPCCtrl    | О  | 3  | NPC 控制信号         |
| 14 | DMCtrl     | О  | 3  | DM 控制信号          |
| 15 | Tnew       | О  | 3  | 当前指令 Tnew 值      |
| 16 | Tuse_A1    | О  | 3  | 当前指令 rs 的 Tuse 值 |
| 17 | Tuse_A2    | О  | 3  | 当前指令 rt 的 Tuse 值 |

为主控制器,用于指令的识别和部分控制信号的生成。移码方式选择控制信号驱动型,为了防止代码膨胀,采用聚合连线的方式。

| T - T                                          |                        | 50/7/25                | 0.000/e00              | 100.000       | -            | **            |            |              | 27002#100s         | T come         |      |                      |               | 1000              | 4              | - 100 m T C C C        | 999904000      |
|------------------------------------------------|------------------------|------------------------|------------------------|---------------|--------------|---------------|------------|--------------|--------------------|----------------|------|----------------------|---------------|-------------------|----------------|------------------------|----------------|
| Ins                                            | and<br>000000          | or<br>000000           | nor<br>000000          | 00000         |              | addu<br>00000 | 000        |              | subu<br>000000     | 0000           |      | slt<br>000000        | sltu<br>00000 |                   | 1v<br>0000     | srlv<br>000000         | srav<br>000000 |
| funct(rt)                                      | 100100                 | 100101                 | 100111                 | 10011         |              | 00001         | 100        |              | 100011             | 1000           |      | 101010               | 10101         |                   | 100            | 000110                 | 000111         |
| memWrite                                       | 0                      | 0                      | 0                      | 0             |              | 0             | 0          |              | 0                  | 0              |      | 0                    | 0             | -                 | 0              | 0                      | 0              |
| regAddrSel                                     | rd                     | rd                     | rd                     | rd            |              | rd            | r          | d            | rd                 | r              | d    | rd                   | rd            | rd                |                | rd                     | rd             |
| EXBackSel                                      | -<br>ALUD1 +           | - ALUD1:               | - AL UD14              | AL UD         | .14          | -<br>D1       | AT UD -    |              | -<br>UD1-          | ALUD.          | _    | -<br>AT UD1          | - ALUD        | -<br>ilt ALUResul |                | AL UD a au 1 a         | - AT UD - 1    |
|                                                | ALUResult<br>ALUResult | ALUResult<br>ALUResult | ALUResult<br>ALUResult |               | ult ALU      | Result        |            |              | UResult<br>UResult | ALURe<br>ALURe |      | ALUResul<br>ALUResul |               |                   | esult<br>esult | ALUResult<br>ALUResult |                |
| ALUSrcASel                                     | regRD1                 | regRD1                 | regRD1                 | regRD         |              | egRD1         | reg        |              | regRD1             | regi           | 7777 | regRD1               | regRD         |                   | RD1            | regRD1                 | regRD1         |
| ALUSrcBSel                                     | regRD2                 | regRD2                 | regRD2                 | regRD         |              | egRD2         | reg        |              | regRD2             | regi           |      | regRD2               | regRD         |                   | RD2            | regRD2                 | regRD2         |
| ALUCtr1                                        | and                    | or                     | nor                    | xor           |              | add           | ac         | dd           | sub                | su             | ıb   | 1t                   | 1tu           | S                 | 11             | srl                    | sra            |
| CMPCtr1                                        | -                      | -                      | ( <del>-</del> )       | -             |              | -             |            | - 8          | -                  |                |      | -                    | -             | _                 | -              | -                      | -              |
| EXTCtrl                                        | - 114                  | - 111                  | - 444                  | - 114         |              | -             |            |              |                    |                | _    | - 114                |               | _                 | -              | - 114                  |                |
| NPCCtrl<br>DMCtrl                              | add4                   | add4                   | add4                   | add4          |              | add4          | ad         |              | add4               | ado            |      | add4                 | add4          |                   | ld4            | add4                   | add4           |
| Tnew                                           | 1                      | 1                      | 1                      | 1             |              | 1             | 1          |              | 1                  | 1              |      | 1                    | 1             | _                 | 1              | 1                      | 1              |
| Tuse_A1                                        | 1                      | 1                      | 1                      | 1             |              | 1             | 1          |              | 1                  | 1              |      | 1                    | 1             |                   | 1              | 1                      | 1              |
| Tuse_A2                                        | 1                      | 1                      | 1                      | 1             |              | 1             | 1          | 1            | 1                  | 1              |      | 1                    | 1             |                   | 1              | 1                      | 1              |
|                                                |                        |                        |                        |               |              |               |            |              |                    |                |      |                      |               |                   |                |                        |                |
| Ins                                            | andi                   | ori                    | xor                    | i a           | ddiu         | ade           | di         | slti         | S                  | ltiu           |      | lui                  |               | s11               | 1              | srl                    | sra            |
| ор                                             | 001100                 | 001101                 | -                      |               | 01001        | 0010          | -          | 00101        |                    | 1011           |      | 1111                 |               | 00000             | -              | 000000                 | 000000         |
| funct(rt)                                      | -                      | -                      | -                      |               | -            | -             |            | -            |                    | -              |      | -                    |               | 00000             | _              | 000010                 | 000011         |
| memWrite                                       | 0                      | 0                      | 0                      |               | 0            | 0             |            | 0            |                    | 0              | *    | 0                    |               | 0                 |                | 0                      | 0              |
| regAddrSel                                     | rt                     | rt                     | rt                     |               | rt           | r             | t          | rt           |                    | rt             |      | rt                   |               | rd                |                | rd                     | rd             |
| EXBackSe1                                      | -                      | 1-1                    | -                      |               | -            | -             |            | -            |                    | -              |      | nm32                 |               | -                 |                | =                      | -              |
| MEMBackSel                                     | ALUResul               |                        |                        |               | Result       |               |            | ALUResu      |                    | Result         |      | Result               |               | ALURes            |                | ALUResult              |                |
| WBBackSel                                      | ALUResul               |                        |                        |               | Result       | _             |            | ALUResu      |                    | Result         | _    | Result               |               | ALURes            | _              | ALUResult              | _              |
| ALUSrcASel                                     | regRD1                 | regRD1                 |                        |               | egRD1        | regl          |            | regRD        |                    | gRD1           |      | gRD1                 |               | sham              | _              | shamt                  | shamt          |
| ALUSrcBSe1                                     | imm32                  | imm32                  | imm3                   |               | mm32         | imm           |            | imm32        |                    | nm32           |      | nm32                 |               | regRI             |                | regRD2                 | regRD2         |
| ALUCtr1                                        | and                    | or                     | xor                    |               | add          | ad            |            | lt           |                    | ltu            |      | or                   |               | s11               |                | srl                    | sra            |
| CMPCtrl<br>EXTCtrl                             | 70r0                   | 7000                   | 701                    |               | -<br>cian    | ci            |            | - eign       |                    | -<br>i an      | 100  | dUpper               |               | -                 | -              | =                      | -              |
| NPCCtrl                                        | zero<br>add4           | zero<br>add4           | zer                    |               | sign<br>add4 | sig           |            | sign<br>add4 |                    | ign<br>dd4     |      | dd4                  |               | add               | 4              | add4                   | add4           |
| DMCtrl                                         | -                      | -                      | - auu                  |               | -            | aut           |            | -            |                    | -              | a    | -                    |               | - auu             | -              | -                      | -              |
| Tnew                                           | 1                      | 1                      | 1                      |               | 1            | 1             | _          | 1            |                    | 1              |      | 0                    |               | 1                 |                | 1                      | 1              |
| Tuse_A1                                        | 1                      | 1                      | 1                      |               | 1            | 1             |            | 1            |                    | 1              |      | 5                    |               | 5                 |                | 5                      | 5              |
| Tuse_A2                                        | 5                      | 5                      | 5                      |               | 5            | 5             |            | 5            |                    | 5              |      | 5                    |               | 1                 |                | 1                      | 1              |
|                                                | -                      |                        | 1                      |               |              |               |            | 0100         |                    |                |      | -                    |               |                   |                |                        |                |
| Ins                                            | beq                    | bg                     | tz                     | blez          | bn           | e             | bge        | ez           | bltz               | 3              |      |                      | j             | jal               |                | jr                     | jalr           |
| ор                                             | 00010                  | 0 000                  | 111 0                  | 00110         | 0001         | 01            | 000001     |              | 000001             |                |      | 000                  | 010           | 000011            |                | 000000                 | 000000         |
| funct(rt)                                      | -                      | -                      |                        | 121           | _            |               | 000        | 01           | 00000              |                |      |                      | -             | _                 | (              | 001000                 | 001001         |
| memWrite                                       | 0                      | 0                      |                        | 0             | 0            |               | 0          |              | 0                  |                |      |                      | 0             | 0                 |                | 0                      | 0              |
| regAddrSe.                                     | 1 0                    | 0                      |                        | 0             | 0            | 8             | 0          |              | 0                  |                |      |                      | 0             |                   |                | 0                      | rd             |
| EXBackSel                                      | -                      | 1-                     |                        | -             | -            |               | -          | 8 ,          | -                  |                |      |                      | -             | PCAdd8            |                | -                      | PCAdd8         |
| MEMBackSe.                                     | 1 -                    | -                      | 8                      | -             | _            |               | _          |              | -                  |                |      |                      | -             | PCAdd8            |                | _                      | PCAdd8         |
| WBBackSel                                      |                        | 12                     |                        | -             | =            |               |            | 8            | <u> </u>           |                |      |                      | -             | PCAdd8            |                | -                      | PCAdd8         |
| ALUSrcASe                                      |                        | 15                     |                        | =             | -            |               | -          | 8 .          | -                  |                |      |                      |               |                   |                | -                      | 7              |
| ALUSrcBSe                                      | 1 =                    |                        |                        | -             | -            |               | -          | 8            | -                  |                |      |                      | -             | 7-                |                | 1.                     | -              |
| ALUCtrl                                        | -                      | -                      |                        | -             | -            |               | _          | 8            | -                  |                |      | -                    | -1            | -                 | _              | -                      | -              |
| CMPCtr1                                        | eq                     | g                      |                        | le            | ne           |               | ge         |              | 1tz                |                |      |                      | -             | -                 | _              | -                      | _              |
| EXTCtrl                                        | br0ffs                 | et br0f                |                        | Offset        | br0ff        |               | br0ff      | set b        | orOffse            | t              |      |                      | -             | -                 |                | -                      | -              |
| NPCCtr1                                        |                        | -                      |                        | lag?off       |              | ld4           |            |              |                    | _              |      |                      | dex           | index             |                | reg                    | reg            |
| DMCtr1                                         | -                      | -                      |                        | -             | -            |               | -          | a ,          | -                  | _              |      |                      | -             | -                 | -              | -                      | -              |
| Tnew                                           | 0                      | 0                      | _                      | 0             | 0            |               | 0          |              | 0                  | -              |      |                      | 0             | 0                 |                | 0                      | 0              |
| Tuse_A1                                        | 0                      | 0                      |                        | 0             | 0            |               | 0          |              | 0                  | _              |      |                      | 5             | 5                 |                | 0                      | 0              |
| Tuse_A2                                        | 0                      | C                      |                        | 0             | 0            |               | 0          | 1            | 0                  |                |      |                      | 5             | 5                 | +              | 5                      | 5              |
| Ins                                            |                        | 1w                     | 1h                     |               | 1hu          |               | 1b         |              | 1bu                |                |      |                      | SW            |                   | sh             |                        | sb             |
| Property 1                                     |                        |                        |                        |               |              |               |            | _            |                    |                |      |                      |               | 1                 |                |                        | 117,70,900     |
| op                                             | 27                     | 0011                   | 100001                 | . 1           | 00101        |               | 10000      | 00           | 10010              | U              |      |                      | 10101         | 1                 | 1010           |                        | 101000         |
| funct(r                                        | -                      | -                      |                        | $\rightarrow$ | <u>=</u> 9   |               | <u>=</u> 3 |              | 23                 |                |      |                      |               | _                 | 10-            |                        | -              |
| memWrit                                        | е                      | 0                      | 0                      |               | 0            |               | 0          |              | 0                  |                |      |                      | 1             |                   | 1              | - 9                    | 1              |
| regAddrS                                       | e1                     | rt                     | rt                     |               | rt           |               | rt         |              | rt                 |                |      |                      | 0             |                   | 0              | <b>1</b> 65            | 0              |
| EXBackSe                                       |                        | =                      | -                      |               | =1           |               | -          |              | = 0                |                |      | j.                   | =1            |                   | -              |                        |                |
|                                                |                        | -1                     | -                      |               | <u></u>      |               |            |              | ==1                |                |      |                      | <u>==</u> 9   | -                 | -              |                        | _              |
| MEMBackS                                       |                        |                        |                        |               |              |               |            |              |                    |                |      |                      |               | -                 |                | -                      |                |
| WBBackSe                                       |                        | emRD                   | memRD                  |               | nemRD        |               | memRD      |              | memRl              |                |      |                      | E3            |                   | 89=            | 10/0/07                | =              |
| ALUSrcAS                                       | el re                  | gRD1                   | regRD1                 | r             | egRD1        | ]             | regRI      | D1           | regRD              | 1              |      |                      | regRD         | 1                 | regR           | .D1                    | regRD1         |
| ALUSrcBS                                       | Sel in                 | nm32                   | imm32                  | i             | mm32         |               | imm3       | 2            | imm3               | 2              |      |                      | imm32         |                   | imm            | 32                     | imm32          |
| ALUCtr:                                        | 1 8                    | add                    | add                    |               | add          |               | add        |              | add                |                |      |                      | add           |                   | ad             | d                      | add            |
| CMPCtr                                         |                        | -                      | -                      |               | -            |               | -          |              | -                  |                |      |                      | _             |                   | -              |                        | -              |
|                                                |                        |                        | 1080                   |               | 1088         |               | 1988       |              | 1080               |                |      |                      | 1080          |                   |                |                        |                |
| EXTCtr.                                        |                        | ign                    | sign                   |               | sign         |               | sign       |              | sign               |                |      |                      | sign          |                   | sig            |                        | sign           |
| NPCCtr:                                        | 1 a                    | dd4                    | add4                   |               | add4         |               | add4       | 4            | add4               |                |      |                      | add4          |                   | add            |                        | add4           |
| 0001                                           | ***                    | ord                    | hfwd                   |               | ushw         |               | byte       | е            | usbt               |                |      |                      | word          |                   | hfw            | rd                     | byte           |
| DMCtr1                                         | ·                      |                        |                        |               |              |               | 2          |              |                    |                |      |                      | 0             |                   |                |                        | 0              |
| 7 min (min min min min min min min min min min | . w                    | 2                      | 2                      |               | 2            |               | 4          |              | 2                  |                |      |                      | U             | 0                 |                | 1                      | U              |
| DMCtrl<br>Tnew                                 |                        | 72                     | 7//                    |               | 7//          |               | 7//        | -            | 7//                | -              |      | -                    | - 2           |                   | -              |                        |                |
| DMCtr1                                         | 1                      | 2<br>1<br>5            | 2<br>1<br>5            |               | 1 5          |               | 1 5        |              | 1 5                |                |      |                      | 1 2           |                   | 1 2            |                        | 1 2            |

图 1 指令与控制信号对照表

#### 20. HazardSolveUnit

## 模块定义:

```
module HazardSolveUnit (
    input [2:0] Tuse A1 D,
    input [2:0] Tuse_A2_D,
    input [4:0] regA1 D,
    input [4:0] regA2 D,
    input [4:0] regA1_E,
    input [4:0] regA2_E,
    input [4:0] regA2_M,
    input [2:0] Tnew E,
    input [2:0] Tnew M,
    input [2:0] Tnew_W,
    input [4:0] regA3_E,
    input [4:0] regA3_M,
    input [4:0] regA3 W,
    output [1:0] regRD1Forward_D,
    output [1:0] regRD2Forward D,
    output [1:0] regRD1Forward_E,
    output [1:0] regRD2Forward_E,
    output regRD2Forward M,
    output stall
);
```

表 20 HazardSolveUnit 端口定义

| 序号 | 信号名             | 方向 | 位数 | 描述                  |
|----|-----------------|----|----|---------------------|
| 1  | Tuse_A1_D       | I  | 3  | D 级 rs 的 Tuse 值     |
| 2  | Tuse_A2_D       | I  | 3  | D级rt的Tuse值          |
| 3  | regA1_D         | I  | 5  | D级rs                |
| 4  | regA2_D         | I  | 5  | D级rt                |
| 5  | regA1_E         | I  | 5  | E级 rs               |
| 6  | regA2_E         | I  | 5  | E级rt                |
| 7  | regA2_M         | I  | 5  | M级rt                |
| 8  | Tnew_E          | I  | 3  | E 级 Tnew            |
| 9  | Tnew_M          | I  | 3  | M 级 Tnew            |
| 10 | Tnew_W          | I  | 3  | W 级 Tnew            |
| 11 | regA3_E         | I  | 5  | E 级 GRF 写入地址        |
| 12 | regA3_M         | I  | 5  | M 级 GRF 写入地址        |
| 13 | regA3_W         | I  | 5  | W 级 GRF 写入地址        |
| 14 | regRD1Forward_D | О  | 2  | D 级 GRF[rs]转发数据选择信号 |
| 15 | regRD2Forward_D | 0  | 2  | D 级 GRF[rt]转发数据选择信号 |
| 16 | regRD1Forward_E | О  | 2  | E 级 GRF[rs]转发数据选择信号 |
| 17 | regRD2Forward_E | О  | 2  | E 级 GRF[rt]转发数据选择信号 |
| 18 | regRD2Forward_M | О  | 1  | M 级 GRF[rt]转发数据选择信号 |
| 19 | stall           | О  | 1  | 阻塞信号                |

为冲突处理单元,用于生成转发或阻塞的控制信号。当先执行指令的目的寄存器不为 0 且与后执行指令的源寄存器相匹配时,进行转发。当先执行指令的Tuse 值且寄存器相匹配且不为 0 时,进行暴力阻塞。

#### 21. Controller

#### 模块定义:

```
module Controller (
    input [31:0] instr,
    input CMPResult,
    input [4:0] regA1 D,
    input [4:0] regA2 D,
    input [4:0] regA1 E,
    input [4:0] regA2_E,
    input [4:0] regA2 M,
    input [2:0] Tnew E,
    input [2:0] Tnew M,
    input [2:0] Tnew W,
    input [4:0] regA3_E,
    input [4:0] regA3_M,
    input [4:0] regA3 W,
    output memWrite,
    output [1:0] regAddrSel,
    output [1:0] EXBackSel,
    output [1:0] MEMBackSel,
    output [1:0] WBBackSel,
    output ALUSrcASel,
    output ALUSrcBSel,
    output [3:0] ALUCtrl,
```

output [3:0] CMPCtrl,

```
output [2:0] EXTCtrl,
output [2:0] NPCCtrl,
output [2:0] DMCtrl,
output [2:0] Tnew,
output [1:0] regRD1Forward_D,
output [1:0] regRD2Forward_D,
output [1:0] regRD1Forward_E,
output [1:0] regRD2Forward_E,
output regRD2Forward_M,
output stall
);
```

表 21 Controller 端口定义

| 序号 | 信号名        | 方向 | 位数 | 描述             |
|----|------------|----|----|----------------|
| 1  | instr      | I  | 32 | 当前指令           |
| 2  | CMPResult  | I  | 1  | CMP 比较结果       |
| 3  | regA1_D    | I  | 5  | D级 rs          |
| 4  | regA2_D    | I  | 5  | D级 rt          |
| 5  | regA1_E    | I  | 5  | E级 rs          |
| 6  | regA2_E    | I  | 5  | E级 rt          |
| 7  | regA2_M    | I  | 5  | M级rt           |
| 8  | Tnew_E     | I  | 3  | E级 Tnew        |
| 9  | Tnew_M     | I  | 3  | M级 Tnew        |
| 10 | Tnew_W     | I  | 3  | W 级 Tnew       |
| 11 | regA3_E    | I  | 5  | E 级 GRF 写入地址   |
| 12 | regA3_M    | I  | 5  | M 级 GRF 写入地址   |
| 13 | regA3_W    | I  | 5  | W 级 GRF 写入地址   |
| 14 | memWrite   | О  | 2  | DM 写使能信号       |
| 15 | regAddrSel | О  | 2  | GRF 输入地址选择信号   |
| 16 | EXBackSel  | О  | 2  | E 级转发数据选择信号    |
| 17 | MEMBackSel | 0  | 2  | M 级转发数据选择信号    |
| 18 | WBBackSel  | О  | 1  | W级转发数据选择信号     |
| 19 | ALUSrcASel | 0  | 1  | ALU 操作数 A 选择信号 |
| 20 | ALUSrcBSel | О  | 4  | ALU 操作数 B 选择信号 |

| 21 | ALUCtrl         | О | 4 | ALU 控制信号            |
|----|-----------------|---|---|---------------------|
| 22 | CMPCtrl         | О | 3 | CMP 控制信号            |
| 23 | EXTCtrl         | О | 3 | EXT 控制信号            |
| 24 | NPCCtrl         | О | 3 | NPC 控制信号            |
| 25 | DMCtrl          | О | 3 | DM 控制信号             |
| 26 | Tnew            | О | 3 | D 级指令 Tnew 值        |
| 27 | regRD1Forward_D | О | 2 | D级 GRF[rs]转发数据选择信号  |
| 28 | regRD2Forward_D | О | 2 | D级 GRF[rt]转发数据选择信号  |
| 29 | regRD1Forward_E | О | 2 | E 级 GRF[rs]转发数据选择信号 |
| 30 | regRD2Forward_E | О | 2 | E级 GRF[rt]转发数据选择信号  |
| 31 | regRD2Forward_M | О | 1 | M 级 GRF[rt]转发数据选择信号 |
| 32 | stall           | О | 1 | 阻塞信号                |

#### 内部逻辑说明:

为控制器, 连接 MainController 和 HazardSolveUnit。从 Datapath 中获得数据, 并向其发送控制信号。

# (三) 重要机制实现方法

#### 1. 跳转

NPC 模块、EXT 模块、CMP 模块协同工作支持指令 beq 的跳转机制。 NPC 模块内置了判定单元和计算单元来独立支持指令 j、jal、jr 的跳转机制。

#### 2. 半字、字节存取

通过控制信号 BECtrl 和 DECtrl 来判断是对字、半字还是字节进行操作。对于写指令,直接根据地址信号,找到相应位置的字、半字或字节进行写入。对于

读指令,先根据地址取出相应位置的字、半字或字节,再根据控制信号进行零扩 展或符号扩展后输出。

#### 3. 主控制器

采用集中式译码和指令驱动型译码。为了防止代码膨胀,使用 assign 而不是 always 和阻塞赋值来生成控制信号,并利用宏区分信号类别。

```
memWrite, regAddrSel, EXBackSel
                                                                                                            MEMBackSel
                                                                  regAddr_rt, 2'b0
regAddr_rt, 2'b0
                                                                                                            `MEMBack_ALUResult
2'b0
                                                                                                                                         `WBBack_ALUResult
`WBBack_memRD
                                                   1'b0
1'b0
(op
                                                   1'b1
                                                                  regAddr 0
(op
                                                                                                                                         2'b0
(op
                                                                                                           `MEMBack_ALUResult,`WBBack_ALUResult
2'b0 , 2'b0
                                                                  `regAddr_rt,`EXBack_imm32
`regAddr_0 , 2'b0
(op
                                                   1'b0
(op
                                                                  `regAddr_rt, 2'b0
`regAddr_rt, 2'b0
`regAddr_rt, 2'b0
(op
                                                                                                            MEMBack ALUResult.
                                                   1'b0
(op
                                                                  regAddr_0 , 2'b0
`regAddr_0 , 2'b0
`regAddr_0
                                                                                                                                         2'b0
2'b0
(op
(op
                                                   1'b0
                                                                                                           2'b0
2'b0
(op
(op
                                                                  regAddr_rt, 2'b0
regAddr_rt, 2'b0
(op
(op
                                                                                                                                         WBBack memRD
                                                                                                            2'b0
2'b0
(op
(op
                                                                                     2'b0
                                                                                                                                         2'b0
                                                   1'b1
                                                                  regAddr_0 , 2'b0
regAddr_rt, 2'b0
                                                                                                            2'b0
                                                                                                                                         2'b0
(op
                                                                   regAddr_rt, 2'b0
(op
                                                    1'b0
```

图 2 控制信号生成的部分代码

#### 4. 转发机制

当前位点的读取寄存器地址和某转发输入来源的写入寄存器地址相等且不为 0,就选择该转发输入来源,在有多个转发输入来源都满足条件时,最新产生的数据优先级最高。采取暴力转发的方式,即不需要判断指令间的 Tuse 和 Tnew 的关系,因为当条件不成立时会引发阻塞,而阻塞的优先级更高。

```
(regA3_E && regA3_E ==
(regA3_M && regA3_M ==
assign regRD1Forward D
                                                                regA1 D)
                                                                                forward D EXBack
                                                               regA1 D) ? `forward D MEMBack
                                  forward D orig;
assign regRD2Forward D
                                 (regA3_E && regA3_E == regA2_D) ? `forward_D_EXBack
(regA3_M && regA3_M == regA2_D) ? `forward_D_MEMBack
                                                                              `forward D MEMBack :
                                  forward_D_orig;
assign regRD1Forward E
                                 (regA3_M && regA3_M == regA1_E) ? `forward_E_MEMBack
(regA3_W && regA3_W == regA1_E) ? `forward_E_WBBack
                                                               regA1 E) ? `forward E MEMBack :
assign regRD2Forward E
                                 (regA3_M && regA3_M ==
(regA3_W && regA3_W ==
                                                               regA2_E) ? `forward E MEMBack :
                                                               regA2 E) ? `forward E WBBack
                                 `forward_E_orig;
(regA3_W && regA3_W == regA2_M) ? `forward_M_WBBack
assign regRD2Forward M
                                  forward M orig;
```

图 3 转发控制信号的部分代码

#### 5. 阻塞机制

当 D 级指令读取寄存器的地址与 E 级或 M 级的指令写入寄存器的地址相等且不为 0,且 D 级指令的 Tuse 小于对应 E 级或 M 级指令的 Tnew 时,在 D 级暂停指令。阻塞时将 PC 与 IF\_ID 寄存器的写使能信号赋为 0,并且刷新 ID EX 寄存器。

```
wire regA1Stall_E;
wire regA1Stall_M;
wire regA1Stall_E = (regA3_E && regA3_E == regA1_D) && (Tuse_A1_D < Tnew_E);
assign regA1Stall_M = (regA3_M && regA3_M == regA1_D) && (Tuse_A1_D < Tnew_M);
assign regA1Stall = regA1Stall_E | regA1Stall_M;

wire regA2Stall_E;
wire regA2Stall_M;
wire regA2Stall_M;
wire regA2Stall_E = (regA3_E && regA3_E == regA2_D) && (Tuse_A2_D < Tnew_E);
assign regA2Stall_M = (regA3_M && regA3_M == regA2_D) && (Tuse_A2_D < Tnew_M);
assign regA2Stall = regA2Stall_E | regA2Stall_M;</pre>
```

图 4 阻塞控制信号的部分代码

#### 6. 乘除槽

在 MDU 内部构建有限状态机,当 start 信号有效时,从初始状态变为等待状态,并保存操作数和控制信号。过 5 或 10 个周期后,写入 HI 和 LO 寄存器并返回初始状态。

# 二、测试方案

# (一) 典型测试样例

见自动测试工具和思考题第四题。

## (二) 自动测试工具

#### 1. 测试样例生成器

运行环境: win10 g++ 11.1.0

程序大致流程为:

- ① 利用 ori 和 sw 初始化寄存器和部分内存。
- ② 将随机四条指令加一个标签组成一个代码块,保证代码块中后面指令的

源寄存器是前面指令的目的寄存器,并且所有跳转标签为这个代码块后的标签。 按以上规则随机生成若干个代码块。

- ③ 进行序列合法性检查。对于 DoubleDelay 和 JalSame 这样的问题,在生成时就可避免。对于 DivZero、Ov、AdEl 和 AdEs 的问题,通过模拟 mips 程序运行,更换指令或操作数来解决。
- ④ 对于 jal、jr、jalr 相关的冲突,单独生成一组数据,通过特殊指令序列生成样例。

图 5 测试样例生成器部分代码

```
xori $2, $2, 1
2563
       bltz $2, TAG506
2564
2565
      ori $3, $2, 0
2566
      TAG506:
      lbu $1, 0($3)
2567
      mfhi $4
2568
2569
      beq $3, $1, TAG507
       lw $1, 0($1)
2570
2571
      TAG507:
2572
       lh $3, 0($1)
       xor $1, $3, $3
2573
2574
      and $4, $3, $1
```

图 6 生成的部分测试样例

#### 2. 自动执行脚本

在 P5 基础上修改了测试样例的目录结构,能进行大量样例(>100 组)的测试。运行环境: win10 64 位 python 3.9.6

步骤 1: 爆改 mars,加入格式化输出,并把\$gp 和\$sp 的初始值改为 0,把代码段的上限改为 0x00006ffc。

#### 图 7 修改的 mars 代码

#### 步骤 2: 运行 mars,将结果输出到文件,并导出指令

```
def runMars(asm, code, out):
    os.system("java -jar " + marsPath + " db nc mc CompactDataAtZero a dump .text HexText " + code + " " + asm)
    os.system("java -jar " + marsPath + " " + asm + " 4096 db nc mc CompactDataAtZero > " + out)
```

图 8 运行 mars 和导出指令的脚本

```
@00003000: $ 1 <= 00000d16
     @00003004: $ 2 <= 00003368
     @00003008: $ 3 <= 00006ade
     @0000300c: $ 4 <= 00001728
     @00003010: $ 5 <= 00006474
     @00003014: $ 6 <= 00006784
     @00003018: $ 7 <= 0000392c
     @0000301c: $ 8 <= 000020a0
     @00003020: $ 9 <= 00004e2e
     @00003024: $10 <= 00006e33
11
     @00003028: $11 <= 000056c2
     @0000302c: $12 <= 00003b2d
12
     @00003030: $13 <= 00000bd4
     @00003034: $14 <= 0000579a
     @00003038: $15 <= 000054c8
     @0000303c: $16 <= 00002ead
```

图 9 mars 的运行结果

步骤 3: 生成 prj 和 tcl 文件,编译 verilog 文件,进行仿真并将结果输出到文件

图 10 ISE 运行脚本

图 11 ISE 的运行结果

步骤 4:将 mars 和 ISE 的运行结果进行文本比对,如果出错则给出错误信息

```
54 \vee def cmp(my, std, res):
            with open(my, "r") as myFile, open(std, "r") as stdFile, open(res, "w") as out:
                 myFileText = myFile.read()
                 myLogs = re.findall("@[^\n]*", myFileText)
stdLogs = re.findall("@[^\n]*", stdFile.read())
asmLogs = re.findall("asm: [^\n]*", myFileText)
                 isAC = True
                 for i in range(len(stdLogs)):
                       if i < len(myLogs) and myLogs[i] != stdLogs[i]:</pre>
                            out.write("On Line " + str(i+1) + "\n")
                            out.write("\tGet\t\t: " + myLogs[i] + "\n")
out.write("\tExpect\t: " + stdLogs[i] + "\n")
print("On Line " + str(i+1))
print("\tGet\t: " + myLogs[i])
print("\tGet\t: " + myLogs[i])
                            print("\tExpect\t: " + stdLogs[i])
                            if (i < len(asmLogs)):</pre>
                                 out.write("\tAsm\t\t: " + asmLogs[i] + "\n")
                                 print("\tAsm\t: " + asmLogs[i])
                            isAC = False
                            break
                       elif i >= len(myLogs):
                            out.write("myLogs is too short \n")
                            print("myLogs is too short")
                            isAC = False
                            break
                  if isAC:
                       out.write("All Accepted")
                       print("All Accepted")
            return isAC
```

图 12 文本比对程序

# (三) 其他自动化工具

#### 1. 自动生成控制信号:

将指令与控制信号对应表中的某一列复制到 ctrltable.txt 文件中,再运行这个

程序就可以得到一行格式化的控制信号,直接复制到 MainController 即可完成新增指令的控制信号生成。

```
bitwise = [1, 2, 2, 2, 2, 1, 1, 4, 4, 3, 3, 3, 3, 3, 3]

pre = [" 1'b", "`regAddr_", "`EXBack_", "`MEMBack_", "`ALUSrcA_", "`ALUSrcB_", "`ALU_",

"`CMP_", "`EXT_", "`NPC_", "`DM_", " 3'd", " 3'd",

lens = [9, 11, 14, 18, 17, 15, 15, 8, 8, 14, 28, 8, 5, 8, 9]

with open("D:\\study\\cO\\p5\\PipelineCPU\\my_files\\tools\\gnrt_ctrlsignal\\ctrltable.txt", "r") as

ctrlsignals = ctrltable.read().splitlines()

for i in range(len(ctrlsignals)):

cnt = 0

if i != 0:

out.write(",")

if ctrlsignals[i] == "-":

out.write(" " + str(bitwise[i]) + "'b0")

cnt = 4 + len(str(bitwise[i]))

else:

out.write(pre[i] + ctrlsignals[i])

cnt = len(pre[i]) + len(ctrlsignals[i])

while cnt < lens[i]:

out.write(" ")

out.write(" ")</pre>
```

图 13 生成控制信号程序

#### 2.自动生成模块端口:

像 Controller、Datapath、流水寄存器的模块的端口高达三四十个。将模块定义时的端口声明复制到 iotable.txt 中,运行该程序,即可得到一列实例化时用到的.pinName(pinName)格式的代码,复制到要实例化模块的地方即可。

图 14 生成模块端口程序

#### 3. 模拟 mips 运行:

用 c++模拟 mips 程序的运行,主要用于编写样例生成程序时 debug

```
void trace()
   int reg[32] = {}, HI = 0, LO = 0, mem[1024] = {};
   int type, ins, a0, a1, a2, tag = 0;
   for (int i = 0; i < (int)instrs.size(); i ++)
       type = instrs[i]->type;
        if (type == -1) continue;
       ins = instrs[i]->ins;
       a0 = instrs[i]->a0;
       a1 = instrs[i]->a1;
       a2 = instrs[i] -> a2;
       if (type == cal ri)
           if (ins == addi && (INT_MAX-reg[a1] < a2 || INT_MIN-reg[a1] > a2)) //overflow
                instrs[i]->ins = ins = addiu;
           if (ins == addi) reg[a0] = reg[a1] + a2;
           else if (ins == addiu) reg[a0] = reg[a1] + a2;
           else if (ins == slti) reg[a0] = reg[a1] < a2;
           else if (ins == sltiu) reg[a0] = (unsigned int)reg[a1] < (unsigned int)a2;
           else if (ins == andi) reg[a0] = reg[a1] & a2;
           else if (ins == ori) reg[a0] = reg[a1] | a2;
           else if (ins == xori) reg[a0] = reg[a1] ^ a2;
           else if (ins == sll) reg[a0] = reg[a1] << a2;
           else if (ins == srl) reg[a0] = (unsigned int)reg[a1] >> a2;
           else if (ins == sra) reg[a0] = reg[a1] >> a2;
           if (a0) printf("$%2d <= %08x\n", a0, reg[a0]);
```

图 15 模拟 mips 运行程序

#### 4. 自动分析数据:

通过 python 自带的 zipfile 库对机器码进行压缩,再放入官方提供的分析程序中进行分析。

图 16 自动分析数据程序

### 三、思考题

# (一)为什么需要有单独的乘除法部件而不是整合进 ALU? 为何需要有独立的 HI、LO 寄存器?

乘除法时间较长,如果整合进 ALU 会使在 E 级的时间大大增长,从而增大整个 CPU 的周期,影响流水线效率。乘法非常容易溢出,所以可用两个寄存器 HI 和 LO 分别保存结果,使高位不丢失。对于除法来说,商和余数是同时在进行计算的,所以可以在算出结果时用 HI 和 LO 级寄存器同时保存两个值,而不需要进行两次独立的运算。并且由于乘除法的运算是相对独立的,使用独立的 HI 和 LO 不会影响到其他指令的执行和 GRF 的效率。

## (二)参照你对延迟槽的理解,试解释"乘除槽"。

延迟槽的作用是无论是否跳转都先执行下一条指令,避免了等待跳转而造成的周期的浪费。同理,由于乘除法时间较长,需要多个周期来进行运算。为了不影响与 HI 和 LO 无关的指令的执行,设置乘除槽用来装载这些指令,提高整个流水线的效率。

# (三)举例说明并分析何时按字节访问内存相对于按字访问内存性能上更有优势。(Hint: 考虑 C 语言中字符串的情况)?

以 C 语言中字符串的处理为例,在 C 语言中,每个字符所占空间都是一个字节。在读取字符串时,以字节为单位比以整字为单位更具灵活性,如果一次读取整个字,则还需要对高 24 位进行清空或扩展,需要更多的指令来完成这一操作。在存储字符串时,如果以字为单位进存储,那么高 24 位的空间就会被浪费,并且在处理字节时也需要更多操作。

(四)在本实验中你遇到了哪些不同指令类型组合产生的冲突?你 又是如何解决的?相应的测试样例是什么样的?

如果你是手动构造的样例,请说明构造策略,说明你的测试程序如何保证覆盖了所有需要测试的情况;如果你是完全随机生成的测试样例,请思考完全随机的测试程序有何不足之处;如果你在生成测试样例时采用了特殊的策略,比如构造连续数据冒险序列,请你描述一下你使用的策略如何结合了随机性达到强测的效果。

此思考题请同学们结合自己测试 CPU 使用的具体手段,按照自己的实际情况进行回答

自动生成样例程序采用的算法是:

add \$2, \$ra, \$0

```
对于 jal、jr、jalr 指令,使用特殊指令序列生成数据,以 cal_rr <--- jal 为例:
    for (int i = 0; i < insNum[cal_rr]; i ++)
    {
        printf("jal TAG%d\n", ++ tagNum);
        printf("%s $1, $ra, $0\n", insName[cal_rr][i]);
        printf("TAG%d:\n", tagNum);
        printf("%s $2, $ra, $0\n", insName[cal_rr][i]);
        printf("%s $3, $ra, $0\n", insName[cal_rr][i]);
        insCnt += 4;
        puts("");
    }

生成的样例为: (部分样例)
    jal TAG1
    add $1, $ra, $0
    TAG1:
```

```
add $3, $ra, $0
```

```
jal TAG2
```

addu \$1, \$ra, \$0

TAG2:

addu \$2, \$ra, \$0

addu \$3, \$ra, \$0

jal TAG3

sub \$1, \$ra, \$0

TAG3:

sub \$2, \$ra, \$0

sub \$3, \$ra, \$0

对于除了这三条 jump 指令之外的指令,采用随机生成+合法性检查的方法生成测试数据。

- 1. 先利用 ori 和 sw 初始化寄存器和部分内存
- 2. 将随机四条指令加一个标签组成一个代码块,保证代码块中后面指令的源寄存器是前面指令的目的寄存器,并且所有跳转标签为这个代码块后的标签。按以上规则随机生成若干个代码块。
- 3. 进行序列合法性检查。对于 DoubleDelay 和 JalSame 这样的问题,在生成时就可避免。对于 DivZero、Ov、AdEl 和 AdEs 的问题,通过模拟 mips 程序运行,更换指令或操作数来解决。

生成的样例为:

lui \$4, 13

mfhi \$1

bne \$2, \$2, TAG1

mfhi \$4

TAG1:

bltz \$4, TAG2

```
Ih $4, 0($4)
multu $4, $4
div $4, $4
TAG2:
sb $4, 0($4)
lui $1, 10
srav $3, $4, $4
addiu $4, $3, 3
TAG3:
```

1组特殊数据+100组随机数据的分析结果如下,基本上达到了百分百覆盖:

```
"forward valid ratio": 0.6983375383784824,
         "forward count": 3875,
         "stall count": 449,
         "forward_coverage": 0.9777946000504668,
         "stall coverage": 1.0,
          "grade": {
              "forward": {
                  "average": 99.79568975519203,
                  "warning": [],
                  "details": {
11 >
              "stall": {
                  "average": 100.0,
                  "warning": [],
                  "details": { ···
85 >
                  }
```

图 17 样例分析结果

#### 程序的不足:

目前程序在合法性检查上存在一点小 bug, 平均每生成 20 组数据会有一组出问题, 但不影响正常使用。而且有效转发率不够高, 如果能进行优化那么所需要的数据量将大大减少。

# (五)为了对抗复杂性你采取了哪些抽象和规范手段?这些手段在 译码和处理数据冲突的时候有什么样的特点与帮助?

由于采用了集中式译码和指令驱动型译码,为了避免代码膨胀,使用 assign 语句进行控制信号的赋值,并且指令的识别和控制信号的数值全部使用宏定义。 在译码时能对每个控制信号的作用更加清晰,而不用对着一堆 0101 找错,而且 在新增指令时更加简单,不易出错。

```
// ALUCTrl
    `define ALU and
                      4'b0000
    `define ALU or
                      4'b0001
    `define ALU add
                     4'b0010
    `define ALU sub
                     4'b0011
    `define ALU xor
                     4'b0100
   `define ALU sll
                     4'b0101
    define ALU srl
                     4'b0110
                    4'b0111
    `define ALU lt
    `define ALU ltu
                     4'b1000
    `define ALU sra
                     4'b1001
11
12
    define ALU nor 4'b1010
    define ALU slc
                     4'b1011
    `define ALU src
                      4'b1100
   // MDUCtrl
    define MDU none 4'b0000
   `define MDU mult 4'b0001
    define MDU multu 4'b0010
   `define MDU_div 4'b0011
20
   define MDU divu 4'b0100
    define MDU mthi 4'b0101
    define MDU mtlo 4'b0110
    `define MDUState begin
                              2'b00
    `define MDUState mulDelay
                              2'b01
    `define MDUState divDelay
                              2'b10
```

图 18 宏定义文件

笔者并没有对指令先分类然后再生成控制信号,主要是因为担心课上"缝合怪"指令的出现,如果对每条指令都进行一遍控制信号的赋值,则能减少新增指令的难度。而在课下由于使用了自动生成控制信号程序,并没有在敲代码上花太

多时间。