

DS555 (v1.1) 2007 年 5 月 5 日

# XA2C256 CoolRunner-II オートモーティブ CPLD

#### 製品仕様

### 機能

- AEC-Q100 デバイスの必要条件および完全な PPAP のサ ポートは I グレードおよび O グレード(拡張温度範囲製品) の両方で入手可能
- $T_A = -40^{\circ} \text{ C} \sim +105^{\circ} \text{ C}$ 、最大  $T_I = +125^{\circ} \text{ C}$  (Q グレード) の 電気仕様を完全に満たすことを保証
- 1.8V システム向けに最適化
- 業界一の 0.18 ミクロン CMOS CPLD
  - 効率よくロジックを合成するために最適化されたアーキ テクチャ (アーキテクチャの詳細は CoolRunner<sup>TM</sup>-II ファミリ データシート参照)
  - 1.5V ~ 3.3V の複数電圧の I/O での動作
- 複数のパッケージ オプションで使用可能
  - 100 ピン VQFP (80 ユーザ I/O)
  - 144 ピン TQFP (118 ユーザ I/O)
  - 全パッケージ鉛フリーのみ
- 高度なシステム機能
  - 高速なインシステム プログラム
    - IEEE 1532 規格 (JTAG) インターフェイスを使用し た 1.8V ISP (インシステム プログラム)
  - IEEE1149.1 規格 JTAG バウンダリ スキャン テスト
  - オプションでピンごとにシュミット トリガ入力を設定 可能
  - 優れた低消費電力管理
    - DGE (DataGATE イネーブル) 信号制御
  - 2 つに分かれた I/O バンク
  - RealDigital による 100% CMOS の積項生成
  - 柔軟性の高いクロッキング モード
    - オプションの DualEDGE トリガ レジスタ
    - クロック分周期 (2、4、6、8、10、12、14、16 で分周)
    - CoolCLOCK
  - マクロセルを制御するグローバル信号オプション
    - マクロセルごとに位相選択可能な複数のグローバル クロック
    - 複数のグローバル出力イネーブル
    - グローバル セット / リセット
  - 高度なデザイン セキュリティ
  - PLA アーキテクチャ
    - 優れたピン配置保持
    - ファンクション ブロック間で積項を完全に配線可能
  - ワイヤード OR および LED の駆動向けオープンドレイ ン出力オプション
  - 特定の I/O ピンにオプションでバス ホールド、トライ ステート、または弱いプルアップの終端処理を設定可能
  - 未使用 I/O をオプションでグランドに接続可能
  - 1.5V、1.8V、2.5V および3.3V ロジック レベルに対応 する I/O 電圧をサポート

- ホットプラグ対応

警告:プログラミング温度範囲は次のとおり  $T_A = 0^{\circ} C \sim +70^{\circ} C$ 

### 説明

CoolRunner<sup>TM</sup>-II オートモーティブ 256 マクロセル デバイスは、 高性能および低消費電力の両アプリケーション向けにデザインさ れています。これにより、高性能通信装置からバッテリ駆動の高 速機器へ省電力性を提供します。スタティックおよびダイナミッ クの消費電力を抑えることで、システム全体の信頼性を向上する ことに寄与します。

このデバイスは、低消費電力の AIM (Advanced Interconnect Matrix) を介して相互接続された 16 のファンクション ブロック で構成されています。AIM は 40 の真数および補数入力をファン クション ブロックに供給します。ファンクション ブロックは 40 x 56 の積項 PLA と、操作の組み合わせモードおよびレジスタ モードを実現する多数のコンフィギュレーション ビットを含む 16 のマクロセルで構成されています。

また、これらのレジスタは、グローバルにリセットあるいはプリ セットでき、DまたはTフリップフロップ、もしくはDラッチと してコンフィギュレーションできます。さらに、グローバルおよび ローカルの両積項タイプで複数のクロック信号があり、これらは マイクロセルごとにコンフィギュレーションされます。出力ピンの コンフィギュレーションには、スルーレート制限、バスホール ド、プルアップ、オープンドレイン、プログラマブルグランドが 含まれます。 シュミット トリ ガ入力は、入力ピンごとに使用可能 です。マクロセル出力ステートの格納に加え、入力ピンから直接信 号を保存するために、マクロセルレジスタを「ダイレクト入力」 レジスタとしてコンフィギュレーションできます。

クロッキングはグローバルまたはファンクション ブロック ベー スで可能です。3 つのグローバル クロック リソースは、すべての ファンクション ブロックで、同期クロック ソースとして使用で きます。マクロセル内のレジスタは電源投入時に0または1のス テートになるように個別に設定できます。また、グローバル セット/リセット制御 ラインは、動作中に選択したレジスタを 非同期でセットまたはリセットするために使用できます。追加の ローカル クロック信号、同期クロック イネーブル信号、非同期 セット/リセット信号および出力イネーブル信号は、各マクロセ ルまたは各ファンクション ブロック ベースで積項を用いて形成 できます。

使用できます。この機能は、低周波のクロックに基づく高性能同 期動作を実現し、デバイス全体の消費電力削減を補助します。 また、1 つの外部供給のグローバルクロック (GCK2)を8つの異な る位相に分割するための回路も含まれています。これにより、偶数 および奇数のクロック周波数で分割されるようになります。 クロック分周 (2 で分周) および DualEDGE フリップフロップを 用いることで、CoolCLOCK機能が使用可能になります。 DataGATE は、その時々で不要な CPLD の入力を選択してディ スエーブルにする手法です。DataGATE 機能に信号をマップする

ことで、信号の切り替えが削減され、省電力が達成されます。

また、DualEDGE フリップフロップ機能も、マクロセルごとに

© 2006-2007 Xilinx, Inc. All rights reserved.すべての Xilinx の商標、登録商標、特許、免責条項は、http://japan.xilinx.com/legal.htmにリストされています。その他すべての商標および登録商標は、それぞれの所有者が所有しています。すべての仕様は通知なしに変更される可能性があります。



電圧変換を容易にする機能として I/O バンクがあります。 CoolRunner-II オートモーティブ 256 マクロセルデバイスには 2 つの I/O バンクが あり、3.3V、2.5V、1.8V、および 1.5V デバイスへの容易なインターフェイスを提供しています。 CoolRunner-II オートモーティブ 256 マクロセル CPLD は、多様な I/O 規格と I/O の互換性があります (詳細は、表 1 を参照し

てください)。また、このデバイスは、シュミット トリガ入力を

RealDigital デザイン テクノロジ

使用すると、1.5VのI/Oへの互換も可能になります。

ザイリンクス CoolRunner-II オートモーティブ CPLD は、最新鋭の FPGA 製品開発によってもたらされた 0.18 ミクロン プロセス テクノロジで製造されています。CoolRunner-II オートモーティブ CPLD は、プロセス テクノロジおよびデザイン手法の両方で CMOS テクノロジを活用したデザイン技術である RealDigital を採用しています。RealDigital デザイン テクノロジは、積項のインプリメンテーションに従来のセンス アンプの手法ではなく、CMOS ゲートのカスケードを用いています。このテクノロジにより、ザイリンクス CoolRunner-II オートモーティブ CPLD は、高性能と低消費電力動作の両方を達成しています。

### サポートする I/O 規格

CoolRunner-II オートモーティブ 256 マクロセル デバイスは、LVCMOS および LVTTL I/O のインプリメンテーションを実現

します。I/O 規格の電圧は、表 1 を参照してください。LVTTL I/O 規格は、LVTTL 入力バッファおよびプッシュプル出力バッファを使用する、3.3V アプリケーション用の汎用 EIA/JEDEC 規格です。LVCMOS 規格は 3.3V、2.5V、1.8V のアプリケーションで使用されます。CoolRunner-II オートモーティブ CPLD は、シュミットトリガ入力を使用すると、1.5V の I/O への互換も可能になります。

表 1: XA2C256 の I/O 規格

| IOSTANDARD 属性 | 出力 V <sub>CCIO</sub> | 入力 V <sub>CCIO</sub> |
|---------------|----------------------|----------------------|
| LVTTL         | 3.3                  | 3.3                  |
| LVCMOS33      | 3.3                  | 3.3                  |
| LVCMOS25      | 2.5                  | 2.5                  |
| LVCMOS18      | 1.8                  | 1.8                  |
| LVCMOS15 (1)  | 1.5                  | 1.5                  |

(1) LVCMOS15 にはシュミット トリガ入力が必要です。



図 1 : I<sub>CC</sub> および周波数

表 2: I<sub>CC</sub> および周波数(LVCMOS 1.8V T<sub>A</sub> = 25° C)<sup>(1)</sup>

|                         |       | 周波数 (MHz) |       |       |       |       |       |
|-------------------------|-------|-----------|-------|-------|-------|-------|-------|
|                         | 0     | 30        | 50    | 70    | 100   | 120   | 150   |
| 標準 I <sub>CC</sub> (mA) | 0.021 | 11.68     | 19.40 | 27.01 | 38.18 | 45.54 | 56.32 |

#### メモ:

1. 16 ビット アップ/ダウン、リセット可能なバイナリ カウンタ (各ファンクション ブロックに 1 つのカウンタ)。



### 絶対最大定格

| シンボル                             | 説明            | 値          | 単位  |
|----------------------------------|---------------|------------|-----|
| V <sub>CC</sub>                  | グランドに対する電源電圧  | -0.5 ~ 2.0 | V   |
| V <sub>CCIO</sub>                | 出力ドライバの電源電圧   | -0.5 ~ 4.0 | V   |
| V <sub>JTAG</sub> <sup>(2)</sup> | JTAG 入力電圧制限   | -0.5 ~ 4.0 | V   |
| V <sub>CCAUX</sub>               | JTAG 入力電源電圧   | -0.5 ~ 4.0 | V   |
| V <sub>IN</sub> <sup>(1)</sup>   | グランドに対する入力電圧  | -0.5 ~ 4.0 | V   |
| V <sub>TS</sub> <sup>(1)</sup>   | トライステート出力への電圧 | -0.5 ~ 4.0 | V   |
| T <sub>STG</sub> <sup>(3)</sup>  | ストレージ温度 (周囲)  | −65 ~ +150 | ° C |
| $T_{\mathrm{J}}$                 | ジャンクション温度     | +125       | ° C |

#### メモ:

- 1. GND に対する DC アンダーシュートは、0.5V または 10mA 以下 (達成しやすい方) に抑える必要があります。遷移時には、強制電流が 200mA 以下、アンダーシュートまたはオーバーシュートの時間が 10ns 未満であれば、デバイス ピンのアンダーシュートが -2.0V、オーバーシュートが+4.5V になる可能性があります。
- 2. コマーシャル温度範囲で有効です。
- 3. はんだ付けのガイドラインおよび温度に関する考慮事項については、ザイリンクス Web サイトにある<u>デバイスのパッケージ情報</u>を参照してください。鉛フリー パッケージの詳細は、<u>アプリケーション ノート XAPP427</u> を参照してください。

### 推奨動作条件

| シンボル               | J                        | パラメータ                                                                   |     | 最大  | 単位 |
|--------------------|--------------------------|-------------------------------------------------------------------------|-----|-----|----|
| $V_{CC}$           | 内部ロジックおよび入力バッファ          | インダストリアル T <sub>A</sub> = -40° C ~ +85° C                               | 1.7 | 1.9 | V  |
|                    | 用の電源電圧                   | Q グレード T <sub>A</sub> = -40° C ~ +105° C<br>最大 T <sub>J</sub> = +125° C | 1.7 | 1.9 | V  |
| V <sub>CCIO</sub>  | 出力ドライバの電源電圧 (3.3V 動作     | -<br>作の場合)                                                              | 3.0 | 3.6 | V  |
|                    | 出力ドライバの電源電圧 (2.5V 動作     | 乍の場合)                                                                   | 2.3 | 2.7 | V  |
|                    | 出力ドライバの電源電圧 (1.8V 動作     | 乍の場合)                                                                   | 1.7 | 1.9 | V  |
|                    | 出力ドライバの電源電圧 (1.5V 動作の場合) |                                                                         | 1.4 | 1.6 | V  |
| V <sub>CCAUX</sub> | JTAG プログラミング             |                                                                         | 1.7 | 3.6 | V  |

## DC 電気特性 (推奨動作条件下)

| シンボル              | パラメータ               | テスト条件                            | 標準 | 最大  | 単位 |
|-------------------|---------------------|----------------------------------|----|-----|----|
| $I_{CCSB}$        | スタンバイ電流 (インダストリアル)  | $V_{CC} = 1.9V, V_{CCIO} = 3.6V$ | 54 | 300 | μА |
| I <sub>CCSB</sub> | スタンバイ電流 (Q グレード)    | $V_{CC} = 1.9V, V_{CCIO} = 3.6V$ | 54 | 2.5 | mA |
| I <sub>CC</sub>   | 動的電流                | f = 1MHz                         | -  | 3.0 | mA |
|                   |                     | f = 50MHz                        | -  | 30  | mA |
| $C_{JTAG}$        | JTAG 入力キャパシタンス      | f = 1MHz                         | -  | 10  | pF |
| C <sub>CLK</sub>  | グローバル クロック入力キャパシタンス | f = 1MHz                         | -  | 12  | pF |
| C <sub>IO</sub>   | I/O キャパシタンス         | f = 1MHz                         | -  | 10  | pF |



| シンボル                           | パラメータ              | テスト条件                                                                      | 標準 | 最大    | 単位 |
|--------------------------------|--------------------|----------------------------------------------------------------------------|----|-------|----|
| $I_{IL}^{(2)}$                 | 入力リーク電流            | $V_{\rm IN}$ = 0V $\pm$ $\hbar$ td $V_{\rm CCIO}$ $\delta$ 3.9V $\epsilon$ | -  | +/-10 | μΑ |
| I <sub>IH</sub> <sup>(2)</sup> | I/O ハイ インピーダンス リーク | $V_{\rm IN}$ = 0V または $V_{\rm CCIO}$ を 3.9V に                              | -  | +/-10 | μΑ |

### メモ:

1.  $V_{CC} = V_{CCIO} = 1.9V$  でテスト済みの、16 ビット アップ/ダウン、リセット可能なバイナリ カウンタ (各ファンクション ブロックに 1 つのカウンタ) です。

## LVCMOS 3.3V および LVTTL 3.3V の DC 電圧仕様

| シンボル              | パラメータ                          | テスト条件                                     | 最小                       | 最大  | 単位 |
|-------------------|--------------------------------|-------------------------------------------|--------------------------|-----|----|
| V <sub>CCIO</sub> | 入力ソース電圧                        | -                                         | 3.0                      | 3.6 | V  |
| V <sub>IH</sub>   | High レベル 入力電圧                  | -                                         | 2                        | 3.9 | V  |
| V <sub>IL</sub>   | Low レベル 入力電圧                   | -                                         | -0.3                     | 0.8 | V  |
| V <sub>OH</sub>   | High レベル出力電圧、<br>インダストリアル グレード | $I_{OH} = -8mA$ , $V_{CCIO} = 3V$         | V <sub>CCIO</sub> – 0.4V | -   | V  |
|                   |                                | $I_{OH} = -0.1 \text{mA},  V_{CCIO} = 3V$ | V <sub>CCIO</sub> – 0.2V | -   | V  |
|                   | High レベル出力電圧、<br>Q グレード        | $I_{OH} = -4mA$ , $V_{CCIO} = 3V$         | V <sub>CCIO</sub> – 0.4V | -   | V  |
|                   |                                | $I_{OH} = -0.1 \text{mA},  V_{CCIO} = 3V$ | V <sub>CCIO</sub> – 0.2V | -   | V  |
| V <sub>OL</sub>   | High レベル出力電圧、                  | $I_{OL} = 8mA$ , $V_{CCIO} = 3V$          | -                        | 0.4 | V  |
|                   | インダストリアル グレード                  | $I_{OL} = 0.1 \text{mA},  V_{CCIO} = 3V$  | -                        | 0.2 | V  |
|                   | High レベル出力電圧、                  | $I_{OL} = 4mA$ , $V_{CCIO} = 3V$          | -                        | 0.4 | V  |
|                   | Q グレード                         | $I_{OL} = 0.1 \text{mA}, V_{CCIO} = 3V$   | -                        | 0.2 | V  |

## LVCMOS 2.5V の DC 電圧仕様

| シンボル              | パラメータ                          | テスト条件                                              | 最小                       | 最大                            | 単位 |
|-------------------|--------------------------------|----------------------------------------------------|--------------------------|-------------------------------|----|
| V <sub>CCIO</sub> | 入力ソース電圧                        | -                                                  | 2.3                      | 2.7                           | V  |
| V <sub>IH</sub>   | High レベル 入力電圧                  | -                                                  | 1.7                      | $V_{\text{CCIO}} + 0.3^{(1)}$ | V  |
| V <sub>IL</sub>   | Low レベル 入力電圧                   | -                                                  | -0.3                     | 0.7                           | V  |
| V <sub>OH</sub>   | High レベル出力電圧、<br>インダストリアル グレード | $I_{OH} = -8mA$ , $V_{CCIO} = 2.3V$                | V <sub>CCIO</sub> – 0.4V | -                             | V  |
|                   |                                | $I_{OH} = -0.1 \text{mA}, V_{CCIO} = 2.3 \text{V}$ | V <sub>CCIO</sub> – 0.2V | -                             | V  |
|                   | High レベル出力電圧、<br>Q グレード        | $I_{OH} = -4mA$ , $V_{CCIO} = 2.3V$                | V <sub>CCIO</sub> – 0.4V | -                             | V  |
|                   |                                | $I_{OH} = -0.1 \text{mA}, V_{CCIO} = 2.3 \text{V}$ | V <sub>CCIO</sub> – 0.2V | -                             | V  |
| V <sub>OL</sub>   | High レベル出力電圧、                  | $I_{OL} = 8mA$ , $V_{CCIO} = 2.3V$                 | -                        | 0.4                           | V  |
|                   | インダストリアル グレード                  | $I_{OL} = 0.1 \text{mA},  V_{CCIO} = 2.3 \text{V}$ | -                        | 0.2                           | V  |
|                   | High レベル出力電圧、                  | $I_{OL} = 4mA$ , $V_{CCIO} = 2.3V$                 | -                        | 0.4                           | V  |
|                   | Qグレード                          | $I_{OL} = 0.1 \text{mA},  V_{CCIO} = 2.3 \text{V}$ | -                        | 0.2                           | V  |

1.  $V_{IH}$  の最大値は、LVCMOS25 の JEDEC 仕様を示します。CoolRunner-II 入力バッファは物理的な破損なしで最大 3.9V までの耐性があります。



## LVCMOS 1.8V の DC 電圧仕様

| シンボル              | パラメータ             | テスト条件                                               | 最小                       | 最大                            | 単位 |
|-------------------|-------------------|-----------------------------------------------------|--------------------------|-------------------------------|----|
| V <sub>CCIO</sub> | 入力ソース電圧           | -                                                   | 1.7                      | 1.9                           | V  |
| V <sub>IH</sub>   | High レベル 入力電圧     | -                                                   | 0.65 x V <sub>CCIO</sub> | $V_{\text{CCIO}} + 0.3^{(1)}$ | V  |
| V <sub>IL</sub>   | Low レベル 入力電圧      | -                                                   | -0.3                     | 0.35 x V <sub>CCIO</sub>      | V  |
| V <sub>OH</sub>   | High レベル出力電圧、     | $I_{OH} = -8mA$ , $V_{CCIO} = 1.7V$                 | V <sub>CCIO</sub> - 0.45 | -                             | V  |
|                   | インダストリアル グレード     | $I_{OH} = -0.1 \text{mA},  V_{CCIO} = 1.7 \text{V}$ | V <sub>CCIO</sub> - 0.2  | -                             | V  |
|                   | High レベル出力電圧、     | $I_{OH} = -4mA$ , $V_{CCIO} = 1.7V$                 | V <sub>CCIO</sub> - 0.45 | -                             | V  |
|                   | Q グレード            | $I_{OH} = -0.1 \text{mA},  V_{CCIO} = 1.7 \text{V}$ | V <sub>CCIO</sub> - 0.2  | -                             | V  |
| V <sub>OL</sub>   | High レベル出力電圧、     | $I_{OL} = 8mA$ , $V_{CCIO} = 1.7V$                  | -                        | 0.45                          | V  |
|                   | インダストリアル グレード<br> | $I_{OL} = 0.1 \text{mA},  V_{CCIO} = 1.7 \text{V}$  | -                        | 0.2                           | V  |
|                   | High レベル出力電圧、     | $I_{OL} = 4mA$ , $V_{CCIO} = 1.7V$                  | -                        | 0.45                          | V  |
|                   | Qグレード             | $I_{OL} = 0.1 \text{mA},  V_{CCIO} = 1.7 \text{V}$  | -                        | 0.2                           | V  |

1.  $V_{IH}$  の最大値は、LVCMOS18 の JEDEC 仕様を示します。CoolRunner-II 入力バッファは物理的な破損なしで最大 3.9V までの耐性があります。

# LVCMOS 1.5V の DC 電圧仕様<sup>(1)</sup>

| シンボル              | パラメータ                                                    | テスト条件                                               | 最小                       | 最大                      | 単位 |
|-------------------|----------------------------------------------------------|-----------------------------------------------------|--------------------------|-------------------------|----|
| V <sub>CCIO</sub> | 入力ソース電圧                                                  | -                                                   | 1.4                      | 1.6                     | V  |
| $V_{T+}$          | 入力ヒステリシス電圧しきい値                                           | -                                                   | 0.5 x V <sub>CCIO</sub>  | 0.8 x V <sub>CCIO</sub> | V  |
| V <sub>T-</sub>   |                                                          | -                                                   | 0.2 x V <sub>CCIO</sub>  | 0.5 x V <sub>CCIO</sub> | V  |
| V <sub>OH</sub>   | High レベル出力電圧、インダストリ $I_{OH} = -8$ mA、 $V_{CCIO} = 1.4$ V |                                                     | V <sub>CCIO</sub> – 0.45 | -                       | V  |
|                   | アル グレード                                                  | $I_{OH} = -0.1 \text{mA},  V_{CCIO} = 1.4 \text{V}$ | V <sub>CCIO</sub> - 0.2  | -                       | V  |
|                   | High レベル出力電圧、Q グレード                                      | $I_{OH} = -4mA$ , $V_{CCIO} = 1.4V$                 | V <sub>CCIO</sub> - 0.45 | -                       | V  |
|                   |                                                          | $I_{OH} = -0.1 \text{mA},  V_{CCIO} = 1.4 \text{V}$ | V <sub>CCIO</sub> - 0.2  | -                       | V  |
| V <sub>OL</sub>   | High レベル出力電圧、インダストリ                                      | $I_{OL} = 8mA$ , $V_{CCIO} = 1.4V$                  | -                        | 0.4                     | V  |
|                   | アル グレード                                                  | $I_{OL} = 0.1 \text{mA},  V_{CCIO} = 1.4 \text{V}$  | -                        | 0.2                     | V  |
|                   | High レベル出力電圧、Q グレード                                      | $I_{OL} = 4mA$ , $V_{CCIO} = 1.4V$                  | -                        | 0.4                     | V  |
|                   |                                                          | $I_{OL} = 0.1 \text{mA},  V_{CCIO} = 1.4 \text{V}$  | -                        | 0.2                     | V  |

### メモ:

1. 1.5V の入力に使用されたヒステリシスです。



## シュミット トリガ入力 の DC 電圧仕様

| シンボル              | パラメータ          | テスト条件 | 最小                      | 最大                      | 単位 |
|-------------------|----------------|-------|-------------------------|-------------------------|----|
| V <sub>CCIO</sub> | 入力ソース電圧        | -     | 1.4                     | 3.9                     | V  |
| $V_{T+}$          | 入力ヒステリシス電圧しきい値 | -     | 0.5 x V <sub>CCIO</sub> | 0.8 x V <sub>CCIO</sub> | V  |
| V <sub>T-</sub>   |                | -     | 0.2 x V <sub>CCIO</sub> | 0.5 x V <sub>CCIO</sub> | V  |

## 推奨動作条件下での AC 電気特性

|                                     |                                          | -7  |     | _   | 8   |     |
|-------------------------------------|------------------------------------------|-----|-----|-----|-----|-----|
| シンボル                                | パラメータ                                    | 最小  | 最大  | 最小  | 最大  | 単位  |
| T <sub>PD1</sub>                    | 伝播遅延 (1 P-term)                          | -   | 7.0 | -   | 7.0 | ns  |
| T <sub>PD2</sub>                    | 伝播遅延 (OR アレイ)                            | -   | 7.5 | -   | 7.5 | ns  |
| T <sub>SUD</sub>                    | ダイレクト入力レジスタ クロックのセットアップ タイム              | 3.0 | -   | 3.0 | -   | ns  |
| T <sub>SU1</sub>                    | セットアップ タイム (1 P-term)                    | 2.8 | -   | 3.4 | -   | ns  |
| T <sub>SU2</sub>                    | セットアップ タイム (OR アレイ)                      | 3.3 | -   | 3.9 | -   | ns  |
| T <sub>HD</sub>                     | ダイレクト入力レジスタのホールド タイム                     | 0   | -   | 0.4 | -   | ns  |
| T <sub>H</sub>                      | P-term のホールド タイム                         | 0   | -   | 0.4 | -   | ns  |
| T <sub>CO</sub>                     | Clock-to-Output                          | -   | 6.0 | -   | 6.0 | ns  |
| F <sub>TOGGLE</sub> <sup>(1)</sup>  | 内部トグル レート                                | -   | 300 | -   | 300 | MHz |
| F <sub>SYSTEM1</sub> <sup>(2)</sup> | 最大システム周波数                                | -   | 152 | -   | 139 | MHz |
| F <sub>SYSTEM2</sub> <sup>(2)</sup> | 最大システム周波数                                | -   | 141 | -   | 130 | MHz |
| F <sub>EXT1</sub> <sup>(3)</sup>    | 最大外部周波数                                  | -   | 114 | -   | 106 | MHz |
| F <sub>EXT2</sub> <sup>(3)</sup>    | 最大外部周波数                                  | -   | 108 | -   | 101 | MHz |
| T <sub>PSUD</sub>                   | ダイレクト入力レジスタ P-term クロックのセットアップ タイム       | 1.7 | -   | 2.0 | -   | ns  |
| T <sub>PSU1</sub>                   | P-term クロック (PTC) のセットアップ タイム (1 P-term) | 1.5 | -   | 1.9 | -   | ns  |
| T <sub>PSU2</sub>                   | P-term クロックのセットアップ タイム (OR アレイ)          | 2.0 | -   | 2.4 | -   | ns  |
| T <sub>PHD</sub>                    | ダイレクト入力レジスタ P-term クロックのホールド タイム         | 1.2 | -   | 1.8 | -   | ns  |
| T <sub>PH</sub>                     | P-term クロック ホールド                         | 1.0 | -   | 1.3 | -   | ns  |
| T <sub>PCO</sub>                    | P-term Clock-to-Output                   | -   | 7.3 |     | 8.4 | ns  |
| T <sub>OE</sub> /T <sub>OD</sub>    | グローバル OE から出力イネーブル/ディスエーブル               | -   | 7.0 | -   | 7.0 | ns  |
| T <sub>POE</sub> /T <sub>POD</sub>  | P-term OE から出力イネーブル/ディスエーブル              | -   | 8.0 | -   | 9.1 | ns  |
| T <sub>MOE</sub> /T <sub>MOD</sub>  | マクロセル駆動の OE から出力イネーブル/ディスエーブル            | -   | 9.9 | -   | 9.9 | ns  |
| T <sub>PAO</sub>                    | P-term セット/リセットから有効出力                    | -   | 8.1 | -   | 8.6 | ns  |
| T <sub>AO</sub>                     | グローバル セット/リセットから有効出力                     | -   | 7.6 | -   | 7.6 | ns  |
| T <sub>SUEC</sub>                   | レジスタ クロック イネーブルのセットアップ タイム               | 3.1 | -   | 3.5 | -   | ns  |
| T <sub>HEC</sub>                    | レジスタ クロック イネーブルのホールド タイム                 | 0.0 | -   | 0.0 | -   | ns  |



|                                    |                                     |     | -7  |     | -8  |    |
|------------------------------------|-------------------------------------|-----|-----|-----|-----|----|
| シンボル                               | パラメータ                               | 最小  | 最大  | 最小  | 最大  | 単位 |
| $T_{CW}$                           | グローバル クロック パルス幅 High または Low        | 1.6 | -   | 1.6 | -   | ns |
| T <sub>PCW</sub>                   | P-term パルス幅 High または Low            | 7.5 | -   | 7.5 | -   | ns |
| T <sub>APRPW</sub>                 | 非同期プリセット/リセット パルス幅 (High または Low)   | 7.5 | -   | 7.5 | -   | ns |
| T <sub>DGSU</sub>                  | DataGATE ラッチのアサート前のセットアップ           | 0.0 | -   | 0.0 | -   | ns |
| T <sub>DGH</sub>                   | DataGATE ラッチのアサートへのホールド             | 6.0 | -   | 6.0 | -   | ns |
| T <sub>DGR</sub>                   | 新しいデータへの DataGATE のリカバリ             | -   | 9.0 | -   | 9.3 | ns |
| $T_{ m DGW}$                       | DataGATE Low パルス幅                   | 3.5 | -   | 3.5 | -   | ns |
| T <sub>CDRSU</sub>                 | GCLK2 の立ち下がりエッジ前の CDRST のセットアップ タイム | 2.0 | -   | 2.0 | -   | ns |
| T <sub>CDRH</sub>                  | GCLK2 の立ち下がりエッジ後の CDRST のホールド タイム   | 0.0 | -   | 0.0 | -   | ns |
| T <sub>CONFIG</sub> <sup>(4)</sup> | コンフィギュレーション時間                       | -   | 150 | -   | 150 | μs |

### メモ:

- 1.  $F_{TOGGLE}$  は、T フリップフロップが確実にトグルできる最大クロック周波数を指します。詳細は、CoolRunner-II オートモーティブ CPLD ファミリ データシートを参照してください。
- 2.  $F_{SYSTEM1}$   $(1/T_{CYCLE})$  は、マクロセルごとに 1 つの積項を介して 1 つの 16 ビット カウンタで完全に占められたデバイスの内部動作周波数であり、一方で、 $F_{SYSTEM2}$  は OR アレイを介しています。
- 3.  $F_{EXT1}$  ( $1/T_{SU1}+T_{CO}$ ) は 1 つの積項を用いた最大外部周波数で、 $F_{EXT2}$  は、OR アレイを介しています。
- 4. T<sub>CONFIG</sub> 中の標準コンフィギュレーション電流は、約7.7mA です。



# 内部タイミング パラメータ

|                     |                        | -7  |     | -8  |     |    |
|---------------------|------------------------|-----|-----|-----|-----|----|
| シンボル                | パラメータ <sup>(1)</sup>   | 最小  | 最大  | 最小  | 最大  | 単位 |
| パッファ遅延              |                        |     |     |     |     | •  |
| T <sub>IN</sub>     | 入力バッファ遅延               | -   | 2.6 | -   | 2.6 | ns |
| T <sub>DIN</sub>    | ダイレクト データ レジスタ入力遅延     | -   | 3.9 | -   | 3.3 | ns |
| T <sub>GCK</sub>    | グローバル クロック バッファ遅延      | -   | 2.7 | -   | 2.7 | ns |
| T <sub>GSR</sub>    | グローバル セット/リセット バッファ遅延  | -   | 3.5 | -   | 4.1 | ns |
| T <sub>GTS</sub>    | グローバル トライステート バッファ遅延   | -   | 3.0 | -   | 3.0 | ns |
| T <sub>OUT</sub>    | 出力バッファ遅延               | -   | 2.6 | -   | 2.6 | ns |
| T <sub>EN</sub>     | 出力バッファ イネーブル/ディスエーブル遅延 | -   | 4.0 | -   | 4.0 | ns |
| 積項遅延                |                        |     | 1   |     | 1   |    |
| $T_{CT}$            | 制御項遅延                  | -   | 1.4 | -   | 2.5 | ns |
| T <sub>LOGI1</sub>  | 1 P-term の加算遅延         | -   | 1.1 | -   | 1.1 | ns |
| T <sub>LOGI2</sub>  | 複数 P-term の加算遅延        | -   | 0.5 | -   | 0.5 | ns |
| マクロセル遅延             |                        |     |     |     |     |    |
| $T_{ m PDI}$        | 入力から有効出力               | -   | 0.7 | -   | 0.7 | ns |
| $T_{ m LDI}$        | クロック前のセットアップ (透過ラッチ)   | -   | 2.5 | -   | 2.5 | ns |
| T <sub>SUI</sub>    | クロック前のセットアップ           | 1.8 | -   | 2.4 | -   | ns |
| T <sub>HI</sub>     | クロック後のホールド             | 0.0 | -   | 0.0 | -   | ns |
| T <sub>ECSU</sub>   | イネーブル クロック セットアップ タイム  | 1.8 | -   | 1.1 | -   | ns |
| T <sub>ECHO</sub>   | イネーブル クロック ホールド タイム    | 0.0 | -   | 0.0 | -   | ns |
| T <sub>COI</sub>    | クロックから有効出力             | -   | 0.7 | -   | 0.7 | ns |
| T <sub>AOI</sub>    | セット/リセットから有効出力         | -   | 1.5 | -   | 0.9 | ns |
| フィードバックi            | 星延                     |     |     |     |     |    |
| $T_{\mathrm{F}}$    | フィードバック遅延              | -   | 3.0 | -   | 3.0 | ns |
| T <sub>OEM</sub>    | マクロセルからグローバル OE への遅延   | -   | 2.5 | -   | 2.5 | ns |
| I/O 規格追加遲到          | 重 (1.5V CMOS の場合)      |     |     |     |     |    |
| T <sub>HYS15</sub>  | ヒステリシス入力               | -   | 4.0 | -   | 4.0 | ns |
| T <sub>OUT15</sub>  | 出力                     | -   | 1.0 | -   | 1.0 | ns |
| T <sub>SLEW15</sub> | 出力スルー レート              | -   | 5.0 | -   | 5.0 | ns |
| I/O 規格追加遲颈          | 延 (1.8V CMOS の場合)      |     | 1   | I   | 1   |    |
| T <sub>HYS18</sub>  | ヒステリシス入力               | -   | 3.0 | -   | 3.0 | ns |
| T <sub>OUT18</sub>  | 出力                     | -   | 0.0 | -   | 0.0 | ns |
| T <sub>SLEW</sub>   | 出力スルー レート              | -   | 4.0 | -   | 4.0 | ns |



# 内部タイミング パラメータ (続き)

|                     |                            | -7 |     | -8 |     |    |  |  |
|---------------------|----------------------------|----|-----|----|-----|----|--|--|
| シンボル                | パラメータ <sup>(1)</sup>       | 最小 | 最大  | 最小 | 最大  | 単位 |  |  |
| I/O 規格追加遅延          | (2.5V CMOS の場合)            |    |     |    |     |    |  |  |
| T <sub>IN25</sub>   | 標準入力                       | _  | 0.7 | -  | 0.7 | ns |  |  |
| T <sub>HYS25</sub>  | ヒステリシス入力                   | -  | 3.0 | -  | 3.0 | ns |  |  |
| T <sub>OUT25</sub>  | 出力                         | -  | 1.0 | -  | 1.0 | ns |  |  |
| T <sub>SLEW25</sub> | 出力スルー レート                  | -  | 4.0 | -  | 4.0 | ns |  |  |
| I/O 規格追加遅延          | I/O 規格追加遅延 (3.3V CMOS の場合) |    |     |    |     |    |  |  |
| T <sub>IN33</sub>   | 標準入力                       | -  | 0.7 | -  | 0.7 | ns |  |  |
| T <sub>HYS33</sub>  | ヒステリシス入力                   | -  | 3.0 | -  | 3.0 | ns |  |  |
| T <sub>OUT33</sub>  | 出力                         | -  | 1.6 | -  | 1.6 | ns |  |  |
| T <sub>SLEW33</sub> | 出カスルー レート                  | -  | 4.0 | -  | 4.0 | ns |  |  |

### メモ:

1. 1.5ns 入力ピン信号の立ち上がり/立ち下がりです。

### スイッチ特性



図 2 : T<sub>PD</sub> の増加曲線

AC テスト 回路



| Output Type | R <sub>1</sub> | R <sub>2</sub> | $C_{L}$ |
|-------------|----------------|----------------|---------|
| LVTTL33     | 268Ω           | 235Ω           | 35 pF   |
| LVCMOS33    | 275Ω           | 275Ω           | 35 pF   |
| LVCMOS25    | 188Ω           | $188\Omega$    | 35pF    |
| LVCMOS18    | 112.5Ω         | 112.5 $\Omega$ | 35pF    |
| LVCMOS15    | 150Ω           | 150Ω           | 35pF    |

C<sub>L</sub> はテスト ポートおよびプローブのキャパシタンスを含む 入力時の最大立ち上がり / 立ち下がり時間は 1.5ns

DC 3/77 09 14 02

図 3:AC ロード回路





図 4: XA2C256 の一般的な I/V 曲線



# ピンの説明

|                  | İ     | 1      | İ      |            |
|------------------|-------|--------|--------|------------|
| ファンクショ<br>ン ブロック | マクロセル | VQG100 | TQG144 | I/O<br>バンク |
| 1                | 1     | -      | -      | 2          |
| 1                | 2     | -      | -      | 2          |
| 1(GSR)           | 3     | 99     | 143    | 2          |
| 1                | 4     | -      | 142    | 2          |
| 1                | 5     | -      | -      | 2          |
| 1                | 6     | 97     | 140    | 2          |
| 1                | 7     | -      | -      | -          |
| 1                | 8     | -      | -      | -          |
| 1                | 9     | -      | -      | -          |
| 1                | 10    | -      | -      | -          |
| 1                | 11    | -      | -      | -          |
| 1                | 12    | 96     | 139    | 2          |
| 1                | 13    | 95     | 138    | 2          |
| 1                | 14    | 94     | 137    | 2          |
| 1                | 15    | -      | -      | 2          |
| 1                | 16    | -      | -      | 2          |
| 2(GTS2)          | 1     | 1      | 2      | 2          |
| 2                | 2     | -      | -      | 2          |
| 2(GTS3)          | 3     | 2      | 3      | 2          |
| 2                | 4     | -      | 4      | 2          |
| 2(GTS0)          | 5     | 3      | 5      | 2          |
| 2                | 6     | -      | -      | 2          |
| 2                | 7     | -      | -      | -          |
| 2                | 8     | -      | -      | -          |
| 2                | 9     | -      | -      | -          |
| 2                | 10    | -      | -      | -          |
| 2                | 11    | -      | -      | -          |
| 2(GTS1)          | 12    | 4      | 6      | 2          |
| 2                | 13    | -      | 7      | 2          |
| 2                | 14    | 6      | 9      | 2          |
| 2                | 15    | 7      | 10     | 2          |
| 2                | 16    | -      | -      | 2          |
| t .              | ı     | I .    | ı      |            |

| ファンクショ<br>ン ブロック | マクロセル | VQG100 | TQG144 | I/O<br>バンク |
|------------------|-------|--------|--------|------------|
| 3                | 1     | -      | 136    | 2          |
| 3                | 2     | -      | 135    | 2          |
| 3                | 3     | -      | 134    | 2          |
| 3                | 4     | -      | -      | 2          |
| 3                | 5     | 93     | 133    | 2          |
| 3                | 6     |        |        | 2          |
| 3                | 7     | -      | -      | -          |
| 3                | 8     | -      | -      | -          |
| 3                | 9     | -      | -      | -          |
| 3                | 10    | -      | -      | -          |
| 3                | 11    | -      | -      | -          |
| 3                | 12    | 92     | -      | 2          |
| 3                | 13    | -      | -      | 2          |
| 3                | 14    | 91     | 132    | 2          |
| 3                | 15    | -      | -      | 2          |
| 3                | 16    | 90     | 131    | 2          |
| 4                | 1     | 8      | 11     | 2          |
| 4                | 2     | 9      | 12     | 2          |
| 4                | 3     | 10     | 13     | 2          |
| 4                | 4     | -      | 14     | 2          |
| 4                | 5     | 11     | 15     | 2          |
| 4                | 6     | 12     | 16     | 2          |
| 4                | 7     | -      | -      | -          |
| 4                | 8     | -      | -      | -          |
| 4                | 9     | -      | -      | -          |
| 4                | 10    | -      | -      | -          |
| 4                | 11    | -      | -      | -          |
| 4                | 12    | -      | 17     | 2          |
| 4                | 13    | 13     | -      | 2          |
| 4                | 14    | -      | 18     | 2          |
| 4                | 15    | -      | -      | 2          |
| 4                | 16    | -      | -      | 2          |



| ヒンの説明            | (統さ <i>)</i> |        |        |            |
|------------------|--------------|--------|--------|------------|
| ファンクショ<br>ン ブロック | マクロセル        | VQG100 | TQG144 | I/O<br>バンク |
| 5                | 1            | -      | -      | 1          |
| 5                | 2            | -      | 33     | 1          |
| 5                | 3            | -      | -      | 1          |
| 5(GCK1)          | 4            | 23     | 32     | 1          |
| 5                | 5            |        | 31     | 1          |
| 5(GCK0)          | 6            | 22     | 30     | 1          |
| 5                | 7            | -      | -      | -          |
| 5                | 8            | -      | -      | -          |
| 5                | 9            | -      | -      | -          |
| 5                | 10           | -      | -      | -          |
| 5                | 11           | -      | -      | -          |
| 5                | 12           | -      | -      | 1          |
| 5                | 13           | -      | -      | 1          |
| 5                | 14           | -      | 28     | 1          |
| 5                | 15           | -      | -      | 1          |
| 5                | 16           | -      | -      | 1          |
| 6                | 1            | -      | 34     | 1          |
| 6 (CDRST)        | 2            | 24     | 35     | 1          |
| 6                | 3            | -      | -      | 1          |
| 6(GCK2)          | 4            | 27     | 38     | 1          |
| 6                | 5            | -      | -      | 1          |
| 6                | 6            | -      | -      | 1          |
| 6                | 7            | -      | -      | -          |
| 6                | 8            | -      | -      | -          |
| 6                | 9            | -      | -      | -          |
| 6                | 10           | -      | -      | -          |
| 6                | 11           | -      | -      | -          |
| 6(DGE)           | 12           | 28     | 39     | 1          |
| 6                | 13           | -      | 40     | 1          |
| 6                | 14           | 29     | 41     | 1          |
| 6                | 15           | -      | 42     | 1          |
| 6                | 16           | 30     | 43     | 1          |
|                  |              |        |        |            |

| ファンクショ   | (,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,, |        |        | I/O |
|----------|-----------------------------------------|--------|--------|-----|
| ン ブロック   | マクロセル                                   | VQG100 | TQG144 | バンク |
| 7        | 1                                       | -      | -      | 1   |
| 7        | 2                                       | -      | 1      | 1   |
| 7        | 3                                       | -      | -      | 1   |
| 7        | 4                                       | -      | -      | 1   |
| 7        | 5                                       | 19     | 26     | 1   |
| 7        | 6                                       | 18     | 25     | 1   |
| 7        | 7                                       | -      | -      | -   |
| 7        | 8                                       | -      | -      | -   |
| 7        | 9                                       | -      | -      | -   |
| 7        | 10                                      | -      | -      | -   |
| 7        | 11                                      | 17     | 24     | 1   |
| 7        | 12                                      | 16     | 23     | 1   |
| 7        | 13                                      | 15     | 22     | 1   |
| 7        | 14                                      | 14     | 21     | 1   |
| 7        | 15                                      | -      | 20     | 1   |
| 7        | 16                                      | -      | 19     | 1   |
| 8        | 1                                       | -      | 44     | 1   |
| 8        | 2                                       | -      | 45     | 1   |
| 8        | 3                                       | -      | 46     | 1   |
| 8        | 4                                       | -      | -      | 1   |
| 8        | 5                                       | -      | 48     | 1   |
| 8        | 6                                       | 32     | 49     | 1   |
| 8        | 7                                       | -      | -      | -   |
| 8        | 8                                       | -      | -      | -   |
| 8        | 9                                       | -      | -      | -   |
| 8        | 10                                      | -      | -      | -   |
| 8        | 11                                      | 33     | 50     | 1   |
| 8        | 12                                      | 34     | 51     | 1   |
| 8        | 13                                      | 35     | 52     | 1   |
| 8        | 14                                      | 36     | -      | 1   |
| 8        | 15                                      | 37     | -      | 1   |
| 8        | 16                                      | -      | -      | 1   |
| <u> </u> | 1                                       |        |        |     |



| ファンクショ | ( /   |        |        | I/O |
|--------|-------|--------|--------|-----|
| ンプロック  | マクロセル | VQG100 | TQG144 | バンク |
| 9      | 1     | 78     | 112    | 2   |
| 9      | 2     | 79     | 113    | 2   |
| 9      | 3     | -      | -      | 2   |
| 9      | 4     | 80     | 114    | 2   |
| 9      | 5     |        |        | 2   |
| 9      | 6     | 81     | 115    | 2   |
| 9      | 7     | -      | -      | -   |
| 9      | 8     | -      | -      | -   |
| 9      | 9     | -      | -      | -   |
| 9      | 10    | -      | -      | -   |
| 9      | 11    | -      | -      | 2   |
| 9      | 12    | 82     | 116    | 2   |
| 9      | 13    | -      | 117    | 2   |
| 9      | 14    | -      | 118    | 2   |
| 9      | 15    | -      | 119    | 2   |
| 9      | 16    | -      | -      | 2   |
| 10     | 1     | 77     | 111    | 2   |
| 10     | 2     | 76     | 110    | 2   |
| 10     | 3     | 74     | 107    | 2   |
| 10     | 4     | 73     | 106    | 2   |
| 10     | 5     | 72     | 105    | 2   |
| 10     | 6     | 71     | 104    | 2   |
| 10     | 7     | -      | -      | -   |
| 10     | 8     | -      | -      | -   |
| 10     | 9     | -      | -      | -   |
| 10     | 10    | -      | -      | -   |
| 10     | 11    |        |        | 2   |
| 10     | 12    | 70     | 103    | 2   |
| 10     | 13    | -      | -      | 2   |
| 10     | 14    | -      | 102    | 2   |
| 10     | 15    | -      | -      | 2   |
| 10     | 16    | -      | 101    | 2   |

| ファンクショ | (100 C) |        |        | I/O |
|--------|---------|--------|--------|-----|
| ン ブロック | マクロセル   | VQG100 | TQG144 | バンク |
| 11     | 1       | -      | -      | 2   |
| 11     | 2       | -      | -      | 2   |
| 11     | 3       | -      | -      | 2   |
| 11     | 4       | -      | -      | 2   |
| 11     | 5       | -      | 120    | 2   |
| 11     | 6       | -      | 121    | 2   |
| 11     | 7       | -      | -      | -   |
| 11     | 8       | -      | -      | -   |
| 11     | 9       | -      | -      | -   |
| 11     | 10      | -      | -      | -   |
| 11     | 11      | 85     | 124    | 2   |
| 11     | 12      | 86     | 125    | 2   |
| 11     | 13      | 87     | 126    | 2   |
| 11     | 14      | 89     | 128    | 2   |
| 11     | 15      | -      | 129    | 2   |
| 11     | 16      | -      | 130    | 2   |
| 12     | 1       | -      | -      | 2   |
| 12     | 2       | -      | 100    | 2   |
| 12     | 3       | -      | -      | 2   |
| 12     | 4       | -      | -      | 2   |
| 12     | 5       | -      | -      | 2   |
| 12     | 6       | -      | -      | 2   |
| 12     | 7       | -      | -      | -   |
| 12     | 8       | -      | -      | -   |
| 12     | 9       | -      | -      | -   |
| 12     | 10      | -      | -      | -   |
| 12     | 11      | 68     | 98     | 2   |
| 12     | 12      | -      | 97     | 2   |
| 12     | 13      | 67     | 96     | 2   |
| 12     | 14      | 66     | 95     | 2   |
| 12     | 15      | 65     | 94     | 2   |
| 12     | 16      | -      | -      | 2   |



| ファンクショ<br>ン ブロック | マクロセル | VQG100 | TQG144 | I/O<br>バンク |
|------------------|-------|--------|--------|------------|
| 13               | 1     | -      | 75     | 1          |
| 13               | 2     | 53     | 76     | 1          |
| 13               | 3     | -      | 77     | 1          |
| 13               | 4     | 54     | -      | 1          |
| 13               | 5     | -      | 78     | 1          |
| 13               | 6     | 55     | 79     | 1          |
| 13               | 7     | -      | -      | -          |
| 13               | 8     | -      | -      | -          |
| 13               | 9     | -      | -      | -          |
| 13               | 10    | -      | -      | -          |
| 13               | 11    | -      | -      | -          |
| 13               | 12    | -      | 80     | 1          |
| 13               | 13    | 56     | 81     | 1          |
| 13               | 14    | -      | 82     | 1          |
| 13               | 15    | -      | -      | 1          |
| 13               | 16    | -      | -      | 1          |
| 14               | 1     | 52     | 74     | 1          |
| 14               | 2     | -      | 71     | 1          |
| 14               | 3     | 50     | 70     | 1          |
| 14               | 4     | -      | 69     | 1          |
| 14               | 5     | 49     | -      | 1          |
| 14               | 6     | -      | 68     | 1          |
| 14               | 7     | -      | -      | -          |
| 14               | 8     | -      | -      | -          |
| 14               | 9     | -      | -      | -          |
| 14               | 10    | -      | -      | -          |
| 14               | 11    | -      | -      | -          |
| 14               | 12    | -      | -      | 1          |
| 14               | 13    | -      | 66     | 1          |
| 14               | 14    | 46     | 64     | 1          |
| 14               | 15    | 44     | -      | 1          |
| 14               | 16    | -      | 61     | 1          |

| ファンクショ<br>ン ブロック | マクロセル | VQG100 | TQG144 | I/O<br>バンク |
|------------------|-------|--------|--------|------------|
| 15               | 1     | -      | -      | 1          |
| 15               | 2     | -      | 83     | 1          |
| 15               | 3     | -      | -      | 1          |
| 15               | 4     | -      | -      | 1          |
| 15               | 5     | -      | -      | 1          |
| 15               | 6     | -      | -      | 1          |
| 15               | 7     | -      | -      | -          |
| 15               | 8     | -      | -      | -          |
| 15               | 9     | -      | -      | -          |
| 15               | 10    | -      | -      | -          |
| 15               | 11    | 58     | 85     | 1          |
| 15               | 12    | 59     | 86     | 1          |
| 15               | 13    | 60     | 87     | 1          |
| 15               | 14    | 61     | 88     | 1          |
| 15               | 15    | 63     | 91     | 1          |
| 15               | 16    | 64     | 92     | 1          |
| 16               | 1     | -      | -      | 1          |
| 16               | 2     | -      | -      | 1          |
| 16               | 3     | -      | -      | 1          |
| 16               | 4     | -      | -      | 1          |
| 16               | 5     | 43     | 60     | 1          |
| 16               | 6     | 42     | 59     | 1          |
| 16               | 7     | -      | -      | -          |
| 16               | 8     | -      | -      | -          |
| 16               | 9     | -      | -      | -          |
| 16               | 10    | -      | -      | -          |
| 16               | 11    | 41     | 58     | 1          |
| 16               | 12    | 40     | 57     | 1          |
| 16               | 13    | 39     | 56     | 1          |
| 16               | 14    | -      | -      | 1          |



| ファンクショ<br>ン ブロック | マクロセル | VQG100 | TQG144 | I/O<br>バンク |
|------------------|-------|--------|--------|------------|
| 16               | 15    | -      | 54     | 1          |
| 16               | 16    | -      | 53     | 1          |

#### メモ:

- 1. GTS = グローバル出力イネーブル、GSR = グローバル リセット/ セット、GCK = グローバル クロック、CDRST = クロック分周リセット、DGE = DataGATE イネーブルです。
- 2. GTS、GSR および GCK ピンは、汎用I/O として使用できます。

## XA2C256 JTAG、電源/グランド、未接続ピン、総ユーザー I/O 数

| ピン タイプ                             | VQG100                          | TQG144                                  |
|------------------------------------|---------------------------------|-----------------------------------------|
| TCK                                | 48                              | 67                                      |
| TDI                                | 45                              | 63                                      |
| TDO                                | 83                              | 122                                     |
| TMS                                | 47                              | 65                                      |
| V <sub>CCAUX</sub> (JTAG 電源電圧)     | 5                               | 8                                       |
| 内部電源 (V <sub>CC</sub> )            | 26, 57                          | 1, 37, 84                               |
| I/O バンク 1 電源 (V <sub>CCIO1</sub> ) | 20, 38, 51                      | 27、55、73、93                             |
| I/O バンク 2 電源 (V <sub>CCIO2</sub> ) | 88, 98                          | 109、127、141                             |
| グランド                               | 21, 25, 31, 62, 69, 75, 84, 100 | 29、36、47、62、72、89、90、<br>99、108、123、144 |
| 未接続                                | -                               | -                                       |
| ユーザー I/O の合計                       | 80                              | 118                                     |

## 注文情報

| 製品番号             | ピン/<br>ボールの<br>間隔 | θ <sub>JA</sub><br>(C/W) | θJA<br>(C/W) | パッケージの種類                                   | パッケージ本体の<br>サイズ | I/O | インダストリ<br>アル (I) <sup>(1)</sup><br>拡張動作温度<br>(Q) |
|------------------|-------------------|--------------------------|--------------|--------------------------------------------|-----------------|-----|--------------------------------------------------|
| XA2C256-7VQG100I | 0.5mm             | 43.1                     | 10.9         | VQFP (Very Thin Quad Flat<br>Package)、鉛フリー | 14mm x 14mm     | 80  | I                                                |
| XA2C256-8VQG100Q | 0.5mm             | 43.1                     | 10.9         | VQFP (Very Thin Quad Flat<br>Package)、鉛フリー | 14mm x 14mm     | 80  | Q                                                |



| 製品番号             | ピン/<br>ボールの<br>間隔 | θ <sub>JA</sub><br>(C/W) | θ <sub>JA</sub><br>(C/W) | パッケージの種類                              | パッケージ本体の<br>サイズ | I/O | インダストリ<br>アル (I) <sup>(1)</sup><br>拡張動作温度<br>(Q) |
|------------------|-------------------|--------------------------|--------------------------|---------------------------------------|-----------------|-----|--------------------------------------------------|
| XA2C256-7TQG144I | 0.5mm             | 37.2                     | 7.2                      | TQFP (Thin Quad Flat<br>Package)、鉛フリー | 20mm x 20mm     | 118 | I                                                |
| XA2C256-8TQG144Q | 0.5mm             | 37.2                     | 7.2                      | TQFP (Thin Quad Flat<br>Package)、鉛フリー | 20mm x 20mm     | 118 | Q                                                |

#### メモ:

1. I = インダストリアル  $(T_A = -40^\circ \text{ C} \ \sim \ +85^\circ \text{ C})$ 、 $Q = オートモーティブ <math>(T_A = -40^\circ \text{ C} \ \sim \ +105^\circ \text{ C}$ 、 最大  $T_J = +125^\circ \text{ C})$ 。



# デバイスのパッケージ マーク



全パッケージのマーキング (チップ スケール以外)

図 5: パッケージのマーキング サンプル





図 6: VQG100 VQFP (Very Thin Quad Flat Pack)





- (1) グローバル出力イネーブル
- (2) グローバル クロック
- (3) グローバル セット リセット
- (4) クロック ディバイド (5) - DataGATE イネーブル

図 7 : TQ144 TQFP (Thin Quad Flat Pack)

## CoolRunner-II オートモーティブの要件および推奨事項

### 要件

次の要件はオートモーティブ アプリケーションのすべてに適用されます。

- I. CoolRunner-II の電源投入には、立ち上がりが単調かつ高速 な電源を使用します。 $V_{CC}$  立ち上がり時間が 1 ms 未満であ ることが必要です。
- 2. デバイス動作中に I/O ピンをフロートにしないでください。 I/O ピンがフロートすると、入力バッファがフロート入力ごとに  $1\sim 2mA$  の電流を必要とするので、 $I_{CC}$  が増加します。 また、I/O ピンがフロートとしていると、CPLD の中心部に

ノイズが伝播します。I/O ピンはバス ホールドまたはプルアップに適切に終端接続される必要があります。未使用のI/O は、 $C_{\rm GND}$  (プログラマブル グランド) としてもコンフィギュレーションできます。

- 3.  $V_{CC}/V_{CCIO}$  電源を未投入のままで I/O ピンを駆動しないでください。
- 4. LED 駆動時はシンク電流にします。 すべてのザイリンクス CPLD には、出力に N チャネル プルダウン トランジスタが あるため、LED のアノードが  $V_{CC}$  に接続された外部抵抗を



介して電源供給される必要があります。 結果的に、これが最 も明るいソリューションになります。

- 5. プルダウン抵抗を回避します。外部終端が必要とされる場合は、常に外部プルアップ抵抗を使用します。CoolRunner II オートモーティブ CPLD は、一部に入力だけでなく出力バッファも駆動する I/O 回路があるので、外部プルダウンとの競合が生じる可能性があり、結果的に I/O が予測どおりに切り替わりません。
- 6. I/O バンクにアサインされている  $V_{CCIO}$  以上の電圧で I/O ピンを駆動しないでください。
  - a. 電流が  $V_{\text{CCIO}}$  に流れ、ユーザー電圧レギュレータに影響を与えることがあります。
  - b. デバイスに関連する予期しないリーク電流を増加させる ことがあります。
  - c. 長時間続くと、デバイスの寿命を縮めることがあります。
- 7. CPLD のコンフィギュレーション前の I/O のステートに依存 しないでください。電源投入中の CPLD の I/O は、内部また は外部信号の影響を受けている場合があります。
- 8. デバイスに電源投入中に十分な電流を供給できる電圧レギュレータを使用してください。CPLDのコンフィギュレーションを確実に成功させるためには、目安として、CPLDへの電源投入中にレギュレータは最大電流の最低3倍の電流を供給する必要があります。
- 9. TMS、TCK、TDI、TDO の外部 JTAG 終端が確実に IEEE 1149.1 に準拠するようにしてください。すべてのザイリンクス CPLD には、TDI、TMS、および TCK に弱い内部プルアップ抵抗があります。
- 10. CPLD に必要な電源およびグランド電源を供給するために、 CPLD の  $V_{CC}$  および GND ピンをすべて接続してください。
- 11. すべての  $V_{CC}$  および  $V_{CCIO}$  ピンは、これらのピンに最も近い GND とのペアに対し  $0.01\mu F$  および  $0.1\mu F$  のデカップリング キャパシタを挿入してください。
- 12. I/O を適切にコンフィギュレーションしてください。
  CoolRunner-II オートモーティブ CPLD には、I/O バンクがあります。したがって、信号は適切なバンク (LVCMOS33、LVCMOS18...) にアサインされる必要があります。

#### 推奨事項

次の推奨事項はオートモーティブ アプリケーションのすべてに

#### 適用されます。

- 1. 可能であれば、厳密な同期デザイン (1 クロック イベントのみ)を使用してください。同期システムは非同期システムと 比較してより堅固です。
- 2. PCB 上に JTAG ポートを含めます。JTAG ポートは、PCB 上のデバイスのテストに使用でき、PCB 上のデバイスの再プログラミングに効果的です。INTEST でのチップ内部の検証、スタック ピンの識別、プログラミング パターンの検証を実行します (保護されていない場合)。
- 3. CoolRunner-II オートモーティブ CPLD は、どのような電源投入シーケンスでも機能しますが、デバイスの I/O からのいかなるグリッチも望まないアプリケーションには、 $V_{\rm CCI}$  (内部  $V_{\rm CCI}$ )を  $V_{\rm CCIO}$  の前に電源投入することを推奨します。
- 4. レポート ファイルの警告を無視しないでください。 ソフトウェアは、コンパイル時に潜在的な問題を検出するので、レポートファイルはデザインがロジック上にどのようにマップされるかを正確に検証するために有効です。
- 5. タイミング レポートを理解します。このレポート ファイルにはスピード サマリと警告が含まれます。タイミング ファイル (\*.tim) をよく読んでください。ロジック分析に基づいて与えられたクロックに対する制限を決定するために、重要な信号チェーンを分析します。
- 6. フィッタ レポートを確認します。論理式は ABEL に類似する形式か、Verilog または VHDL 形式で表示できます。フィッタ レポートには、ほかのデバイスの動作に関して非常に参考になるスイッチ設定も含まれています。
- 7. 可能であれば、デザイン ソフトウェアにピン配置を決定させます。ザイリンクス CPLD ソフトウェアは、ソフトウェア自身が I/O ピンを選択し、ユーザー向けのリソースを管理する場合に最も効率よく動作します。また、信号の配置、ピン固定の向上が可能です。ユーザーがピンを定義する場合は、リソースを事前に決定します。
- 8. フィット後のシミュレーションをすべての速度で実行し、低速シリコンの代用として高速シリコンを使用する場合に考えられる問題(レーシング状態など)を特定します。
- 9. SSO (同時スイッチング出力) を CPLD 内に均一に分配して スイッチ ノイズを削減します。
- 10. 非常に高速な立ち上がり/立ち下がりエッジによるノイズをなくすために、高速出力は終端します。

## **Automotive Warranty Disclaimer**

THIS WARRANTY DOES NOT EXTEND TO ANY IMPLEMENTATION IN AN APPLICATION OR ENVIRONMENT THAT IS NOT CONTAINED WITHIN XILINX SPECIFICATIONS. PRODUCTS ARE NOT DESIGNED TO BE FAIL-SAFE AND ARE NOT WARRANTED FOR USE IN THE DEPLOYMENT OF AIRBAGS. FURTHER, PRODUCTS ARE NOT WARRANTED FOR USE IN APPLICATIONS THAT AFFECT CONTROL OF THE VEHICLE UNLESS THERE IS A FAIL-SAFE OR REDUNDANCY FEATURE AND ALSO A WARNING SIGNAL TO THE OPERATOR OF THE VEHICLE UPON FAILURE. USE OF PRODUCTS IN SUCH



APPLICATIONS IS FULLY AT THE RISK OF CUSTOMER SUBJECT TO APPLICABLE LAWS AND REGULATIONS GOVERNING LIMITATIONS ON PRODUCT LIABILITY.

## 追加情報

次の CoolRnner-II の項目について、追加の資料があります。

• XAPP784: 『安定した CPLD デザイン プラクティス』

• XAPP375: CoolRunner-II タイミング モデルについて』

• XAPP376: 『CoolRunner-II ロジック エンジンについて』

• XAPP378: 『CoolRunner-II の高度な機能を利用する』

• XAPP382: 『CoolRunner-II I/O 特性』

• XAPP389: 『CoolRunner-II CPLD への電力供給』

• XAPP399: 『CoolRunner-II VREF ピンの配置』

関連するリファレンス デザインを用意したこれらのアプリケーションノートを確認するには、次のリンクをクリックして、必要な資料までスクロールしてください。

CoolRunner-II データシートおよびアプリケーション ノート デバイス パッケージ

## 改訂履歴

次の表に、この資料の改訂履歴を示します。

| 日付         | バージョン | 改訂内容                                              |
|------------|-------|---------------------------------------------------|
| 2006/10/31 | 1.0   | 初版リリース                                            |
| 2007/05/05 | 1.1   | V <sub>IH</sub> 仕様を 3.3V、2.5V および 1.8V LVCMOS に変更 |

製品仕様