

# 超薄型低 V<sub>IN</sub> の 2A 昇降圧 µModule レギュレータ

# 特長

- 広い入力電圧範囲:2.6V~5.5V
- 調整可能出力電圧範囲:1.8V~5.5V
- V<sub>IN</sub> ≥ V<sub>OUT</sub>(降圧モードおよび昇降圧モード)での2Aの 連続出力電流、V<sub>IN</sub> < V<sub>OUT</sub>(昇圧モード)での最小1Aの 連続出力電流
- 超低リップル昇降圧アーキテクチャ
- プログラマブルなソフトスタートおよび V<sub>IN</sub> UVLO
- 軽負荷時の高効率を実現するBurst Modeでの15µAのIo
- 超薄型小型表面実装フットプリントの3.5mm × 4mm × 1.25mm LGA パッケージ

## アプリケーション

- 電気通信、データ通信(光学モジュール)、産業用機器
- 医療用および工業用計測器
- ワイヤレスRFトランスミッタ
- バッテリ駆動システム

# 概要

LTM<sup>®</sup>4693は、超薄型で高効率の2A昇降圧μModule<sup>®</sup> DC/DCコンバータで、入力電圧が出力電圧に比べ高い場合、低い場合、等しい場合のいずれでも動作できます。パッケージにはスイッチング・コントローラ、パワーMOSFET、インダクタ、およびサポート用コンポーネントが含まれています。LTM4693の先進的な回路構成は全ての動作モードを通じて連続的な移行を実現します。2.6V~5.5VのV<sub>IN</sub>動作は、3.3Vおよび5Vの代表的な電圧を含め広い範囲の電源に対応します。1.8V~5.5Vの出力電圧範囲は外部抵抗によって設定されます。代表的なアプリケーションに必要なのはわずかな数の外付け部品のみです。

選択可能なBurst Mode<sup>®</sup>動作により静止電流は15μAに減少し、全負荷範囲について高い効率を実現します。アプリケーションが最高の効率を発揮できるよう、スイッチング周波数は1MHz~4MHzの間でプログラムできます。また、ノイズの影響を受けやすい回路の場合には外部クロックに同期することもできます。

LTM4693 は超薄型の3.5mm × 4mm ×1.25mm LGAパッケージを採用しています。LTM4693 は鉛フリーでRoHSに準拠しています。

全ての登録商標および商標の所有権は、それぞれの所有者に帰属します。

## 標準的応用例

3.3VOUT、2AのDC/DC µModuleレギュレータ



#### 3.3V<sub>OUT</sub> 時の効率



Rev. 0

文書に関するご意見 詳細:www.analog.com

# 絶対最大定格

(Note 1)

## 電源電圧

| V <sub>IN</sub> , V <sub>OUT</sub> | 0.3V~6V     |
|------------------------------------|-------------|
| SW1 および SW2 の電圧                    | 0.3V~6V     |
| その他のピン                             | 0.3V~6V     |
| 動作ジャンクション温度                        |             |
| (Note 2)                           | 40°C~125°C  |
| 保存温度範囲                             | −55°C~125°C |
| 最高ハンダ・リフロー・ボディ温度                   | 260°C       |

# ピン配置



# 発注情報

|               |             | 部品マーキング* |        | JDEC   | パッケージ | MSL |                |  |
|---------------|-------------|----------|--------|--------|-------|-----|----------------|--|
| 製品番号          | パッド/ボール仕上げ  | デバイス     | 仕上げコード | 仕上げコード | タイプ   |     | 温度範囲(Note 2)   |  |
| LTM4693EV#PBF | A., (DallC) | 4000     | V      | -1     | 1.04  | 2   | 40°C to 40°C   |  |
| LTM4693IV#PBF | Au (RoHS)   | 4693 V   |        | e4     | LGA   | 3   | _40°C to 125°C |  |

温度グレードは出荷時のコンテナのラベルに示されています。。\*パッドまたはボール仕上げのコードはIPC/JEDEC J-STD-609によります。.

- ・ 推奨されるLGAおよびBGA PCBのアセンブリおよび製造手順
- LGAおよびBGAのパッケージ図面とトレイ図面

## 電気的特性

# ●は、全動作温度範囲に適用される仕様を示しています。それ以外は特に指定のない限り、T<sub>A</sub> = 25°C (Note 2)、V<sub>IN</sub> = 3.8V、V<sub>OUT</sub> = 3.3Vです。

| PARAMETER                               | MIN                                                                               | TYP | MAX  | UNITS        |             |            |
|-----------------------------------------|-----------------------------------------------------------------------------------|-----|------|--------------|-------------|------------|
| V <sub>IN</sub> Operating Voltage       |                                                                                   | •   | 2.6  |              | 5.5         | V          |
| Output Voltage Range                    | V <sub>IN</sub> = 2.6V to 5.5V                                                    | •   | 1.8  |              | 5.5         | V          |
| Output DC Voltage                       | $R_{FB} = 26.2k\Omega$                                                            |     |      | 3.3          |             | V          |
| Feedback Pin Voltage                    |                                                                                   | •   | 0.98 | 1.0          | 1.02        | V          |
| RUN/UVLO Pin Rising Threshold           |                                                                                   | •   | 1.16 | 1.2          | 1.24        | V          |
| RUN/UVLO Pin Falling Threshold          |                                                                                   | •   | 1.06 | 1.1          | 1.16        | V          |
| RUN/UVLO Pin Input Leakage Current      | RUN/UVLO = 5V                                                                     |     |      | 1            | 50          | nA         |
| RUN/UVLO Pin Shutdown Threshold         |                                                                                   | •   | 0.27 | 0.45         | 0.60        | V          |
| Shutdown Current: V <sub>IN</sub>       | RUN/UVLO = 0V                                                                     |     |      | 1            | 2           | μA         |
| Input Supply Bias Current               | MODE = V <sub>IN</sub>                                                            |     |      | 20           |             | mA         |
|                                         | MODE = GND                                                                        |     |      | 15           |             | μA         |
| Output Current Limit                    |                                                                                   |     |      | 3.5          |             | А          |
| Line Regulation Accuracy                | V <sub>IN</sub> = 2.6V to 5.5V, I <sub>OUT</sub> = 10mA                           | •   |      | 0.06<br>0.06 | 0.15<br>0.7 | %/V<br>%/V |
| Load Regulation Accuracy                | I <sub>OUT</sub> = 0A to 2A (Note 4)                                              | •   |      | 0.1          | 1           | %          |
| Output Ripple Voltage                   | I <sub>OUT</sub> = 0A, C <sub>OUT</sub> = 100μF Ceramic, f <sub>SW</sub> = 2.2MHz |     |      | 5            |             | mV         |
| Switching Frequency                     | External R <sub>T</sub> = $90.9k\Omega$                                           | •   | 1.9  | 2.2          | 2.5         | MHz        |
| Oscillator Programmable Frequency Range | Programmed at FREQ, V <sub>IN</sub> = 2.9V                                        |     | 1    |              | 4           | MHz        |
| MODE/SYNC Applied Clock Frequency       | V <sub>IN</sub> = 2.9V                                                            | •   | 1    |              | 4           | MHz        |
| Soft-Start Period                       | C <sub>SS</sub> = 2.7nF                                                           |     |      | 2.2          |             | ms         |
| External SS Regulation Voltage          | Capacitor to GND Sets SS Time                                                     |     | ·    | 1            | ·           | V          |
| Feedback Pin Input Current              |                                                                                   |     |      | 0            | 50          | nA         |

Note 1: 上記の絶対最大定格を超えるストレスを加えるとデバイスに恒久的な損傷を与えることがあります。デバイスを長時間絶対最大定格状態に置くと、デバイスの信頼性と寿命に影響を与えることがあります。

Note 2: LTM4693 は T」  $\approx$  T<sub>A</sub>となるようなパルス負荷条件下でテストされています。LTM4693E は、 $0^{\circ}$ C~ $85^{\circ}$ Cの内部動作温度範囲内で性能仕様を満たすよう設計されています。 $-40^{\circ}$ C~ 125 $^{\circ}$ Cの内部動作温度範囲全体における仕様は、設計、特性評価、および統計的プロセス制御との相関付けによって確認されています。LTM4693Iは $-40^{\circ}$ C~125 $^{\circ}$ Cの内部動作温度範

囲全体にわたり仕様を満たすよう設計されています。これらの仕様に見合う最高周囲温度は、基板レイアウト、バッケージの定格熱抵抗、およびその他の環境要因に加え、個々の動作条件によって決定されることに留意してください。

Note 3: このICには一時的な過負荷からデバイスを保護するための過熱保護機能が搭載されています。この保護機能が動作するときは、ジャンクション温度が最大定格を超えています。最大動作ジャンクション温度を超える温度での連続動作は、デバイスの信頼性を損なったり、デバイスに恒久的な損傷を生じさせたりする可能性があります。

Note 4: 異なる  $V_{\text{IN}}$ 、 $V_{\text{OUT}}$ 、および周囲温度については出力電流ディレーティング曲線を参照してください。

# 代表的な性能特性



Rev. 0

# 代表的な性能特性

### 負荷過渡応答 2.6V<sub>IN</sub>~5V<sub>OUT</sub>



$$\begin{split} &V_{IN}=2.6\text{V, }V_{OUT}=5\text{V, }f_{SW}=1\text{MHz}\\ &C_{OUT}=2\times22\mu\text{F CERAMIC CAP}\\ &C_{TH}=2200\text{pF, }R_{TH}=10\text{k}\\ &L\text{OAD STEP 1A-1.5A} \end{split}$$

### 負荷過渡応答 3.3V<sub>IN</sub>~1.8V<sub>OUT</sub>



 $V_{IN}$  = 3.3V,  $V_{OUT}$  = 1.8V,  $f_{SW}$  = 1MHz  $C_{OUT}$  = 2× 22 $\mu$ F CERAMIC CAP  $C_{TH}$  = 2200pF,  $R_{TH}$  = 10k LOAD STEP 1A–2A

## 負荷過渡応答 3.3V<sub>IN</sub>~3.3V<sub>OUT</sub>



 $\begin{array}{l} V_{IN}=3.3\text{V, }V_{OUT}=3.3\text{V, }f_{SW}=1\text{MHz}\\ C_{OUT}=2\times22\mu\text{F CERAMIC CAP}\\ C_{TH}=2200p\text{F, }R_{TH}=10\text{k}\\ \text{LOAD STEP }1\text{A--}2\text{A} \end{array}$ 

### 負荷過渡応答 5V<sub>IN</sub>~3.3V<sub>OUT</sub>



 $\begin{array}{l} V_{IN}=5V,\,V_{OUT}=3.3V,\,f_{SW}=1MHz\\ C_{OUT}=2x\,22\mu F\,CERAMIC\,CAP\\ C_{TH}=2200pF,\,R_{TH}=10k\\ LOAD\,STEP\,1A–2A \end{array}$ 

### 負荷過渡応答 5V<sub>IN</sub>~5V<sub>OUT</sub>



 $V_{\text{IN}}$  = 5V,  $V_{\text{OUT}}$  = 5V,  $f_{\text{SW}}$  = 1MHz  $C_{\text{OUT}}$  = 2× 22 $\mu$ F CERAMIC CAP  $C_{\text{TH}}$  = 2200pF,  $R_{\text{TH}}$  = 10k LOAD STEP 1A–2A

## 無負荷時のスタートアップ



 $V_{IN}=3.3$ V,  $V_{OUT}=3.3$ V,  $f_{SW}=1$ MHz, 0A LOAD  $C_{OUT}=3\times22\mu\text{F}+3\times2.2\mu\text{F}$  CERAMIC SOFT-START CAPACITOR = 0.01 $\mu\text{F}$  USE RUN PIN TO CONTROL START-UP

#### 2A負荷時のスタートアップ



$$\begin{split} V_{IN} = 3.3 V, V_{OUT} = 3.3 V, f_{SW} = 1 \text{MHz}, 2 \text{A LOAD} \\ C_{OUT} = 3 \times 22 \mu \text{F} + 3 \times 2.2 \mu \text{F CERAMIC} \\ \text{SOFT-START CAPACITOR} = 0.01 \mu \text{F} \\ \text{USE RUN PIN TO CONTROL START-UP} \end{split}$$

#### 無負荷時の短絡



 $V_{IN}$  = 3.3V,  $V_{OUT}$  = 3.3V,  $f_{SW}$  = 1MHz, 0A LOAD  $C_{OUT}$  = 3× 22 $\mu$ F + 3× 2.2 $\mu$ F CERAMIC

#### 2A負荷時の短絡



 $V_{IN}$  = 3.3V,  $V_{OUT}$  = 3.3V,  $f_{SW}$  = 1MHz, 2A LOAD  $C_{OUT}$  = 3× 22 $\mu$ F + 3× 2.2 $\mu$ F CERAMIC

Rev. 0

## ピン機能



パッケージの行と列ラベルはμModule製品により異なる場合があります。それぞれのパッケージのレイアウトを慎重に確認してください。

**GND(ピンA1、B1、A3、B3、C3、A5、B5)**:電源グラウンド接続。 これらのピンと露出サーマル・パッドは、固有の熱的条件を 満たせるようPCBのグランド・プレーンにしっかりと接続する 必要があります。

**SW1 (ピンA2、B2、C2)**: 昇降圧コンバータのスイッチング・ ノード・ピン 1。

SW2 (ピンA4、B4、C4): 昇降圧コンバータのスイッチング・ ノード・ピン2。

 $V_{IN}$ (ピンC1、D1、D2): 昇降圧コンバータ用電源入力。 $22\mu F$ 以上の低ESRコンデンサをデバイスのできるだけ近くのGNDに接続します。

Vout(ピンC5、D4、D5): 昇降圧コンバータの電源出力。22μF以上の低ESRコンデンサをデバイスのできるだけ近くのGNDに接続します。コンデンサの値はVout電圧と負荷電流条件によって変動する場合があります。

**SS(ピンD3)**:外部ソフトスタート。2msのデフォルト・スタート期間、 $V_{IN}$ に接続します。式1に従い、ソフトスタート期間を設定するようコンデンサを外付けします。

$$t_{SS}$$
 (ms) = 0.8 •  $C_{SS}$  (nF) (1)

**RUN/UVLO(ピンE1)**: ICをイネーブルするための入力。 RUN を  $V_{IN}$  に接続すると LTM4693を2.6Vの最小動作電圧でイネーブルできます。  $V_{IN}$ から外付け分圧器に接続すると、プログラマブルな  $V_{IN}$  低電圧閾値を正確に設定できます。 詳細はアプリケーション情報を参照してください。

MODE/SYNC (ピンE2): モード選択と発振器同期。このピンはフロート状態のままにしないでください。

MODE/SYNC =  $ハイ(V_{IN})$ 。Burst Mode 動作をディスエーブルし、低ノイズで一定周波数のPWM動作を維持します。

MODE/SYNC = ロー (GND)。コンバータはBurst Modeで動作します。

FREQ (ピンE3):発振器周波数プログラミング入力。デフォルトのスイッチング周波数は、このピンがフローティング状態のままの場合、1MHzです。式2に従い、1MHz~4MHzのスイッチング周波数をプログラムするには $R_T$ の抵抗をFREQとGNDの間に外付けします。

$$R_{T} (k\Omega) = \frac{110}{f_{SW} (MHz) - 1}$$
 (2)

FB(ピンE4):エラー・アンプへの帰還入力。このピンに接続した抵抗により、コンバータ出力電圧が設定されます(式3)。

$$V_{OUT} = 1.0V \bullet \frac{R_{FB} + 60.4k}{R_{FB}}$$
 (3)

COMP (ピンE5): モジュール内の平均インダクタ電流をプログラムするために使用する電圧エラー・アンプの出力。このピンからグラウンドへのR-Cにより電圧ループ補償が設定されます。

# ブロック図



## 動作

LTM4693はスタンドアロンの非絶縁型昇降圧スイッチング DC/DC電源です。LTM4693は昇降圧回路構成を採用しているため、出力電圧を入力電圧より高い値にも低い値にもレギュレーションできます。また、最大出力電流は入力電圧によって異なります。降圧領域および昇降圧領域では、コンバータは2Aの出力電流を供給するのに対し、昇圧領域では最小1Aの出力電流を供給できます。低RDS(ON)、低ゲート電荷同期スイッチ、低DCRインダクタが内蔵されているため、3.5mm×4mm×1.25mmという小型サイズで高効率の電源モジュールを提供します。LTM4693は独自の低ノイズ・スイッチング・アルゴリズムを使用し、動作モード間の滑らかな移行を実現しています。こうした特長により、従来の昇降圧コンバータに比べ、効率と安定性に優れたものとなっています。前ページに簡略化した回路図を示します。

LTM4693は、FBピンからGNDに接続された外付け抵抗を介して $1.8V\sim5.5V$ にプログラム可能な、正確にレギュレーションされた出力電圧を供給します。入力電圧範囲は $2.6V\sim5.5V$ です。

LTM4693では、パルス幅モジュレータに平均電流モード制御を利用しています。電流モード制御は、平均電流制御法およびこれより更に良く知られるピーク電流制御法のどちらにおいても、他の制御方法に比べ、簡素なループ補償、高速の負荷過渡応答、固有の電源ライン電圧除去性能といったいくつかの利点があります。スイッチング周波数はFREQピンとGNDの間に適切な値の抵抗を接続することで設定できます。LTM4693のデフォルト周波数は1MHzですが、これは1MHz~4MHzの広いスイッチング周波数範囲にわたって動

作するよう設定できるため、アプリケーションを広範な領域と効率に対し最適化できます。MODE/SYNCピンを駆動すればLTM4693は外部クロックに同期できます。

LTM4693ではBurst Mode 動作が使用でき、これはMODE/SYNC入力ピンを介してユーザが選択可能です。Burst Mode 動作時には、LTM4693は電圧レギュレーションを維持する必要がある場合のみコンバータを動作させることによって、軽出力負荷時に極めて高い効率を実現します。Burst Mode 動作の代表的な静止電流値は無負荷時の場合わずか15μAです。負荷が大きくなるとLTM4693は自動的に一定周波数のPWM動作に移行します。連続PWMモードはMODE/SYNCピンを介して選択することもでき、これにより低スイッチング・リップルや低ノイズ動作が可能となります。

LTM4693は、抵抗によって正確にプログラム可能なRUN/UVLOコンパレータを備えており、これを使用して電源に応じてユーザが選択した電圧閾値で昇降圧DC/DCコンバータをオン/オフすることが可能です。更にソフトスタート期間も、SSからGNDに接続した適切なコンデンサによってプログラム可能です。

LTM4693の代表的なアプリケーション回路図をフロント・ページに示します。このアプリケーション情報のセクションは、代表的アプリケーションに外付け部品を選択する際のガイドラインとしての役割を果たします。特に指定のない限り、このセクションに示す例と式は、連続導通モードでの動作を前提としています。

#### V<sub>IN</sub> UVLO 閾値

 $V_{IN}$ 閾値は、 $RUN/UVLOがV_{IN}$ に接続されている場合、ターンオンでは1.7V、ターンオフでは1.6V(それぞれ代表値)に内部設定されています。 $V_{IN}$  UVLO は、式4 および式5 に従い、RUN/UVLOの抵抗ネットワークを使用してより高い閾値に調整できます。

$$V_{\text{TURN(ON)}} = 1.2V \cdot (1 + R1/R2)$$
 (4)

正確には、RUN/UVLOピンの閾値には100mVのヒステリシスが内部設定されています。

$$V_{\text{TURN(OFF)}} = 1.1V \cdot (1 + R1/R2)$$
 (5)



図1. V<sub>IN</sub> UVLOの設定回路

#### 出力電圧の設定

PWMコントローラは1Vのリファレンス電圧を内蔵しています。ブロック図に示すように、60.4kの内部帰還抵抗が $V_{FB}$ と $V_{OUT}$ の間に接続されています。 $R_{FB}$ の抵抗をFBピンと GND ピンの間に追加することで出力電圧をプログラムできます(式6)。

$$V_{OUT} = 1.0V \cdot \frac{60.4k + R_{FB}}{R_{FB}}$$
 (6)

### スイッチング周波数の設定

LTM4693の動作周波数は、小型パッケージ・サイズと最小の出力リップル電圧を実現しながらも高効率を維持できるよう最適化されています。デフォルト動作周波数は、内蔵の抵抗により1MHzに内部設定されています。ほとんどのアプリケーションでは周波数調整を追加する必要はありません。

1MHzより高い動作周波数が必要なアプリケーションでは、FREQピンとGNDの間にRTの抵抗を追加することで動作周波数を調整できます。特定のスイッチング周波数を設定するために必要なRTの値は、式7を用いて計算できます。

$$R_{T}(k\Omega) = \frac{110}{f_{SW}(MHz) - 1}$$
(7)

プログラマブルな動作周波数範囲は1MHz~4MHzです。 $R_T$  とスイッチング周波数の代表値は表1に示すとおりです。

表 1. 一般的なスイッチング周波数に対する RT の値

| fsw    | R <sub>T</sub> |
|--------|----------------|
| 1.0MHz | OPEN           |
| 2.0MHz | 110kΩ          |
| 3.0MHz | 55kΩ           |
| 4.0MHz | 36.5kΩ         |

LTM4693はMODE/SYNCピンに印加された外部クロックに同期できます。外部クロックの周波数は、FREQピンによって設定された内部発振器の周波数より高い値であることが必要です。発振周波数には $\pm 20\%$ の変動の可能性がありますが、これに対処するには、内部発振器周波数が同期周波数より25%から50%低い値となるよう $R_T$ の抵抗を選択する必要があります。例えば、外部の2.5MHzD口ックに同期するには、内部発振器が1.9MHz以下となるよう $R_T$ を設定する必要があります。

#### ソフトスタート

ソフトスタート回路は、ソフトスタート期間  $(t_{SS})$  中、平均インダクタ電流を増加させます。約2msの内部ソフトスタート間隔は、SSを $V_{IN}$ に接続することで選択できます。より長いソフトスタート期間が必要なアプリケーションでは、SSに外部コンデンサ $C_{SS}$ を接続すると、式8に従ってソフトスタート期間が設定できます。ソフトスタートの合計時間は次のように計算できます。

$$t_{SS}$$
 (ms) = 0.8 •  $C_{SS}$  (nF) (8)



図2. ソフトスタート時間の設定回路

ここで、Css はSSピンのコンデンサです。

ソフトスタート回路は、 $V_{\rm C}$ のエラー・アンプ出力を緩やかに増加させます。こうすることで、ICの電流コマンドは緩やかにゼロから増加します。ソフトスタート期間は、SS コンデンサが0.9Vまで増加し $V_{\rm C}$ がフル定格電流をコマンドできるようになるのに要する時間として定義されます。ほとんどの場合、 $V_{\rm OUT}$  は全インダクタ電流を必要とすることなくレギュレーション状態に達し、ソフトスタート期間の一部でパワーアップに達します。初期パワーアップ後、ソフトスタートは、 $V_{\rm IN}$  UVLOのアサート、サーマル・シャットダウン、または $V_{\rm OUT}$ の 短絡によってリセットできます。

#### 出力コンデンサ

出力電圧リップルを抑えるためには、低等価直列抵抗 (ESR)の出力コンデンサを昇降圧コンバータの出力に接続する必要があります。低 ESR でフットプリントが小さいため、多層セラミック・コンデンサが最適です。出力電圧リップルを受け入れ可能なレベルまで低減できる容量のコンデ

ンサ値を選択してください。出力電圧のリップルは負荷電流と共に増加し、一般的には降圧モードより昇圧モードにおいて大きくなります。出力コンデンサの両端で生成される出力電圧リップルと、出力コンデンサの内部抵抗の両端で発生するリップルの両方を考慮する必要があります。ほとんどのLTM4693のアプリケーションでは、VOUTとGNDの間に68μF~220μFの出力コンデンサを使用するとうまく機能します。4.7μFなどの小さい値のセラミック・コンデンサをVOUTとGNDの間に追加すると、制御回路へのスイッチング・ノイズを低減できます。LTpowerCAD®設計ツールがオンラインでダウンロード可能で、これを使用すると、特定の数とタイプのコンデンサに基づきリップル解析を実行できます。

### 入力デカップリング・コンデンサ

 $V_{\rm IN}$ ピンは全インダクタ電流を伝送し、内蔵のスイッチとドライバに電力を供給すると共に、IC内の制御回路に給電します。入力電圧リップルを最小限に抑え、ICが正しく動作するよう、 $22\mu$ F以上の低 ESR バイパス・コンデンサを  $V_{\rm IN}$  のできるだけ近くに配置してください。このコンデンサと  $V_{\rm IN}$  およびグランド・プレーン (GND) を接続するパターンは、できるだけ短くします。 $4.7\mu$ Fなどの小さい値のセラミック・コンデンサを  $V_{\rm IN}$  と GND の間に追加すると、制御回路へのスイッチング・ノイズを低減できます。

#### 推奨する入力コンデンサおよび出力コンデンサ

LTM4693の入出力のフィルタリングに使用するコンデンサは、低ESRであることが必要です。更に、スイッチング・コンバータが生成する大きなAC電流を処理できる定格であることも必要です。こうしたアプリケーションに適したコンデンサのタイプは多数ありますが(低ESRタンタル、OSCON、POSCAPなど)、小型サイズ、低ESR、低リーク電流といった特長があるため、セラミック・コンデンサがスイッチング・コンバータ・アプリケーションでは多く用いられます。セラミック・コンデンサの主なメーカーとしては、AVX、Kemet、Murata、Taiyo Yuden、TDKなどがあります。電力アプリケーションを目的としたセラミック・コンデンサの多くは、コンデンサのDCバイアス電圧が増加するため、容量は定格値より大幅に減少します。最大定格電圧付近で動作する場合、小型の表面

Rev. 0

実装コンデンサの容量がその定格値の50%未満に低下することはまれではありません。公称値が同じコンデンサの場合、一般的にケース・サイズが増加すると共にこの効果は減少します。その結果、多くの場合、アプリケーションの動作電圧で意図した容量を実際に実現するのに通常必要とされるよりも大きな容量または電圧定格の大きなコンデンサを使用する必要があります。X5R、X6S、またはX7Rの誘電体タイプは、広い動作範囲および温度範囲にわたり最高の性能を発揮するため、これらを使用することを推奨します。目的の容量がアプリケーション回路で実現されることを検証するには、コンデンサ・メーカーが提供する容量とDCバイアス電圧の関係を示すグラフを確認してください。

### 強制連続モード(FCM)

MODE/SYNCピンがハイの場合、またはコンバータの負荷電流が高いために強制連続モード動作に入る場合、LTM4693はFREQピンでプログラムされた固定周波数で動作します。FCMにより、出力電圧リップルが最小限に抑えられ、低ノイズのスイッチング周波数スペクトルが得られます。独自のスイッチング・アルゴリズムにより、動作モード間をシームレスに移行することができ、全ての動作モードにおいて平均インダクタ電流、インダクタのリップル電流、ループ伝達関数の不連続性をなくすことができます。これらの利点により、効率の向上、ループの安定性改善、および出力電圧リップルの低減を実現します。内蔵制御ループのコマンドに応答して、内蔵のパルス幅変調器がスイッチのデューティ・サイクルを適切に生成し、出力電圧のレギュレーションを維持します。

#### Burst Mode動作

MODE/SYNCピンをローに維持するとLTM4693はBurst Mode動作に設定されます。その結果、昇降圧DC/DCコンバータは、平均インダクタ電流が事前設定された値を超える場合は通常の連続PWMスイッチング動作を行い、そのレベルを下回る場合は電力を節約するBurst Mode動作に自動的に移行します。MODE/SYNCがローで軽出力負荷時には、出力電圧が公称レギュレーション・レベルに達する

とLTM4693はスタンバイまたはスリープ状態に入ります。スリープ状態では、PWMのスイッチングを停止しICの不必要な機能を全てオフにして、LTM4693の静止電流を大きく低減します。これにより、軽出力負荷時の総電力変換効率を大幅に向上させます。コンバータはスリープ中には動作しないため、出力電圧は、出力負荷抵抗と出力コンデンサ値によって決まる速度で、ゆっくりと減衰します。出力電圧がわずかに減衰(通常1%未満)すると、LTM4693は復帰してVouTの出力電圧が以前のレベルに戻るまで通常のスイッチング動作を再開します。負荷が非常に軽い場合、VouTが戻るまでに数サイクルしか必要とせず、スリープ時間を長くできるため、効率が大幅に向上します。

#### 平均電流モード制御と安定性補償

LTM4693では、図3に示すように、パルス幅モジュレータに 平均電流モード制御を利用しています。電流モード制御は、 平均電流制御法およびこれより更に良く知られるピーク電 流制御法のどちらにおいても、他の制御方法に比べ、簡素 なループ補償、高速の負荷過渡応答、固有の電源ライン電 圧除去性能といったいくつかの利点があります。

図3に示されているように、 $V_{AMP}$ と記された内蔵の高利得トランスコンダクタンス・エラー・アンプがFBノードに接続された分圧器を通じて $V_{OUT}$ をモニタし、電流モード制御ループで使用される出力 $V_{C}$ を生成して適切なインダクタ電流レベルを指示します。安定性を確保するため、外付けの周波数補償部品( $R_{C}$ および $C_{C}$ )を、 $V_{C}$ とGNDの間に配置する必要があります。 $C_{HF}$ は任意です。

Vcは2番目のアンプ(図3のI<sub>AMP</sub>)の非反転入力に内部接続されています。平均電流アンプの反転入力は、インダクタ電流検出抵抗R<sub>CS</sub>に接続され、200mVのオフセットを持っています。I<sub>AMP</sub>には平均化フィルタと周波数補償ネットワークが内蔵されており、内部電流ループの動作を安定化させます。平均電流アンプの出力(I<sub>COMP</sub>)は、デューティ・サイクル・コマンドをサイクルごとに昇降圧PWM回路に発します。インダクタ電流検出回路は、パワー・スイッチを流れる電流を交互に測定します。検出回路の出力は、抵抗R<sub>CS</sub>の両端に電



図3. 平均電流モード制御ループ

圧を生み出しますが、これは、インダクタ電流波形を電圧に 変換したものに相当します。Voutのパワー・コンバータ負荷 が増加した場合は、VOUTの瞬時レベルはわずかに低下し、 これによって、電圧エラー・アンプが反転動作し、Vcの電圧 レベルが増加します。Vcの増加が最初に生じた場合は、電 流平均化アンプの出力Icompは、一時的に増加してデュー ティ・サイクルを上げるよう指示します。このデューティ・サイ クルの増加によりインダクタ電流レベルが増加し、最終的に RCS両端の平均電圧が増加します。RCSの電圧の平均値が VCのレベルに等しくなると、ICOMPの電圧はPWMに対し以 前のレベルに非常に近い値にまで戻り、この新しい高イン ダクタ電流レベルで電圧レギュレーションを維持できるよう デューティ・サイクルを補正します。定常状態において反転 入力に加えられた電圧の平均値(Rcs 両端の電圧)が非反 転入力Vcの電圧に等しくなるよう、平均電流アンプは設定 されています。その結果、インダクタ電流の平均値は、電圧 レギュレーションを維持するために制御されます。電流アン プとPWMの全体は、駆動電圧がVcから供給される電圧 制御電流源として簡略化できます。電圧エラー・アンプは分 圧器を通じてVourをモニタしており、必要に応じて電流コ

マンドを調整してレギュレーションを維持します。そのため、 電圧エラー・アンプは出力電圧レギュレーション・ループを 制御します。平均電流アンプはVcを介した電圧エラー・ア ンプ出力に応じてインダクタ電流を調整し、一般に内部電 流ループ・アンプと呼ばれます。平均電流モード制御手法は ピーク電流モード制御と同様の手法ですが、平均電流アン プがピーク電流ではなく平均電流を制御する点が異なりま す。この違いにより、ピーク電流モード制御が持つ利点のほ とんどを維持していながらも、ピーク電流モード制御に特有 のピークto平均電流誤差はなくなっています。内部ループ補 償コンポーネントはLTM4693に内蔵されているため、ルー プ設計が簡略化できると共に、広い動作範囲にわたって最 も広い帯域幅を実現できます。一方、電圧ループの補償は LTM4693の外部で行われるため、プログラムされた出力電 圧、発振器周波数、出力容量、出力コンデンサの等価ESRな どに基づいて全体的なループ特性を最適化できます。

LTM4693で用いられている平均電流モード制御は、図4に示すように、主にR<sub>LOAD</sub>およびC<sub>OUT</sub>によって形成される出力負荷を駆動する、電圧制御電流源(V<sub>CCS</sub>)とみなすことができます。

電圧エラー・アンプ出力(V<sub>C</sub>)は、V<sub>CCS</sub>への指示入力値となります。ピーク電流モード制御と同様、内部平均電流制御ループは、対象となる周波数範囲にわたりインダクタを実質的に電流源とみなし、電力段の周波数応答は単極(-20dB/decade)のロールオフを示します。出力コンデンサ(C<sub>OUT</sub>)と負荷抵抗(R<sub>LOAD</sub>)が支配的な低周波数ポールを形成すると共に、出力コンデンサの等価直列抵抗と容量がゼロを形成し、セラミック・コンデンサを使用している場合、通常十分高い周波数では無視できます。

コンバータを昇圧モードで動作させる場合には、問題を起こす可能性のある右半平面ゼロ(RHPZ)も発生します。 RHPZは、ゲインの増加(ゼロ点など)と位相の減少(ポールなど)を生じさせます。これは、最終的にLTM4693で達成できる最大変換帯域幅を制限する可能性があります。降圧モードで動作する場合にはRHPZは存在しません。



図4. 平均電流モード制御ループに対する小信号モデルの 簡略化した回路図

電圧アンプの周波数応答は、ループ全体の応答が最適なものとなるよう設計されています。ループ設計に先立ち、様々なライン電源、負荷、部品ごとの差異、周波数に対し電力段ゲインを測定することを強く推奨します。補償設計の設計パラメータは、VcとGNDの間の直列抵抗と容量(Rc、Cc、およびCHF(オプション))に焦点を置きます。昇降圧コンバータの場合は、補償設計の対象ループ・クロスオーバー周波数は、最大の昇圧比と負荷電流で決まります。それによってRHPZ周波数が最小となるためです。一般的な目標は、外付けの補償ネットワークを使用して、クロスオーバー周波数を設定し十分な位相ブーストを提供することです。

LTpowerCADは、オンラインでダウンロード可能な設計ツールで、ループ補償とトランジェントの最適化を実行できます。 ほとんどのアプリケーション条件は表5に示すとおりです。

### 熱に関する考慮事項と出力電流のディレーティング

本データシートのピン配置のセクションに示す熱抵抗値は、JESD51-12で定義されたパラメータに適合するものです。また、これらの熱抵抗値は、熱モデリング、シミュレーション、およびハードウェア・テスト基板にマウントされたμModuleパッケージにより行われるハードウェア評価との関連付けを活用する、有限要素解析(FEA)ソフトウェアのモデリング・ツールにより使用することを意図したものです。これらの熱係数を提供する理由は、JESD51-12 (Guidelines for Reporting and Using Electronic Package Thermal Information)に記載されています。

多くの設計者は、実験装置とデモ・ボードなどのテスト媒体を使用して、アプリケーションに使用するµModuleレギュレータの熱性能を様々な電気的および環境的動作条件で予測し、それによってFEA作業を補足するという方法を選択します。FEAソフトウェアを使用しない場合、ピン配置のセクションに示す熱抵抗はそれ自体では熱性能のガイドとなりませんが、その代わりこのデータシートにあるディレーティング曲線をアプリケーションの利用に関する考察やガイドとし

て使用でき、また熱性能とアプリケーションとの関係を把握 するために応用できます。

ピン配置のセクションには通常、JESD 51-12に明示的に定義された3つの熱係数が示されており、これらは以下のように説明されます。

- 1. θ<sub>JA</sub> はジャンクションから環境への熱抵抗であり、1 立方フィートの密閉された容器内で測定された、自然対流によるジャンクションから周囲の空気への熱抵抗です。この環境は「静止空気」と呼ばれることもあります。ただし、実際には自然対流により空気の動きが生じます。この値は、デバイスを4層デモ回路 DC3016A にマウントして求められます。
- 2. θJCbottomはジャンクションから製品ケース底部までの熱抵抗であり、全てのコンポーネントからの熱放散がパッケージ底部を通じて起こるものとして決定されます。代表的なμModuleレギュレータでは熱の大半はパッケージ底部を通じて流出しますが、周囲環境への熱放散も常に発生します。結果として、この熱抵抗の値はパッケージの比較には有用な場合がありますが、テストの条件は一般にはユーザのアプリケーションに即したものとはなりません。
- 3. θJCtopはジャンクションから製品ケース上端への熱抵抗であり、コンポーネントからの熱放散のほぼ全てがパッケージ上端を通じて行われるものとして決定されます。代表的なμModuleの電気的接続はパッケージ底部で行われるため、熱の大半がパーツ上端のジャンクション経由で放散されるようなアプリケーションはまれです。θJCbottomの場合のように、この値はパッケージの比較には有用な場合がありますが、テストの条件は一般にはユーザのアプリケーションに即したものとはなりません。

前述の熱抵抗を視覚的に表したものが図5です。青色の部分がμModule レギュレータ内部の熱抵抗で、緑色の部分はμModule 外部の熱抵抗です。

実際には、JESD 51-12が定義した、あるいはピン配置のセクションに示した、これら3種類の熱抵抗パラメータは、個別でも、あるいはいくつかを組み合わせた場合でも、μModule

の通常の動作条件を反映するものではありません。例えば、通常の基板マウントのアプリケーションにおいては、JESD 51-12がθJCtopとθJCbottomに対して定義しているように、そのデバイスの電力損失(熱)の100%がμModuleパッケージの上端のみ、あるいは、底部のみを通じて生じるということはありません。実際には電力損失はパッケージから両方の方向に熱として放散され、ヒート・シンクと空気流がない場合は熱の大半は基板へと流れます。

LTM4693モジュール内部には熱を生じる電力デバイスとコ ンポーネントが複数存在し、したがってコンポーネントやダ イの様々な接合部に関連する熱抵抗はパッケージ全体の 電力損失とは完全には正比例しないことに留意してくださ い。モデリングのシンプルさを犠牲にすることなく、ただし実 際の状況も無視することなくこの問題を解決するため、以下 に示すように、FEAソフトウェアによるモデリングを環境制 御チャンバーでのテストと組み合わせることにより、このデー タシートに示す熱抵抗値は合理的な範囲で定義および関 連付けされています。(1)まず、FEAソフトウェアを使用し、 正しい材料係数と高精度の電力損失源定義に基づいて、 μModuleと指定PCBの正確な物理形状モデルを作成します。 (2)このモデルを使い、JSED51-12に適合するソフトウェア 定義のJEDEC環境をシミュレーションして、様々な接合面 における電力損失による熱の流れと温度値を予測します。こ れにより、JEDEC定義の熱抵抗値を計算することができま す。(3)このモデルとFEAソフトウェアを使用して、ヒート・シ ンクと空気流がある場合のLTM4693の熱性能を評価しま す。(4)これらの熱抵抗値を計算して分析し、ソフトウェア・ モデルで様々な動作条件によるシミュレーションを行った 上で、環境制御チャンバー内で熱電対を使用して徹底的な 実験室評価によりシミュレーションの条件を再現し、シミュ レーションと同じ電力損失でデバイスを動作させます。この データシートに示される一連のディレーティング曲線は、こ のプロセスと適切な注意の結果、求められています。

このような実験室でのテストを実施し、LTM4693 モデルとの 関連付けを行った後、 $\theta_{JA}$ が求められます。その場合、電力 損失のほぼ100%が接合部から基板を抜けて周囲に流れる ものとし、空気流や上部にマウントされたヒート・シンクなど はないことが前提となっています。



図 5. JESD51-12の熱係数の概要を示す図、JESD 51-12の用語を含む

図6~図8に示す1.8V、3.3V、5Vの電力損失曲線と、図9~ 図14の負荷電流ディレーティング曲線を組み合わせて使用 することにより、様々なヒート・シンク条件および空気流条 件下におけるLTM4693の熱抵抗 $\theta_{JA}$ の概算値を求めるこ とができます。電力損失曲線は室温で得られたものであり、 ジャンクション温度により乗算的に増加します。この近似係 数は、ジャンクション温度が120℃の場合、1.2です。ジャン クション温度が120℃ (125℃の最大ジャンクション温度か ら5℃の安全領域を見込んだ値)未満である限り、周囲温 度が増加している間も最大負荷電流は実現可能です。ジャ ンクション温度が120℃となるような周囲温度に達した場 合、周囲温度が120℃まで増加する間、負荷電流は120℃の ジャンクション温度を維持するよう低下します。ディレーティ ング曲線は、電流値2Aで周囲温度30℃からの出力電流に ついてプロットされています。出力電圧は1.8V、3.3V、5Vで す。これらは熱抵抗との相関を検証するため、低めの出力電 圧範囲と高めの出力電圧範囲を含めるよう選択されていま す。熱モデルは温度制御チャンバー内での複数回の温度測 定と、熱モデリングによる分析から得られています。空気流 ありと空気流なしの条件で、周囲温度を上げながらジャンク ション温度をモニタします。ディレーティング曲線には、周囲 温度の変化に伴う電力損失の増加が加味されます。周囲温 度が上昇している場合は出力電流または出力電力を減少さ せて、ジャンクションを120℃に維持します。この出力電流の 低下により、周囲温度の増加に伴いモジュール内部の損失

は低下します。モニタされているジャンクション温度120°Cか ら周囲動作温度を差し引いた値により、モジュール温度上 昇の上限が規定されます。図9の例では、空気流やヒート・ シンクがない場合、負荷電流は約105°Cで1.5Aにディレー ティングし、1.5A出力時の3.3Vから1.8Vへの電力損失は 約0.323Wです。1.5A時の3.3Vから1.8Vへの室温での損失 (約0.323W)と倍率1.2を用いると、損失は0.388Wと計算 されます。120℃のジャンクション温度から105℃の周囲温 度を差し引き、この15°Cの差を0.388Wで割ると、熱抵抗θ<sub>IA</sub> は、38.7°C/Wとなります。表2によれば38°C/Wという非常に 近い値が仕様規定されています。表2~表4は、空気流があ る場合とない場合の出力1.8V、3.3V、および5Vでの等価熱 抵抗を示しています。表2~表4に示す様々な条件下で得ら れた熱抵抗値に周囲温度から計算された電力損失値を乗 算すれば周囲温度からの温度上昇幅が得られ、それに基 づいて最大ジャンクション温度が得られます。室温での電力 損失は代表的な性能特性のセクションに示す効率曲線か ら求めることができ、更に前述の周囲温度の倍率で調整す ることができます。プリント回路基板は厚さ1.6mmの4層基 板で、外側2層が2オンスの銅、内側2層が1オンスの銅で 形成されています。PCBのサイズは76mm×76mmです。



図 6. 1.8V 出力、 1MHz スイッチング周波数時の電力損失



図7.3.3V出力、 1MHzスイッチング周波数時の電力損失



図 8.5V 出力、 1MHz スイッチング周波数時の電力損失



図9.3.3V~1.8Vディレーティング曲線、 ヒート・シンクなし



図10.3.3V~3.3Vディレーティング曲線、 ヒート・シンクなし



図11.3.3V~5Vディレーティング曲線、 ヒート・シンクなし



図12.5V~1.8Vディレーティング曲線、 ヒート・シンクなし



図13.5V~3.3Vディレーティング曲線、 ヒート・シンクなし



図14.5V~5Vディレーティング曲線、 ヒート・シンクなし

### 安全に関する考慮事項

LTM4693モジュールのV<sub>IN</sub>とV<sub>OUT</sub>の間はガルバニック絶縁されていません。また、内部ヒューズもありません。必要に応じて、最大入力電流の2倍の定格値を持つ低速溶断ヒューズを使って、各ユニットを致命的損傷から保護してください。デバイスにはサーマル・シャットダウンや短絡保護機能があります。

## レイアウトのチェックリスト/例

LTM4693は高度に集積化されているので、PCB基板のレイアウトが極めて容易です。ただし、電気的性能と熱的性能を最適化するには、レイアウト上の配慮が更にいくつか必要になります。

#### 表 2. 1.8V 出力

| DERATING CURVE      | V <sub>IN</sub> (V) | POWER LOSS CURVE | AIR FLOW (LFM) | HEAT SINK | θ <sub>JA</sub> (°C/W) |
|---------------------|---------------------|------------------|----------------|-----------|------------------------|
| Figure 9, Figure 12 | 3.3, 5              | ₫6               | 0              | None      | 38                     |
| Figure 9, Figure 12 | 3.3, 5              | ₫6               | 200            | None      | 34                     |
| Figure 9, Figure 12 | 3.3, 5              | <b>16</b>        | 400            | None      | 34                     |

#### 表 3. 3.3V 出力

| DERATING CURVE       | V <sub>IN</sub> (V) | POWER LOSS CURVE | AIR FLOW (LFM) | HEAT SINK | θ <sub>JA</sub> (°C/W) |
|----------------------|---------------------|------------------|----------------|-----------|------------------------|
| Figure 10, Figure 13 | 3.3, 5              | ۵7               | 0              | None      | 38                     |
| Figure 10, Figure 13 | 3.3, 5              | ۵7               | 200            | None      | 34                     |
| Figure 10, Figure 13 | 3.3, 5              | <b>07</b>        | 400            | None      | 34                     |

#### 表 4.5 V 出力

| DERATING CURVE       | V <sub>IN</sub> (V) | POWER LOSS CURVE | AIR FLOW (LFM) | HEAT SINK | θ <sub>JA</sub> (°C/W) |
|----------------------|---------------------|------------------|----------------|-----------|------------------------|
| Figure 11, Figure 14 | 3.3, 5              | ₫8               | 0              | None      | 38                     |
| Figure 11, Figure 14 | 3.3, 5              | □8               | 200            | None      | 34                     |
| Figure 11, Figure 14 | 3.3, 5              | <b>18</b>        | 400            | None      | 34                     |

## 表 5. 出力電圧応答とコンポーネントの対応関係

| C <sub>OUT</sub> | VALUE                   | PART NUMBER        |
|------------------|-------------------------|--------------------|
| MURATA           | 22µF ×2, 25V, 1210, X5R | GRM32ER61E226ME15L |

| V <sub>IN</sub> | V <sub>OUT</sub> | f <sub>SW</sub> | C <sub>OUT</sub> |                                                | LOAD STEP | LOAD STEP<br>SLEW RATE | P-P<br>DERIVATION | RECOVERY<br>TIME |
|-----------------|------------------|-----------------|------------------|------------------------------------------------|-----------|------------------------|-------------------|------------------|
| (V)             | (V)              | (MHz)           | (CERAMIC)        | COMPENSATION                                   | (A)       | (A/µs)                 | (mV)              | (µs)             |
| 2.6             | 5                | 1               | 22µF ×2          | C <sub>TH</sub> = 2.2nF, R <sub>TH</sub> = 10k | 1A – 1.5A | 0.5                    | 500               | 200              |
| 3.3             | 1.8              | 1               | 22µF ×2          | $C_{TH} = 2.2nF, R_{TH} = 10k$                 | 1A – 2A   | 1                      | 180               | 70               |
| 3.3             | 3.3              | 1               | 22µF ×2          | $C_{TH} = 2.2nF, R_{TH} = 10k$                 | 1A – 2A   | 1                      | 310               | 95               |
| 5               | 3.3              | 1               | 22µF ×2          | $C_{TH} = 2.2nF, R_{TH} = 10k$                 | 1A – 2A   | 1                      | 270               | 95               |
| 5               | 5                | 1               | 22µF ×2          | C <sub>TH</sub> = 2.2nF, R <sub>TH</sub> = 10k | 1A – 2A   | 1                      | 500               | 170              |

18

詳細:www.analog.com

- V<sub>IN</sub>、GND、V<sub>OUT</sub>を含む大電流経路では、PCBの銅箔 面積を広くします。これは、PCBの伝導損失と熱ストレス を最小限に抑える助けとなります。
- 高周波Jイズを最小限に抑えるために、高周波の入力および出力セラミック・コンデンサを $V_{IN}$ ピン、GNDピン、 $V_{OUT}$ ピンに隣接させて配置します。
- ユニットの下には専用の電源グラウンド層を配置します。
- ビアの伝導損失を最小限に抑えると共にモジュールの熱 応力を軽減するため、最上層と他の電源層の相互接続 には複数のビアを使用します。

- 充填ビアやメッキビアでない限り、パッド上に直接ビアを置かないでください。
- モニタリングのため、信号ピンからテスト・ポイントを引き 出します。

推奨レイアウトの例を図15に示します。



図 15. 推奨プリント PCB レイアウト

# 標準的応用例



図 16. 最小部品数での 2.6V~5.5V 入力、3.3V 出力(デフォルトの 2ms ソフトスタート、1MHz スイッチング周波数)



図 17. 調整可能なSS 時間および 2MHz のスイッチング周波数時の 2.6V ~ 5.5V 入力、1.8V 出力

# パッケージの説明

### LTM4693のLGAピン配置

| PIN ID | FUNCTION        | PIN ID | FUNCTION        | PIN ID | FUNCTION | PIN ID | FUNCTION         | PIN ID | FUNCTION         |
|--------|-----------------|--------|-----------------|--------|----------|--------|------------------|--------|------------------|
| A1     | GND             | A2     | SW1             | A3     | GND      | A4     | SW2              | A5     | GND              |
| B1     | GND             | B2     | SW1             | B3     | GND      | B4     | SW2              | B5     | GND              |
| C1     | V <sub>IN</sub> | C2     | SW1             | C3     | GND      | C4     | SW2              | C5     | V <sub>OUT</sub> |
| D1     | V <sub>IN</sub> | D2     | V <sub>IN</sub> | D3     | SS       | D4     | V <sub>OUT</sub> | D5     | Vout             |
| E1     | RUN/UVLO        | E2     | MODE/SYNC       | E3     | FREQ     | E4     | FB               | E5     | COMP             |

Rev. 0

# パッケージの説明

PACKAGE ROW AND COLUMN LABELING MAY VARY AMONG µModule PRODUCTS. REVIEW EACH PACKAGE LAYOUT CAREFULLY NOTES: 1. DIMENSIONING AND TOLERANCING PER ASME Y14.5M-1994 DETAILS OF PIN 1 IDENTIFIER ARE OPTIONAL,
BUT MUST BE LOCATED WITHIN THE ZONE INDICATED.
THE PIN 1 IDENTIFIER MAY BE EITHER A MOLD OR SEE NOTES LGA 25 0819 REV Ø 9 PACKAGE IN TRAY LOADING ORIENTATION PRIMARY DATUM -Z- IS SEATING PLANE DETAIL A PACKAGE BOTTOM VIEW 2. ALL DIMENSIONS ARE IN MILLIMETERS Ф 3 LAND DESIGNATION PER JEP95 5 LTMXXXX MARKED FEATURE SEE NOTES ø щ COMPONENT\_PIN 1 TRAY PIN 1, BEVEL 4 9 Reference LTC DWG# 05-08-7014 Rev Ø)  $\begin{array}{c} \text{LGA Package} \\ 25\text{-Lead} \ (3.5\text{mm} \times 4\text{mm} \times 1.25\text{mm}) \end{array}$ DETAIL B PACKAGE SIDE VIEW SUBSTRATE THK PAD DIMENSION MOLD CAP HT DETAIL A \_ ▼ Øb (25 PLACES) NOTES MAX 0.15 0.10 0.08 1.35 0.03 0.38 0.15 0.10 DIMENSIONS DETAIL C SUBSTRATE 0.25 REF 1.00 REF MOM 3.50 0.65 2.60 1.25 0.35 2.60 4.00 ¥ DETAIL C Z A1 1.15 0.32 Z DETAIL B MOLD 검 SYMBOL qqq 000 ppp aaa Н2 eee G Ξ Ø A q ш Ф ш 2× 🗀 aaa Z Z qqq //  $\times$ -0.000-0.651.30 -0.65 SUGGESTED PCB LAYOUT TOP VIEW PACKAGE TOP VIEW ш Z×C aaa Z 0.35 REF Ø 25x PIN 1

# パッケージ写真



# 設計リソース

| SUBJECT                                    |                                                                                                                                                                                                                                                                               | DESCRIPTION                           |  |  |  |
|--------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------|--|--|--|
| µModule Design and Manufacturing Resources | Design:                                                                                                                                                                                                                                                                       | Manufacturing:                        |  |  |  |
| μModule Regulator Products Search          | 1. Sort table of products by parameters and de                                                                                                                                                                                                                                | ownload the result as a spread sheet. |  |  |  |
|                                            | 2. Search using the Quick Power Search parametric table.                                                                                                                                                                                                                      |                                       |  |  |  |
|                                            | Quick Power Search                                                                                                                                                                                                                                                            |                                       |  |  |  |
|                                            | FEATURES                                                                                                                                                                                                                                                                      | Low EMI Ultrathin Internal Heat Sink  |  |  |  |
|                                            |                                                                                                                                                                                                                                                                               | Multiple Outputs                      |  |  |  |
|                                            |                                                                                                                                                                                                                                                                               | Search                                |  |  |  |
| Digital Power System Management            | Analog Devices' family of digital power supply management ICs are highly integrated solutions that offer essential functions, including power supply monitoring, supervision, margining and sequencing, and feature EEPROM for storing user configurations and fault logging. |                                       |  |  |  |

# 関連製品

| 製品番号    | 概要                                                           | 注釈                                                                                                                                                                                             |
|---------|--------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| LTM8083 | 36V <sub>IN</sub> 、36V <sub>OUT</sub> 、1.5Aの昇降圧μModuleレギュレータ | $3V \le V_{IN} \le 36V$ , $1V \le V_{OUT} \le 36V$ , $6.25$ mm $\times 6.25$ mm $\times 2.22$ mm BGA                                                                                           |
| LTM8054 | 36V <sub>IN</sub> 、36V <sub>OUT</sub> 、5.4Aの昇降圧μModuleレギュレータ | $5V \le V_{IN} \le 36V$ , $1.2V \le V_{OUT} \le 36V$ , $11.25$ mm $\times 15$ mm $\times 3.42$ mm BGA                                                                                          |
| LTM8055 | 36V <sub>IN</sub> 、36V <sub>OUT</sub> 、8.5Aの昇降圧μModuleレギュレータ | $5V \le V_{IN} \le 36V$ , $1.2V \le V_{OUT} \le 36V$ , $15$ mm $\times 15$ mm $\times 4.92$ mm BGA                                                                                             |
| LTM8056 | 58V <sub>IN</sub> 、48V <sub>OUT</sub> 、5.5Aの昇降圧μModuleレギュレータ | $5V \le V_{IN} \le 58V$ , $1.2V \le V_{OUT} \le 48V$ , $15$ mm $\times 15$ mm $\times 4.92$ mm BGA                                                                                             |
| LTM8045 | 単一の反転構成またはSEPIC 構成可能なμModule<br>DC/DC コンバータ                  | $2.8V \le V_{IN} \le 18V$ , $\pm 2.5V \le V_{OUT} \le \pm 15V$ , $6.25$ mm $\times$ $11.25$ mm $\times$ $4.92$ mm BGA                                                                          |
| LTM8049 | デュアル出力の SEPIC 構成または反転構成可能な μModule レギュレータ                    | $2.6 \text{V} \leq \text{V}_{\text{IN}} \leq 20 \text{V}, \pm 2.5 \text{V} \leq \text{V}_{\text{OUT}} \leq \pm 25 \text{V}, 9 \text{mm} \times 15 \text{mm} \times 2.42 \text{mm} \text{ BGA}$ |