

# 優先順位付けPowerPath™ コントローラ

## 特長

- 3つの入力から最も優先順位の高い電源を選択
- 逆電流および相互伝導電流を阻止
- 広い動作電圧範囲:2.5V~36V
- 逆バッテリ接続からの保護:-42V
- 高速の切り替えにより出力電圧の低下を最小化
- 低い動作電流:28µA
- V<sub>OUT</sub>より電圧の低い電源から流れる電流:<1µA
- 入力過電圧/低電圧保護の精度:1.5%
- 調整可能な過電圧/低電圧ヒステリシス
- Pチャネル MOSFET のゲート保護クランプ
- 追加の入力電源をカスケード接続可能
- 24ピン細型 SSOPおよび 4mm×4mm QFN パッケージ

# アプリケーション

- 産業用ハンドヘルド計測器
- 高可用性システム
- バッテリ・バックアップ・システム
- サーバおよびコンピュータの周辺機器

## 概要

LTC®4417は、3つの有効な電源のいずれか1つを優先順位に基づいて共通の出力に接続します。優先順位はピンの割り当てによって定義します。V1に最高の優先順位が割り当てられ、V3に最低の優先順位が割り当てられます。電源電圧がその過電圧(OV)範囲内および低電圧(UV)範囲内に256ms以上連続してとどまると、その電源は有効と定義されます。最も優先順位の高い有効な入力がOV/UVの範囲から外れると、そのチャネルは直ちに切り離され、次に優先順位の高い有効な入力が共通出力に接続されます。2つ以上のLTC4417をカスケード接続することにより、4つ以上の入力間を切り替えることができます。

LTC4417は高速の非並行スイッチング回路を内蔵しており、出力電圧の低下を最小限に抑えつつ、逆電流と相互伝導電流が両方とも流れないようにしています。ゲート・ドライバには、外付けのMOSFETを保護するための6Vクランプが組み込まれています。制御された出力立ち上げ機能により、起動時の突入電流が最小限に抑えられます。オープンドレインのVALID出力は、入力電源が256msの間そのOV/UV範囲内にとどまっていることを示します。

△▼、LT、LTC、LTM、Linear Technology およびLinear のロゴはリニアテクノロジー社の登録商標です。PowerPath、ThinSOT および Hot Swap はリニアテクノロジー社の商標です。その他すべての商標の所有権は、それぞれの所有者に帰属します。

## 標準的応用例



#### 12VのV1から14.8VのV2への優先順位の切り替え





# 絶対最大定格 (Note 1、2)

| 電源電圧                                 |           |
|--------------------------------------|-----------|
| V1、V2、V342V                          | ~42V      |
| V <sub>OUT</sub> 、VS1、VS2、VS30.3V ~  | ~42V      |
| V1、V2、V3からV <sub>OUT</sub> までの電圧84V~ | ~42V      |
| VS1、VS2、VS3から                        |           |
| G1、G2、G3までの電圧0.3V~                   | -7.5V     |
| 入力電圧                                 |           |
| EN、SHDN0.3V ~                        | ~42V      |
| 0V1、0V2、0V3、UV1、UV2、UV30.3V          | $\sim$ 6V |
| HYS0.3V                              | $\sim$ 1V |
| 入力電流                                 |           |
| 0V1、0V2、0V3、UV1、UV2、UV3、HYS          | –3mA      |

| 出力電圧                        |              |
|-----------------------------|--------------|
| VALID1、VALID2、VALID3        | 0.3V~42V     |
| CAS                         | 0.3V~6V      |
| 出力電流                        |              |
| VALID1, VALID2, VALID3, CAS | 2mA          |
| 動作周囲温度範囲                    |              |
| LTC4417C                    | 0°C~70°C     |
| LTC4417I                    | 40°C ~ 85°C  |
| LTC4417H                    | 40°C ~ 125°C |
| 保存温度範囲                      | 65°C ~ 150°C |
| リード温度                       |              |
| GNパッケージ(半田付け、10秒)           | 300°C        |

# ピン配置



# 発注情報

| 無鉛仕上げ          | テープアンドリール        | 製品マーキング*  | パッケージ                           | 温度範囲           |
|----------------|------------------|-----------|---------------------------------|----------------|
| LTC4417CGN#PBF | LTC4417CGN#TRPBF | LTC4417GN | 24-Lead Narrow Plastic SSOP     | 0°C to 70°C    |
| LTC4417IGN#PBF | LTC4417IGN#TRPBF | LTC4417GN | 24-Lead Narrow Plastic SSOP     | -40°C to 85°C  |
| LTC4417HGN#PBF | LTC4417HGN#TRPBF | LTC4417GN | 24-Lead Narrow Plastic SSOP     | -40°C to 125°C |
| LTC4417CUF#PBF | LTC4417CUF#TRPBF | 4417      | 24-Lead (4mm × 4mm) Plastic QFN | 0°C to 70°C    |
| LTC4417IUF#PBF | LTC4417IUF#TRPBF | 4417      | 24-Lead (4mm × 4mm) Plastic QFN | –40°C to 85°C  |
| LTC4417HUF#PBF | LTC4417HUF#TRPBF | 4417      | 24-Lead (4mm × 4mm) Plastic QFN | -40°C to 125°C |

さらに広い動作温度範囲で規定されるデバイスについては、弊社または弊社代理店にお問い合わせください。\*温度グレードは出荷時のコンテナのラベルで識別されます。非標準の鉛仕上げの製品の詳細については、弊社または弊社代理店にお問い合わせください。

無鉛仕上げの製品マーキングの詳細については、http://www.linear-tech.co.jp/leadfree/ をご覧ください。 テープアンドリールの仕様の詳細については、http://www.linear-tech.co.jp/tapeandreel/をご覧ください。





電気的特性 ● は全動作温度範囲の規格値を意味する。それ以外は T<sub>A</sub> = 25°C での値。 すべてのテストについて、V1 = VS1、V2 = VS2、V3 = VS3。注記がない限り、V1 = V2 = V3 = V<sub>OUT</sub> = 12V、HYS = GND。

| SYMBOL                      | PARAMETER                                                                  | CONDITIONS                                                                                                      |                                                                                                        | MIN  | TYP       | MAX     | UNITS    |
|-----------------------------|----------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------|------|-----------|---------|----------|
| 起動                          |                                                                            |                                                                                                                 |                                                                                                        |      |           |         |          |
| V1-V3,V <sub>OUT</sub>      | V1 to V3,V <sub>OUT</sub> Operating Supply Range                           |                                                                                                                 | •                                                                                                      | 2.5  |           | 36      | V        |
| TV1-V3,VOUT(EN)             | Total Supply Current with Channels Enabled                                 | V1 = 5V, V2 = 12V, V3 = 2.5V, V <sub>OUT</sub> = 4V, (Notes 3, 4)                                               | •                                                                                                      |      | 28        | 78      | μА       |
| I <sub>V1-V3(EN)</sub>      | Total Supply Current with Channels Disabled                                | V1 = 5V, V2 = 12V, V3 = 2.5V, V <sub>OUT</sub> = EN = 0V, (Notes 3, 4)                                          | •                                                                                                      |      | 31        | 93      | μА       |
| Tv1-v3(SHDN)                | Total Supply Current When Shutdown                                         | $V1 = 5V$ , $V2 = 12V$ , $V3 = 2.5V$ , $V_{OUT} = \overline{SHDN} = 0V$ , (Notes 3, 4)                          | •                                                                                                      |      | 15.4      | 84      | μА       |
| I <sub>VOUT</sub>           | V <sub>OUT</sub> Supply Current                                            | V1 = 5V, V2 = 12V, V3 = 2.5V, V <sub>OUT</sub> = 4V                                                             | •                                                                                                      |      | 14        | 30      | μA       |
| IPRIORITY                   | Current from Highest V1 to V3 Priority Input<br>Source (V1)                | V1 = 5V, V2 = 12V, V3 = 2.5V, V <sub>OUT</sub> = 4V<br>V1 = 5V, V2 = 12V, V3 = 2.5V, V <sub>OUT</sub> = EN = 0V | •                                                                                                      |      | 2.6<br>20 | 6<br>45 | μA<br>μA |
| IHIGHEST                    | Current from Highest V1 to V3 Voltage Input Source                         | V1 = 5V, V2 = 12V, V3 = 2.5V, V <sub>OUT</sub> = 4V, (Note 3, 4)                                                | •                                                                                                      |      | 11        | 72      | μА       |
|                             |                                                                            | V1 = 5V, V2 = 12V, V3 = 2.5V, V <sub>OUT</sub> = EN = 0V,<br>SHDN = 0V, (Note 3, 4)                             | •                                                                                                      |      | 15        | 80      | μА       |
| I <sub>LOWER</sub>          | Current from V1 to V3 Input Voltage Sources<br>Lower than V <sub>OUT</sub> | V1 = 5V, V2 = 12V, V3 = 2.5V, V <sub>OUT</sub> = 4V<br>Not Highest Valid Priority                               |                                                                                                        | -5   | 0.2       | 1       | μА       |
| ゲート制御                       |                                                                            |                                                                                                                 |                                                                                                        |      |           |         |          |
| $\Delta V_{G}$              | Open (VS – VG) Clamp Voltage                                               | V <sub>OUT</sub> = 11V, G1 to G3 = Open                                                                         | •                                                                                                      | 5.4  | 6.2       | 6.7     | V        |
| $\Delta V_{G(SOURCE)}$      | Sourcing (VS – VG) Clamp Voltage                                           | $V_{OUT} = 11V$ , $I = -10\mu A$                                                                                | •                                                                                                      | 5.8  | 6.6       | 7       | V        |
| $\Delta V_{G(SINK)}$        | Sinking (VS – VG) Clamp Voltage                                            | $V_{OUT} = 11V$ , $I = 10\mu A$                                                                                 | •                                                                                                      | 4.5  | 5.2       | 6       | V        |
| $\Delta V_{G(OFF)}$         | G1 to G3 Off (VS – VG) Threshold                                           | $V1 = V2 = V3 = 2.8V$ , $V_{OUT} = 2.6V$ , G1 to G3 Rising Edge                                                 | •                                                                                                      | 0.12 | 0.35      | 0.6     | V        |
| $\Delta V_{G(SLEW,ON)}$     | G1 to G3 Pull-Down Slew Rate                                               | V <sub>OUT</sub> = 11V, C <sub>GATE</sub> = 10nF (Note 5)                                                       | •                                                                                                      | 4    | 9         | 20      | V/µs     |
| $\Delta V_{G(SLEW,OFF)}$    | G1 to G3 Pull-Up Slew Rate                                                 | V <sub>OUT</sub> = 11V, C <sub>GATE</sub> = 10nF (Note 6)                                                       | •                                                                                                      | 7.5  | 13        | 22      | V/µs     |
| I <sub>G(DN)</sub>          | G1 to G3 Low Pull-Down Current                                             | $V_{OUT}$ = 2.6V, V1 to V3 = 2.8V, (G1 to G3) = $\Delta V_{G}$ + $300 mV$                                       |                                                                                                        | 0.8  | 2         | 7       | μА       |
| R <sub>G(0FF)</sub>         | G1 to G3 OFF Resistance                                                    | V <sub>OUT</sub> = 4V, V1 to V3 = 5V, I <sub>G</sub> = -10mA                                                    | •                                                                                                      | 9    | 16        | 26      | Ω        |
| V <sub>REV</sub>            | Reverse Voltage Threshold                                                  | Measure (V1 to V3) – V <sub>OUT</sub> , V <sub>OUT</sub> Falling                                                | •                                                                                                      | 30   | 120       | 200     | mV       |
| t <sub>G</sub> (SWITCHOVER) | Pin Break-Before-Make Time                                                 | V <sub>OUT</sub> = 11V, C <sub>GATE</sub> = 10nF, (Note 7)                                                      | •                                                                                                      | 0.7  | 2         | 3       | μs       |
| t <sub>pG(SHDN)</sub>       | G1 to G3 Turn-Off Delay From SHDN                                          | V <sub>OUT</sub> = 11V, Falling Edge SHDN to<br>(G1 to G3) = (VS1 to VS3) − 3V, C <sub>GATE</sub> = 10nF        |                                                                                                        | 50   | 100       | μs      |          |
| t <sub>pG(EN,OFF)</sub>     | G1 to G3 Turn-Off Delay From EN                                            | V <sub>OUT</sub> = 11V, Falling EN Edge to<br>(G1 to G3) = (VS1 to VS3) – 3V, C <sub>GATE</sub> = 10nF          | V <sub>OUT</sub> = 11V, Falling EN Edge to<br>(G1 to G3) = (VS1 to VS3) – 3V, C <sub>GATE</sub> = 10nF |      | 0.7       | 1.4     | μs       |
| t <sub>pG(EN,ON)</sub>      | G1 to G3 Turn-On Delay From EN                                             | V <sub>OUT</sub> = 11V, Rising EN Edge to<br>(G1 to G3) = (VS1 to VS3) – 3V, C <sub>GATE</sub> = 10nF           |                                                                                                        | 1    | 1.4       | 2       | μs       |





電気的特性 ● は全動作温度範囲の規格値を意味する。それ以外は T<sub>A</sub> = 25°C での値。 すべてのテストについて、V1 = VS1、V2 = VS2、V3 = VS3。注記がない限り、V1 = V2 = V3 = V<sub>0UT</sub> = 12V、HYS = GND。

| SYMBOL                    | PARAMETER                                          | CONDITIONS                                                                                |   | MIN   | TYP  | MAX   | UNITS |
|---------------------------|----------------------------------------------------|-------------------------------------------------------------------------------------------|---|-------|------|-------|-------|
| 入力ピン/出力                   | ピン                                                 |                                                                                           |   |       |      |       |       |
| V <sub>VALID</sub> (OL)   | VALID1 to VALID3 Output Low Voltage                | I = 1mA, (V1 to V3) = 2.5V, V <sub>OUT</sub> = 0V                                         | • |       | 0.25 | 0.55  | V     |
| t <sub>p</sub> VALID(OFF) | VALID1 to VALID3 Delay OFF From OV/UV Fault        |                                                                                           | • | 5     | 8    | 13    | μs    |
| V <sub>CAS(OH)</sub>      | CAS Output High Voltage                            | Ι = -1μΑ                                                                                  | • | 1.4   | 2    | 3     | V     |
| V <sub>CAS(OL)</sub>      | CAS Output Low Voltage                             | I = 1mA                                                                                   | • |       | 0.2  | 0.4   | V     |
| I <sub>CAS</sub>          | CAS Pull-Up Current                                | SHDN = 0V, CAS = 1V                                                                       | • | -6    | -20  | -40   | μА    |
| t <sub>pCAS(EN)</sub>     | CAS Delay from V <sub>G(OFF)</sub>                 | V <sub>OUT</sub> = 11V                                                                    | • | 0.4   | 0.7  | 1.3   | μs    |
| V <sub>EN(THR)</sub>      | EN Threshold Voltage                               | EN Rising                                                                                 | • | 0.6   | 1    | 1.4   | V     |
| V <sub>SHDN</sub> (THR)   | SHDN Threshold Voltage                             | SHDN Rising                                                                               | • | 0.4   | 0.8  | 1.2   | V     |
| V <sub>SHDN_EN(HYS)</sub> | SHDN, EN Threshold Hysteresis                      |                                                                                           |   |       | 100  |       | mV    |
| ISHDN_EN                  | SHDN, EN Pull-Up Current                           | SHDN = EN = 0V                                                                            | • | -0.5  | -2   | -5    | μА    |
| I <sub>LEAK</sub>         | SHDN, EN, VALID1 to VALID3, CAS Leakage<br>Current | $\overline{SHDN}$ = EN = ( $\overline{VALID1}$ to $\overline{VALID3}$ ) = 36V, CAS = 5.5V | • |       |      | ±1    | μА    |
| OV、UV 保護回                 | <u></u> 路                                          |                                                                                           |   |       |      |       |       |
| V <sub>OV_UV(THR)</sub>   | OV1 to OV3, UV1 to UV3 Comparator Threshold        | V <sub>OUT</sub> = 11V, OV1 to OV3 Rising, UV1 to UV3 Falling                             | • | 0.985 | 1    | 1.015 | V     |
| V <sub>OV_UV(HYS)</sub>   | OV1 to OV3, UV1 to UV3 Comparator Hysteresis       | V <sub>OUT</sub> = 11V                                                                    | • | 15    | 30   | 45    | mV    |
| I <sub>UV_OV(LEAK)</sub>  | OV1 to OV3, UV1 to UV3 Leakage Current             | OV1 to OV3 = 1.015V, UV1 to UV3 = 0.985V                                                  | • |       |      | ±20   | nA    |
| I <sub>OV_UV(MIN)</sub>   | Minimum External Hysteresis Current                | I <sub>HYS</sub> = -400nA                                                                 | • | 35    | 50   | 75    | nA    |
| I <sub>OV_UV(MAX)</sub>   | Maximum External Hysteresis Current                | $I_{HYS} = -4\mu A$                                                                       | • | 420   | 520  | 620   | nA    |
| V <sub>HYS</sub>          | HYS Voltage                                        | $I_{HYS} = -4\mu A$                                                                       | • | 470   | 495  | 520   | mV    |
| t <sub>VALID</sub>        | V1 to V3 Validation Time                           |                                                                                           |   | 100   | 256  | 412   | ms    |

Note 1: 絶対最大定格に記載された値を超えるストレスはデバイスに永続的損傷を与える可能性がある。また、長期にわたって絶対最大定格条件に曝すと、デバイスの信頼性と寿命に悪影響を与える恐れがある。

Note 2: デバイスのピンに流れ込む電流はすべて正。デバイスのピンから流れ出す電流はすべて負。注記がない限り、すべての電圧はGND基準。

**Note 3:** V1 ~V3の各電源電流規格には、テスト対象チャネルについて、対応するVS1 ~VS3 に流れる電流が含まれる。

Note 4: 規格値は、V1からV3までの入力電源のダイオードOR接続時の全電流を表し、最も高い電圧を入力電圧源として選択している。2つの入力電源の電圧が同様で、残りの入力電源の電圧より高い場合、電流は電圧の高い2つの電源に均等に分配される。すべての電源の電圧が等しい場合、電流は均等に分配される。

Note 5:11Vが8Vに低下するまでの間に測定されるG1ピン〜G3ピンの電圧の立ち下がりエッジ。 Note 6:7Vが11Vに上昇するまでの間に測定されるG1ピン〜G3ピンの電圧の立ち上がりエッジ。

Note 7: UV1 ピンの電圧は V<sub>OV,UV(THR)</sub> より低い電圧になる。時間の測定範囲は、G1 ピン〜G3 ピンの電圧のそれぞれの立ち上がりエッジが (VS1 ピン〜VS3 ピンの電圧) –3V を交差する時点から、G1 ピン〜G3 ピンの電圧のうち、次に優先順位の高い有効な立ち下がりエッジが (VS1 ピン〜VS3 ピンの電圧) –3V を交差する時点までとする。

# 標準的性能特性





#### イネーブル時全電源電流と 電源電圧



Iv1-v3、vout(EN)と電源電圧



△VGと温度



ゲートの立ち下がりスルーレート と温度



ゲートの立ち上がりスルーレート と温度



I<sub>G(DN)</sub>と温度



切り替え時間と温度



有効な遅延オフ時間と温度



# 標準的性能特性



 $C_S = 6.8 nF$   $C_L = 100 \mu F$   $I_L = 1A$  -40V PCH FDD4685

# ピン機能

I<sub>L</sub> = 1A -40V PCH FDD4685

CAS:カスケード出力。複数のLTC4417をカスケード接続するために使用するデジタル出力。多重化した入力電源の数を増やすには、CASピンを別のLTC4417のENピンに接続してください。CASピンの電圧は、すべての入力が無効である場合、外付けのPチャネルMOSFETがオフになることが決定している場合、およびENピンの電圧が1Vより高い場合、それらを示すために内部の20µA電流源によって内部のVLDOの電圧まで高くなります。CASピンは、SHDNピンの電圧が1Vより低くなった場合にも"H"になります。いずれかの入力電源電圧がOV/UVの範囲内に256ms以上入った場合、およびSHDNピンとENピンの電圧が両方とも1Vより高くなった場合、CASピンは"L"になります。CASピンは、ENピンの電圧を1Vより低くした場合にも"L"になります。CASピンは入力電源

電圧とは無関係に5.5Vにすることができます。使用しない場合は、開放のままにしておいてください。

I<sub>L</sub> = 1A -40V PCH FDD4685

EN: チャネルのイネーブル入力。ENピンは、ユーザがOV/UV タイマをリセットすることなく、チャネルの接続および切断を素早く行うことができる高い電圧の入力ピンです。ENピンの電圧が1Vより低い場合は、G1、G2、G3ピンの電圧をそれぞれVS1、VS2、VS3ピンの電圧にすることにより、逆並列接続のすべての外付けPチャネルMOSFETはオフになります。ENピンの電圧が1Vより高い場合は、最も優先順位の高い有効なチャネルが出力に接続されます。ENピンは2µAの電流源によって内部のVLDO電圧になり、外部から最大電圧の36Vまで高くすることができます。使用しない場合は、開放のままにしておいてください。

4417f



# ピン機能

**露出パッド(UFパッケージのみ)**: 露出パッドは開放のままでも、デバイスのグランドに接続してもかまいません。

**G1、G2、G3**: PチャネルMOSFETのゲート駆動出力。G1、G2、およびG3ピンは、逆並列接続の外付けPチャネルMOSFETを制御するときに使用します。G1、G2、およびG3ピンを"L"にすると、G1、G2、およびG3ピンは対応するVS1、VS2、およびVS3ピンの電圧より6V低い電圧にクランプされます。G1、G2、およびG3ピンは、外付けのPチャネルMOSFETのゲート・ピンに接続してください。未使用チャネルの接続については、「2電源動作」のセクションを参照してください。

GND: デバイスのグランド。

HYS: OV/UVコンパレータのヒステリシス入力。HYSピンをグランドに接続すると、OVコンパレータおよびUVコンパレータに30mV固定のヒステリシスが設定されます。HYSピンとグランドの間に抵抗(R<sub>HYS</sub>)を接続すると、内部の30mVヒステリシスが無効になり、値が63mV/R<sub>HYS</sub>のヒステリシス電流が設定されます。この電流はそれぞれOV1、OV2、およびOV3ピンから流れ出し、それぞれUV1、UV2、およびUV3ピンに流れ込みます。使用しない場合は、グランドに接続してください。

OV1、OV2、OV3:過電圧コンパレータの入力。IVより高い立ち上がり電圧が入力されると、過電圧事象の信号が伝達され、各入力電源チャネルは無効になります。目的の過電圧しきい値を実現するため、OV1、OV2、およびOV3ピンには、それぞれV1、V2、およびV3ピンとの間に外付けの抵抗分割器を接続します。コンパレータのヒステリシスは、内部で固定の30mVに設定しても、HYSピンを介して外部から設定してもかまいません。使用しないピンはグランドに接続してください。

SHDN:シャットダウン入力。SHDNピンの電圧を0.8Vより低くすると、逆並列接続の外付けPチャネルMOSFETデバイスはすべてオフになり、LTC4417は低電流状態を強制されて、V1、V2、およびV3ピンを有効化するときに使用する256msのタイマはリセットされます。SHDNピンの電圧を0.8Vより高くすると、チャネルを有効化して接続することができます。SHDNピンの電圧は2μAの電流源によって内部のVLDO電圧まで高くなり、外部から最大電圧の36Vまで高くすることができます。使用しない場合は、開放のままにしておいてください。

UV1、UV2、UV3: 低電圧コンパレータの入力。1Vより低い立ち下がり電圧が入力されると、低電圧事象の信号が伝達され、各入力電源チャネルは無効になります。目的の低電圧しきい値を実現するため、UV1、UV2、およびUV3ピンを抵抗分割器を介してそれぞれV1、V2、およびV3ピンとグランドの間に接続します。コンパレータのヒステリシスは、内部で固定の30mVに設定しても、HYSピンを介して外部から設定してもかまいません。使用しないチャネルのピンはグランドに接続してください。

V1:最も優先順位の高い入力電源。V1ピンの電圧がユーザ定義のOV/UV電圧範囲内に256msの間とどまると、V1ピンは逆並列接続の外付けPチャネルMOSFETを介してV<sub>OUT</sub>ピンに接続されます。チャネルを使用しない場合は、V1ピンをグランドに接続してください。バイパス・コンデンサの推奨事項については、「アプリケーション情報」を参照してください。

V2:優先順位が2番目の入力電源。V2ピンの電圧がOV/UV電圧範囲内に256msの間とどまると、V1ピンの電圧がそのOV/UV要件を満たしていない場合に限り、V2ピンは逆並列接続の外付けPチャネルMOSFETを介してVOUTピンに接続されます。チャネルを使用しない場合は、該当のピンをグランドに接続してください。バイパス・コンデンサの推奨事項については、「アプリケーション情報」を参照してください。

V3:優先順位が3番目の入力電源。V3ピンの電圧がOV/UV電圧範囲内に256msの間とどまると、V1ピンとV2ピンの電圧がそのOV/UV要件を満たしていない場合に限り、V3ピンは逆並列接続の外付けPチャネルMOSFETを介してVouTピンに接続されます。チャネルを使用しない場合は、該当のピンをグランドに接続してください。バイパス・コンデンサの推奨事項については、「アプリケーション情報」を参照してください。

VALID1、VALID2、VALID3: 有効なチャネルのインジケータ出力。VALID1、VALID2、およびVALID3ピンは、それぞれV1、V2、およびV3ピンの電圧がOV/UVの範囲内に256ms以上とどまると"L"になり、OV/UVの範囲から外れると解放される高電圧のオープンドレイン出力です。VALID1、VALID2、およびVALID3ピンと目的の電源(最大36V)の間に抵抗を接続して、プルアップ回路を形成してください。使用しない場合は、開放のままにしておいてください。

VS1、VS2、VS3:外付けPチャネルMOSFETの共通ソース接続点。VS1、VS2、およびVS3ピンの役割は、V1、V2、およびV3ピンの電圧とVoutピンの電圧のうち高い方の電圧をゲート・ドライバに供給することです。VS1、VS2、およびVS3ピンは、それぞれ逆並列接続のPチャネルMOSFETの共通ソース接続点に接続します。チャネルを使用しない場合は、該当のピンをグランドに接続してください。バイパス・コンデンサの推奨事項については、「アプリケーション情報」のセクションを参照してください。

Vour: 出力電圧の供給および検出ピン。Vourは、出力電圧が入力電源電圧よりも120mV以上低くなっていない場合、入力電源を出力に接続しないようにするために使用される出力電圧検出ピンです。通常動作時には、Vourピンの電圧が2.4Vを超えると、内部回路のほとんどにこのピンから電力が供給されます。Vourピンは出力に接続してください。バイパス・コンデンサの推奨事項については、「アプリケーション情報」のセクションを参照してください。



# 機能ブロック図



# タイミング図



## 動作

「機能ブロック図」には、このデバイスの主な機能ブロックを示しています。LTC4417は、ユーザ定義の優先順位に基づいて、3つの電源のうち1つを共通の出力(V<sub>OUT</sub>)に接続します。接続は、逆並列接続の外付けPチャネルMOSFETを導通させることによって行われます。最も高い電源電圧を常時出力に通過させるダイオードORとは異なり、LTC4417では、電圧の低い電源を1次電源として使用し、電圧の高い電源を2次電源またはバックアップ電源として使用できます。

通常動作中、LTC4417は、高精度の過電圧コンパレータおよび低電圧コンパレータを使用し、そのOV1、OV2、OV3の各ピンとUV1、UV2、UV3の各ピンをそれぞれ介してV1、V2、V3を継続的にモニタします。最も優先順位の高い入力電源の電圧がそれぞれOV/UVの範囲内に256ms以上とどまると、その電源は有効とみなされ、逆並列接続の外付けPチャネルMOSFETを介してVOUTに接続されます。入力電源V1、V2、およびV3が有効になると、 $\overline{VALID1}$ 、 $\overline{VALID2}$ 、および $\overline{VALID3}$ ピンは"L"になってそのことを示します。

OVしきい値とUVしきい値のヒステリシスは調整できます。 HYSピンとグランドの間に抵抗(R<sub>HYS</sub>)を接続すると、OV/UV の範囲から外れたときに、値が63mV/R<sub>HYS</sub>の電流がOV1、 OV2、およびOV3ピンから流れ出し、UV1、UV2、およびUV3 ピンに流れ込んでヒステリシスが発生します。HYSピンをグランドに接続すると、OVコンパレータとUVコンパレータのヒステリシスは30mVに設定されます。詳細については「アプリケーション情報」を参照してください。

チャネルの遷移時に、モニタ回路はブレーク・ビフォア・メーク・アーキテクチャを使用して、入力チャネル間の相互導通と Voutからの逆導通を防止します。VGS コンパレータは、切断しているチャネルのゲート・ピン電圧(G1、G2、またはG3)をモニタします。ゲート電圧とその共通ソース接続点(VS1、VS2、またはVS3)との電圧差が350mVになると、VGS コンパレータは出力をラッチして該当チャネルがオフであることを示し、次に優先順位の高い有効な入力電源のVoutへの接続を許可して、チャネル間の相互導通を防止します。該当チャネルがオンすると、ラッチはリセットされます。

チャネルの切り替え時にVouTからV1、V2、およびV3への逆 導通を防止するため、REVコンパレータは接続中の入力電源 電圧(V1、V2、またはV3)と出力電圧(VouT)をモニタします。 REVコンパレータは、出力電圧の低下が逆電流遮断しきい値 である120mVだけ入力電圧より低くなるまで接続を遅延させ ます。REVコンパレータの出力はラッチされ、その該当チャネ ルがオフするとリセットされます。 LTC4417のゲート・ドライバは、強力なPチャネルのソース・フォロワと2 $\mu$ Aの電流源により、G1、G2、およびG3ピンの電圧を低くします。クランプ電圧に達すると、Pチャネルのソース・フォロワは逆バイアスされるので、G1、G2、およびG3ピンの電圧は2 $\mu$ Aの電流源によってクランプ電圧に保持されたままになります。起動時の突入電流を最小限に抑えるため、ゲート・ドライバは最初の入力電源をソフトスタートで起動して $V_{OUT}$ に接続し、いずれかのチャネルが切り離されるか32msが経過したら5 $V_{MS}$ 前後の速度で終了します。スルーレート制御が終了すると、ゲート・ドライバは逆並列接続の外付けPチャネルMOSFETを必要に応じて素早くオン/オフします。 $\overline{S}$ HDNピンが"L"から"H"に遷移するか、 $V_{OUT}$ が0.7Vより低くなると、ソフトスタートは動作を再開します。

ENピンの電圧を1Vより高くすると、最も優先順位の高い有効な入力電源が $V_{OUT}$ ピンに接続されます。高電圧のENコンパレータは、ENピンの電圧が1Vより低くなると、すべてのチャネルを切り離します。LTC4417はOVピンとUVピンのモニタを継続し、現在の入力電源の状態を $\overline{VALID1}$ 、 $\overline{VALID2}$ 、および $\overline{VALID3}$ ピンに反映させます。4つ以上の電源に優先順位を付ける必要がある場合は、優先順位の高いLTC4417のCASピンを優先順位の低いLTC4417のENピンに接続します。 $V_{OUT}$ を0.7Vより低い電圧にすることが可能な場合、次に接続する入力電源はソフトスタートで起動します。

SHDNピンの電圧が強制的に0.8Vになると、高電圧のSHDNコンパレータにより、LTC4417は低電流状態を強いられます。低電流状態の間、すべてのチャネルは切り離され、OVコンパレータおよびUVコンパレータはディスエーブルされ、すべての256msタイマはリセットされます。SHDNピンが"L"から"H"に遷移すると、VOUTへの接続が最初に有効になった入力がソフトスタートで起動します。

入力電源が1つ以上存在し、その電圧が2.3Vより高い場合、2つの独立した内部電源レールによってLTC4417は必ず機能します。VBESTGENは、V1、V2、V3、VOUTのうち最も高い電圧からVBLDOレールを生成します。VBLDOは、UVLO、バンドギャップ、およびVOUTコンパレータに電力を供給します。内部のVLDOは、それ以外のすべての回路にVOUTから電力を供給します。ただし、VOUTが2.4Vより高いことが前提です。VOUTが2.3Vより低い場合、VLDOは、それ以外のすべての回路に、最も優先順位が高い使用可能な電源から電力を供給します。すべての電源が無効な場合やLTC4417がシャットダウンしている場合、VLDOはVBLDOに接続されます。

LINEAR TECHNOLOGY

## はじめに

LTC4417は高度な処理が可能な高電圧トリプル負荷スイッチで、所定のピン優先順位および妥当性に基づいて3つの入力電源のうち1つを共通の出力に自動的に接続します。V1には最高の優先順位が、V3には最低の優先順位が定義されており、電圧には関係ありません。入力電圧がユーザ定義の過電圧(OV)範囲内および低電圧(UV)範囲内に256ms以上とどまると、入力電源は有効と定義されます。

接続された入力電源の電圧がユーザ定義のOV/UV範囲から外れ、OV/UVの範囲外に8µs以上とどまると、そのチャネ

ルは切断され、次に優先順位の高いチャネルが共通出力に接続されます。優先順位の低い入力電源がVourに接続されていて、それより優先順位の高い入力電源が有効になると、LTC4417は優先順位の低い電源を切断して、優先順位の高い入力電源をVourに接続します。

標準的なLTC4417アプリケーションは、複数の入力電源の 予測可能な自律式負荷制御が求められるシステムです。これ らの電源は、必ずしも電圧が異なる必要はなく、最も高い電 圧が主要電源である必要もありません。LTC4417の標準的な アプリケーション回路を図1に示します。外付け部品の選択 の詳細については以下のセクションで詳しく説明します。



図1. 標準的なハンドヘルド・コンピュータ・アプリケーション



## 動作範囲の定義

活線挿入時にノイズやトランジェント電圧の事象から保護するため、LTC4417では、入力電源がOV/UVの範囲内に256ms以上とどまって有効になることが必要です。各入力電源のOV/UV範囲は、図1に示すように、入力電源とGNDの間に接続されている抵抗分割器(たとえば、入力電源V1の場合はR1、R2、およびR3)で設定します。OVおよびUVの入力電源しきい値に合わせて抵抗分割器の値を設定する場合は、入力電源の許容誤差、OVおよびUVコンパレータの1.5%の誤差、R1、R2、およびR3の許容誤差、および最大±20nAのOV/UVピン漏れ電流を考慮に入れてください。

許容誤差の検討以外に、ヒステリシスは有効な入力電源動作範囲を狭めます。入力電源は、その電圧を狭まった入力電源動作範囲内に入れて有効化する必要があります。図2を参照すると、電源V1がUVフォルト状態から脱するには、V1の電圧がUVHYSより高くなる必要があります。OVフォルトが発生した場合、V1がOVフォルトから脱するには、V1の電源電圧がOVHYSの電圧より低い電圧まで戻る必要があります。



図2.0Vしきい値、UVしきい値、およびヒステリシス電圧

OVおよびUVコンパレータのヒステリシスは、HYSピンを介して設定します。これには2つのオプションがあります。図3に示すように、HYSピンとGNDの間に抵抗( $R_{HYS}$ )を接続すると、UV1、UV2、およびUV3ピンに流れ込み、OV1、OV2、およびOV3ピンから流れ出す $I_{OV\_UV(HYS)}$ が設定されます。 $R_{HYS}$ の値は式(1)で計算します。 $R_{HYS}$ は、ヒステリシス電流を50nA~500nAの範囲に制限するように選択します。

$$R_{HYS} = \frac{63mV}{I_{OVUV(HYS)}} \tag{1}$$

CCC,  $50nA \le I_{OVUV(HYS)} \le 500nA$  Cf.



図3. LTC4417の外部ヒステリシス

図3に示す1列の抵抗分割器R1、R2、およびR3を2列の抵抗列R4-R5およびR6-R7に分割すれば、OVおよびUVのヒステリシスの値を個別に設定できます。このような構成では、上側の抵抗でヒステリシスの大きさを定義し、下側の抵抗でしきい値を定義します。値を計算するには、式(2)および(3)を使用します。

$$R_{TOP} = \frac{HYST}{I_{OVUV(HYS)}}$$
 (2)

ここで、HYSTはV1での目的のヒステリシス電圧です。

$$R_{BOTTOM} = \frac{R_{TOP}}{(OV/UVThreshold) - 1}$$
 (3)

値の大きい独立したヒステリシス電圧が必要な場合は、やはり図3に示すように、T字型の抵抗構造を使用してヒステリシスの値を定義することができます。抵抗R8~R10を使用して目的のOVおよびUVしきい値を設定したら、R11およびR12は次式を使用して計算します。

$$R11 = \frac{R8 \bullet \left[0V_{HYS} - I_{0VUV(HYS)} \bullet (R9 + R10)\right]}{I_{0VUV(HYS)} \bullet (R8 + R9 + R10)}$$
(4)

R12 = 
$$\frac{(R8 + R9) \cdot \left[UV_{HYS} - I_{OVUV(HYS)} \cdot R10\right]}{I_{OVUV(HYS)} \cdot (R8 + R9 + R10)}$$
 (5)

ここで、 $OV_{HYS}$ 、 $UV_{HYS}$ は、 $V1 \sim V3$ での目的のOVおよび UVヒステリシス電圧の大きさであり、 $I_{OVUV(HYS)}$ は設定され たヒステリシス電流です。

LINEAD

有効な動作範囲の縮小を利用して、切断された高インピーダンスの入力電源を再接続しないようにすることができます。たとえば、全直列抵抗が675mΩの直列に接続された3本の単3アルカリ電池を使用して500mAを供給する場合、直列抵抗に起因する電圧降下は337.5mVになります。電池が放電され、UVフォルトによって切断されると、3本組の単3電池の内部直列抵抗両端の電圧降下は337.5mVに戻ります。30mV固定の内部ヒステリシスを使用すると、入力ピンでのヒステリシスはわずか81mVとなり、入力電源の再有効化および再接続が可能となる場合があります。外部ヒステリシスを使用すると、図4に示すように、ヒステリシス電圧が400mVまで増加するので、再接続の問題が起こりにくくなるか解消されます。



図4. 高めのUV ヒステリシスを設定することによる 不要な再接続の防止

図5に示すようにHYSピンをGNDに接続すると、内部の30mV固定ヒステリシスが選択され、入力電源電圧の3%という結果になります。



図5. オプションのフィルタ・コンデンサと手動切断用 MOSFETを取り付けた場合のLTC4417内部ヒステリシス

## OVピンおよびUVピンでのノイズの除去

LTC4417のOV/UVフォルト・フィルタ時間は8µsです。8µsのフィルタ時間では不十分な場合は、OV ピンまたはUV ピンと GND の間にフィルタ・コンデンサを追加してフォルト・フィルタ時間を延長し、トランジェント事象を乗り切ります。UV ピンのフォルト・フィルタ時間延長コンデンサ(C<sub>UVF</sub>)を図5に示します。

UVピンの $C_{UVF}$ を選択するときは式(6)を使用し、OVピンの $C_{OVF}$ を選択するときは式(7)を使用します。

$$C_{UVF} = t_{DELAY} \cdot \frac{R1 + R2 + R3}{R3 \cdot (R1 + R2)} \cdot In \left[ \frac{V_i - V_f}{1V - V_f} \right]$$
 (6)

$$C_{OVF} = t_{DELAY} \bullet \frac{R1 + R2 + R3}{R1 \bullet (R2 + R3)} \bullet In \left[ \frac{V_i - V_f}{1V - V_f} \right]$$
 (7)

ここで、最終入力電圧 $V_f$ および初期入力電圧 $V_i$ は、図6に示すように、入力電源ステップを抵抗分割した値です。



図6. フォルト・フィルタの時間延長

フィルタ時間の遅延を延長すると、高速のUVフォルトおよびOVフォルトに対する応答が遅くなります。UVピンのフォルト・フィルタ時間の遅延を延長すると、OVピンの遅延も長くなります。これが望ましくない場合は、図3に示すように1列の抵抗を2列に分けてください。

## 優先順位の再割り当て

接続されている入力電源は、UVフォルトを人為的に作成することによって手動で切断できます。例を図5に示します。NチャネルMOSFET (M2)がオンすると、UV1ピンの電圧は1Vより



低くなります。その結果、LTC4417はV1を切断して、次に優先順位の高い有効なチャネルをVoutに接続します。外付けのNチャネルMOSFETを選択する場合は、抵抗分割器を調整して消費電流を増やすことによってUVとOVのしきい値を設定するときに、ドレインの漏れ電流を考慮に入れるようにしてください。

## 外付けPチャネル MOSFET の選択

LTC4417は、逆並列接続の外付けPチャネルMOSFETを駆動して入力電源と負荷の間を流れる負荷電流を導通させるか、または遮断します。外付けのPチャネルMOSFETを選択する場合、考慮すべき重要なパラメータは、オン抵抗( $R_{DS(ON)}$ )、ドレイン-ソース間耐圧の絶対最大定格( $BV_{DSS(MAX)}$ )、しきい値電圧( $V_{GS(TH)}$ )、電力損失、および安全動作領域(SOA)です。

必要な $R_{DS(ON)}$ を求めるには、式(8)を使用します。ここで $V_{DROP}$ は、アプリケーションの最大負荷電流( $I_{L(MAX)}$ )が流れる場合、2つの直列MOSFETの両端に生じる必要な最大電圧降下です。外付けのPチャネルMOSFETデバイスを並列に接続することにより、抵抗をさらに低減し、並列化した各MOSFETの電力損失をさらに減少させることができます。

$$R_{DS(ON)} \le \frac{V_{DROP}}{2 \cdot I_{L(MAX)}} \tag{8}$$

クランプされたゲート駆動出力は、共通のソース接続点から 4.5V(最小)です。ロジック・レベルまたはしきい値が低めの外付け MOSFET を選択して、オーバードライブが適切になるようにしてください。クランプ電圧より電圧の低い入力電源を使用するアプリケーションでは、完全な導通を保証するために、しきい値が入力電源電圧より十分に低い外付け MOSFET を選択してください。

外付けのPチャネルMOSFETデバイスは、そのBVDSS(MAX) 定格をアプリケーションで超えないようにすることが絶対 に必要です。アプリケーションで出現する電圧より高い BVDSS(MAX) 定格のデバイスを選択してください。入力容量または出力容量あるいはその両方の値が小さいスイッチング誘導性電源の入力には、追加の予防措置が必要なことがあります。詳細については、「トランジェントに対する電源の保護」のセクションを参照してください。

通常の動作では、外付けのPチャネルMOSFETデバイスは、完全に導通していて電力損失が比較的低い状態か、オフしていて電力損失がない状態のいずれかです。ただし、スルーレートが制御された起動時には、外付けのPチャネルMOSFETで多大な電力損失が発生します。外付けのPチャネルMOSFETは、スルーレートが制限される最初のターンオン時に最大の電力を損失します。この場合、MOSFETが電流を供給している間は、その両端に全入力電圧が印加されます。電力損失は出力電圧が上昇するにつれて直ちに減少し始め、MOSFET両端の電圧降下を減少させます。

特定のデバイスがソフトスタートをサポートできるかどうかを 調べるための慎重な方法は、瞬間的な電力の最大値が出力 スルーイングの開始時にメーカのSOA曲線の範囲内であるこ とを確認する方法です。まず、式(9)を使用してソフトスタート の時間を求め、式(10)を使用して負荷コンデンサに流れ込む 突入電流を求めます。

$$t_{\text{STARTUP}} = \frac{V_{\text{IN}}}{5[V/ms]} \tag{9}$$

$$I_{MAXCAP} = C_L \bullet 5000[V/s] \tag{10}$$

外付けのMOSFETによる起動時の電力損失( $P_{SS}$ )は、 $V_{IN}$ および $I_{MAXCAP}$ を使用して、式(11)で定義されます。LTC4417が通電中の $I_L$ によりソフトスタートで起動する場合は、その分の負荷電流を $I_{MAXCAP}$ に追加する必要があり、 $P_{SS}$ は式(12)で計算します。

$$P_{SS} = V_{IN} \bullet I_{MAXCAP} \tag{11}$$

$$P_{SS} = V_{IN} \bullet (I_{MAXCAP} + I_{L}) \tag{12}$$

Pssと単一パルスの時間tstartupが、選択したMOSFETの安全動作領域(SOA)内に入っていることを確認してください。抵抗分割器が最大動作温度でドレイン-ソース間漏れ電流を流し込むことができることを確認してください。ドレイン-ソース間の最大漏れ電流 Ipss については、メーカのデータシートを参照してください。

推奨のPチャネルMOSFETのリストを表1に示します。このセクションに概要を示す手順に従い、選択したMOSFETのメーカのデータシートに記載のSOA曲線を使用して、アプリケーションでの適合性を確認してください。

表1. 推奨のPチャネルMOSFETのリスト

| V1, V2, V3    | MOSFET     | V <sub>TH(MAX)</sub> | V <sub>GS(MAX)</sub> | V <sub>DS(MAX)</sub> | 25℃でのR <sub>DS(ON)</sub><br>の最大定格 |
|---------------|------------|----------------------|----------------------|----------------------|-----------------------------------|
| ≤5V           | Si4465ADY  | -1V                  | ±8V                  | -8V                  | -4.5Vで9mΩ<br>-2.5Vで11mΩ           |
| ≤10V          | Si4931DY*  | -1V                  | ±8V                  | -12V                 | -4.5Vで18mΩ<br>-2.5Vで22mΩ          |
| ≤18V          | FDS8433A   | -1V                  | ±8V                  | -20V                 | -4.5V で47mΩ<br>-2.5V で70mΩ        |
| ≤18V          | IRF7324*   | -1V                  | ±12V                 | -20V                 | -4.5Vで18mΩ<br>-2.5Vで26mΩ          |
| ≤28V          | Si7135DP   | -3V                  | ±20V                 | -30V                 | -4.5Vで6.2mΩ                       |
| $\leq$ 28 $V$ | FDS6675BNZ | -3V                  | ±20V                 | -30V                 | −4.5Vで22mΩ                        |
| $\leq$ 28 $V$ | A04803A*   | -2.5V                | ±20V                 | -30V                 | –4.5V で 46mΩ                      |
| ≤36V          | SUD50P04   | -2.5V                | ±20V                 | -40V                 | –4.5V で 30mΩ                      |
| ≤36V          | FDD4685    | -3V                  | ±20V                 | -40V                 | –4.5V で 35mΩ                      |
| ≤36V          | FDS4685    | -3V                  | ±20V                 | -40V                 | -4.5Vで35mΩ                        |
| ≤36V          | Si4909DY*  | -2.5V                | ±20V                 | -40V                 | -4.5Vで34mΩ                        |
| ≤36V          | Si7489DP   | -3V                  | ±20V                 | -100V                | -4.5Vで47mΩ                        |

<sup>\*</sup> はデュアルPチャネルであることを示す

## 逆雷圧保護

LTC4417は、V1、V2、およびV3ピンに印加された、VouTを基準にして最大-84Vまでの逆電圧に耐えられるように設計されています。逆電圧の定格が大きいことにより、36Vの入力電源と、VouTピンに接続されている下流のデバイスが、-42V(絶対最大定格)という高い逆電圧接続から余裕をもって保護されます。

VoutとV1、V2、またはV3との間で予想される逆電圧に対応できるBV<sub>DSS(MAX)</sub>定格を持つ逆並列接続のPチャネルMOSFETを選択します。逆接続が保護された入力(V1、V2、およびV3)に接続されたトランジェント電圧サプレッサ(TVS)が双方向であることと、入力コンデンサの定格が負の電圧に対する値であることを確認してください。

### 逆電流の遮断

チャネルを高い電圧から低い電圧に切り替える場合、REVコンパレータは、VOUTの電圧が接続先チャネルの電圧より120mV低いことを検証し、その後、新しいチャネルをVOUTに接続するのを許可します。これにより、切り替え時に逆方向の導通が発生する可能性は皆無かそれに近い状況が確保されます。



図7. 逆電流の遮断

例を図7に示します。優先順位の高い入力電源(V1)が挿入されると、V2は最初は $V_{OUT}$ に接続されます。LTC4417はV1を有効化してV2を切断し、負荷電流を負荷容量で割った値で決まるスルーレートで $V_{OUT}$ を18Vから11.88Vに低下させます。 $V_{OUT}$ が11.88Vに低下すると、LTC4417はV1を $V_{OUT}$ に接続します。

### Vourの容量の選択

出力での電圧低下が最小になるようにするには、チャネル切り替え時の不動作時間を乗り切るのに十分な容量の低ESRコンデンサを選択してください。低ESRの大容量コンデンサは、出力電圧に対するIRによる電圧降下を低減できる上に、このコンデンサからは負荷電流が供給されます。式(13)を使用して、OV/UVコンパレータの遅延(tpVALID(OFF))とブレーク・ビフォア・メーク時間(tG(SWITCHOVER))を加えた時間を乗り切る負荷コンデンサの値を計算します。

$$C_{L} \ge \frac{I_{L(MAX)} \cdot \left( t_{G(SWITCHOVER)} + t_{p} \overline{VALID(OFF)} \right)}{V_{OUT\_DROOP(MAX)}}$$
(13)

ここで、I<sub>L(MAX)</sub>は流れる最大負荷電流、V<sub>OUT\_DROOP(MAX)</sub>は出力での電圧低下の最大許容量を表します。

式(13)では、突入電流制限回路が不要であることが前提になっています。必要な場合は図8を参照し、CLに対して次の式(14)を使用してください。

 $C_{I} \geq$ 

$$\frac{I_{L(MAX)} \bullet \left( t_{G(SWITCHOVER)} + t_{p\overline{VALID}(OFF)} + 0.79 \bullet R_{S} \bullet C_{S} \right)}{V_{OUT} \ DROOP(MAX)}$$
 (14)



ここで、 $R_S$ および $C_S$ は図8に示す部品の値です。 $R_S$ と $C_L$ を選択するときは、反復処理が必要になります。まず、 $0.79 \cdot R_S \cdot C_S = 10 \mu s$  と仮定することから始めて、式(14)を使用して $C_L$ を選択します。突入電流制限回路の詳細と $R_S$ の選択の詳細については、「突入電流と入力電圧の電圧低下」のセクションを参照してください。



図8. スルーレートで制限するゲート駆動

## ゲート・ドライバ

1つのチャネルがオンになると、LTC4417は、Pチャネルのソー ス・フォロワおよび2µAの電流源により、共通ゲート接続ピン (G1、G2、およびG3)の電圧を低くします。VS1、VS2、および VS3ピンの電圧が5V以上になると、VSピンとGピンの間に 10nFを接続している場合、立ち上がりスルーレートは12V/us になり、立ち下がりスルーレートは4V/µsになります。VS1、 VS2、およびVS3ピンの電圧が5Vより低いと、スルーレート は低くなります。詳細については、標準的な曲線を参照してく ださい。G1、G2、およびG3ピンの電圧が6.2Vのクランプ電 圧に近づくにつれ、ソース・フォロワはその電流を順調に減ら しますが、これに対して2µAの保持電流はG1、G2、およびG3 ピンの電圧を引き続き上昇させて最終クランプ電圧に達する ので、ソース・フォロワには逆バイアスがかかるようになります。 G1、G2、およびG3ピンの電圧をクランプすると、逆並列接続 の外付けPチャネルMOSFETのゲート-ソース間酸化膜に過 電圧ストレスが加わるのを防止できます。G1、G2、およびG3 ピンへの漏れ電流が2µAの保持電流を超えると、G1、G2、お よびG3ピンの電圧がクランプ電圧より高くなり、この状態で はソース・フォロワが導通して過剰電流を吸い込みます。チャ ネルがオフになると、ゲート・ドライバはオン抵抗が16Ωのス イッチを使用して共通ゲートの電圧を共通ソースの電圧に引 き上げ、迅速なターンオフを実行します。

起動時の突入電流を最小限に抑えるため、ゲート・ドライバ は最初の入力のゲート駆動回路をソフトスタートで起動して Vout ピンに接続します。ゲート・ピンの電圧は安定化され、Vout ピンの立ち上がり速度は一定の5V/msになります。いずれかのチャネルが切断されるか32msが経過すると、スルーレート制御は終了します。ソフトスタートが終了すると、ゲート・ドライバは逆並列接続の外付けPチャネルMOSFETを必要に応じて素早くオン/オフします。SHDNピンが"L"から"H"に遷移するか、Voutが0.7Vより低くなると、ソフトスタートは動作を再開します。

### 突入電流と入力電圧の電圧低下

V<sub>OUT</sub>の制御を低電圧の電源から高電圧の電源に切り替えると、低電圧出力の低ESR大容量コンデンサへの短時間の接続時に流れる高い突入電流が原因で、大幅な電圧低下が発生することがあります。この高い突入電流は、望ましくないUVフォルトを引き起こすのに十分な大きさになる場合があります。

高電圧の入力を低電圧の出力に接続するときに、突入電流制限回路を追加せずにUVフォルトを誘発しないようにするには、式(15)に示すように、入力バイパス・コンデンサの大きさを、必要な突入電流を供給するのに十分な値にしてください。

$$C_{V1} \ge C_L \cdot \left( \frac{V1 - V_{OUT(INIT)}}{V1_{DROOP}} - 1 \right)$$
 (15)

ここで、 $V_{OUT(INIT)}$ は、 $V_{1}$ ピンの電圧より低い電源電圧から電力を供給する場合の出力電圧の初期値、 $C_{V_{1}}$ は $V_{1}$ ピンに接続されているバイパス・コンデンサ、 $C_{L}$ は出力コンデンサ、および $V_{1}$ DROOPは $V_{1}$ ピンでの最大許容電圧低下値です。 $C_{V_{1}}$ は、ESR両端での電圧ステップを最小限に抑えるための低ESRコンデンサにしてください。

入力容量および出力容量を選択するのでは目的とする最大の入力電圧低下値を設定できない状況か、ピークの突入電流が外付けのPチャネルMOSFETの最大パルス・ドレイン電流 ( $I_{DM}$ )に違反する状況では、出力電圧を制限するスルーレートで突入電流を制限することができます。図8に示すように抵抗、コンデンサ、およびショットキ・ダイオードを使用してゲート・ドライバを構成し、出力をスルーレートで制限することができます。抵抗 $R_S$ とコンデンサ $C_S$ の直列接続は出力のスルーレートを制限するのに対して、ショットキ・ダイオード $D_S$ は、G1ピンの電圧がVS1ピンの電圧になると経路を高速でターンオフすることができます。

目的の入力電圧降下  $(V1_{DROOP})$  と既知の電源抵抗  $(R_{SRC})$  を使用すると、直列抵抗  $(R_S)$  を式 (16) で計算できます。ここで、 $\Delta V_{G(SINK)}$  は LTC4417 のシンク・クランプ電圧、 $V_{GS}$  は負

44171



荷電流および突入電流駆動時の外付けPチャネルMOSFETのゲート-ソース間電圧、 $C_S$ はスルーレート・コンデンサ、および $C_L$ は $V_{OUT}$ の保持容量です。出力負荷電流( $I_L$ )は、簡略化のるため無視されます。 $C_S$ は外付けPチャネルMOSFETの $C_{RSS(MAX)}$ の10倍以上の大きさのもの、 $C_{VS}$ は $C_S$ の10倍の大きさのものを選択します。

$$R_{S} \ge \frac{\left(\Delta V_{G(SINK)} - V_{GS}\right) \cdot C_{L} \cdot R_{SRC}}{C_{S} \cdot V_{DROOP}}$$
(16)

式(17)を使用して、突入電流の制限値がパルス・ドレイン電流の絶対最大定格I<sub>DM</sub>より低いことを確認します。

$$I_{\text{INRUSH}} = \frac{V1_{\text{DR00P}}}{R_{\text{SRC}}} \tag{17}$$

外付けPチャネルMOSFETの逆転送容量( $C_{RSS}$ )を $C_{S}$ の代わりに使用する場合は、式(16)で $C_{S}$ を $C_{RSS}$ に置き換えてください。ここで、 $C_{RSS}$ は $V_{DS}$ 電圧が最小のときの値であり、 $R_{S}$ に対して計算します。 $C_{RSS}$ のサイズによっては、 $R_{S}$ が大きくなることがあります。ゲートの漏れ電流によってチャネルが不用意にオフにならないように、全温度範囲にわたって注意が必要です。このことは、特にゲート-ソース間が組み込みのツェナーで保護されたデバイスの場合に当てはまります。 $C_{RSS}$ の特性は非直線的なので、ベンチによる注意深い特性評価を強く推奨します。

前述の分析では、入力電源電圧と外付けPチャネルMOSFETのドレインの間の入力インダクタンスが小さいと想定しています。入力インダクタンスが大きい場合は、値が $C_L$ よりはるかに大きい $C_{V1}$ を選択し、 $R_{SRC}$ を $C_{V1}$ のESRで置き換えてください。

出力をスルーレートで制限する場合は、選択した外付けPチャネル MOSFET にの電力損失がメーカの SOA を超えないようにしてください。「外付けPチャネル MOSFET の選択」のセクションを参照してください。

## トランジェントに対する電源の保護

OVフォルトまたはUVフォルトが原因でLTC4417による急な切り替えが行われると、長いケーブルが接続された電源など、誘導性入力の電源による大規模なトランジェント過電圧事象が発生することがあります。場合によっては、トランジェント過電圧状態が公称電圧の2倍を超えることもあります。こうした事象が発生すると、外付けデバイスとLTC4417が損傷する可能性があります。クランプされていない誘導性アプリケーションでは逆並列接続の外付けPチャネルMOSFETデバイスがその単一パルス・アバランシェ・エネルギー規格(EAS)を超えないようにすることと、LTC4417の入力電圧が絶対最大定格を超えないようにすることが必須です。

誘導性電圧スパイクを最小限に抑えるには、配線の幅を広げるか、配線のメッキの重量を増やしてください。リニアテクノロジーの「アプリケーション・ノート88」に説明されているように、スナバ回路を追加すると入力の電圧スパイクが抑えられ、入力にトランジェント・サージ・サプレッサを取り付けると電圧がクランプされます。トランジェント電圧サプレッサ(TVS)は、入力の短絡、または逆電圧接続が生じる可能性があるすべての入力電源ピン(V1、V2、およびV3)に取り付けてください。Voutに電力を供給している入力電源が短絡する可能性がある場合は、図9に示すように、トランジェント電圧サプレッサをVoutピンにも取り付けてください。

トランジェント電圧サプレッサを選択する場合は、逆スタンドオフ電圧  $(V_R)$  がアプリケーションの動作電圧以上であること、ピーク・パルス電流  $(I_{PP})$  がピーク・トランジェント電圧を電源インピーダンスで割った値より大きいこと、定格の  $I_{PP}$  での最大クランピング電圧  $(V_{CLAMP})$  が LTC4417 の絶対最大定格および逆並列接続されたすべての外付けPチャネル MOSFET の $BV_{DSS}$  より低いことを確認してください。

20Vより低いアプリケーションでは、外付けPチャネル MOSFETのBVDSSとLTC4417の絶対最大定格より低い場



図9. トランジェント電圧の抑制



合、トランジェント電圧サプレッサが不要なことがあります。外付けPチャネルMOSFETのBV<sub>DSS</sub>を瞬間的に超える場合は、MOSFETによって吸収されるアバランシェ・エネルギーが単一パルス・アバランシェ・エネルギー規格(EAS)を超えないようにしてください。電圧スパイクはスナバ回路によってさらに抑えることができます。

## 入力電源とVoutの短絡

入力が短絡すると、電流のスルーレートが高くなることがあります。入力経路および出力経路の直列の寄生インダクタンスとの結合により、デバイスを破壊する可能性があるトランジェントが入力ピンおよび出力ピンに発生することがあります。Voutに電力を供給していない入力に短絡が発生した場合、システムへの影響はありません。共通のゲートが共通のソースに接続されている逆並列接続の外付けPチャネルMOSFETでは、ドレイン接続点の両側に印加されている電圧がBVDSSを超えない限り、その電圧に関係なく、電流は当然流れません。

Voutに電力を供給している入力に短絡が発生した場合は、逆並列接続のPチャネルMOSFETを介した高い導通電流と出力への低インピーダンスの接続により、問題が複雑になります。LTC4417が大量の入力短絡電流を遮断すると、V1、V2、およびV3ピンには大きな負の電圧スパイクが加わるのに対して、出力には大きな正の電圧スパイクが加わることがあります。

入力または出力の短絡が発生した場合に、LTC4417とその関連デバイスへの損傷を防ぐには、図9に示すように入力ピンおよび出力ピンを保護することが必要なことがあります。入力ピン(V1、V2、およびV3)は単方向または双方向のTVSを使用して保護し、VOUTピンは単方向のTVSを使用して保護します。意図的または寄生の直列抵抗を持つ0.1μF~10μFの範囲の入力コンデンサおよび出力コンデンサを接続すると、電圧スパイクを抑えるのに役立ちます。一般的な検討事項については、リニアテクノロジーの「アプリケーション・ノート88」を参照してください。

V1、V2、およびV3ピンからVOUTピンまでの接続は低インピーダンスなので、出力に短絡すると入力電源のUVフォルトが発生します。UVしきい値が十分高く、短絡時の抵抗値が十分大きい場合、LTC4417は入力を切断します。電流が急速に変化すると出力の電圧がGNDより低い電圧を強いられることがあるのに対して、入力の電圧は高くなります。

UVしきい値をLTC4417の最小動作電圧付近に設定すると、出力がLTC4417の動作電圧より低い電圧になるまで、入力が出力から切断されないことがあります。この状況になると、LTC4417内部の $V_{LDO}$ 電源は動作しなくなります。図10に示すように、 $100\Omega$ および10nFのRCフィルタを $V_{OUT}$ に取り付けると、LTC4417は入力および出力へのこうした短絡を乗り切ることができます。 $V_{OUT}$ はREVコンパレータの検出ピンにもなっているので、抵抗両端の電圧降下を十分に小さくして、逆電圧検出(REV)コンパレータのしきい値に影響しないよう注意が必要です。 $1\mu$ sのRC時定数では問題が解決しない場合は、容量を増やして時定数を長くします。



図10. 入力短絡を乗り切るためのRCフィルタ

LTC4417の $V_{OUT}$ ピン(検出ピン兼電力供給ピン)に接続されているRCフィルタに起因する初期遅延によって、逆電圧状態が解消された時点を検出するときの遅延時間が長くなり、高い電圧から低い電圧に遷移するときの電圧低下が増加する結果となります。逆電圧の期間がRCによる遅延時間より長い場合は、出力とフィルタ通過後の $V_{OUT}$ との電圧差( $\Delta V$ )を式(18)を使用して計算することができます。 $I_L$ は逆電圧状態時の出力負荷電流、 $I_{VOUT}$ は $V_{OUT}$ ピンに流れ込む電流を表し、電気的特性の表に規定されています。

$$\Delta V = \left(\frac{I_L}{C_L} \cdot C_F - I_{VOUT}\right) \cdot R_F \tag{18}$$

## Icc 経路の選択

2つの独立した内部電源レールにより、入力電源が1つ以上存在して電圧が2.4Vより高い場合にLTC4417が確実に機能するだけでなく、優先順位の低いバックアップ入力電源から

LINEAD TECHNOLOGY 流れる電流の制限も確実に行われます。内部のダイオードOR 構造により、最も電圧の高い入力電源がVBLDOの電源として 選択されます。2つの入力電源の電圧が同様で、残りの入力 電源の電圧より高い場合、電流は電圧が同様な電源間に均 等に分配されます。すべての入力電源の電圧が等しい場合、 電流はすべての電源間に均等に分配されます。

優先順位の低いバックアップ電源による電流消費を制限するため、LTC4417は内部 $V_{LDO}$ の電源を優先させます。最も優先順位の高い電源は $V_{OUT}$ で、 $V_{OUT}$ が2.4 $V_{LDO}$ は最も優先順位の高い有効な入力電源( $V_{LDO}$ )は最も優先順位の高い有効な入力電源( $V_{LDO}$ )に切り替わります。有効な入力電源がない場合、 $V_{LDO}$ は $V_{LDO}$ に接続されます。ここでは、ダイオード $V_{LDO}$ 

り、最も入力電圧の高い入力電源が電圧源として選択されます。詳細については、「標準的性能特性」を参照してください。

## 2電源動作

2つの電源にのみ優先順位を付け、3番目のチャネルの機能を使用しない場合は、使用しないチャネルのV3、OV3、UV3、VS3、およびG3ピンを接地します。あるいは、V3ピンとVS3ピンを出力に接続し、G3ピンを開放のままにしておくと、最も優先順位の低いOVコンパレータおよびUVコンパレータを使用して電圧をモニタすることもできます。空いているOVコンパレータおよびUVコンパレータを使用してLTC3060の5V出力をモニタする例を図11に示します。VALID3ピンは、オープンドレインのOV/UVウィンドウ・コンパレータ出力として機能します。



図11. 出力電圧モニタ機能を備えたデュアル・チャネル



## ENおよび SHDN による全チャネルのディスエーブル

ENピンの電圧を1Vより低い電圧にすると、逆並列接続の外付けPチャネルMOSFETはオフになりますが、入力電源のモニタリングが中断されたり256msのタイマがリセットされることはありません。ENピンの電圧を1Vより高くすると、最も優先順位の高い有効なチャネルがイネーブルされます。この機能はカスケード接続アプリケーションには不可欠です。ENピンの電圧をグランドより低くすることができるアプリケーションでは、10kの抵抗を使用してENピンからの電流を制限してください。

SHDNピンの電圧を強制的に0.8Vより低くすると、逆並列接続の外付けPチャネルMOSFETがすべてオフになり、すべてのOVコンパレータおよびUVコンパレータがディスエーブルされて、すべての256msタイマがリセットされます。VALIDI、VALID2、およびVALID3ピンは、すべての入力が有効であることを示すため、入力電源の状態に関係なく、解放されて"H"になります。LTC4417は低電流状態になり、消費電流はわずか15μAになります。SHDNピンを解放するか0.8Vより高い電圧にする場合は、「動作」のセクションで説明したように、LTC4417は入力電源を再有効化してから、入力電源をVouTに接続することを要求されます。SHDNピンの電圧をグランドより低くすることができるアプリケーションでは、10kの抵抗を使用してSHDNピンからの電流を制限してください。

#### カスケード接続

LTC4417は、カスケード接続することにより、4つ以上の入力電源に優先順位を付けることができます。4つ~6つの電源に優先順位を付けるには、図12に示すように、2つのLTC4417のVoutピンを互いに接続し、マスタのLTC4417のCASピンをスレーブのLTC4417のENピンに接続して使用します。入力を有効化する最初のLTC4417は、共通の出力のソフトスタートを実行します。出力電圧が2.4Vより高くなると、入力電源の状態に関係なく、他のLTC4417によってVoutから電力が供給されるようになります。

マスタのLTC4417は、その入力電源の1つをVouTに接続する場合、1つのチャネルのターンオンを同時に開始し、そのCASピンを"L"にしてスレーブのLTC4417のチャネルを強制的に切断します。この場合には、少量の逆導通電流が生じることがあります。相互導通電流の大きさは、スレーブ・チャネルのターンオフ遅延と比較したマスタ・チャネルの全ターンオン遅延により異なります。CASピンとENピンの間の接続線をできるだけ短くして、容量(したがってスレーブ・チャネルのターンオフ遅延)を最小限に抑えるよう留意してください。



図12. カスケード接続アプリケーション

マスタのLTC4417へのすべての入力が無効である場合、マスタはそのすべての入力が $V_{OUT}$ から切り離されていることを確認してからCASピンを解放します。CASピンの電圧は $20\mu$ Aの電流源により内部の $V_{LDO}$ レールの電圧になるので、スレーブのLTC4417を使用して、その最も優先順位の高い有効なチャネルを $V_{OUT}$ に接続できるようにする前にすべてのチャネルがオフであることを確認することにより、相互導通の発生を防止できます。

マスタのLTC4417のENピンを"L"にすると、マスタおよびスレーブは、両方とも共通出力からすべてのチャネルを切り離すことと、入力電源のモニタを継続することを強制されます。マスタのLTC4417のSHDNピンを"L"にすると、そのLTC4417は低電流状態になります。低電流状態の間はそのすべての



チャネルが切り離され、CASピンは20µA電流源によって"H"になるので、スレーブのLTC4417がマスタになり、その最も優先順位の高い有効なチャネルを共通出力に接続することができます。7つ以上の入力電源に優先順位が付いている場合は、個々のVoutピンをすべて互いに接続し、各LTC4417のCASピンを次に優先順位が低いLTC4417のENピンに接続することにより、LTC4417をさらに追加することができます。

### 設計例

ソース抵抗が20mΩの12V電源、7.4Vのメインのリチウムイオン・バッテリ、および7.4Vのバックアップ用リチウムイオン・バッテリから成る2Aの多重入力電源システムは、図13に示すように、12V電源からの給電を優先した設計になっています。電力はメインのバッテリから供給されるのは12V電源がないときであり、バックアップ用バッテリが使用されるのは、メインのバッテリと12V電源の両方を使用できない場合に限られます。システムの周囲温度条件は25°Cと85°Cの間になります。

この設計回路では、切り替え時の出力電圧の低下が800 mV に制限されます。低 ESR 定格のアルミ電解コンデンサを並列接続することにより、負荷コンデンサの最小ESR は $85^{\circ}$ Cで $50 \text{m}\Omega$ 、 $25^{\circ}$ Cで $80 \text{m}\Omega$ であることを想定しています。入力電源は1 Vの電圧降下が許容されます。

#### 外付けPチャネルMOSFETの選択

設計は、目的の $R_{DS(ON)}$ を備えた適当な2A定格のPチャネル MOSFET を選択することから始めます。いくつかの MOSFET オプションを検討した結果、このアプリケーションには  $R_{DS(ON)}$ が $18m\Omega$ と低く、 $BV_{DSS}$ が-20VであるデュアルPチャネルのIRF7324を選択します。

 $18m\Omega$ と低い $R_{DS(ON)}$ により、合算した電圧降下は $25^{\circ}$ Cで72mV、 $85^{\circ}$ Cで85mVになります。PチャネルMOSFETは、それぞれ $25^{\circ}$ Cで72mW、 $85^{\circ}$ Cで85mWの電力を損失します。

#### 突入電流の制限

高電圧の電源を低電圧の出力に接続すると、大量の突入電流が流れることがあります。突入電流の大きさは式(19)を使用して計算できます。

$$I_{INRUSH} = \frac{V1 - V_{OUT(INIT)}}{R_{SRC} + ESR(C_L) + 2 \cdot R_{DS(ON)}}$$
(19)

ここで、 $V_{OUT(INIT)}$ は最初は $V_{1}$ より低い電源電圧から電力が供給される場合の $V_{OUT}$ の電圧、 $V_{1}$ は電圧が高い方の電圧源、 $R_{SRC}$ は $V_{1}$ のソース抵抗、 $ESR(C_L)$ は負荷容量のESR、 $R_{DS(ON)}$ は逆並列接続の外付けMOSFETのオン抵抗です。

入力から出力までの全直列抵抗が与えられている場合、ワーストケースの突入電流が流れるのは、V1が20%高い電圧 (14.4V)で動作していて、V<sub>OUT</sub>が低電圧の制限値である 5.6Vである場合です。この状態の間は、式(20)に示すように、最大突入電流である83Aが流れます。

$$I_{\text{INRUSH}} = \frac{14.4V - 5.6V}{20m\Omega + 50m\Omega + 36m\Omega} = 83A \tag{20}$$

83Aという突入電流はIRF7324のパルス・ドレイン電流の絶対最大定格(I<sub>DM</sub>)である71Aを超えているので、突入電流の制限が必要です。

負荷容量( $C_L$ )と突入電流制限回路の部品( $R_S$ )の値の計算は反復処理です。式(14)を使用し、 $0.79 \cdot R_S \cdot C_S$ 項を10 μsに初期設定することから始めます。出力電圧の低下を目的の800 mVに制限するには、出力コンデンサのESR に流れる負荷電流に起因する初期の電圧低下に対して200 mVを取っておきます。次に、式(21)に示すように、 $C_L$ を選択して $V_{OUT}$ の電圧低下の最大値を600 mV に設定します。

$$C_{L} = \frac{2A \cdot (3\mu s + 12\mu s + 10\mu s)}{600\text{mV}}$$

$$C_{L} = 83.3\mu F$$
(21)

余裕を持たせるため、 $C_L$ の初期値は $100\mu$ Fを選択し、式(16)を使用して $R_S$ を求めます。許容できる1Vの入力電圧降下と $20m\Omega$ のソース抵抗( $R_{SRC}$ )により、700mVの入力電圧低下を使用して35Aの突入電流を設定します。式に代入するその他の項は、外付けPチャネルMOSFETメーカのデータシートから数値を読み取ります。伝達特性曲線により、35Aの突入電流を駆動する場合のゲート電圧 $V_{GS}$ は約1.8Vであることが示され、容量とドレイン-ソース間電圧の曲線により、 $C_{RSS}$ の最大値は約600pFであることが示されます。 $C_S$ は $C_{RSS}$ の10倍より大きい値、つまり6.8nFに設定されます。設計した突入電流がパルス・ドレイン電流の絶対最大定格( $I_{DM}$ )より必ず小さくなるように、 $\Delta V_{G(SINK)}$ および $C_L$ は最大値、 $C_S$ は最小値を使用して $C_S$ を計算してください。アルミ電解コンデンサ



図13. 産業用ハンドヘルド・コンピュータ

の場合は $C_L$ の値に20%加算し、セラミックのNP0  $C_S$  コンデンサの場合は5%減算します。

$$R_{S} = \frac{(6V - 1.8V) \cdot 120\mu F \cdot 20m\Omega}{6.5nF \cdot 700mV}$$

$$R_{S} = 2.22k\Omega$$
(22)

 $R_S$ には標準値の2.21 $k\Omega$ を選択し、 $C_{VS1}$ には $C_S$ の10倍つまり68nFを選択します。1.8Vは $V_{GS}$ の標準値ですが、 $V_{GS}$ =0Vであっても得られる $I_{DM}$ は定格の71Aより低くなるので十分に余裕があります。

 $R_S$ と $C_S$ が既知の場合、突入電流を制限するときに必要な 負荷容量は、式(23)に示すように式(14)を使用して確認しま す。必要な負荷容量である $90\mu$ Fは、選択した負荷容量である  $100\mu$ Fより小さいので、 $100\mu$ Fは最初の選択肢として適してい ます。

$$C_{L} \ge \frac{2A \cdot (3\mu s + 12\mu s + 0.79 \cdot 2.21k\Omega \cdot 6.8nF)}{600mV}$$

$$C_{L} \ge 90\mu F$$
(23)

LINEAR

チャネルの遷移時間中は大量の電力が消費されます。PチャネルMOSFETのSOAを調べて、SOAに違反しないことを確認してください。

ワーストケースのスルーレートで制限される遷移時間となるのは、リチウムイオン・バッテリが5.6Vという低電圧で動作していて、電源が20%高めの電圧である14.4Vで動作しているときに接続された場合です。この結果、式(24)に示すように遷移時間は25usになります。

$$dt = \frac{(14.4V - 5.6V) \cdot 100\mu F}{35A}$$

$$dt = 25us$$
(24)

 $25\mu s$ でのIRF7324の熱応答曲線を見ると、単一パルスでの  $Z_{\theta JA}$  は約0.18であることが分かります。 $Z_{\theta JA}$  が0.18 の場合、トランジェント時の最大電力損失は $25^{\circ}$ Cで694W、 $85^{\circ}$ Cで 361Wとなります。外付けPチャネル MOSFET がこの時間内に損失する電力は8.8V・37A=325W未満であり、これは $85^{\circ}$ C で可能な361Wより低い値です。

逆並列接続の外付けMOSFETは、最初のソフトスタート期間にも大量の電力損失を強いられます。この期間中のSOAを調べるには、式(9)から始めます。

$$t_{STARTUP}(ms) = \frac{12V}{5[V/ms]}$$
 (25)

 $t_{STARTIJP}(ms) = 2.4ms$ 

式(10)を使用してIMAXCAPの電流値が500mAと計算されます。

$$I_{MAXCAP} = 100\mu F \cdot 5[V/ms]$$

$$I_{MAXCAP} = 500mA$$
(26)

式(11)から求めたワーストケースのソフトスタート時電力損失は、次のとおりです。

$$P_{SS}(W) = 12V \bullet 500\text{mA}$$

$$P_{SS}(W) = 6W$$
(27)

ソフトスタート時の電力損失である6Wは、 $T_C$ が25°Cのときのトランジェント時電力損失( $P_{DM}$ )の計算値である79.4Wよりかなり低い値です。周囲温度( $T_A$ )が85°Cのとき $P_{DM}$ は41.3Wになるので、2.4msのトランジェント中、6Wの電力損失に十分対応できることを示しています。メーカのSOA曲線を使用したグラフでの照合により、動作上十分な余裕があることを確認できます。

## 動作範囲の設定

12V電源の許容範囲を±20%と仮定すると、入力電源が動作する低電圧の制限値は9.6Vであり、過電圧の制限値は14.4Vです。UV1、UV2、UV3、OV1、OV2、OV3の各しきい値はこれらの制限値に設定するのが理想です。ただし、実際のしきい値には1.5%のばらつきがあり、抵抗の許容誤差は1%なので、UVおよびOVの制限値は±26%、つまり8.9Vおよび15.1Vに調整する必要があります。さらに、UVのヒステリシスは、内部で固定の30mVを使用するのではなく250nAの外部ヒステリシス電流を使用して、200mVに設定します。

設計作業は、式(1)を使用してR<sub>HYS</sub>を設定することから始めます。

$$R_{HYS} = \frac{63mV}{250nA} = 252k\Omega \tag{28}$$

この値に最も近い標準値は255kΩです。

ここで、R3を使用してUVヒステリシスの値を設定します。

$$R3 = \frac{\text{Desired Hysteresis}}{I_{\text{OVUV(HYS)}}} = \frac{200\text{mV}}{247\text{nA}} = 810\text{k}\Omega$$
 (29)

この値に最も近い標準値は806kΩです。

R3を設定したので、残りの抵抗は以下のようにして求めることができます。

$$R1,2 = \frac{R3}{UV_{TH(FALLING)} - V_{OVUV(THR)}}$$

$$= \frac{806 k\Omega}{8.9 V - 1V} = 102 k\Omega$$
(30)

R1の値は次のようになります。

$$R1 = \frac{R1,2 + R3}{OV_{TH(RISING)}} = \frac{102k\Omega + 806k\Omega}{15.1V} = 60.1k\Omega$$
 (31)

この値に最も近い1%精度の標準値は60.4kΩです。

R2の値は次のようになります。

$$R2 = R1,2 - R3 = 102k\Omega - 60.4k\Omega = 41.6k\Omega$$
 (32)

この値に最も近い1%精度の標準値は41.2kΩです。



LTC4417

これは1列の抵抗(R2、R3)なので、I<sub>OV\_UV(HYS)</sub>と式(30)によってヒステリシス電圧が次のように設定されます。

$$OV_{HYS} = (R2 + R3) \cdot I_{OVUV(HYS)} =$$
  
(41.2k\Omega + 806k\Omega) \cdot 247nA = 209mV

この結果、OVしきい値は15.0V、UVしきい値は8.9Vになります。ヒステリシスを考慮すると、OV $_{HYS}$ しきい値は14.8V、UV $_{HYS}$ しきい値は9.1Vになります。OVおよびUVの目標精度は6%なので、この例で使用した1%精度の抵抗は許容範囲内です。

V2の場合の $R4 \sim R6$ 、V3の場合の $R7 \sim R9$ の値は同様にして計算します。

#### レイアウトに関する検討事項

1オンスの銅のシート抵抗は、約530μΩ/平方です。小さい値ではありますが、大電流アプリケーションでは抵抗の影響が急激に増大します。大電流の配線は最小配線幅を1A当たり0.02インチにして短く保ち、配線が適度な温度にとどまるようにしてください。1Aあたり0.03インチ以上の幅にすることを推奨します。ノイズ耐性を改善するには、OV/UV抵抗分割器をLTC4417にできるだけ近づけて配置します。トランジェント電圧サプレッサは、入力コネクタにできるだけ近づけて配置し、GNDまでの配線は短く幅の広いものにしてください。これらの問題に対処したレイアウトの一部を図14に示します。



図14. 推奨のPCBレイアウト



### 交換可能なバッテリおよびバックアップ・バッテリを使用する12Vシステム



## 逆電圧保護回路を備えた18Vのシステム





### USB、FireWire、およびリチウムイオン・バッテリ電源からの選択



### バッテリ・バックアップを備えたACアダプタおよびUSB入力





## パッケージ

最新のパッケージ図面については、http://www.linear-tech.co.jp/designtools/packaging/を参照してください。

## GNパッケージ 24ピン・プラスチックSSOP(細型0.150)

(Reference LTC DWG # 05-08-1641 Rev B)



RECOMMENDED SOLDER PAD LAYOUT



#### NOTE:

- 1. 標準寸法: インチ
- 2. 寸法はインチ/(ミリメートル)
- 3. 図は実寸とは異なる
- 4. ピン1は斜めのエッジかへこみのいずれか
- \*寸法にはモールドのバリを含まない。
- モールドのバリは各サイドで0.006"(0.152mm)を超えないこと
- \*\*寸法にはリード間のバリを含まない。
  - リード間のバリは各サイドで0.010"(0.254mm)を超えないこと





# パッケージ

最新のパッケージ図面については、http://www.linear-tech.co.jp/designtools/packaging/を参照してください。

## UFパッケージ 24ピン・プラスチックQFN(4mm×4mm)

(Reference LTC DWG # 05-08-1697 Rev B)



RECOMMENDED SOLDER PAD PITCH AND DIMENSIONS



## NOTE:

- 1. 図はJEDECパッケージ外形MO-220のパリエーション(WGGD-X)にするよう提案されている
- 2. 図は実寸とは異なる
- 3. 全ての寸法はミリメートル
- 4. パッケージ底面の露出パッドの寸法にはモールドのパリを含まない。 モールドのパリは(もしあれば)各サイドで0.15mmを超えないこと
- 5. 露出パッドは半田メッキとする
- 6. 灰色の部分はパッケージのトップとボトムのピン1の位置の参考に過ぎない



### 3番目のチャネルを使用して出力電圧をモニタするデュアル・チャネルのLTC4417アプリケーション



# 関連製品

|           | T                                            | T                                                               |
|-----------|----------------------------------------------|-----------------------------------------------------------------|
| 製品番号      | 説明                                           | 注釈                                                              |
| LTC4411   | 2.6A低損失理想ダイオード、ThinSOT™パッケージ                 | 2.6AのPチャネル内蔵、2.6V~5.5V、IQ:40μA、SOT-23パッケージ                      |
| LTC4412HV | ThinSOT パッケージの36V 低損失 PowerPath コントローラ       | 2.5V ~ 36V、Pチャネル、IQ:11µA、SOT-23パッケージ                            |
| LTC4415   | 電流制限を調整可能なデュアル4A理想ダイオード                      | デュアルPチャネル内蔵、 $1.7V \sim 5.5V$ 、MSOP- $16$ およびDFN- $16$ パッケージ    |
| LTC4416   | 大型PチャネルFET 向け36V 低損失デュアル<br>PowerPath コントローラ | 3.6V ~ 36V、IQ: 35µA/電源、MSOP-10パッケージ                             |
| LTC4355   | 電源とヒューズ・モニタを備えた正の高電圧理想<br>ダイオードOR            | デュアル N チャネル、9V ~ 80V、SO-16、<br>MSOP-16および DFN-14パッケージ           |
| LTC4359   | 逆入力保護を備えた理想ダイオード・コントローラ                      | Nチャネル、4V~80V、MSOP-8 および DFN-6 パッケージ                             |
| LTC2952   | 監視機能付きプッシュボタン PowerPath コントローラ               | 2.7V~28V、オン/オフ・タイマ、ESD耐圧:±8kV(人体モデル)、<br>TSSOP-20およびQFN-20パッケージ |

4417f

