

# E85F003C

## 1T 8051 内核 ADC 型微控制器

| Part No.    | Core | FLASH | SRAM | EE  | 1/0 | Timer     | PWM     | ADC        | IIC | UART | Package |
|-------------|------|-------|------|-----|-----|-----------|---------|------------|-----|------|---------|
| E85F003CTF  | 4754 | OK    | 540  | 400 | 40  | 3 x 8bit  | 2 v 2Ch | 40 40-4    | 1   | 1    | TSSOP20 |
| E85F003CUNF | 1T51 | 8K    | 512  | 128 | 18  | 1 x 16bit | 3 x 2Ch | 18 x 12bit | 1   | 1    | QFN20   |

# 1 产品特性

#### ▶ 内核

- O 1T51 内核, 兼容标准 8051 指令集
- O 内核最高工作频率 14MHz

#### ▶ 存储

- O 8K字节 FLASH 程序存储器
- O 128字节 EEPROM 数据存储器
- O IRAM 256 字节, XRAM 256 字节

## > 复位与启动

- O 内置 上电复位 POR
- 内置掉电复位 BOR,支持 8 档掉电复位1.6V~4.4V,步进 0.4V

#### > 时钟

- O 外部 32K-20MHz 晶体振荡器 XOSC
- 内部 16M/28MHz 高精度振荡器 HRC (出厂校准精度<±1%,全温工作精度</li><±2%)</li>
- 内部 16KHz 低功耗振荡器 LRC , 精度 <±10%

### > 调试和编程

O 单线调试,单线编程

#### > 工作条件

- O VDD=3.0V~5.5V@14M
- O VDD=2.5V~5.5V@8M
- O VDD=1.8V~5.5V@2M
- 工作温度范围 -40~85℃

#### ▶ 功耗

- 〇 待机睡眠功耗典型功耗 3uA@3.3V
- O 8MHz@3.3V 运行功耗典型 5mA

### > 端口

- 最多支持 18 个 I/O 端口,所有端口支持 独立弱上拉和弱下拉控制,可同时开启 上拉和下拉
- O P10-P15 支持最大灌电流 80mA, P00-P07 支持拉电流 4 档可配置
- O 支持 8 个外部中断唤醒,可复用到 18 端口

#### ▶ 外设

- 2路8位定时器 TMR0/TMR1, 可级联
- O 1路8位定时器/计数器 TMR2
- 1路16位定时/计数器TMR3
- 3组独立 12+3 位 PWM,每组支持 2 路 互补或同相输出(TMR3 和 PWM 可运行 在 28M下).其中 PWM2 可配置成 CAP 捕捉模式
- 〇 支持一路模拟比较器
- O 18 通道 12 位 SAR ADC, 其中 1 路通 道为 VDD/4 检测
- O 内置多档参考电压,校准精度<±1.5%
- O LVD 低电压检测,支持对 VDD 8 档低电压检测,步进电压为 0.4V;支持外部管脚输入 LVD 检测,比较电压 0.5V
- 1路 IIC, 支持7位地址主从模式
- O 1路UART

#### > 封装类型

O TSSOP20/QFN20

# 2 管脚配置

## 2.1 管脚顶视图

**E85F003CTF**(TSSOP20)



图表 1 E85F003CTF 封装顶视图

## E85F003CUNF (QFN20 3X3)



图表 2 E85F003CUNF 封装顶视图

注: E85F003C 系列产品实现逻辑复用功能管脚映射,参见章节 2.2 管脚复用表



# 2.2 管脚复用表

| Pin | FUN0 | FUN1  | FUN2 | FUN3 | FUN4 | FUN5     | FUN6     | FUN7 | AD       | IOINT0  | 其他    | 驱动配置  |
|-----|------|-------|------|------|------|----------|----------|------|----------|---------|-------|-------|
| P00 | Ю    | PWM00 | TX0  | SCL  | CAP2 | T2IN/T2O | T3G      | СКО  | AN7      | IOINT00 | osco  | 4档拉电流 |
| P01 | Ю    | PWM01 | RX0  | SDA  | STP  | T3IN/T3O | T3G      | SCL  | AN6      | IOINT01 | OSCI  | 4档拉电流 |
| P02 | Ю    | PWM10 | TX0  | SCL  | STP  | ТОО      | СКО      | SDA  |          | IOINT02 | _     | 4档拉电流 |
| P03 | Ю    | PWM11 | RX0  | SCL  | CAP2 | T3IN/T1O | T3G      | _    | AN5      | IOINT03 | SWE   | 4档拉电流 |
| P04 | Ю    | PWM20 | TX0  | SDA  | RX0  | T2IN/T2O | T3G      | _    | AN4      | IOINT04 | _     | 4档拉电流 |
| P05 | Ю    | PWM21 | RX0  | SCL  | TOO  | T3IN/T3O | T3G      | _    | AN3      | IOINT05 | ı     | 4档拉电流 |
| P06 | Ю    | PWM00 | TX0  | SDA  | T10  | T2IN/T2O | T3G/ACPO | _    | AN2      | IOINT06 | ı     | 4档拉电流 |
| P07 | Ю    | PWM01 | RX0  | SCL  | CAP2 | T3IN/T0O | T3G      | _    | AN1      | IOINT07 | ACPP1 | 4档拉电流 |
| P10 | Ю    | PWM10 | TX0  | SDA  | CAP2 | T3IN/T3O | T3G      | _    | AN0      | IOINT00 | ACPN  | 2档灌电流 |
| P11 | Ю    | PWM11 | RX0  | SCL  | CAP2 | T2IN/T2O | T3G      | _    | AN16     | IOINT01 | ı     | 2档灌电流 |
| P12 | Ю    | PWM20 | TX0  | SDA  | CAP2 | T3IN/T1O | T3G      | _    | AN14     | IOINT02 |       | 2档灌电流 |
| P13 | Ю    | PWM21 | RX0  | SCL  | CAP2 | T3IN/T3O | T3G      | _    | AN13     | IOINT03 | _     | 2档灌电流 |
| P14 | Ю    | PWM00 | TX0  | SDA  | STP  | T10      | ACPO     | _    | AN12     | IOINT04 | _     | 2档灌电流 |
| P15 | Ю    | PWM01 | RX0  | SCL  | _    | _        | _        | _    | AN11     | IOINT05 | LVDIN | 2档灌电流 |
| P16 | Ю    | PWM10 | TX0  | SDA  | _    | _        | _        | _    | AN10     | IOINT06 | _     | _     |
| P17 | Ю    | PWM11 | RX0  | SCL  | _    | _        |          | _    | AN9/ADVP | IOINT07 |       |       |
| P20 | Ю    | PWM20 | RX0  | SDA  | _    | _        |          | _    | AN15     | IOINT00 | ACPP0 |       |
| P21 | Ю    | PWM21 | TX0  | SCL  | STP  | T10      | ACPO     | СКО  | AN17     | IOINT01 |       | _     |

图表 3 端口逻辑复用表



# 2.3 管脚复用功能说明

| 符号       | 类型 | 描 述            | 备 注            |
|----------|----|----------------|----------------|
| Pn0~Pn7  | Ю  | 8位双向 IO 端口     | 支持上下拉电阻,支持中断唤醒 |
| PWMn0/1  | 0  | PWM 输出端口       | 支持同相或互补输出      |
| TnO      | 0  | TIMER 计数溢出翻转   | 每次计数溢出翻转       |
| TnG      | I  | TIMER 计数门控管脚   |                |
| TnIN     | I  | TIMER 外部时钟输入   |                |
| CAP2     | I  | 捕捉模式下为捕捉输入     |                |
| TX0      | 0  | UART 发送端口      |                |
| RX0      | I  | UART 接收端口      |                |
| SCL      | Ю  | IIC 时钟线        |                |
| SDA      | Ю  | IIC 数据线        |                |
| ACPO     | 0  | 模拟比较器输出        |                |
| СКО      | 0  | 系统时钟输出         |                |
| IOINT0n  |    | 外部中断输入端口       | 支持睡眠唤醒         |
| SWE      | Ю  | 单线仿真烧录端口       |                |
| AN0~AN17 | Α  | ADC 模拟输入通道     |                |
| ADVP     | Α  | ADC 外部正端参考电压输入 |                |
| LVDIN    | Α  | LVD 模拟检测端口     | 比较电压 0.5V      |
| OSCI     | Α  | 外部振荡器输入        |                |
| OSCO     | Α  | 外部振荡器输出        |                |

图表 4 端口描述表

# 3 功能框图



图表 5 功能框图

# 4 电气特性

# 4.1 极限参数

| 存储温度 T <sub>STG</sub>                   | 55°C ~ 125°C                                  |
|-----------------------------------------|-----------------------------------------------|
| 供电极限电压 V <sub>DD</sub> -V <sub>SS</sub> | 0.3V ~ 6.5V                                   |
| 输入极限电压 V <sub>IN</sub>                  | V <sub>SS</sub> -0.3V ~ V <sub>DD</sub> +0.3V |
| VDD 最大承载电流 I <sub>VDD</sub>             | 100mA                                         |
| VSS 最大承载电流 lyss                         | 100mA                                         |

# 4.2 工作条件

| 符号                   | 描述              | 最小值 | 最大值 | 单位         |
|----------------------|-----------------|-----|-----|------------|
|                      | 3.0~5.5V 系统工作频率 | _   | 14M | Hz         |
| F <sub>SYS_CLK</sub> | 2.5~5.5V 系统工作频率 |     | 8M  | Hz         |
|                      | 1.8~5.5V 系统工作频率 | ı   | 2M  | Hz         |
| VDD                  | 工作电压            | 1.8 | 5.5 | V          |
| T <sub>A</sub>       | 工作温度            | -40 | 85  | $^{\circ}$ |
| t <sub>VDD</sub>     | VDD 上电斜率        |     |     | us/V       |



# 4.3 DC 特性

\*以下参数均为设计值,

典型值测试基本条件: TA=25℃, VDD=3V, 电流测试时 I/O 输出无负载, I/O 输入不浮空

| 符号                | 描述          | 最小值     | 典型值 | 最大值     | 单位 | 条件                              |
|-------------------|-------------|---------|-----|---------|----|---------------------------------|
| VDD               | 供电电压        | 1.8     | _   | 5.5     | V  | _                               |
| I <sub>DDH</sub>  | 高速工作电流      | _       | 10  | _       | mA | F <sub>SYS_CLK</sub> =14MHz @5V |
| I <sub>DDM</sub>  | 中频工作电流      | _       | 5   | _       | mA | F <sub>SYS_CLK</sub> =8MHz @5V  |
| I <sub>DDS1</sub> | 待机电流        |         | 1   | 10      | uA | 进入 SLEEP 模式,功能关闭,               |
| IDDS1             | 1寸17 いもかに   |         |     | 10      | uΛ | BOR 关闭, WDT 关闭                  |
| I <sub>DDS2</sub> | 待机电流 2      |         | 3   | 10      | uA | 进入 SLEEP 模式,功能关闭,               |
| IDDS2             | 1寸17 いもかに 2 |         |     | 10      | uΛ | BOR 使能, WDT 使能                  |
|                   |             |         |     |         |    | 进入 SLEEP 模式,功能关闭,               |
| I <sub>DDS3</sub> | 待机电流 3      | _       | 3.3 | 10      | uA | BOR 使能, WDT 使能,TMR2             |
|                   |             |         |     |         |    | LRC 计数唤醒                        |
|                   |             |         |     |         |    | 进入 SLEEP 模式,功能关闭,               |
| I <sub>DDS4</sub> | 待机电流 4      | _       | 12  | 20      | uA | BOR 使能, WDT 使能,TMR2             |
|                   |             |         |     |         |    | 32k 外部时钟计数唤醒                    |
| $V_{IL}$          | 输入低电压       | 0       |     | 0.8     | V  | I/O 均为 SCHMITT 输入特性             |
| $V_{IH}$          | 输入高电压       | 1.8     |     | VDD     | V  | I/O 均为 SCHMITT 输入特性             |
| I <sub>LK</sub>   | 输入漏电流       | _       |     | ±1      | uA | 内部上/下拉电阻关闭                      |
| $V_{OL}$          | 输出低电压       | VSS+0.7 | _   | _       | ٧  | I <sub>OL</sub> =15mA           |
| V <sub>OL*</sub>  | 大电流口输出低电压   | VSS+1.0 | _   | _       | ٧  | I <sub>OL</sub> =80mA           |
| V <sub>OH</sub>   | 输出高电压       |         |     | VDD-0.7 | V  | I <sub>OH</sub> =15mA           |
| R <sub>PU</sub>   | 内部上拉电阻      |         | 10K |         | Ω  | _                               |
| R <sub>PD</sub>   | 内部下拉电阻      | _       | 10K | _       | Ω  | _                               |



# 4.4 存储器特性

| 存储     | 操作       | 最小值  | 最大值 | 单位   | 条件       |
|--------|----------|------|-----|------|----------|
|        | 编程次数     | 1000 | _   | _    |          |
| FLASH  | 数据保持时间   | 10   | _   | year | 85℃      |
|        | 编程时间     | _    | 1.0 | ms   | 4.5~5.5V |
|        | 编程次数     | 10K  | _   | _    | _        |
| EEPROM | 数据保持时间   | 10   | _   | year | 85℃      |
|        | 编程时间     | _    | 1.5 | ms   | 2.5~5.5V |
| SRAM   | 最低数据保持电压 | 0.6  | _   | V    | _        |



# 目录

| 1  | Ī   | 产品特性               | 1   |
|----|-----|--------------------|-----|
| 2  | í   | 管脚配置               | 2 · |
|    | 2.1 | 1                  | 2 · |
|    |     |                    |     |
|    | 2.3 | 3 管脚复用功能说明         | 4 · |
| 3  | J   | 功能框图               | 5 · |
| 4  |     | 电气特性<br>电气特性       |     |
|    | 4.1 | 1 极限参数             | 6 · |
|    |     |                    |     |
|    | 4.3 | 3 DC 特性            | 7 - |
|    | 4.4 | 4 存储器特性            | 8   |
| 5  | F   | 内核                 | 14  |
|    | 5.1 | 1 描述               | 14  |
|    | 5.2 | ····<br>2 内核寄存器    | 14  |
| 6  | ī   | 存储                 | 16  |
|    | 6.1 | 1 程序寻址空间映射         | 16  |
|    | 6.2 | 2 FLASH+EEPROM 存储器 | 16  |
|    | 6.3 | 3 用户配置信息           | 17  |
|    | 6.4 | 4 IAP操作            | 20  |
|    | 6.5 | 5 数据寻址空间           | 23  |
|    | 6.6 | 5 SFR 映射           | 24  |
| 7  | 1   | 复位                 | 30  |
|    | 7.1 | 1 描述               | 30  |
|    |     | 2 复位寄存器            |     |
| 8  | F   | 时钟                 | 32  |
|    | 8.1 | 1 描述               | 32  |
|    | 8.2 | 2 最大工作频率说明         | 33  |
|    | 8.3 | 3 时钟寄存器            | 33  |
| 9  | 1   | 低功耗                | 36  |
|    | 9.1 | 1 描述               | 36  |
|    | 9.2 | 2 低功耗寄存器           | 36  |
| 10 | )   | 看门狗定时器 WDT         | 37  |
|    | 10. | .1 描述              | 37  |
|    | 10. | .2 WDT 寄存器         | 37  |

| 11 |      | 中断                        | 38 - |
|----|------|---------------------------|------|
| 1  | 1.1  | 中断向量                      | 38 - |
| 1  | 1.2  | 中断优先级                     | 39 - |
| 1  | 1.3  | 中断寄存器                     | 39 - |
| 1  | 1.4  | 外部端口中断 IOINT              | 40 - |
| 1  | 1.5  | 定时器/计数器 TMR 中断            | 42 - |
| 1  | 1.6  | 边沿捕捉器 CAP 中断              | 43 - |
| 1  | 1.7  | 脉宽调制器 PWM 中断              | 44 - |
| 1  | 1.8  | 异步收发器 UART 中断             | 46 - |
| 1  | 1.9  | IIC 总线控制器中断               |      |
| 1  | 1.10 | 0 模拟模块中断                  | 48 - |
| 12 | I/C  | O 端口                      | 49 - |
| 1  | 2.1  | 描述                        | 49 - |
| 1  | 2.2  | I/O 寄存器(寄存器中出现的 N 表示 0~2) | 49 - |
|    |      | I/O 功能复用功能寄存器             |      |
| 13 | 8 (  | 位定时器 TMR0                 | 57 - |
| 1  | 3.1  | 描述                        | 57 - |
|    |      | TMR0 寄存器                  |      |
|    |      | 位定时器 TMR1(支持级联 TMR0)      |      |
|    |      | 描述                        |      |
|    |      | TMR1 寄存器                  |      |
|    |      |                           |      |
| 15 | 8 (  | 位定时器/计数器 TMR2             | 61 - |
| 1  | 5.1  | 描述                        | 61 - |
| 1  | 5.1  | TMR2 寄存器                  | 61 - |
| 16 | 16   | 6 位定时/计数器 TMR3            | 63 - |
| 1  | 6.1  | 描述                        | 63 - |
|    |      | TMR3 操作流程                 |      |
|    |      | TMR3 寄存器                  |      |
| 17 |      | 边沿捕捉器 CAP2(不能与 PWM2 同时使用) | 67 - |
| 1  | 7.1  | 描述                        | 67 - |
|    |      | CAP 操作流程(以 CAP2 为例)       |      |
|    |      | CAP 寄存器                   |      |
| 18 |      | 脉宽调制器 PWM                 |      |
|    |      | 描述                        |      |
|    |      | PWM 操作流程(以 PWM0 为例)       |      |
|    |      | PWM 寄存器                   |      |

| 19 | IIC | C 总线控制器      | 77 -  |
|----|-----|--------------|-------|
| 1  | 9.1 | l 描述         | 77 -  |
| 1  | 9.2 | 2 IIC 通讯流程   | 78 -  |
| 1  | 9.3 | 3 IIC 寄存器    | 80 -  |
| 20 | U   | IART 异步收发器   | 83 -  |
| 2  | 0.1 | l 描述         | 83 -  |
| 2  | 0.2 | 2 UART 操作流程图 | 84 -  |
| 2  | 0.3 | 3 UART 寄存器   | 86 -  |
| 21 |     | 模数转换器 ADC    | 89 -  |
| 2  | 1.1 | l 描述         | 89 -  |
| 2  | 1.2 | 2 ADC 操作流程   | 89 -  |
| 2  | 1.3 | 3 ADC 寄存器    | 90 -  |
| 22 |     | 模拟比较器        | 92 -  |
| 2  | 2.1 | l 描 述        | 92 -  |
| 2  | 2.2 | 2 ACP 寄存器    | 93 -  |
| 23 |     | 内部参考电压 VREF  | 95 -  |
| 2  | 3.1 | 1 描述         | 95 -  |
| 2  | 3.2 | 2 VREF 寄存器   | 95 -  |
| 24 |     | 低电压检测 LVD    | 96 -  |
| 2  | 4.1 | Ⅰ 描述         | 96 -  |
| 2  | 4.2 | 2 LVD 寄存器    | 96 -  |
| 25 |     | 指令集          | 98 -  |
| 2  | 5.1 | 1 算术运算指令     | 98 -  |
| 2  | 5.2 | 2 逻辑操作指令     | 99 -  |
| 2  | 5.3 | 3 数据传送指令     | 100 - |
| 2  | 5.4 | 4 位操作指令      | 101 - |
| 2  | 5.5 | 5 程序转移指令     | 101 - |
| 26 |     | 村 <b>港</b> / | 102   |



# 图表目录

| 图表 1 E85F003CTF 封装顶视图 2 -   |
|-----------------------------|
| 图表 2 E85F003CUNF 封装顶视图      |
| 图表 2 端口逻辑复用表 3 -            |
| 图表 3 端口描述表 4 -              |
| 图表 4 功能框图                   |
| 图表 5 程序存储空间映射图 16 -         |
| 图表 6 INFO FLASH 映射图 17 ·    |
| 图表 7 IAP 操作流程图 20 ·         |
| 图表 8 数据寻址空间映射图 23 -         |
| 图表 9 系统时钟源功能框图 32 -         |
| 图表 10 外部振荡器 XOSC 连接示意图 32 - |
| 图表 11 中断向量图 38 -            |
| 图表 12 中断向量表 38 -            |
| 图表 13 I/O 功能框图 49 -         |
| 图表 14 TMR0 功能框图 57 -        |
| 图表 15 TMR1 功能框图 59 ·        |
| 图表 16 TMR2 功能框图 61 -        |
| 图表 17 TMR3 功能框图 63 ·        |
| 图表 18 TMR3 操作流程图 64 -       |
| 图表 19 捕捉清零模式示例波形图 67 -      |
| 图表 20 捕捉累加模式示例波形图 67 -      |
| 图表 21 CAP 操作流程图 68 -        |
| 图表 22 PWM 边沿对齐工作示例波形图 71 ·  |

| 图表 23 | PWM 中心对齐工作示例波形图   | 72 - |
|-------|-------------------|------|
| 图表 24 | PWM 边沿对齐死区工作示例波形图 | 72 - |
| 图表 25 | PWM 操作流程图         | 73 - |
| 图表 26 | IIC 通迅中断机制图       | 77 - |
| 图表 27 | IIC 通信等待波形示意图     | 77 - |
| 图表 28 | IIC 主控通讯流程图       | 78 - |
| 图表 29 | IIC 从机通讯流程图       | 79 - |
| 图表 30 | UART 通讯中断机制 1     | 83 - |
| 图表 31 | UART 通讯中断机制 2     | 83 - |
| 图表 32 | UART 发送操作流程图 8    | 84 - |
| 图表 33 | UART 接收操作流程图 8    | 85 - |
| 图表 34 | ADC 转换时序图         | 89 - |
| 图表 35 | ADC 操作流程图         | 89 - |
| 图表 36 | 模拟比较器功能框图         | 92 - |

# 5 内核

## 5.1 描述

芯片采用 1T51 架构 8 位 CPU 内核,兼容标准 8051 指令集。

## 5.2 内核寄存器

## ACC 累加器

| Bit7         | Bit6   | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |  |
|--------------|--------|------|------|------|------|------|------|--|--|--|
| RW-0000_0000 |        |      |      |      |      |      |      |  |  |  |
|              | A<7:0> |      |      |      |      |      |      |  |  |  |

Bit7-0 **A**<7:0>: 累加器

### B B 寄存器

| Bit7         | Bit6   | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |
|--------------|--------|------|------|------|------|------|------|--|--|
| RW-0000_0000 |        |      |      |      |      |      |      |  |  |
|              | B<7:0> |      |      |      |      |      |      |  |  |

Bit7-0 **B**<7:0>: B 寄存器

## SP 堆栈指针

| Bit7         | Bit6            | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |
|--------------|-----------------|------|------|------|------|------|------|--|--|
| RW-0000_0000 |                 |      |      |      |      |      |      |  |  |
|              | <b>SP</b> <7:0> |      |      |      |      |      |      |  |  |

Bit7-0 **SP**<7:0>: 堆栈指针

## DPL 数据指针低 8 位寄存器

| Bit7         | Bit6              | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |
|--------------|-------------------|------|------|------|------|------|------|--|--|
| RW-0000_0000 |                   |      |      |      |      |      |      |  |  |
|              | <b>DPTR</b> <7:0> |      |      |      |      |      |      |  |  |

Bit7-0 **DPTR**<7:0>: 数据指针低 8 位

## DPH 数据指针高 8 位寄存器

| Bit7         | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |
|--------------|------|------|------|------|------|------|------|--|
| RW-0000_0000 |      |      |      |      |      |      |      |  |
| DPTR<15:8>   |      |      |      |      |      |      |      |  |

Bit7-0 **DPTR**<15:8>: 数据指针高 8 位



PSW 状态寄存器

| Bit7 | Bit6 | Bit5 | Bit4            | Bit3 | Bit2 | Bit1 | Bit0 |
|------|------|------|-----------------|------|------|------|------|
| RW-0 | RW-0 | RW-0 | RW-00           |      | RW-0 | _    | RW-0 |
| CY   | AC   | F0   | <b>RS</b> <1:0> |      | OV   | _    | Р    |

Bit7 CY: 进位标志位

1:算数或逻辑运算无进/借位0:算数或逻辑运算有进/借位

Bit6 AC:辅助进位标志位(用于BCD操作)

1:算数或逻辑运算无辅助进/借位0:算数或逻辑运算有辅助进/借位

Bit5 **F0**: 用户自定义标志位 0

Bit4-3 **RS**<1:0>: 工作寄存器 R0-R7 bank 选择位

11: bank3 (18H~1FH)
10: bank2 (10H~17H)
01: bank1 (08H~0FH)
00: bank0 (00H~07H)

Bit2 **OV**: 溢出标志位

1:有符号数运算无溢出 0:有符号数运算有溢出

Bit1 保留

Bit0 **P**: 奇偶标志位

1:累加器中"1"的个数为奇数 0:累加器中"1"的个数为偶数

# 6 存储

芯片存储采用 Harvard 架构,即程序寻址空间与数据寻址空间独立。

## 6.1 程序寻址空间映射



图表 6 程序存储空间映射图

## 6.2 FLASH+EEPROM 存储器

## 数据区 EEPROM

芯片内置 128 字节 EEPROM 存储器用于存储数据。

EEPROM 支持以下操作:

- MOVC 指令读取
- 应用中自编程 IAP 操作
- 烧录器编程 ISP 操作

## 信息区 INFO FLASH

芯片内置 INFO FLASH 存储器用于存储用户 ID 和用户配置选项。 INFO FLASH 支持以下操作:

- MOVC 指令读取
- 烧录器编程 ISP 操作

#### 程序区 MAIN FLASH

芯片内置 8K 字节 MAIN FLASH 存储器用于存储程序代码。

MAIN FLASH 支持以下操作:

- 程序取指
- MOVC 指令读取(操作权限受 CFG\_WD3.IAP\_PRn 限制)
- 应用中自编程 IAP 操作(操作权限受 CFG\_WD3.IAP\_PRn 限制)
- 烧录器编程 ISP 操作(支持硬件代码加密)

## 6.3 用户配置信息

| 802FH  | 序列号(ID)        |
|--------|----------------|
| 802CH  | 0X802F~0X802C  |
|        | reserved       |
| 801DH  | 用户识别码(USER_ID) |
| 801AH  | 0X801D~0X801A  |
| 8019H  | CHECKSUM       |
| 8016H  | 0x8016~0X8019  |
| 8015H  | 0XED           |
|        | reserved       |
| 8011H  | CFG_WORD4      |
|        | reserved       |
| 800DH  | CFG_WORD3      |
|        | reserved       |
| 8009H  | CFG_WORD2      |
|        | reserved       |
| 8005H  | CFG_WORD1      |
|        | reserved       |
| 8001 H | CFG_WORD0      |
|        | 0XAC           |

图表 7 INFO FLASH 映射图

用户 ID 和用户配置选项存储于 INFO FLASH。INFO FLASH 通过用户在烧录器界面配置烧录。

## 序列号 ID 和用户识别码 USER ID

序列号 ID 共 4 字节,存储于程序程序存储空间 802FH~802CH。用户识别码 USER\_ID 存储于程序存储空间 801DH~801AH,具体的信息由用户在量产烧录器中自行定义。

#### 用户配置选项 CFG WDn

用户配置选项共4字节 CFG\_WD0~CFG\_WD3。



#### CFG\_WORD0 配置字 0

| oscs | <1:0> | PWRC | <1:0> | WDT EN | BOR EN | BORS | <1:0> |
|------|-------|------|-------|--------|--------|------|-------|
| Bit7 | Bit6  | Bit5 | Bit4  | Bit3   | Bit2   | Bit1 | Bit0  |

Bit7-6 **OSCS**<1:0>: 系统时钟选择位

10:固定选择 HRC 11:上电默认选择 HRC,软件可配置

00:保留 01:固定选择 XOSC

Bit5-4 **PWRC**<1:0>: 上电延时选择位

10:约 64ms11:约 128ms00:无上电延时01:约 16ms

Bit3 WDT\_EN: WDT 使能位

1:使能0:关闭

Bit2 BOR\_EN: BOR 使能位

1:使能 0:关闭

Bit1-0 **BORS**<1:0>: BOR 复位电压选择位

11: 4.0V 10: 3.7V

01:2.5V 00:1.6V (选择为该档位 BOR 可通过 SOFT\_BOR 软件配置)

#### CFG\_WORD1 配置字 1

| Bit7 | Bit6 | Bit5 | Bit4   | Bit3            | Bit2 | Bit1 | Bit0 |
|------|------|------|--------|-----------------|------|------|------|
|      |      |      | XOSC I | <b>MD</b> <7:0> |      |      |      |

Bit7-0 XOSC\_MD<7:0>: XOSC 工作模式选择位

HS 模式: 1011\_1111 (外接 16MHz 晶振推荐值) LP 模式: 0010\_0000 (外接 32K 晶振推荐值)

## CFG\_WORD2 配置字 2

| Bit7  | Bit6 | Bit5 | Bit4 | Bit3   | Bit2              | Bit1   | Bit0              |
|-------|------|------|------|--------|-------------------|--------|-------------------|
| DBG N | _    | _    | _    | POR FL | . <b>TS</b> <1:0> | BOR FL | . <b>TS</b> <1:0> |

Bit7 **DBG\_N**:调试模式使能位

1:正常工作模式 0:使能调试模式

 Bit6
 保留

 Bit5
 保持 0

 Bit4
 保留

Bit3-2 POR\_FLTS<1:0>: POR 滤波时间选择位

11:约 200us 10:约 150us 01:约 100us 00:无滤波

Bit1-0 BOR\_FLTS<1:0>: BOR 滤波时间选择位

11:约 200us 10:约 150us 01:约 100us 00:无滤波

## CFG\_WORD3 配置字 3



| IAP PE | <b>R3</b> <1:0> | IAP PR | <b>?2</b> <1:0> | IAP PR | R1<1:0> | IAP PR | <b>R0</b> <1:0> |
|--------|-----------------|--------|-----------------|--------|---------|--------|-----------------|
| Bit7   | Bit6            | Bit5   | Bit4            | Bit3   | Bit2    | Bit1   | Bit0            |

Bit7-6 IAP\_PR3<1:0>: MAIN FLASH 地址 1800H~1FFFH 操作权限配置位

11:IAP擦写允许,MOVC指令读取允许 10:IAP擦写禁止,MOVC指令读取允许 0x:IAP擦写禁止,MOVC指令读取禁止

Bit5-4 IAP\_PR2<1:0>: MAIN FLASH 地址 1000H~17FFH 操作权限配置位

11:IAP擦写允许,MOVC指令读取允许 10:IAP擦写禁止,MOVC指令读取允许 0x:IAP擦写禁止,MOVC指令读取禁止

Bit3-2 IAP PR1<1:0>: MAIN FLASH 地址 0800H~0FFFH 操作权限配置位

11:IAP擦写允许,MOVC指令读取允许 10:IAP擦写禁止,MOVC指令读取允许 0x:IAP擦写禁止,MOVC指令读取禁止

Bit1-0 IAP\_PR0<1:0>: MAIN FLASH 地址 0000H~07FFH 操作权限配置位

11:IAP擦写允许,MOVC指令读取允许 10:IAP擦写禁止,MOVC指令读取允许 0x:IAP擦写禁止,MOVC指令读取禁止

### CFG\_WORD4 配置字 3

| Bit7 | Bit6 | Bit5       | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |
|------|------|------------|------|------|------|------|------|
| _    | (    | CLKFLT<2:0 | >    | _    | _    | _    | _    |

Bit7 配置为 1

Bit6-4 **CLKFLT<2:0>**: 主时钟滤波

100: 推荐使用 其他:保留

Bit3-0 配置为 1

## 6.4 IAP 操作

MAIN FLASH和 EEPROM 都支持应用中自编程 IAP 操作。地址由 IAP\_AH.IAP\_AL 指定,支持字节改写,无需擦除操作。

IAP 操作包括字节编程,读取校验通过 MOVC 指令完成。编程操作启动时,CPU 自动进入暂停运行状态,直到编程操作完成,CPU 才恢复运行。在此过程中,外设保持当前运行状态,产生的中断请求会置位相应中断标志,但不响应中断服务程序。编程操作完成后,恢复对中断的正常响应。

需注意的是 MAIN FLASH 编程时间为 1ms, EEPROM 编程时间为 1.5ms。

## IAP 操作流程



图表 8 IAP 操作流程图

#### IAP 寄存器

为保护 MAIN FLASH 存储器不被异常的程序执行误改动,用户可通过 CFG\_WD3 分区设置 IAP 操作权限,同时所有 IAP 寄存器默认是锁定状态。如果要对 IAP 寄存器进行写操作,必须通过 IAP\_PR 寄存器进行解锁。

## IAP\_PR IAP 解锁寄存器

| Bit7         | Bit6 | Bit5 | Bit4  | Bit3           | Bit2 | Bit1 | Bit0 |  |  |
|--------------|------|------|-------|----------------|------|------|------|--|--|
| RW-0000_0000 |      |      |       |                |      |      |      |  |  |
|              |      |      | IAP P | <b>R</b> <7:0> |      |      |      |  |  |

Bit7-0 IAP\_PR<7:0>: IAP 操作解锁字

W:写入ACH解锁,写入其他值锁定

R:锁定状态读出为 00H,解锁状态读出为 01H

## IAP\_AS IAP 区域选择寄存器

| Bit7         | Bit6 | Bit5 | Bit4  | Bit3           | Bit2 | Bit1 | Bit0 |  |  |
|--------------|------|------|-------|----------------|------|------|------|--|--|
| RW-0000_0000 |      |      |       |                |      |      |      |  |  |
|              |      |      | IAP_A | <b>S</b> <7:0> |      |      |      |  |  |

Bit7-0 IAP\_AS<7:0>: IAP 区域选择字

W:写入A5H选择程序区MAIN FLASH,写入5AH选择数据区EEPROM

R:选择程序区读出为00H,选择数据区读出为01H

## IAP\_AL IAP 地址寄存器低 8 位

| Bit7         | Bit6 | Bit5 | Bit4  | Bit3                | Bit2 | Bit1 | Bit0 |  |  |
|--------------|------|------|-------|---------------------|------|------|------|--|--|
| RW-0000_0000 |      |      |       |                     |      |      |      |  |  |
|              |      |      | IAP_A | <b>\&lt;7:0&gt;</b> |      |      |      |  |  |

Bit7-0 IAP\_A<7:0>: IAP 操作地址低 8 位

### IAP\_AH IAP 地址寄存器高 8 位

| Bit7         | Bit6 | Bit5 | Bit4  | Bit3   | Bit2 | Bit1 | Bit0 |  |  |
|--------------|------|------|-------|--------|------|------|------|--|--|
| RW-0000_0000 |      |      |       |        |      |      |      |  |  |
|              |      |      | IAP_A | <15:8> |      |      |      |  |  |

Bit7-0 IAP\_A<15:8>: IAP 操作地址高 8 位

### IAP\_D IAP 数据寄存器

| Bit7         | Bit6 | Bit5 | Bit4  | Bit3           | Bit2 | Bit1 | Bit0 |  |  |
|--------------|------|------|-------|----------------|------|------|------|--|--|
| RW-0000_0000 |      |      |       |                |      |      |      |  |  |
|              |      |      | IAP D | <b>)</b> <7:0> | •    |      |      |  |  |

Bit7-0 **IAP\_D**<7:0>: IAP 操作数据 需要写入 FLASH 的数据



## IAP\_C0 IAP 控制寄存器 0

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0   |
|------|------|------|------|------|------|------|--------|
| _    | _    | _    | _    | _    | _    | _    | RW-0   |
| _    |      |      |      |      | _    | _    | IAP_EN |

Bit7-1 保留

BitO IAP\_EN: IAP 使能位

1:使能 0:关闭

# IAP\_C1 IAP 控制寄存器 1

| Bit7        | Bit6 | Bit5 | Bit4   | Bit3            | Bit2 | Bit1 | Bit0 |  |  |
|-------------|------|------|--------|-----------------|------|------|------|--|--|
| W-0000_0000 |      |      |        |                 |      |      |      |  |  |
|             |      |      | IAP_OF | <b>PS</b> <7:0> |      |      |      |  |  |

Bit7-0 **IAP\_OPS**<7:0>: IAP 操作触发控制字

写 34H: 触发 IAP 编程 写其他值:无操作



## 6.5 数据寻址空间

## 数据寻址空间映射



图表 9 数据寻址空间映射图



# 6.6 SFR 映射

| SFR      | ADDR | BIT7 | BIT6   | BIT5           | BIT4        | BIT3                | BIT2            | BIT1   | BIT0           |
|----------|------|------|--------|----------------|-------------|---------------------|-----------------|--------|----------------|
| ACC      | E0H  |      |        |                | <b>A</b> <7 | 7:0>                |                 |        |                |
| В        | F0H  |      |        |                | <b>B</b> <7 | 7:0>                |                 |        |                |
| SP       | 81H  |      |        |                | SP<         | 7:0>                |                 |        |                |
| DPL      | 82H  |      |        |                | DPTR        | <7:0>               |                 |        |                |
| DPH      | 83H  |      |        |                | DPTR<       | <15:8>              |                 |        |                |
| PSW      | D0H  | CY   | AC     | F0             | RS<         | 1:0>                | OV              | _      | Р              |
| PCON     | 87H  |      | PCON_P | <b>R</b> <3:0> |             | _                   | _               | IDLE   | SLEEP          |
| RST_FLAG | B7H  | _    | _      | _              | ROM_OV      | _                   | SRST_F          | WDTR_F | POR_F          |
| INT_IE   | E8H  | GIE  |        |                |             | INT_IE<6:0>         |                 |        |                |
| INT_IF   | 88H  | _    |        |                |             | INT_IF<6:0>         |                 |        |                |
| INT_IP   | F8H  | _    |        |                |             | <b>INT_IP</b> <6:0> |                 |        |                |
| WDT_C    | 84H  | _    | _      | WDT_PD         | WDT_CKS     |                     | WDT_CY          | <3:0>  |                |
| WDT_OP   | 85H  |      |        |                | WDT         | _OP                 |                 |        |                |
| HRC_TRML | 89H  |      |        |                | HRC_TF      | RM<7:0>             |                 |        |                |
| HRC_TRMH | 8AH  |      | HRC_PI | <b>R</b> <3:0> |             | _                   | _               | HRC_TR | <b>M</b> <9:8> |
| PORT_C0  | 86H  | _    | _      | _              | _           | PT_R                | <b>DS</b> <1:0> | _      |                |
| P0_OE    | 8BH  |      |        |                | P0_OE       | <b>E</b> <7:0>      |                 |        |                |
| P1_OE    | 8CH  |      |        |                | P1_0E       | <b>E</b> <7:0>      |                 |        |                |
| P2_OE    | 8DH  | _    | _      | _              | _           |                     | 1               | P2_OE  | <1:0>          |
| P0_DAT   | 80H  |      |        |                | P0_DA       |                     |                 |        |                |
| P1_DAT   | 90H  |      |        |                | P1_DA       | <b>T</b> <7:0>      |                 |        |                |
| P2_DAT   | A0H  | _    | _      | _              | _           | _                   |                 | P2_DAT | <1:0>          |
| P0_PUE   | 8EH  |      |        |                | P0_PU       |                     |                 |        |                |
| P1_PUE   | 8FH  |      |        |                | P1_PU       | <b>E</b> <7:0>      |                 |        |                |
| P2_PUE   | 91H  | _    | _      | _              | _           |                     |                 | P2_PUE | <1:0>          |
| P0_PDE   | 92H  |      |        |                | P0_PD       | <b>E</b> <7:0>      |                 |        |                |
| P1_PDE   | 93H  |      |        |                | P1_PD       | <b>E</b> <7:0>      |                 |        |                |
| P2_PDE   | 94H  | _    | _      | _              | P2_PDE<1:0> |                     |                 | <1:0>  |                |
| P1_SMITE | FBH  |      |        |                | P1_SMI      | <b>TE</b> <7:0>     |                 |        |                |
| P0_ODE   | 95H  | ·    |        | ·              | P0_OD       | <b>E</b> <7:0>      |                 |        |                |

24 / 103



| SFR       | ADDR  | BIT7 | BIT6               | BIT5    | BIT4     | BIT3              | BIT2    | BIT1    | BIT0    |  |
|-----------|-------|------|--------------------|---------|----------|-------------------|---------|---------|---------|--|
| P1_ODE    | 96H   |      |                    |         | P1_OD    | <b>E</b> <7:0>    |         | 1       |         |  |
| P2_ODE    | 97H   |      |                    |         | P2_OD    | E<7:0>            |         |         |         |  |
| P0_IE     | 9100H |      |                    |         | P0_IE    | <7:0>             |         |         |         |  |
| P1_IE     | 9101H |      |                    |         | P1_IE    | <7:0>             |         |         |         |  |
| P2_IE     | 9102H |      | <b>P2_IE</b> <7:0> |         |          |                   |         |         |         |  |
| P0_FUN0   | 9130H |      | P01_               | FUN     |          |                   | P00_FU  | JN      |         |  |
| P0_FUN1   | 9131H |      | P03_               | FUN     |          |                   | P02_FUN |         |         |  |
| P0_FUN2   | 9132H |      | P05_               | FUN     |          |                   | P04_Fl  | JN      |         |  |
| P0_FUN3   | 9133H |      | P07_               | FUN     |          |                   | P06_FU  | JN      |         |  |
| P1_FUN0   | 9134H |      | P11_               | FUN     |          |                   | P10_Fl  | JN      |         |  |
| P1_FUN1   | 9135H |      | P13_               | FUN     |          |                   | P12_Fl  | JN      |         |  |
| P1_FUN2   | 9136H |      | P15_               | FUN     |          |                   | P14_Fl  | JN      |         |  |
| P1_FUN3   | 9137H |      | P17_               | FUN     |          |                   | P16_Fl  | JN      |         |  |
| P2_FUN0   | 9138H |      | P21_               | FUN     |          |                   | P20_FU  | JN      |         |  |
| P1_IOL_CL | 9152H | P13  | _IOL               | P12     | _IOL     | P1                | 1_IOL   | P10_    | IOL     |  |
| P1_IOL_CH | 9153H | P17  | _IOL               | P16     | _IOL     | P1                | 5_IOL   | P14_    | IOL     |  |
| P0_IOH_CL | 9160H | P03  | _IOH               | P02     | _IOH     | P0                | 1_IOH   | P00_    | ЮН      |  |
| P0_IOH_CH | 9161H | P07  | _IOH               | P06     | _IOH     | P0:               | 5_IOH   | P04_    | IOH     |  |
| IOINT0_IF | 98H   |      |                    |         | IOINT0_  | <b>_IF</b> <7:0>  |         |         |         |  |
| IOINT0_IE | 9180H |      |                    |         |          | _ <b>IE</b> <7:0> |         |         |         |  |
| IOINT0_MD | 9182H |      |                    |         | IOINT0_I | <b>MD</b> <7:0>   |         |         |         |  |
| IOINT0_S0 | 9184H |      |                    |         | IOINT0_  | <b>S0</b> <7:0>   |         |         |         |  |
| IOINT0_S1 | 9185H |      |                    |         | IOINT0_  | <b>S1</b> <7:0>   |         |         |         |  |
| TMR_IE    | 9DH   | _    | _                  | _       | _        | TMR3_IE           | TMR2_IE | TMR1_IE | TMR0_IE |  |
| TMR_IF    | A8H   | _    | _                  | _       | _        | TMR3_IF           | TMR2_IF | TMR1_IF | TMR0_IF |  |
| PWM_IE    | 9EH   |      | _                  | _       | _        | _                 | PWM2_IE | PWM1_IE | PWM0_IE |  |
| CAP_IE    | 9EH   | _    | _                  | _       | _        | _                 | CAP2_IE |         | _       |  |
| PWM_IF    | C8H   | _    | STP2_IF            | STP1_IF | STP0_IF  | _                 | PWM2_IF | PWM1_IF | PWM0_IF |  |
| CAP_IF    | СОП   | _    | _                  | _       | _        | _                 | CAP2_IF | _       |         |  |
| UART_IE   | 9FH   | _    | _                  | _       | _        | _                 | _       | TX0_IE  | RX0_IE  |  |
| IIC_IE    | 911   | _    | _                  | _       | IIC_IE   | _                 | _       | _       |         |  |
| UART_IF   | B8H   | _    | _                  | _       | _        | _                 | _       | TX0_IF  | RX0_IF  |  |
| IIC_IF    | БОП   | _    | _                  | _       | IIC_IF   | _                 | _       | _       | _       |  |
| AN_IE     | A1H   | _    | _                  | _       | _        | _                 | LVD_IE  | ACP_IE  | ADC_IE  |  |

| SFR      | ADDR | BIT7    | BIT6             | BIT5      | BIT4             | BIT3                   | BIT2               | BIT1           | BIT0    |
|----------|------|---------|------------------|-----------|------------------|------------------------|--------------------|----------------|---------|
| AN_IF    | C0H  | _       | _                | _         | _                | _                      | LVD_IF             | ACP_IF         | ADC_IF  |
| TMR0_C0  | A2H  | TMR0_EN | TMR0_PRE         | _         | _                |                        | TMR0_PS1           | <b>「</b> <3:0> |         |
| TMR0     | A4H  |         |                  |           | TMR0             | <7:0>                  |                    |                |         |
| TMR0_CY  | A6H  |         |                  |           | TMR0_0           | <b>CY</b> <7:0>        |                    |                |         |
| TMR1_C0  | A9H  | TMR1_EN | TMR1_PRE         | TMR1_LINK |                  |                        | TMR1_PS1           | <b>Г</b> <3:0> |         |
| TMR1     | ABH  |         |                  |           | TMR1             | <7:0>                  |                    |                |         |
| TMR1_CY  | ADH  |         |                  |           | TMR1_0           | <b>CY</b> <7:0>        |                    |                |         |
| TMR2_C0  | A5H  | TMR2_EN | TMR2_PRE         | TMR2_C    | <b>CKS</b> <1:0> |                        | TMR2_PS1           | <b>Г</b> <3:0> |         |
| TMR2     | A7H  |         |                  |           | TMR2             | ?<7:0>                 |                    |                |         |
| TMR2_CY  | ABH  |         |                  |           | TMR2_0           | <b>CY</b> <7:0>        |                    |                |         |
| TMR3_C0  | AEH  | TMR3_EN | TMR3_PRE         |           | <b>CKS</b> <1:0> |                        | TMR3_PS1           | <b>[</b> <3:0> |         |
| TMR3_C1  | A3H  |         |                  | TMR3_GS   | TMR3_GE          | _                      | _                  | _              | _       |
| TMR3L    | B1H  |         |                  |           |                  | 3<7:0>                 |                    |                |         |
| TMR3H    | B2H  |         |                  |           | TMR3             |                        |                    |                |         |
| TMR3_CYL | ВЗН  |         |                  |           |                  | <b>CY</b> <7:0>        |                    |                |         |
| TMR3_CYH | B4H  |         |                  |           | TMR3_C           |                        |                    | 1              |         |
| PWM0_C0  | BBH  | PWM0_S  | <b>SPS</b> <1:0> | _         | _                | PWM0_TBS<1:0> PWM0_MOI |                    |                |         |
| PWM0_C1  | BCH  | _       | _                | _         | _                | PWM01_T                | PWM00_T            | PWM01_P        | PWM00_P |
| PWM0_R0L | BDH  |         | 1                |           | PWM0_            | <b>R0</b> <7:0>        |                    |                |         |
| PWM0_R0H | BEH  | _       |                  | PWM0_REX  |                  |                        | PWM0_R0            | <11:8>         |         |
| PWM0_R1L | C1H  |         |                  |           | PWM0_            | <b>R1</b> <7:0>        |                    |                |         |
| PWM0_R1H | C2H  | _       | _                | _         | _                |                        | PWM0_R1            | <11:8>         |         |
| PWM0_DL  | BFH  |         |                  | T         | PWM0_I           |                        |                    | 1              |         |
| PWM1_C0  | СЗН  | PWM1_S  | <b>SPS</b> <1:0> | -         | <u> </u>         |                        | _ <b>TBS</b> <1:0> | PWM1_M         |         |
| PWM1_C1  | C4H  | _       |                  | _         | _                | PWM11_T                | PWM10_T            | PWM11_P        | PWM10_P |
| PWM1_R0L | C5H  |         |                  |           | PWM1_            | <b>R0</b> <7:0>        |                    |                |         |
| PWM1_R0H | C6H  | _       |                  | PWM1_REX  |                  |                        | PWM1_R0            | <11:8>         |         |
| PWM1_R1L | C9H  |         |                  |           | PWM1_            | <b>R1</b> <7:0>        |                    |                |         |
| PWM1_R1H | CAH  | _       | _                | _         |                  |                        | PWM1_R1            | <11:8>         |         |
| PWM1_DL  | C7H  |         |                  |           | PWM1_            |                        |                    | 1              |         |
| PWM2_C0  | CBH  | PWM2_S  | <b>SPS</b> <1:0> | -         | _                |                        | _ <b>TBS</b> <1:0> | PWM2_M         |         |
| PWM2_C1  | CCH  | _       |                  | PWM2_REX  |                  | PWM21_T                | PWM20_T            | PWM21_P        | PWM20_P |
| PWM2_R0L | CDH  |         |                  |           | PWM2_            |                        |                    |                |         |
| PWM2_R0H | CEH  |         |                  |           | PWM2_F           | <b>R0</b> <15:8>       |                    |                |         |

| SFR       | ADDR | BIT7    | BIT6    | BIT5             | BIT4           | BIT3             | BIT2                | BIT1                | BIT0            |
|-----------|------|---------|---------|------------------|----------------|------------------|---------------------|---------------------|-----------------|
| PWM2_R1L  | D1H  |         |         | •                | PWM1_          | R1<7:0>          |                     |                     | •               |
| PWM2_R1H  | D2H  |         |         |                  | PWM2_F         | <b>R1</b> <15:8> |                     |                     |                 |
| PWM2_DL   | CFH  |         |         |                  | PWM2_          | <b>DL</b> <7:0>  |                     |                     |                 |
| UART0_BRL | D3H  |         |         |                  | UART_B         | <b>BRR</b> <7:0> |                     |                     |                 |
| UART0_BRH | D4H  |         |         |                  | UART_B         | <b>RR</b> <15:8> |                     |                     |                 |
| UARTO_RXC | D5H  | FERR    | OERR    | PERR             | RX9D           | PARS             |                     | RXEN                | <b>I</b> <1:0>  |
| UART0_RXB | D6H  |         |         | <b>RXB</b> <7:0> |                |                  |                     |                     |                 |
| UARTO_TXC | D7H  | TXST    | TXBF    | TX95             | <b>S</b> <1:0> | STPS             | TXDM                | TXEN                | l<1:0>          |
| UART0_TXB | D9H  |         |         |                  | TXB-           | <7:0>            |                     |                     |                 |
| IIC_C0    | DAH  |         | IIC_SMP | <b>PF</b> <3:0>  |                | IIC_IM           | WTEN                | IIC_MD              | IIC_EN          |
| IIC_C1    | DBH  |         |         | _                | MTAI_MK        | STOP             | START               | WAIT                | ACK             |
| IIC_STA   | DCH  | SLV_ADF | SLV_RWF | STOP_F           | START_F        | ACK_F            | BUF_ST              | OVT_F               | BFOV_F          |
| IIC_ADDR  | DDH  |         |         |                  |                | IIC_ADDR<6:0>    | 1                   |                     |                 |
| IIC_BRR   | חטט  |         |         |                  |                | IIC_BRR<6:0>     |                     |                     |                 |
| IIC_DATA  | DEH  |         |         |                  | IIC_E          | DATA             |                     |                     |                 |
| ADC_C0    | E1H  | ADC_EN  | S_TRG   |                  |                |                  | <b>CH_SEL</b> <4:0> |                     |                 |
| ADC_C1    | E2H  |         | VREFP_  | <b>S</b> <3:0>   |                |                  | ADC_DM              | ADC_C               | <b>KS</b> <1:0> |
| ADC_C2    | E3H  | TRG_    | S<1:0>  | ADC_C            | NT<1:0>        | _                |                     | <b>SMP_T</b> <2:0>  |                 |
| ADC_DL    | E4H  |         |         |                  | ADC_D          | <b>DL</b> <7:0>  |                     |                     |                 |
| ADC_DH    | E5H  |         |         |                  | ADC_D          | <b>)H</b> <7:0>  |                     |                     |                 |
| ACP_C0    | E7H  | ACP_EN  |         | HYS_EN           | ACP_INV        | _                | _                   | ACP_NS              | ACP_O           |
| ACP_C1    | E9H  |         | ACP_FL  | <b>.T</b> <3:0>  |                | _                | -                   | ACP_VRFS<2:0>       |                 |
| ACP_C2    | EBH  | 1       |         | _                | _              | _                | — FTL_CKS<1:0>      |                     |                 |
| VREF_C0   | EFH  | VREF_EN | _       |                  | _              | _                | _                   | _                   | _               |
| LVD_C0    | F3H  | LVD_EN  | LVD_IM  | LVD_FLT          | LVD_CKS        | LVD_INS          |                     | <b>LVD_VS</b> <2:0> |                 |

# 系统寄存器映射

| SYS_SFR | ADDR  | BIT7 | BIT6       | BIT5                 | BIT4  | BIT3           | BIT2 | BIT1 | BIT0   |  |
|---------|-------|------|------------|----------------------|-------|----------------|------|------|--------|--|
| IAP_PR  | 9000H |      |            |                      | IAP_P | <b>R</b> <7:0> |      |      |        |  |
| IAP_AL  | 9002H |      | IAP_A<7:0> |                      |       |                |      |      |        |  |
| IAP_AH  | 9003H |      |            | IAP_A :0 IAP_A<15:8> |       |                |      |      |        |  |
| IAP_D   | 9004H |      |            |                      | IAP_C | <b>)</b> <7:0> |      |      |        |  |
| IAP_C0  | 9005H | _    | _          | _                    | _     | _              | _    | _    | IAP_EN |  |

| IAP_C1    | 9006H |        |               |         | EE_OP   | <b>'\$</b> <7:0> |                  |                  |         |  |  |  |
|-----------|-------|--------|---------------|---------|---------|------------------|------------------|------------------|---------|--|--|--|
| CLK_PR    | 9020H |        | CLK_PR<7:0>   |         |         |                  |                  |                  |         |  |  |  |
| CLK_C0    | 9021H | MEM_N  | MEM MD<1:0>   |         |         |                  |                  |                  |         |  |  |  |
| CLK_C1    | 9022H | OSC_   | F<1:0>        | XOSC_ST | HRC_ST  | SRAM_S           | <b>SEL</b> <1:0> | XOSC_EN          | HRC_EN  |  |  |  |
| PCK_GTC0  | 9023H | COMM_G | _             | ANA_G   | PWM_G   | TMR3_G           | TMR2_G           | _                | TMR0_G  |  |  |  |
| CLK_LP    | 9026H | _      | _             | _       | CLK_LEN | _                | _                | _                | FLT_BPS |  |  |  |
| WKUP_T    | 9027H | _      | _             | _       | _       |                  | WKUP             | _ <b>T</b> <3:0> |         |  |  |  |
| TMR_HRC_C | 9028H | _      | _             | _       | _       | _                | _                |                  | CLK_S   |  |  |  |
| SOFT_BOR  | 90F1H | _      | SOFT_BOR<2:0> |         |         |                  |                  |                  |         |  |  |  |
| SOFT_RST  | 90FFH |        |               |         | SOFT_R  | <b>ST</b> <7:0>  |                  |                  |         |  |  |  |



# 位操作映射

| 寄存器       |      | BIT7 | BIT6           | BIT5           | BIT4    | BIT3                | BIT2    | BIT1    | BIT0           |  |  |
|-----------|------|------|----------------|----------------|---------|---------------------|---------|---------|----------------|--|--|
| P0_DAT    | 80H  |      |                |                | P0_D/   | <b>AT</b> <7:0>     |         |         |                |  |  |
| INT_IF    | 88H  | _    |                |                |         | <b>INT_IF</b> <6:0> | •       |         |                |  |  |
| P1_DAT    | 90H  |      | P1_DAT<7:0>    |                |         |                     |         |         |                |  |  |
| IOINT0_IF | 98H  |      | IOINT0_IF<7:0> |                |         |                     |         |         |                |  |  |
| P2_DAT    | A0H  | _    | _              | _              | _       | _                   | _       | P2_DA   | <b>T</b> <1:0> |  |  |
| TMR_IF    | A8H  | _    | _              | _              | TMR1_IF | TMR0_IF             |         |         |                |  |  |
| UART_IF   | DOLL | _    | _              | _              | _       | _                   | _       | TX0_IF  | RX0_IF         |  |  |
| IIC_IF    | B8H  | _    | _              | _              | IIC_IF  | _                   | _       | _       | _              |  |  |
| AN_IF     | C0H  | _    | _              | _              | _       | _                   | LVD_IF  | ACP_IF  | ADC_IF         |  |  |
| PWM_IF    | C8H  | _    | STP2_IF        | STP1_IF        | STP0_IF | _                   | PWM2_IF | PWM1_IF | PWM0_IF        |  |  |
| CAP_IF    | Соп  |      |                |                |         |                     | CAP2_IF |         |                |  |  |
| PSW       | D0H  | CY   | AC             | F0             | RS-     | <1:0>               | OV      | _       | Р              |  |  |
| ACC       | E0H  |      | <b>A</b> <7:0> |                |         |                     |         |         |                |  |  |
| INT_IE    | E8H  | GIE  | INT_IE<6:0>    |                |         |                     |         |         |                |  |  |
| В         | F0H  |      |                | <b>B</b> <7:0> |         |                     |         |         |                |  |  |
| INT_IP    | F8H  | _    |                |                |         | <b>INT_IP</b> <6:0> | •       |         |                |  |  |

## 7 复位

## 7.1 描述

#### 程序溢出复位

由于程序执行异常,程序计数器 PC 指向合法程序空间之外取指时,产生程序溢出复位。程序溢出复位同时,将 RST\_FLAG.ROM\_OV 标志位置 1,该标志可通过软件清 0。

#### SRST 软件复位

对软件复位寄存器  $SOFT_RST$  写入 5AH ,再写入 A5H 产生软件复位。软件复位同时,将  $RST_FLAG.SRST_F$  标志位置 1,该标志可通过软件清 0。

### WDT 复位

芯片内置硬件看门狗电路 WDT。在 WDT 溢出标志存在的情况下(WDT\_OP 读出不为 00H),再次产生 WDT 溢出,会产生 WDT 复位。WDT 复位同时,将 RST\_FLAG.WDTR\_F 标志置 1,该标志可通过软件清 0。

#### POR 和 BOR 复位

POR 复位是芯片的内部复位,复位自动发生于芯片初始上电或芯片电源发生极端异常波动后的上电恢复。POR 硬件强制使能。

BOR 复位是芯片的内部复位,主要用于芯片电源 VDD 跌落至用户设定的 BOR 复位门限电压以下时产生芯片复位。用户可根据系统需要,使能或关闭 BOR 功能,并可选择不同的 BOR 的复位门限电压。

POR 或者 BOR 复位发生时,将 RST\_FLAG.POR\_F 标志置 1,并将 RST\_FLAG 寄存器的其他标志位复位清 0, POR\_F 标志位可通过软件清 0。



## 7.2 复位寄存器

#### RST FLAG 复位标志寄存器

|  |   |   | RW-0   |   | RW-0   | RW-0   | RW-0  |
|--|---|---|--------|---|--------|--------|-------|
|  | _ | _ | ROM_OV | _ | SRST_F | WDTR_F | POR_F |

Bit7-5 **保留** 

Bit4 ROM\_OV:程序溢出复位标志位

1:程序执行溢出产生芯片复位

0:未发生程序执行溢出

Bit3 **保留** 

Bit2 **SRST F**: 软件复位标志位

1:通过写 SOFT\_RST 寄存器产生软件复位

0:未发生软件复位

Bit1 WDTR\_F: WDT 复位标志位

1:WDT 溢出产生复位 0:未发生 WDT 溢出复位

Bit0 **POR\_F**: POR 上电复位标志位

1:发生 POR 上电复位 (系统初次上电或系统电源的异常跌落恢复产生的重新上电)

0: 未发生 POR 上电复位

## SOFT\_RST 软件复位寄存器

| Bit7          | Bit6        | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |
|---------------|-------------|------|------|------|------|------|------|--|--|
|               | W-0000_0000 |      |      |      |      |      |      |  |  |
| SOFT_RST<7:0> |             |      |      |      |      |      |      |  |  |

Bit7-0 **SOFT\_RST**<7:0>: 软件复位字

W: 先写 5AH,再写入 A5H 产生软件复位

产生复位后,RST\_FLAG<2>将被置1,需软件清零

### SOFT\_BOR 软件复位寄存器

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1       | Bit0 |
|------|------|------|------|------|------|------------|------|
| _    | _    | _    | _    | _    |      | RW-000     |      |
| _    | _    | _    | _    | _    | SC   | DFT_BOR<2: | 0>   |

Bit7-3 保留

Bit2-0 **SOFT\_BOR**<2:0>: 软件 BOR(当配置字 BORS 设置为最低档位时,可软件进行配置)

## 8 时钟

### 8.1 描述



图表 10 系统时钟源功能框图

#### 外部振荡器 XOSC

外部振荡器 XOSC 支持 2 种振荡模式, LP 模式和 HS 模式。晶振连接请靠近芯片管脚端。通过用户配置选项 CFG\_WD1.XOSC\_MD<7:0>配置。

LP 模式适用于外接 32KHz 低频晶振(C1=33PF, C2=33PF)。

HS 模式适用于外接 1~20MHz 高频晶振(C1=15PF, C2=15PF)。



图表 11 外部振荡器 XOSC 连接示意图

### 内部高频 RC 时钟 HRC

芯片内置一个高频 RC 时钟,有 28M 或者 16M 两个频点可以设置,读取校准区为 0x8027 和 0X8026 写入 HRC\_TRMH 和 HRC\_TRML 时钟 HRC 为 16M, 读取校准区为 0x8023 和 0X8022 写入 HRC\_TRMH 和 HRC\_TRML 时钟 HRC 为 28M,本时钟用于系统和外设时钟源。HRC 出厂校准精度  $\pm 1\%$ (T=25%)。

### 内部低频 RC 时钟 LRC

芯片内置 16KHz 低频 RC 时钟,用于系统和外设时钟源,同时用于 WDT 时钟源。



## 8.2 最大工作频率说明

| 工作条件      | VDD      | 最大工作频率 ( MHz ) |
|-----------|----------|----------------|
|           | 3.0~5.5V | 14M            |
| 芯片运行时钟不分频 | 2.5~5.5V | 8M             |
|           | 1.8~5.5V | 2M             |

## 8.3 时钟寄存器

为保护时钟相关寄存器不被异常的程序执行误改动,所有时钟寄存器默认是锁定状态。如果要对时钟寄存器进行改写,必须通过 CLK\_PR 寄存器进行解锁。

### CLK PR 时钟解锁寄存器

| Bit7 | Bit6         | Bit5 | Bit4  | Bit3           | Bit2 | Bit1 | Bit0 |  |  |
|------|--------------|------|-------|----------------|------|------|------|--|--|
|      | RW-0000_0000 |      |       |                |      |      |      |  |  |
|      |              |      | CLK_P | <b>R</b> <7:0> |      |      |      |  |  |

Bit7-0 **CLK\_PR**<7:0>: 时钟寄存器解锁字

W:写入 A5H 解锁,写入其他值锁定

R:锁定状态读出为00H,解锁状态读出为01H

## CLK\_C0 时钟控制寄存器 0

| Bit7  | Bit6             | Bit5  | Bit4           | Bit3 | Bit2         | Bit1   | Bit0 |
|-------|------------------|-------|----------------|------|--------------|--------|------|
| RW    | /-00             | RW    | /-00           | _    |              | RW-011 |      |
| MEM_N | <b>/ID</b> <1:0> | CLK_S | <b>S</b> <1:0> | _    | CLK_DIV<2:0> |        | >    |

Bit7-6 **MEM\_MD**<1:0> (不关注低速运行功耗,请保持 MEM\_MD 为 00 )

11: 低速 500K

10:中速 (2V 可运行 1M, 2.5V 可运行 4M, 3.0V 以上可运行 14M)

0X: 高速 (建议使用)

Bit5-4 **CLK\_S**<1:0>: 系统时钟源选择位

11:保留

10:选择 LRC

01:选择 XOSC

00:选择 HRC (默认使能)

Bit3 保留

Bit2-0 **CLK\_DIV**<2:0>: 系统时钟分频位

系统时钟频率 F<sub>SYSCLK</sub> = F<sub>SOURCE</sub> / 2<sup>CLK\_DIV<2:0></sup>



### CLK\_C1 时钟控制寄存器 1

| OS   | <b>F</b> <1:0> | XOSC ST | HRC ST | SRAM | SEL  | OSC EN | HRC EN |
|------|----------------|---------|--------|------|------|--------|--------|
|      | R-00           | R-0     | R-0    | RW-  | -00  | RW-0   | RW-0   |
| Bit7 | Bit6           | Bit5    | Bit4   | Bit3 | Bit2 | Bit1   | Bit0   |

Bit7-6 **OSC\_F**<1:0>: 系统时钟源状态位

11:保留

10:当前系统时钟源为 LRC 01:当前系统时钟源为 XOSC 00:当前系统时钟源为 HRC

Bit5 XOSC\_ST: 外部振荡器 XOSC 工作状态位

1:XOSC已进入稳定工作状态

0:XOSC 启动中

Bit4 HRC\_ST:内部高速振荡器 HRC 工作状态位

1: HRC 已进入稳定工作状态

0: HRC 启动中

Bit3-2 **SRAM\_SEL**<1:0>SRAM 操作电压选择(保持00)

Bit1 XOSC\_EN:外部振荡器 XOSC 使能位

1:使能 0:关闭

Bit0 HRC\_EN:内部高速振荡器 HRC 使能位

1:使能 0:关闭

### PCK GTC0 外设时钟控制寄存器 0

| Bit7   | Bit6 | Bit5  | Bit4  | Bit3   | Bit2   | Bit1 | Bit0   |
|--------|------|-------|-------|--------|--------|------|--------|
| RW-1   |      | RW-1  | RW-1  | RW-1   | RW-1   | —    | RW-1   |
| COMM_G | _    | ANA_G | CP0_G | TMR3_G | TMR2_G |      | TMR0_G |

Bit7 **COMM\_G**: UART 和 IIC 外设时钟使能位

1:使能 0:关闭

Bit7 保留

Bit5 ANA\_G: ADC 和 ACP 外设时钟使能位

1:使能 0:关闭

Bit4 CP0 G: CAP2 和 PWM0~PWM2 外设时钟使能位

1:使能 0:关闭

Bit3 TMR3\_G: TMR3 外设时钟使能位

1:使能

0:关闭

Bit2 TMR2\_G: TMR2 外设时钟使能位

1:使能 0:关闭

Bit1 保留

Bit0 TMR0\_G: TMR0~TMR1 外设时钟使能位

1:使能 0:关闭

## WKUP\_T SLEEP 唤醒等待时间寄存器

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1           | Bit0 |
|------|------|------|------|------|------|----------------|------|
| _    | _    | _    | _    |      | RW-  | 1111           |      |
| _    | _    | _    | _    |      | WKUP | <b>T</b> <3:0> |      |

Bit7-4 保留

Bit3-0 WKUP\_T<3:0>: SLEEP 唤醒等待时间控制位

唤醒等待时间 TWKUP = ( WKUP\_T<3:0> + 1 ) x16 x TSYS\_CLK

## TMR\_HRC\_C TMR 计数 HRC 时钟选择寄存器

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0  |
|------|------|------|------|------|------|------|-------|
| _    | _    | _    | _    | _    | _    | _    | RW-0  |
| _    | _    | _    | _    | _    | _    | _    | CLK_S |

Bit7-1 保留

Bit0 CLK\_S: TMR 用的 HRC 是否使能 2 分频

1:使能0:禁止

### HRC TRML HRC 调校寄存器低 8 位

| Bit7         | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |
|--------------|------|------|------|------|------|------|------|--|--|
| RW-1000_0000 |      |      |      |      |      |      |      |  |  |
| HRC TRM<7:0> |      |      |      |      |      |      |      |  |  |

Bit7-0 HRC\_TRM<7:0>: HRC 频率调校位低 8 位。校准数据低位写完成后生效。

### HRC\_TRMH HRC 调校寄存器高 2 位

| Bit7        | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1         | Bit0 |
|-------------|------|------|------|------|------|--------------|------|
| RW-0000     |      |      |      | _    | _    | RW-00        |      |
| HRC_PR<3:0> |      |      |      | _    | _    | HRC_TRM<9:8> |      |

Bit7-4 **HRC\_PR**<3:0>: HRC 调校位写保护

W:写入5H锁定,写入AH解锁

R:锁定状态读出为 0H,解锁状态读出为 1H

Bit3-2 保留

Bit1-0 **HRC\_TRM**<9:8>: HRC 频率调校位高 2 位

注: HRC\_TRML 和 HRC\_TRMH 寄存器不受 CLK\_PR 控制。

## 9 低功耗

#### 9.1 描述

芯片支持2种低功耗模式,IDLE模式和SLEEP模式。

#### IDLE 模式

在 IDLE 模式下, CPU 暂停执行指令,系统时钟和外设均保持当前的工作状态。

用户可关闭不需要运行模块的使能位,并通过 PCK\_GTC0 寄存器关闭相应模块的时钟,以节省不必要的功率消耗。

保持运行的外设产生的中断,如果相应的中断使能位为 1(GIE 不需使能),可将芯片从 IDLE 状态唤醒。如果 GIE 使能,唤醒芯片后,会进行中断服务程序。IDLE 唤醒无等待时间,唤醒后 CPU 继续运行。

## SLEEP 模式

在 SLEEP 模式下,系统时钟自动关闭,CPU 和所有采用系统时钟工作的外设模块均暂停工作。 采用非系统时钟工作的外设可在 SLEEP 模式下保持工作,并且产生的中断,如果相应的中断使能位为 1 (GIE 不需使能),可将芯片从 SLEEP 状态唤醒。如果 GIE 使能,唤醒芯片后,会进行中断服务程序。SLEEP 唤醒需要一定的等待时间,用户可通过 WKUP\_T 寄存器设定,等待时间用以确保芯片恢复运行前内部的部分模块已达到稳定工作状态,唤醒后系统时钟恢复运行,CPU 和经系统时钟同步的外设继续运行。

## 9.2 低功耗寄存器

#### PCON 低功耗控制寄存器

| Bit7 | Bit6         | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0  |
|------|--------------|------|------|------|------|------|-------|
|      | RW-0000      |      |      |      | _    | RW-0 | RW-0  |
|      | PCON PR<3:0> |      |      | _    | _    | IDLE | SLEEP |

Bit7-4 PCON PR<3:0>: PCON 解锁字

W:写入5H解锁,写入其他值锁定

R:锁定状态读出为 0H,解锁状态读出为 1H

Bit3-2 保留

Bit1 **IDLE**: IDLE 模式使能位

1:进入 IDLE 模式 ( 仅在 PCON\_PR 解锁状态下, 对 PCON 寄存器写 02H 可置 1 )

0:退出 IDLE 模式 (写 0 无效, 唤醒后硬件自动清 0)

Bit0 SLEEP: SLEEP 模式使能位

1: 进入 SLEEP 模式 (仅在 PCON\_PR 解锁状态下,对 PCON 寄存器写 01H 可置 1)

0: 退出 SLEEP 模式 (写 0 无效, 唤醒后硬件自动清 0)

# 10 看门狗定时器 WDT

### 10.1 描述

芯片内置 16 位硬件看门狗定时器 WDT。支持 2 种时钟源可选,支持溢出周期可配置。

#### WDT 溢出唤醒

当 16 位 WDT 计数器累加到与 WDT\_CYC 位所选择的值相等时,WDT 计数器溢出。溢出后 WDT 计数器从 0 开始累加。在 SLEEP 或 IDLE 下,WDT 一次溢出可将 CPU 从低功耗模式下唤醒。读WDT\_OP 寄存器可判断溢出标志。

### WDT 溢出复位

当 16 位 WDT 计数器累加到与 WDT\_CYC 位所选择的值相等时,WDT 计数器溢出。溢出后 WDT 计数器从 0 开始累加。在 MCU 运行状态选,WDT 两次溢出芯片将产生复位。WDT 复位同时将 WDT 复位标志 RST\_FLAG.WDTF 置 1。

#### 喂狗操作

对 WDT\_OP 寄存器写 5AH 即可进行喂狗操作,喂狗操作将 WDT 计数器清 0,同时清除 WDT 溢出标志。另外操作芯片进入 SLEEP 或者 IDLE 时,同时产生喂狗动作。

# 10.2 WDT 寄存器

#### WDT\_C WDT 控制寄存器

| ſ | _    | _    | WDT PD | WDT CKS | WDT CYC<3:0> |                |     |  |  |
|---|------|------|--------|---------|--------------|----------------|-----|--|--|
|   | _    | _    | RW-0   | RW-0    |              | RV             | V-0 |  |  |
| Ī | Bit7 | Bit6 | Bit5   | Bit4    | Bit3         | Bit3 Bit2 Bit1 |     |  |  |

Bit7-6 保留

Bit5 WDT\_PD:软件WDT关断位(仅在配置字关闭后生效)

1 : 关闭 WDT0 : 使能 WDT

Bit4 WDT\_CKS: WDT 时钟源选择位

1:内部低频时钟 LRC 0:系统时钟 SYS\_CLK

Bit3-0 **WDT\_CYC**<3:0>: WDT 溢出周期寄存器(下表时间为 LRC 16K 工作时间)

0000: 2560ms 0001:2000ms 0010:1500ms 0011:1000ms 0100: 900ms 0101:800ms 0110:700ms 0111:600ms 1000: 500ms 1001:400ms 1010:300ms 1011:200ms 1100: 100ms 1101:60ms 1110:30ms 1111:20ms

#### WDT\_OP WDT 操作寄存器

| Bit7        | Bit6         | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |  |
|-------------|--------------|------|------|------|------|------|------|--|--|--|
|             | RW-0000_0000 |      |      |      |      |      |      |  |  |  |
| WDT_OP<7:0> |              |      |      |      |      |      |      |  |  |  |

Bit7-0 **WDT\_OP**<7:0>: WDT 操作字

W:写入5AH将WDT计数器清0,且清除WDT溢出标志

R: WDT 未溢出读出为 00H, WDT 溢出读出为 01H, WDT 溢出唤醒读出为 03H

# 11 中断

## 11.1 中断向量

芯片共支持 7 个中断向量,每个中断向量对应单独的入口地址。如下表所示,芯片的所有中断源都有各自的中断标志和中断使能位,这些中断源被分组对应到 7 个中断向量。同时,每个中断向量也有一个向量使能位 INT\_IE<n>,并且所有的中断向量还共用 1 个总的使能位 INT\_IE.GIE。GIE 禁止时所有中断不响应,但向量和中断源使能的中断仍支持低功耗模式唤醒功能。



图表 12 中断向量图

| 向量<br>编号 | 对应<br>Interrupt | 入口地址  | 向量使能    | 向量标志    | 中断源使能                                    | 中断源标志                                    |
|----------|-----------------|-------|---------|---------|------------------------------------------|------------------------------------------|
| INT0     | 0               | 0003H | INT0_IE | INT0_IF | IOINT0_IE                                | IOINT0_IF                                |
| INT1     | 2               | 0013H | INT1_IE | INT1_IF | TMR0_IE<br>TMR1_IE                       | TMR0_IF<br>TMR1_IF                       |
| INT2     | 7               | 003BH | INT2_IE | INT2_IF | TMR3_IE                                  | TMR3_IF                                  |
| INT3     | 8               | 0043H | INT3_IE | INT3_IF | TMR2_IE<br>CAP2_IE<br>PWMn_IE<br>STPn_IE | TMR2_IF<br>CAP2_IF<br>PWMn_IF<br>STPn_IF |
| INT4     | 9               | 004BH | INT4_IE | INT4_IF | ACP_IE<br>ADC_IE                         | ACP_IF<br>ADC_IF                         |
| INT5     | 10              | 0053H | INT5_IE | INT5_IF | TX0_IE<br>RX0_IE<br>IIC_IE               | TX0_IF<br>RX0_IF<br>IIC_IF               |
| INT6     | 11              | 005BH | INT6_IE | INT6_IF | LVD_IE                                   | LVD_IF                                   |

图表 13 中断向量表

## 11.2 中断优先级

中断系统分为 2 个优先级阶,即高阶优先级和低阶优先级,每个中断向量可通过相应的 INTn\_IP 位单独设置优先级阶。在同阶优先级中,中断向量号越小的中断向量优先级越高。同一中断向量对应的多个中断源不分优先级,用户需在对应于该向量入口地址的中断服务程序中进行软件判别。

高优先级的中断可嵌套低优先级中断。反之,低优先级中断只能等待高优先级或同级中断完成中断处理并退出中断服务程序后才可得到响应。

# 11.3 中断寄存器

# INT\_IE 中断使能寄存器

| Bit7 | Bit6 | Bit5        | Bit4 | Bit3 | Bit1 | Bit0 |  |  |  |
|------|------|-------------|------|------|------|------|--|--|--|
| RW-0 |      | RW-000_0000 |      |      |      |      |  |  |  |
| GIE  |      | INT IE<6:0> |      |      |      |      |  |  |  |

Bit7 GIE:中断总使能位

1:使能

0:禁止(仅禁止中断响应,不禁止中断唤醒)

Bit6-0 **INT\_IE**<6:0>:中断向量 INTO~6 使能位

1:使能

0:禁止(禁止中断响应和中断唤醒)

### INT\_IF 中断标志寄存器

| Bit7 | Bit6 | Bit5        | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |
|------|------|-------------|------|------|------|------|------|--|--|
| _    |      | RW-000_0000 |      |      |      |      |      |  |  |
| _    |      | INT_IF<6:0> |      |      |      |      |      |  |  |

Bit7 保留

Bit6-0 **INT\_IF**<6:0>:中断向量 INT0~6 标志位

1:有中断请求0:无中断请求

#### INT\_IP 中断向量优先级寄存器

| _    |             |             |      |      |      |      |      |  |  |
|------|-------------|-------------|------|------|------|------|------|--|--|
| Bit7 | Bit6        | Bit5        | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |
| _    |             | RW-000_0000 |      |      |      |      |      |  |  |
| _    | INT_IP<6:0> |             |      |      |      |      |      |  |  |

Bit7 保留

Bit6-0 **INT\_IP**<6:0>:中断向量 INT0~6 优先级选择位

1:高阶优先级0:低阶优先级

## 11.4 外部端口中断 IOINT

芯片支持8个外部端口中断源IOINT00~7,每个IOINT中断源可独立设置中断触发方式。最终可触发INT0中断。

### 下图为 IO 中断映射图:





IOINTO\_IE IOINTO 使能寄存器

| Bit7                   | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |
|------------------------|------|------|------|------|------|------|------|--|--|
| RW-0000_0000           |      |      |      |      |      |      |      |  |  |
| IOINT07 IE~ IOINT00 IE |      |      |      |      |      |      |      |  |  |

Bit7-0 **IOINTO\_IE**<7:0>: 外部端口中断使能位

1:使能0:禁止

# IOINTO\_IF IOINTO 标志寄存器(本寄存器支持位操作)

| Bit7 | Bit6                    | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |
|------|-------------------------|------|------|------|------|------|------|--|--|
|      | RW-0000_0000            |      |      |      |      |      |      |  |  |
|      | IOINT07_IF ~ IOINT00_IF |      |      |      |      |      |      |  |  |

Bit7-0 **IOINTO\_IF**<7:0>: 外部端口中断标志位

1:有中断请求0:无中断请求

### IOINTO\_MD IOINTO 触发选择寄存器

| Bit7 Bit6 Bit5 Bit4 Bit3 Bit2 Bit1 |                |  |  |  |  |  |  |  |  |
|------------------------------------|----------------|--|--|--|--|--|--|--|--|
|                                    | RW-0000_0000   |  |  |  |  |  |  |  |  |
|                                    | IOINTO_MD<7:0> |  |  |  |  |  |  |  |  |

Bit7-0 **IOINTO\_MD**<7:0>: IOINTO 触发方式选择位

1:下降沿触发0:上升沿触发

### IOINTO\_SO IOINTO 端口选择寄存器

| Bit7 Bit6 Bit5 Bit4 Bit3 Bit2 Bit1 Bi |  |  |  |  |  |  |  |  |  |  |  |
|---------------------------------------|--|--|--|--|--|--|--|--|--|--|--|
| RW-0000_0000                          |  |  |  |  |  |  |  |  |  |  |  |
| IOINTO SO<7:0>                        |  |  |  |  |  |  |  |  |  |  |  |

Bit7-0 **IOINTO\_S0**<7:0>: IOINT00~7 端口选择位

| IOINT0_S0 | IOINT07 | IOINT06 | IOINT05 | IOINT04 | IOINT03 | IOINT02 | IOINT01 | IOINT00 |
|-----------|---------|---------|---------|---------|---------|---------|---------|---------|
| 1         | P17     | P16     | P15     | P14     | P13     | P12     | P11     | P10     |
| 0         | P07     | P06     | P05     | P04     | P03     | P02     | P01     | P00     |

### IOINTO S1 IOINTO 端口选择寄存器

|      |      | — RW-00<br>— IOINTO S1<1:0> |      |      |      |      |      |
|------|------|-----------------------------|------|------|------|------|------|
|      |      |                             |      |      |      | DW   | 1.00 |
| Bit7 | Bit6 | Bit5                        | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |

Bit7-2 保留

Bit1-0 **IOINTO\_S1**<1:0>: **IOINT00~1** 端口选择位

IOINT0\_S1IOINT01IOINT001P21P200根据 IOINT0\_S0 选择根据 IOINT0\_S0 选择



# 11.5 定时器/计数器 TMR 中断

芯片的 4 个定时器 TMR0~3 都支持中断。当 TMRn 计数器累加到与周期寄存器 TMRn\_CY 相等时,TMRn 产生 1 次溢出,当溢出次数达到后分频位 TMRn\_C0.TMRn\_PST<3:0>所设定的次数时,即产生 TMRn 中断。(其中 n 表示 0~3)

#### TMR\_IE TMR 中断使能寄存器

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3    | Bit2    | Bit1    | Bit0    |
|------|------|------|------|---------|---------|---------|---------|
| _    |      | _    | _    | RW-0    | RW-0    | RW-0    | RW-0    |
| _    | _    | _    | _    | TMR3_IE | TMR2_IE | TMR1_IE | TMR0_IE |

Bit7-4 保留

Bit3 TMR3\_IE: TMR3 中断使能位

1: TMR3 中断使能 0: TMR3 中断禁止

Bit2 TMR2\_IE: TMR2 中断使能位

1: TMR2 中断使能 0: TMR2 中断禁止

Bit1 TMR1\_IE: TMR1 中断使能位

1: TMR1 中断使能 0: TMR1 中断禁止

Bit0 TMR0\_IE: TMR0 中断使能位

1: TMR0 中断使能 0: TMR0 中断禁止

#### TMR\_IF TMR 中断标志寄存器 (本寄存器支持位操作)

|      | _    |      | _    | TMR3 IF | TMR2 IF | TMR1 IF | TMR0 IF |
|------|------|------|------|---------|---------|---------|---------|
| _    | _    | _    | _    | RW-0    | RW-0    | RW-0    | RW-0    |
| Bit7 | Bit6 | Bit5 | Bit4 | Bit3    | Bit2    | Bit1    | Bit0    |

Bit7-4 保留

Bit0 TMR3\_IF: TMR3 中断标志位

1:有TMR3中断请求 0:无TMR3中断请求

Bit0 TMR2 IF: TMR2 中断标志位

1:有TMR2中断请求 0:无TMR2中断请求

Bit0 TMR1\_IF: TMR1 中断标志位

1:有 TMR1 中断请求 0:无 TMR1 中断请求

Bit0 TMR0\_IF: TMR0 中断标志位

1:有 TMR0 中断请求 0:无 TMR0 中断请求



# 11.6 边沿捕捉器 CAP 中断

芯片的 1 个边沿捕捉器 CAP 都支持中断。当满足用户设定的捕捉条件的捕捉事件发生时,即产生捕捉中断。

## CAP\_IE CAP 中断使能寄存器 (与 PWM\_IE 寄存器复用 )

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2    | Bit1 | Bit0 |
|------|------|------|------|------|---------|------|------|
| _    | _    | _    | _    | _    | RW-0    | _    | _    |
| _    | _    | _    | _    | _    | CAP2_IE | _    | _    |

Bit7-3 保留

Bit2 CAP2\_IE: CAP 中断使能位

1:使能0:禁止

Bit1-0 保留

## CAP\_IF CAP 中断标志寄存器 (与 PWM\_IF 寄存器复用,本寄存器支持位操作)

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2    | Bit1 | Bit0 |
|------|------|------|------|------|---------|------|------|
| _    | _    | _    | _    | _    | RW-0    | _    | _    |
| _    | _    | _    | _    | _    | CAP2_IF | _    | _    |

Bit7-3 保留

Bit2 CAP2\_IF: CAP2 中断使能位

1:有 CAP2 中断请求 0:无 CAP2 中断请求

Bit1-0 保留

# 11.7 脉宽调制器 PWM 中断

芯片的 3 个脉宽调制器 PWM0~2 都支持 2 种中断,即 PWM 周期中断和 PWM 刹车中断。

#### PWM 周期中断

当 PWMn 所选时基的计数器值累加到该时基对应的周期值时,即产生 PWM 周期中断。

## PWM 刹车中断

当 PWMn 发生刹车事件时,会产生 PWM 刹车中断。

### PWM\_IE PWM 中断使能寄存器 (与 CAP\_IE 寄存器复用)

| _ | RW-0    | RW-0    | RW-0    | _ | RW-0    | RW-0    | RW-0    |
|---|---------|---------|---------|---|---------|---------|---------|
| _ | STP2_IE | STP1_IE | STP0_IE | _ | PWM2_IE | PWM1_IE | PWM0_IE |

Bit7 保留

Bit6 STP2\_IE: PWM2 刹车中断使能位

1:使能0:禁止

Bit5 STP1\_IE: PWM1 刹车中断使能位

1:使能 0:禁止

Bit4 STP0\_IE: PWM0 刹车中断使能位

1:使能0:禁止

Bit3 保留

Bit2 PWM2\_IE: PWM2 周期中断使能位

1:使能0:禁止

Bit1 PWM1\_IE: PWM1 周期中断使能位

1:使能 0:禁止

Bit0 PWM0\_IE: PWM0 周期中断使能位

1:使能0:禁止



### PWM\_IF PWM 中断标志寄存器 (与 CAP\_IF 寄存器复用,本寄存器支持位操作)

| _    | STP2 IF | STP1 IF | STP0 IF | _    | PWM2 IF | PWM1 IF | PWM0 IF |
|------|---------|---------|---------|------|---------|---------|---------|
| _    | RW-0    | RW-0    | RW-0    | _    | RW-0    | RW-0    | RW-0    |
| Bit7 | Bit6    | Bit5    | Bit4    | Bit3 | Bit2    | Bit1    | Bit0    |

Bit7 保留

Bit6 STP2\_IF: PWM2 刹车中断标志位

1:有 PWM2 刹车中断请求 0:无 PWM2 刹车中断请求

Bit5 STP1\_IF: PWM1 刹车中断标志位

1:有 PWM1 刹车中断请求 0:无 PWM1 刹车中断请求

Bit4 STP0\_IF: PWM0 刹车中断标志位

1:有 PWM0 刹车中断请求 0:无 PWM0 刹车中断请求

Bit3 保留

Bit2 PWM2\_IF: PWM2 周期中断标志位

1:有 PWM2 周期中断请求 0:无 PWM2 周期中断请求

Bit1 PWM1\_IF: PWM1 周期中断标志位

1:有 PWM1 周期中断请求 0:无 PWM1 周期中断请求

Bit0 PWM0\_IF: PWM0 周期中断标志位

1:有 PWM0 周期中断请求 0:无 PWM0 周期中断请求

## 11.8 异步收发器 UART 中断

UART 支持 2 个中断,即 TX 发送中断和 RX 接收中断。

#### TX 发送中断

根据 UART\_TXC.TXEN<1:0>位的配置,TX 发送中断可以是 UART 发送寄存器空产生中断。

### RX 接收中断

UART接收寄存器接收到1帧数据,即产生RX接收中断。

### UART\_IE UART 中断使能寄存器 (与 IIC\_IE 寄存器复用 )

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1   | Bit0   |
|------|------|------|------|------|------|--------|--------|
| _    | _    | _    | _    | _    | _    | RW-0   | RW-0   |
| _    | _    | _    | _    | _    | _    | TX0_IE | RX0_IE |

Bit7-2 保留

Bit1 TX0\_IE: UART0 发送中断使能位

1:使能 0:禁止

Bit0 RX0\_IE: UARTO 接收中断使能位

1:使能0:禁止

## UART\_IF UART 中断标志寄存器 (与 IIC\_IF 寄存器复用,本寄存器支持位操作)

| _    | _    | _    | _    | _    | _    | TX0 IF | RX0 IF |
|------|------|------|------|------|------|--------|--------|
| _    | _    | _    | _    | _    |      | RW-0   | RW-0   |
| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1   | Bit0   |

Bit7-2 保留

Bit1 **TX0\_IF**: UARTO 发送中断标志位

1:有 UART0 发送中断请求 0:无 UART0 发送中断请求

Bit0 RX0 IF: UARTO 接收中断标志位

1:有 UART0 接收中断请求0:无 UART0 接收中断请求

## 11.9 IIC 总线控制器中断

IIC 总线控制器支持 1 个中断。 通过 IIC\_CO.IIC\_IM 位可配置如下事件产生 IIC 中断。

## START/STOP 位中断

检测到总线上有 START 或 STOP 位,产生中断。

## 发送/接收中断

完成 1 个字节的发送或接收,产生中断

## IIC\_IE IIC 中断使能寄存器 (与 UART\_IE 寄存器复用 )

| Bit7 | Bit6 | Bit5 | Bit4    | Bit3 | Bit2 | Bit1 | Bit0 |
|------|------|------|---------|------|------|------|------|
| _    | _    | _    | RW-0    | _    | _    | _    | _    |
| _    | _    | _    | IIC0_IE | _    | _    | _    | _    |

Bit7-5 保留

Bit4 IIC0\_IE: IIC0 中断使能位

1:使能 0:禁止

Bit3-0 保留

## IIC\_IF IIC 中断标志寄存器 (与 UART\_IF 寄存器复用,本寄存器支持位操作)

| Bit7 | Bit6 | Bit5 | Bit4    | Bit3 | Bit2 | Bit1 | Bit0 |
|------|------|------|---------|------|------|------|------|
| _    | _    |      | RW-0    |      | _    |      | _    |
| _    | _    | _    | IIC0_IF | _    | _    | _    | _    |

Bit7-5 保留

Bit4 IIC0\_IF: IIC0 中断标志位

1:有中断请求0:无中断请求

Bit3-0 保留

# 11.10 模拟模块中断

模拟模块包括 LVD、ADC 和 ACP、模拟比较器,每个模块都有独立的中断使能位和中断标志位。

### 低电压检测 LVD 中断

当满足 LVD\_CO.LVD\_IM 所设置的条件时,产生 LVD 中断。

### 模数转换器 ADC 中断

当 ADC 转换完成时,并达到 ADC\_C2.ADC\_CNT<1:0>所设定的转换次数时,产生 ADC 中断。

#### 模拟比较器中断

模拟比较器比较中断。

## AN\_IE 模拟中断使能寄存器

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2   | Bit1   | Bit0   |
|------|------|------|------|------|--------|--------|--------|
| _    | _    | _    | _    | _    | RW-0   | RW-0   | RW-0   |
| _    | _    | _    | _    | _    | LVD_IE | ACP_IE | ADC_IE |

Bit7-3 保留

Bit2 LVD\_IE: LVD 中断使能位

1:使能 0:禁止

Bit1 ACP\_IE: ACP 中断使能位

1:使能 0:禁止

Bit0 ADC\_IE: ADC 中断使能位

1:使能 0:禁止

## AN\_IF 模拟中断标志寄存器(本寄存器支持位操作)

| _    | _    | _    | _    | _    | LVD_IF | ACP_IF | ADC_IF |
|------|------|------|------|------|--------|--------|--------|
| _    | _    | _    | _    | _    | RW-0   | RW-0   | RW-0   |
| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2   | Bit1   | Bit0   |

Bit7-3 保留

Bit2 LVD\_IF: LVD 中断标志位

1:有 LVD 中断请求 0:无 LVD 中断请求

Bit1 ACP\_IF: ACP 中断标志位

1:有 ACP 中断请求 0:无 ACP 中断请求

Bit0 ADC\_IF: ADC 中断标志位

1:有 ADC 中断请求 0:无 ADC 中断请求

# 12 1/0 端口

# 12.1 描述

芯片 IO 管脚支持推挽输出和开漏输出两种模式。

支持上下拉单独控制。

输入输出全部关闭后,为高阻态,可用于模拟信号的输入输出。



图表 14 I/O 功能框图

# 12.2 I/O 寄存器 ( 寄存器中出现的 n 表示 0~2 )

#### PORT CO 端口控制寄存器

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3  | Bit2           | Bit1 | Bit0 |
|------|------|------|------|-------|----------------|------|------|
| _    | _    | _    |      | RW    | <b>'-00</b>    | _    | _    |
| _    | _    |      |      | PT_RD | <b>S</b> <1:0> |      | _    |

Bit7-4 保留

Bit3-2 **PT\_RDS**<1:0>: 读端口模式选择位

11:输出模式时读端口寄存器,输入模式下读端口电平

10:始终读端口寄存器 01:始终读端口电平

00:输出模式时读端口寄存器,输入模式下读端口电平

Bit1-0 保留

# **Pn\_OE Pn 端口输出使能寄存器 (** n 表示 0~2 )

| Bit7       | Bit6         | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |
|------------|--------------|------|------|------|------|------|------|--|
|            | RW-0000_0000 |      |      |      |      |      |      |  |
| Pn_OE<7:0> |              |      |      |      |      |      |      |  |

Bit7-0 **Pn\_OE**<7:0>: Pn 端口输出使能位

1:输出使能0:输出禁止



Pn\_IE Pn 端口输入使能寄存器(默认使能,管脚作为模拟功能时关闭输入)( n 表示 0~2 )

 Bit7
 Bit6
 Bit5
 Bit4
 Bit3
 Bit2
 Bit1
 Bit0

 RW-1111\_1111

 Pn\_IE<7:0>

Bit7-0 **Pn\_IE**<7:0>: Pn 端口输输入使能位

1:使能0:禁止

**Pn\_DAT Pn 端口数据寄存器 (** n 表示 0~2 )

| Bit7 | Bit6         | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |
|------|--------------|------|------|------|------|------|------|--|--|
|      | RW-0000_0000 |      |      |      |      |      |      |  |  |
|      | Pn DAT<7:0>  |      |      |      |      |      |      |  |  |

Bit7-0 **Pn\_DAT**<7:0>: Pn 端口输出位

1:端口输出高电平 0:端口输出低电平

**Pn\_PUE Pn 端口弱上拉使能寄存器 (** n 表示 0~2 )

| Bit7        | Bit6         | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |
|-------------|--------------|------|------|------|------|------|------|--|--|
|             | RW-0000_0000 |      |      |      |      |      |      |  |  |
| Pn PUE<7:0> |              |      |      |      |      |      |      |  |  |

Bit7-0 **Pn\_PUE**<7:0>: Pn 端口弱上拉使能位

1:弱上拉使能0:弱上拉关闭

**Pn\_PDE Pn 端口弱下拉使能寄存器 (** n 表示 0~2 )

| Bit7 | Bit6         | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |
|------|--------------|------|------|------|------|------|------|--|
|      | RW-0000_0000 |      |      |      |      |      |      |  |
|      | Pn PDE<7:0>  |      |      |      |      |      |      |  |

Bit7-0 **Pn\_PDE**<7:0>: Pn 端口弱下拉使能位

1:弱下拉使能0:弱下拉关闭

**Pn\_ODE Pn 端口开漏使能寄存器 (** n 表示 0~2 )

| Bit7        | Bit6         | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |
|-------------|--------------|------|------|------|------|------|------|--|--|
|             | RW-0000_0000 |      |      |      |      |      |      |  |  |
| Pn ODE<7:0> |              |      |      |      |      |      |      |  |  |

Bit7-0 **Pn\_ODE**<7:0>: Pn 端口输出模式选择位

1:开漏输出模式(要求开漏端口电平不高于 VDD 电平)

0:推挽输出模式

### P1\_SMITE P1 端口施密特使能寄存器

| Bit7          | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |
|---------------|------|------|------|------|------|------|------|
| RW-1111_1111  |      |      |      |      |      |      |      |
| P1_SMITE<7:0> |      |      |      |      |      |      |      |

Bit7-0 **P1\_SMITE**<7:0>: P17~P10 端口施密特模式选择位

1:使能0:禁止



# P0\_IOH\_CL P00~P03 拉电流驱动力设置 (输出高电平时驱动电流设置)

| Bit7                      | Bit6 | Bit5   | Bit4           | Bit3   | Bit2           | Bit1 | Bit0        |
|---------------------------|------|--------|----------------|--------|----------------|------|-------------|
| RW                        | /-00 | RW     | /-00           | RW     | <b>'-00</b>    | RW   | <b>'-00</b> |
| P03_IOH<1:0> P02_IOH<1:0> |      | P01_IO | <b>H</b> <1:0> | P00_IO | <b>H</b> <1:0> |      |             |

Bit7-6 **P03\_IOH**<1:0>: P03 端口驱动电流设置

11:8mA 10:4mA 01:2mA 00:15mA

Bit5-4 **P02\_IOH**<1:0>: P02 端口驱动电流设置

Bit3-2 **P01\_IOH**<1:0>: P01 端口驱动电流设置

11:8mA 10:4mA 01:2mA 00:15mA

Bit1-0 **P00\_IOH**<1:0>: P00 端口驱动电流设置

11:8mA 10:4mA 01:2mA 00:15mA

## P0\_IOH\_CH P04~P07 拉电流驱动力设置 (输出高电平时驱动电流设置)

| Bit7   | Bit6           | Bit5   | Bit4           | Bit3   | Bit2           | Bit1   | Bit0           |
|--------|----------------|--------|----------------|--------|----------------|--------|----------------|
| RW     | /-00           | RW     | <b>/-00</b>    | RW     | <b>'-00</b>    | RW     | <b>'-00</b>    |
| P07_IO | <b>H</b> <1:0> | P06_IO | <b>H</b> <1:0> | P05_IO | <b>H</b> <1:0> | P04_IO | <b>H</b> <1:0> |

Bit7-6 **P07\_IOH**<1:0>: P07 端口驱动电流设置

11:8mA 10:4mA 01:2mA 00:15mA

Bit5-4 **P06 IOH**<1:0>: P06 端口驱动电流设置

11:8mA 10:4mA 01:2mA 00:15mA

Bit3-2 **P05 IOH**<1:0>: P05 端口驱动电流设置

11:8mA 10:4mA 01:2mA 00:15mA

Bit1-0 **P04\_IOH**<1:0>: P04 端口驱动电流设置

11:8mA 10:4mA 01:2mA 00:15mA



# P1\_IOL\_CL P10~P13 灌电流驱动力设置 (输出低电平时驱动电流设置)

| Bit7                      | Bit6 | Bit5   | Bit4   | Bit3   | Bit2           | Bit1 | Bit0 |
|---------------------------|------|--------|--------|--------|----------------|------|------|
| RW                        | /-00 | RW     | /-00   | RW     | <b>'-00</b>    | RW   | /-00 |
| P13_IOL<1:0> P12_IOL<1:0> |      | P11_IO | L<1:0> | P10_IO | <b>L</b> <1:0> |      |      |

Bit7-6 **P13\_IOL**<1:0>: P13 端口驱动电流设置

其他:保留 01:80mA 00:25mA

Bit5-4 **P12\_IOL**<1:0>: P12 端口驱动电流设置

其他:保留 01:80mA 00:25mA

Bit3-2 **P11\_IOL**<1:0>: P11 端口驱动电流设置

其他:保留 01:80mA 00:25mA

Bit1-0 **P10\_IOL** <1:0>: P10 端口驱动电流设置

其他:保留 01:80mA 00:25mA

### P1\_IOL\_CH P14~P15 灌电流驱动力设置(输出低电平时驱动电流设置)

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2         | Bit1 | Bit0 |
|------|------|------|------|------|--------------|------|------|
| _    | _    | _    | _    | RW   | <b>/-</b> 00 | RW   | -00  |
| _    | _    | _    | _    | P15  | IOL          | P14  | IOL  |

Bit7-4 保留

Bit3-2 **P15\_IOL**<1:0>: P15 端口驱动电流设置

其他:保留 01:80mA 00:25mA

Bit1-0 **P14\_IOL**<1:0>: P14 端口驱动电流设置

其他:保留 01:80mA 00:25mA



# 12.3 I/O 功能复用功能寄存器

### 管脚数字复用功能表

| 符号      | 类型 | 描 述          | 备 注            |
|---------|----|--------------|----------------|
| Pn0~Pn7 | Ю  | 8位双向 IO 端口   | 支持上下拉电阻,支持中断唤醒 |
| PWMn0/1 | 0  | PWM 输出端口     | 支持同相或互补输出      |
| TnO     | 0  | TIMER 计数溢出翻转 | 计数溢出翻转         |
| TnG     | I  | TIMER 计数门控管脚 |                |
| TnIN    | I  | TIMER 外部时钟输入 |                |
| CAP2    | I  | 捕捉模式下为捕捉输入   |                |
| TX0     | 0  | UART 发送端口    |                |
| RX0     | I  | UART 接收端口    |                |
| SCL     | I  | IIC 时钟线      |                |
| SDA     | Ю  | IIC 数据线      |                |
| СКО     | 0  | 系统时钟输出       |                |
| IOINT0n |    | 外部中断输入端口     | 支持睡眠唤醒         |

### P0\_FUN0 P00 和 P01 端口复用选择寄存器

| Bit7 | Bit6 | Bit5                  | Bit4 | Bit3 | Bit2   | Bit1                  | Bit0 |  |
|------|------|-----------------------|------|------|--------|-----------------------|------|--|
| _    |      | RW-000                |      | _    | RW-000 |                       |      |  |
| _    | P    | <b>01_FUN&lt;</b> 2:0 | >    | _    | Р      | <b>00_FUN&lt;</b> 2:0 | >    |  |

Bit7 保留

Bit6-4 **P01\_FUN**<2:0>: P01 端口复用选择位(参见端口复用表)

Bit3 保留

Bit2-0 **P00\_FUN**<2:0>: P00 端口复用选择位(参见端口复用表)

### P0\_FUN1 P02 和 P03 端口复用选择寄存器

| Bit7 | Bit6 | Bit5                  | Bit4 | Bit3 | Bit2 | Bit2 Bit1 Bit         |   |  |  |
|------|------|-----------------------|------|------|------|-----------------------|---|--|--|
| _    |      | RW-000                |      | _    |      | RW-000                |   |  |  |
| _    | P    | <b>03_FUN&lt;</b> 2:0 | >    | _    | P    | <b>02_FUN&lt;</b> 2:0 | > |  |  |

Bit7 保留

Bit6-4 **P03\_FUN**<2:0>: P03端口复用选择位(参见端口复用表)

 100: CAP2
 101: T3IN/T3O
 110: T3G
 111: 保留

 000: IO
 001: PWM11
 010: RX0
 011: SCL

Bit3 保留

Bit2-0 **P02\_FUN**<2:0>: P02 端口复用选择位(参见端口复用表)

 100 : STP
 101 : T0O
 110 : CKO
 111 : SDA

 000 : IO
 001 : PWM10
 010 : TX0
 011 : SCL



P0\_FUN2 P04 和 P05 端口复用选择寄存器

| Bit7 | Bit6 | Bit5                   | Bit4         | Bit3 | Bit2 | Bit1                  | Bit0 |  |  |
|------|------|------------------------|--------------|------|------|-----------------------|------|--|--|
| _    |      | RW-000                 |              | _    |      | RW-000                |      |  |  |
|      | P    | <b>P05_FUN&lt;</b> 2:0 | <b> &gt;</b> |      | Р    | <b>04_FUN&lt;</b> 2:0 | >    |  |  |

Bit7 保留

Bit6-4 **P05\_FUN**<2:0>: P05 端口复用选择位(参见端口复用表)

 100: T0O
 101: T3IN/T3O
 110: T3G
 111: 保留

 000: IO
 001: PWM21
 010: RX0
 011: SCL

Bit3 保留

Bit2-0 **P04\_FUN**<2:0>: P04 端口复用选择位(参见端口复用表)

P0\_FUN3 P06 和 P07 端口复用选择寄存器

| _    | P07 FUN<2:0> |        |      | _    | P06 FUN<2:0> |        |      |  |  |
|------|--------------|--------|------|------|--------------|--------|------|--|--|
| _    |              | RW-000 |      | _    |              | RW-000 |      |  |  |
| Bit7 | Bit6         | Bit5   | Bit4 | Bit3 | Bit2         | Bit1   | Bit0 |  |  |

Bit7 保留

Bit6-4 **P07\_FUN**<2:0>: P07端口复用选择位(参见端口复用表)

 100: CAP2
 101: T3IN/T0O
 110: T3G
 111: 保留

 000: IO
 001: PWM01
 010: RX0
 011: SCK

Bit3 保留

Bit2-0 **P06\_FUN**<2:0>: P06 端口复用选择位(参见端口复用表)

 100: T1O
 101: T2IN/T2O
 110: T3G/ACPO
 111: 保留

 000: IO
 001: PWM00
 010: TX0
 011: SDA

P1 FUN0 P10 和 P11 端口复用选择寄存器

| Bit7 | Bit6         | Bit5   | Bit4 | Bit3 | Bit2 | Bit1       | Bit0 |
|------|--------------|--------|------|------|------|------------|------|
| _    |              | RW-000 |      |      |      |            |      |
|      | P11 FUN<2:0> |        |      | _    | Р    | 10 FUN<2:0 | >    |

Bit7 保留

Bit6-4 **P11\_FUN**<2:0>: P11 端口复用选择位(参见端口复用表)

 100 : CAP2
 101 : T2IN/T2O
 110 : T3G
 111 : 保留

 000 : IO
 001 : PWM11
 010 : RX0
 011 : SCL

Bit3 保留

Bit2-0 **P10\_FUN**<2:0>: P10 端口复用选择位(参见端口复用表)

 100: CAP2
 101: T3IN/T3O
 110: T3G
 111: 保留

 000: IO
 001: PWM10
 010: TX0
 011: SDA



P1\_FUN1 P12 和 P13 端口复用选择寄存器

| Bit7 | Bit6 | Bit5                   | Bit4 | Bit3 | Bit2 | Bit1                  | Bit0 |  |  |
|------|------|------------------------|------|------|------|-----------------------|------|--|--|
| _    |      | RW-000                 |      | _    |      | RW-000                |      |  |  |
| _    | P    | <b>P13_FUN&lt;</b> 2:0 | >    | _    | P    | <b>12_FUN&lt;</b> 2:0 | >    |  |  |

Bit7 保留

Bit6-4 **P13\_FUN**<2:0>: P13 端口复用选择位(参见端口复用表)

100 : CAP2101 : T3IN/T3O110 : T3G111 : 保留000 : IO001 : PWM21010 : RX0011 : SCL

Bit3 保留

Bit2-0 **P12\_FUN**<2:0>: P12 端口复用选择位(参见端口复用表)

 100: CAP2
 101: T3IN/T1O
 110: T3G
 111: 保留

 000: IO
 001: PWM20
 010: TX0
 011: SDA

P1\_FUN2 P14 和 P15 端口复用选择寄存器

| Bit7 | Bit6 | Bit5   | Bit4            | Bit3 | Bit2         | Bit1   | Bit0 |  |  |
|------|------|--------|-----------------|------|--------------|--------|------|--|--|
| _    |      | RW     | <b>/-00</b>     |      |              | RW-000 |      |  |  |
| _    |      | P15_FU | <b>JN</b> <1:0> | _    | P14_FUN<2:0> |        |      |  |  |

Bit7-6 保留

Bit5-4 P15\_FUN<2:0>: P15 端口复用选择位(参见端口复用表)

Bit3 保留

Bit2-0 **P14\_FUN**<2:0>: P14 端口复用选择位(参见端口复用表)

 100: STP
 101: T1O
 110: ACPO
 111: 保留

 000: IO
 001: PWM00
 010: TX0
 011: SDA

P1 FUN3 P16 和 P17 端口复用选择寄存器

| <u> </u> |      | P17 FIIN 1.0 \ |      |      |      | P16 FUN<1:0> |      |  |
|----------|------|----------------|------|------|------|--------------|------|--|
|          |      | RW-000         |      |      |      | RW-000       |      |  |
| Bit7     | Bit6 | Bit5           | Bit4 | Bit3 | Bit2 | Bit1         | Bit0 |  |

Bit7-6 保留

Bit5-4 **P17\_FUN**<1:0>: P17 端口复用选择位(参见端口复用表)

Bit3-2 保留

Bit1-0 P16\_FUN<1:0>: P16 端口复用选择位(参见端口复用表)



P20 和 P21 端口复用选择寄存器 P2\_FUN0

| Bit7 | Bit6                 | Bit5   | Bit4 | Bit3 | Bit2 | Bit1    | Bit0    |  |
|------|----------------------|--------|------|------|------|---------|---------|--|
| _    |                      | RW-000 |      | _    | _    | RW-0000 |         |  |
| _    | <b>P21_FUN</b> <2:0> |        |      | _    | _    | P20_FU  | JN<1:0> |  |

Bit7 保留

Bit6-4 **P21\_FUN**<2:0>: P21 端口复用选择位(参见端口复用表)

> 100 : STP 101 : T1O 110 : ACPO 111: CKO

> 000 : IO 001: PWM21 010 : TX0 011: SCL

Bit3 保留

Bit2-0 **P20\_FUN**<1:0>: P20 端口复用选择位(参见端口复用表)

> 10: RX0 11 : SDA 00 : IO 01: PWM20

# 13 8 位定时器 TMR0

### 13.1 描述

TMR0 为内置 8 位定时器,使能后 TMR0 计数自动累加与 TMR0\_CY 相等时产生溢出清零后继续计数,支持时钟 8 分频计数和后分频。

将 IO 配置成 TOO 功能时,每次溢出 TOO 输出翻转。

使能 TMR0\_IE 和 INT1\_IE 以及 GIE 后,当产生 TMR0\_IF 可产生中断。



图表 15 TMR0 功能框图

# 13.2 TMR0 寄存器

#### TMR0\_C0 TMR0 控制寄存器 0

| Bit7    | Bit6     | Bit5 | Bit4 | Bit3          | Bit2 | Bit1 | Bit0 |  |
|---------|----------|------|------|---------------|------|------|------|--|
| RW-0    | RW-0     | _    | _    | RW-0000       |      |      |      |  |
| TMR0_EN | TMR0_PRE | _    | _    | TMR0_PST<3:0> |      |      |      |  |

Bit7 TMR0\_EN: TMR0 使能位

1:使能 0:关闭

Bit6 TMR0\_PRE: TMR0 计数时钟 8 分频使能位

1:使能 0:关闭

Bit5-4 **保留** 

Bit3-0 TMR0 PST<3:0>: TMR0 后分频位

TMR0的 n 次溢出产生中断 ( n = TMRn\_POS<3:0> + 1 )

### TMR0 TMR0 计数寄存器

| Bit7 | Bit6 | Bit5 | Bit4   | Bit3           | Bit2 | Bit1 | Bit0 |
|------|------|------|--------|----------------|------|------|------|
|      |      |      | RW-000 | 00_0000        |      |      |      |
|      |      |      | TMR    | <b>)</b> <7:0> |      |      |      |

Bit7-0 **TMR0**<7:0>: TMR0 计数值

#### TMR0 CY TMR0 周期寄存器 8 位

|   | Bit7 | Bit6 | Bit5 | Bit4   | Bit3            | Bit2 | Bit1 | Bit0 |
|---|------|------|------|--------|-----------------|------|------|------|
|   |      |      |      | RW-111 | 1_1111          |      |      |      |
| Ī |      |      |      | TMR0_0 | <b>CY</b> <7:0> |      |      |      |

Bit7-0 TMR0\_CY<7:0>: TMR0 周期值

### TMR\_IE TMR 中断使能寄存器(与 TMR1~TMR3 为地址复用,可触发 INT1)



| Bit7 | Bit6<br>— | Bit5<br>— | Bit4<br>— | Bit3 | Bit2 | Bit1<br>— | Bit0<br>RW-0 |
|------|-----------|-----------|-----------|------|------|-----------|--------------|
|      | _         | _         | _         | _    | _    | _         | TMR0_IE      |

Bit7-1 保留

Bit0 TMR0\_IE: TMR0 中断使能位

1:TMR0 中断使能 0:TMR0 中断禁止

# TMR\_IF TMR 中断标志寄存器 (与 TMR1~TMR3 为地址复用,该寄存器支持位操作)

| _    | _    | _    |      | _    | _    | _    | TMR0 IF |
|------|------|------|------|------|------|------|---------|
| _    | _    | _    | _    | _    | _    | _    | RW-0    |
| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0    |

Bit7-1 保留

Bit0 TMR0\_IF: TMR0 中断标志位

1:有TMR0中断请求 0:无TMR0中断请求

# **14 8 位定时器 TMR1**(支持级联 TMR0)

### 14.1 描述

TMR1 为内置 8 位定时器,使能后 TMR1 计数自动累加与 TMR1\_CY 相等时产生溢出清零后继续计数,支持时钟 8 分频计数和后分频。可级联 TMR0 配置为 16 位定时器

将 IO 配置成 T10 功能时, T10 可输出翻转。

使能 TMR1\_IE 和 INT1\_IE 以及 GIE 后,当产生 TMR1\_IF 可产生中断。



图表 16 TMR1 功能框图

### 14.2 TMR1 寄存器

#### TMR1\_C0 TMR1 控制寄存器 0

| Bit7    | Bit6     | Bit5     | Bit4 | Bit3          | Bit2 | Bit1 | Bit0 |
|---------|----------|----------|------|---------------|------|------|------|
| RW-0    | RW-0     | RW-0     | _    |               | RW-0 | 0000 |      |
| TMR1_EN | TMRn_PRE | TMR_LINK | _    | TMR1_PST<3:0> |      |      |      |

Bit7 TMR1\_EN: TMR1 使能位

1:使能 0:关闭

Bit6 TMR1\_PRE: TMR1 计数时钟 8 分频使能位

1:使能 0:关闭

Bit5 TMR\_LINK:与TMR0\_级联(TMR1功能)

1:级联(TMR1和TMR0预分频需要一致),计数溢出值为{TMR1\_CY,TMR0\_CY}+1

0:单独运行

Bit4 保留

Bit3-0 TMR1\_PST<3:0>: TMR1 后分频位

TMR1的 n 次溢出产生中断 ( n = TMRn\_POS<3:0> + 1 )

### TMR1 TMR1 计数寄存器

| Bit7         | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |
|--------------|------|------|------|------|------|------|------|--|
| RW-0000_0000 |      |      |      |      |      |      |      |  |
| TMR1<7:0>    |      |      |      |      |      |      |      |  |

Bit7-0 **TMR1**<7:0>: TMR1 计数值

### TMR1\_CY TMR0 周期寄存器 8 位

| Bit7         | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |
|--------------|------|------|------|------|------|------|------|--|
| RW-1111_1111 |      |      |      |      |      |      |      |  |
| TMR1_CY<7:0> |      |      |      |      |      |      |      |  |

Bit7-0 **TMR1\_CY**<7:0>: TMR1 周期值



# TMR\_IE TMR 中断使能寄存器(与 TMR0, TMR2~TMR3 为地址复用,可触发 INT1)

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1    | Bit0 |
|------|------|------|------|------|------|---------|------|
| _    | _    | _    | _    | _    | _    | RW-0    |      |
| _    | _    | _    | _    |      | _    | TMR1_IE | _    |

Bit7-2 保留

Bit1 TMR1\_IE: TMR1 中断使能位

1:TMR1 中断使能 0:TMR1 中断禁止

Bit0 保留

# TMR\_IF TMR 中断标志寄存器 (与 TMR0, TMR2~TMR3 为地址复用,该寄存器支持位操作)

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1    | Bit0 |
|------|------|------|------|------|------|---------|------|
| _    | _    | _    | _    |      | _    | RW-0    | _    |
| _    | _    | _    | _    | _    | _    | TMR1_IF | _    |

Bit7-2 保留

Bit1 TMR1\_IF: TMR1 中断标志位

1:有TMR1中断请求 0:无TMR1中断请求

Bit0 保留

# 15 8 位定时器/计数器 TMR2

# 15.1 描述

TMR2 为内置 8 位定时器计数器,支持 4 个计数源,使能后 TMR2 计数自动累加与 TMR2\_CY 相等时产生溢出清零后继续计数,支持时钟 8 分频计数和后分频。

将 IO 配置成 T2O 功能是, T2O 可输出翻转。

使能 TMR2\_IE 和 INT3\_IE 以及 GIE 后,当产生 TMR2\_IF 可产生中断。



图表 17 TMR2 功能框图

### 15.1 TMR2 寄存器

### TMR2\_C0 TMRn 控制寄存器 0

| Bit7    | Bit6     | Bit5 | Bit4  | Bit3          | Bit2    | Bit1 | Bit0 |  |  |
|---------|----------|------|-------|---------------|---------|------|------|--|--|
| RW-0    | RW-0     | RW   | RW-00 |               | RW-0000 |      |      |  |  |
| TMR2_EN | TMR2_PRE | TMR2 | _CKS  | TMR2_PST<3:0> |         |      |      |  |  |

Bit7 TMR2\_EN: TMR2 使能位

1:使能 0:关闭

Bit6 TMR2\_PRE: TMR2 计数时钟 8 分频使能位

1:使能0:关闭

Bit5-4 TMR2\_CKS<1:0>: TMR2 计数时钟选择位

00: SYS CLK 系统时钟源 01: T2IN 复用端口输入

Bit3-0 **TMR2\_PST**<3:0>: TMRn 后分频位

TMR2的 n 次溢出产生中断(n = TMRn\_POS<3:0> + 1)

### TMR2 TMR2 计数寄存器

| Bit7         | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |
|--------------|------|------|------|------|------|------|------|--|
| RW-0000_0000 |      |      |      |      |      |      |      |  |
| TMR2<7:0>    |      |      |      |      |      |      |      |  |

Bit7-0 **TMR2**<7:0>: TMR2 计数值

#### TMR2 CY TMR2 周期寄存器低 8 位

| <del></del>  |      |      |      |      |      |      |      |  |
|--------------|------|------|------|------|------|------|------|--|
| Bit7         | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |
| RW-0000_0000 |      |      |      |      |      |      |      |  |
| TMR2 CY<7:0> |      |      |      |      |      |      |      |  |

Bit7-0 TMR2\_CY<7:0>: TMR2 周期值



# TMR\_IE TMR 中断使能寄存器(与 TMR0, TMR1, TMR3 为地址复用,可触发 INT3)

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2    | Bit1 | Bit0 |
|------|------|------|------|------|---------|------|------|
| _    | _    | _    | _    | _    | RW-0    | _    | _    |
| _    | _    | _    | _    | _    | TMR2_IE | _    | _    |

Bit7-3 保留

Bit2 TMR2\_IE: TMR2 中断使能位

1: TMR2 中断使能 0: TMR2 中断禁止

Bit1-0 保留

# TMR\_IF TMR 中断标志寄存器(与 TMR0, TMR1, TMR3 为地址复用, 该寄存器支持位操作)

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2    | Bit1 | Bit0 |
|------|------|------|------|------|---------|------|------|
| _    | _    | _    | _    | _    | RW-0    | _    | _    |
| _    | _    | _    | _    | _    | TMR2_IF | _    | _    |

Bit7-3 保留

Bit2 TMR2\_IF: TMR2 中断标志位

1:有TMR2中断请求 0:无TMR2中断请求

Bit1-0 保留

# 16 16 位定时/计数器 TMR3

# 16.1 描述

TMR3 为内置 16 位定时器计数器,支持4个计数源,使能后 TMR3 计数自动累加与 TMR3\_CY 相等时产生溢出清零后继续计数,支持时钟8分频计数和后分频。

将 IO 配置成 T3O 功能, T3O 可输出翻转。

使能 TMR3\_IE 和 INT2\_IE 以及 GIE 后,当产生 TMR3\_IF 可产生中断。



图表 18 TMR3 功能框图

# 16.2 TMR3 操作流程



图表 19 TMR3 操作流程图



## 16.3 TMR3 寄存器

### TMR3\_C0 TMR3 控制寄存器 0

| TMR3 EN | TMR3 PRE |      | <b>KS</b> <1:0> |      |      | <b>ST</b> <3:0> |      |
|---------|----------|------|-----------------|------|------|-----------------|------|
| RW-0    | RW-0     | RW   | <b>'-00</b>     |      | RW-0 | 000             |      |
| Bit7    | Bit6     | Bit5 | Bit4            | Bit3 | Bit2 | Bit1            | Bit0 |

Bit7 TMR3\_EN: TMR3 使能位

1:使能 0:关闭

Bit6 TMR3\_PRE: TMR3 计数时钟 8 分频使能位

1:使能 0:关闭

Bit5-4 **TMR3\_CKS**<3:0>: TMR3 计数时钟选择位

Bit3-0 **TMR3\_PST**<3:0>: TMRn 后分频位

TMR3的 n 次溢出产生中断 (n = TMR3\_POS<3:0> + 1)

#### TMR3\_C1 TMR3 控制寄存器 1

| _    | _    | TMR3 GS | TMR3 GE | _    | _    | _    | _    |
|------|------|---------|---------|------|------|------|------|
| _    | _    | RW-0    | RW-0    | _    | _    | _    | _    |
| Bit7 | Bit6 | Bit5    | Bit4    | Bit3 | Bit2 | Bit1 | Bit0 |

Bit7-6 保留

Bit5 TMR3\_GS: TMR3 门控极性选择位

1: T3G 输入高电平计数 0: T3G 输入低电平计数

Bit4 TMR3\_GE: TMR3 门控使能位

1:使能(使能后需要根据 TMR3\_GS 设置和 T3G 输入相对应是才可计数)

0:关闭(关闭状态下 TMR 仅需使能 TMR3\_EN 既可以计数)

Bit3-0 保留

### TMR3L TMR3 计数寄存器低 8 位

| Bit7         | Bit6 |  | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |
|--------------|------|--|------|------|------|------|------|------|--|
| RW-0000_0000 |      |  |      |      |      |      |      |      |  |
| TMR3<7:0>    |      |  |      |      |      |      |      |      |  |

Bit7-0 TMR3<7:0>: TMR3 计数值低 8 位,写时应先低位后高位;读出时先高位后低位

#### TMR3H TMR3 计数寄存器高 8 位

| Bit7 Bit6 Bit5 Bit4 Bit3 Bit2 Bit1 |              |  |  |  |  |  |  |  |  |
|------------------------------------|--------------|--|--|--|--|--|--|--|--|
|                                    | RW-0000_0000 |  |  |  |  |  |  |  |  |
|                                    | TMRn<15:8>   |  |  |  |  |  |  |  |  |

Bit7-0 TMR3<15:8>: TMR3 计数值高 8 位,写时应先低位后高位;读出时先高位后低位



## TMR3\_CYL TMR3 周期寄存器低 8 位

| Bit7 | Bit6         | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |
|------|--------------|------|------|------|------|------|------|--|--|
|      | RW-0000_0000 |      |      |      |      |      |      |  |  |
|      | TMR3 CY<7:0> |      |      |      |      |      |      |  |  |

Bit7-0 TMR3\_CY<7:0>: TMR3 周期值低 8 位

### TMR3\_CYH TMR3 周期寄存器高 8 位

|   | Bit7          | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |
|---|---------------|------|------|------|------|------|------|------|--|--|
|   | RW-0000_0000  |      |      |      |      |      |      |      |  |  |
| Γ | TMR3 CY<15:8> |      |      |      |      |      |      |      |  |  |

Bit7-0 TMR3\_CY<15:8>: TMR3 周期值高 8 位

## TMR\_IE TMR 中断使能寄存器 (与 TMR0, TMR1, TMR2 为地址复用,可触发 INT2)

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3    | Bit2 | Bit1 | Bit0 |
|------|------|------|------|---------|------|------|------|
| _    |      | _    |      | RW-0    | _    | _    | _    |
| _    |      | _    | _    | TMR3 IE | _    | _    | _    |

Bit7-4 保留

Bit3 TMR3\_IE: TMR3 中断使能位

1: TMR3 中断使能 0: TMR3 中断禁止

Bit2-0 保留

## TMR\_IF TMR 中断标志寄存器 (与 TMR0, TMR1, TMR2 为地址复用, 该寄存器支持位操作)

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3    | Bit2 | Bit1 | Bit0 |
|------|------|------|------|---------|------|------|------|
| _    | _    | _    | _    | RW-0    | _    | _    | _    |
|      | _    | _    | _    | TMR3 IF | _    | _    | _    |

Bit7-4 保留

Bit3 TMR3\_IF: TMR3 中断标志位

1:有 TMR3 中断请求 0:无 TMR3 中断请求

Bit2-0 保留

# 17 边沿捕捉器 CAP2 (不能与 PWM2 同时使用)

### 17.1 描述

芯片内置 1 路边沿捕捉器 CAP2。

边沿捕捉器 CAP2, 工作时需选定一个 TMR3 作为工作时基。

在产生捕捉中断时,硬件自动记录时基当前数值,存入{CAP2\_DH,CAP2\_DL}

### 捕捉清零模式

示例: CAP\_MOD<1:0>=11, CAP\_EGS<1:0>=01, CAP\_CNT<1:0>=00



图表 20 捕捉清零模式示例波形图

### 捕捉累加模式

示例: CAP\_MOD<1:0>=10, CAP\_EGS<1:0>=11, CAP\_CNT<1:0>=01



图表 21 捕捉累加模式示例波形图

# 17.2 CAP 操作流程 (以 CAP2 为例)



图表 22 CAP 操作流程图



## 17.3 CAP 寄存器

### CAP2\_C CAP 捕捉控制寄存器 (与 PWM2\_C 寄存器复用 )

| Bit7         | Bit6  | Bit5   | Bit4            | Bit3   | Bit2            | Bit1         | Bit0         |
|--------------|-------|--------|-----------------|--------|-----------------|--------------|--------------|
| RW           | RW-00 |        | RW-00           |        | RW-00           |              | <b>/-</b> 00 |
| CAP EGS<1:0> |       | CAP CI | <b>NT</b> <1:0> | CAP TE | <b>3S</b> <1:0> | CAP MOD<1:0> |              |

Bit7-6 **CAP\_EGS**<1:0>: CAP 捕捉边沿选择位

11:上升和下降沿都捕捉

10:下降沿捕捉 01:上升沿捕捉

00:保留

Bit5-4 CAP\_CNT<1:0>: CAP 捕捉边沿个数选择位

11:16个触发边沿产生1次捕捉事件 10:8个触发边沿产生1次捕捉事件 01:4个触发边沿产生1次捕捉事件

00:1个触发边沿产生1次捕捉事件

Bit3-2 **CAP\_TBS**<1:0>: CAP 工作时基选择位

11:保留 10:保留 01:保留

00:选择 TMR3

Bit1-0 CAP\_MOD<1:0>: CAP 捕捉模式选择位

11:捕捉清零模式(捕捉事件发生时,将时基 TMR 清零) 10:捕捉累加模式(捕捉事件发生时,时基 TMR 继续累加)

01:保留(用于 PWM 模式)

00: 关闭

### CAP2\_DL CAP2 捕捉寄存器低 8 位 (与 PWM2\_R0L 寄存器复用)

| Bit7 | Bit6         | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |  |
|------|--------------|------|------|------|------|------|------|--|--|--|
|      | RW-0000_0000 |      |      |      |      |      |      |  |  |  |
|      | CAP2_D<7:0>  |      |      |      |      |      |      |  |  |  |

Bit7-0 **CAP2\_D**<7:0>: CAP 捕捉值低 8 位

### CAP2\_DH CAP2 捕捉寄存器高 8 位 (与 PWM2\_R0H 寄存器复用)

| Bit7 | Bit6         | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |  |
|------|--------------|------|------|------|------|------|------|--|--|--|
|      | RW-0000_0000 |      |      |      |      |      |      |  |  |  |
|      | CAP2_D<15:8> |      |      |      |      |      |      |  |  |  |

Bit7-0 CAP2\_D<15:8>: CAP2 捕捉值高 8 位



# CAP\_IE CAP 中断使能寄存器 (与 PWM\_IE 寄存器复用,可触发 INT3)

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2    | Bit1 | Bit0 |
|------|------|------|------|------|---------|------|------|
| _    | _    | _    | _    | _    | RW-0    | _    | _    |
| _    | _    | _    | _    | _    | CAP2_IE | _    | _    |

Bit7-3 保留

Bit2 CAP2\_IE: CAP 中断使能位

1:使能0:禁止

Bit1-0 保留

# CAP\_IF CAP 中断标志寄存器 (与 PWM\_IF 寄存器复用,本寄存器支持位操作)

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2    | Bit1 | Bit0 |
|------|------|------|------|------|---------|------|------|
| _    | _    |      | _    | _    | RW-0    |      | _    |
|      | _    | _    | _    | _    | CAP2 IF | _    | _    |

Bit7-3 保留

Bit2 CAP2\_IF: CAP2 中断使能位

1:有 CAP2 中断请求 0:无 CAP2 中断请求

Bit1-0 保留

# 18 脉宽调制器 PWM

## 18.1 描述

芯片内置 3 路 12+3 位脉宽调制器 PWM0~PWM2。PWM 支持边沿对齐和中心对齐。

脉宽调制器 PWM 依靠 TMR 计数,工作时需选定一个 TMR 作为工作时基。在选择时基时,根据应用系统的需求,可多组 PWM 选择同一个 TMR 时基,也可分别选择不同的 TMR 时基。当选择同一TMR 时基时,采用同一时基工作的多组 PWM 的输出频率是相同的。

#### PWM 周期

PWM 以所选定 TMR 作为时基进行工作, PWM 的周期即为所选定 TMR 的 TMRn\_CY 寄存器所设定的计数周期。

#### PWM 匹配点

PWM 模块包含 1 组 12+3 位的匹配寄存器 PWMn\_R0,且匹配寄存器各有 1 级缓冲器 PWMn\_R0\_BUF 对应于 PWMn 的 1 路输出通道。当 PWM 关闭时,写匹配寄存器会同时将写入值更新到匹配缓冲器中;当 PWM 运行时,写匹配寄存器不会立即更新匹配缓冲器,而是在一个完整的 PWM 周期结束时才将匹配寄存器的内容更新到匹配缓冲器中。PWM 工作时,时基的计数值会实时和 匹配缓冲器进行比较,当 PWM 时基计数值与匹配缓冲器值相等时,即为匹配点。用户可分别设定 PWM 周期内匹配点前和匹配点后的 PWM 输出电平。

#### PWM 输出初始态

当 PWM 模块不使能 PWM 波形输出初始态,用户可设定初始态的输出电平。当然,这个初始态的输出电平是否通过 PWM 复用端口输出,要取决于相应复用端口的设置。

**示例 1:**边沿对齐,无死区,扩展设置为 3,设置如下:

 $PWMn_DT<7:0>=00H$ ,  $PWMn0_T=0$ ,  $PWMn0_P=1$ ,  $PWMn_REX=3$ 



图表 23 PWM 边沿对齐工作示例波形图

示例 2:中心对齐,设置如下:



图表 24 PWM 中心对齐工作示例波形图



图表 25 PWM 边沿对齐死区工作示例波形图

## 18.2 PWM 操作流程 (以 PWM0 为例)



图表 26 PWM 操作流程图



## 18.3 PWM 寄存器

### PWMn\_C0 PWMn 控制寄存器 0 (与 CAP\_C 寄存器复用)

| Bit7          | Bit6 | Bit5  | Bit4            | Bit3   | Bit2             | Bit1          | Bit0 |
|---------------|------|-------|-----------------|--------|------------------|---------------|------|
| RW-00         |      | RW-00 |                 | RW     | -00              | RW            | -00  |
| PWMn_SPS<1:0> |      | PWM_N | <b>1D</b> <1:0> | PWMn_T | <b>'BS</b> <1:0> | PWMn_MOD<1:0> |      |

Bit7-6 PWMn\_SPS<1:0>: PWMn 刹车模式选择位(刹车后 PWM 模式关闭,需要软件启动)

11:软件刹车(写"11"立即进入刹车状态)

10:保留

01:STP 复用端口输入低电平刹车

00:关闭刹车功能

Bit5-4 **PWM MD**<1:0>

11:保留 10:保留

01:中心对齐模式(仅时基选择成 TMR3 时支持)

00:边沿对齐模式

Bit3-2 **PWMn\_TBS**<1:0>: PWMn 工作时基选择位

11:保留 10:保留

01: TMR1和TMR0开启级联时(PWM周期为{TMR1,TMR0}),

没有级联时为 TMR0 为时基(TMR0 作为时基时只能做 8 位精度 PWM)

00:选择 TMR3

Bit1-0 PWMn\_MOD<1:0>: PWMn 模式选择位

1x:保留

01:PWM 模式

00:关闭

## PWMn\_C1 PWMn 控制寄存器 1

|      |      |      |      | PWMn1 T | PWMn0 T | PWMn1 P | PWMn0 P |
|------|------|------|------|---------|---------|---------|---------|
| _    | _    | _    | _    | RW-0    | RW-0    | RW-0    | RW-1    |
| Bit7 | Bit6 | Bit5 | Bit4 | Bit3    | Bit2    | Bit1    | Bit0    |

Bit7-4 保留

Bit3 PWMn1\_T: PWMn 通道 1 输出初始态选择位

1:输出高电平0:输出低电平

Bit2 PWMn0\_T: PWMn 通道 0 输出初始态选择位

1:输出高电平0:输出低电平

Bit1 PWMn1\_P: PWMn 通道 1 输出配置

1:反向输出(匹配点前输出值0,匹配点后输出1)0:正向输出(匹配点前输出值1,匹配点后输出0)

Bit0 PWMn0\_P: PWMn 通道 0 输出配置

1:反向输出(匹配点前输出值0,匹配点后输出1) 0:正向输出(匹配点前输出值1,匹配点后输出0)



## PWMn\_R0L PWMn 匹配点寄存器低 8 位 (与 CAP\_DL 寄存器复用)写入先高后低

| Bit7 | Bit6         | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |  |
|------|--------------|------|------|------|------|------|------|--|--|--|
|      | RW-0000_0000 |      |      |      |      |      |      |  |  |  |
|      | PWMn R0<7:0> |      |      |      |      |      |      |  |  |  |

Bit7-0 PWMn\_R0<7:0>: PWMn0 占空比低 8 位

#### PWMn\_R0H PWMn 匹配点寄存器高 8 位 (与 CAP\_DH 寄存器复用)

| Bit7 | Bit6 | Bit5       | Bit4 | Bit3    | Bit2   | Bit1             | Bit0 |  |
|------|------|------------|------|---------|--------|------------------|------|--|
| _    |      | RW-000     |      | RW-0000 |        |                  |      |  |
| _    | PV   | VMn REX<2: | :0>  |         | PWMn F | <b>R0</b> <11:8> |      |  |

Bit7 保留

Bit6-4 PWMn\_REX<2:0>: PWMn 平均占空比扩展位 Bit7-0 PWMn\_R0<15:8>: PWMn0 占空比高 8 位

## PWMn\_R1L PWMn 匹配点寄存器低 8 位, 写入先高后低

|   | Bit7         | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |
|---|--------------|------|------|------|------|------|------|------|--|--|
|   | RW-0000_0000 |      |      |      |      |      |      |      |  |  |
| Ī | PWMn R1<7:0> |      |      |      |      |      |      |      |  |  |

Bit7-0 **PWMn\_R1**<7:0>: PWMn1 占空比低 8 位

#### PWMn\_R1H PWMn 匹配点寄存器高 8 位

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2   | Bit1             | Bit0 |
|------|------|------|------|------|--------|------------------|------|
| _    | _    | _    | _    |      | RW-    | 0000             |      |
| _    | _    |      | _    |      | PWMn F | <b>?1</b> <11:8> |      |

Bit7-4 保留

Bit3-0 **PWMn\_R1**<11:8>: PWMn1 占空比高 4 位

#### PWMn\_DT PWMn 输出控制寄存器

| Bit7 | Bit6         | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |  |
|------|--------------|------|------|------|------|------|------|--|--|--|
|      | RW-0000_0000 |      |      |      |      |      |      |  |  |  |
|      | PWMn_DT<7:0> |      |      |      |      |      |      |  |  |  |

Bit7-0 **PWMn D**<7:0>: 死区延时时间

### PWM\_IE PWM 中断使能寄存器 (与 CAP\_IE 寄存器复用,可触发 INT3)

| _    | STP2_IE | STP1_IE | STP0_IE | _    | PWM2_IE | PWM1_IE | PWM0_IE |
|------|---------|---------|---------|------|---------|---------|---------|
| _    | RW-0    | RW-0    | RW-0    | _    | RW-0    | RW-0    | RW-0    |
| Bit7 | Bit6    | Bit5    | Bit4    | Bit3 | Bit2    | Bit1    | Bit0    |

Bit7 保留

Bit6 STP2\_IE: PWM2 刹车中断使能位

1:使能 0:禁止

Bit5 STP1\_IE: PWM1 刹车中断使能位

1:使能 0:禁止

Bit4 STP0\_IE: PWM0 刹车中断使能位

1 : 使能 0 : 禁止

Bit3 保留

Bit2 PWM2\_IE: PWM2 周期中断使能位

1:使能

0:禁止

Bit1 PWM1\_IE: PWM1 周期中断使能位

1:使能 0:禁止

Bit0 PWM0\_IE: PWM0 周期中断使能位

1:使能 0:禁止

#### PWM IF PWM 中断标志寄存器 (与 CAP IF 寄存器复用,本寄存器支持位操作)

| _    | STP2 IF | STP1 IF | STP0 IF | _    | PWM2 IF | PWM1 IF | PWM0 IF |
|------|---------|---------|---------|------|---------|---------|---------|
| _    | RW-0    | RW-0    | RW-0    | _    | RW-0    | RW-0    | RW-0    |
| Bit7 | Bit6    | Bit5    | Bit4    | Bit3 | Bit2    | Bit1    | Bit0    |

Bit7 保留

Bit6 STP2\_IF: PWM2 刹车中断标志位

1:有 PWM2 刹车中断请求 0:无 PWM2 刹车中断请求

Bit5 STP1\_IF: PWM1 刹车中断标志位

1:有 PWM1 刹车中断请求 0:无 PWM1 刹车中断请求

Bit4 STP0\_IF: PWM0 刹车中断标志位

1:有 PWM0 刹车中断请求 0:无 PWM0 刹车中断请求

Bit3 保留

Bit2 PWM2\_IF: PWM2 周期中断标志位

1:有 PWM2 周期中断请求 0:无 PWM2 周期中断请求

Bit1 PWM1\_IF: PWM1 周期中断标志位

1:有 PWM1 周期中断请求 0:无 PWM1 周期中断请求

Bit0 PWM0\_IF: PWM0 周期中断标志位

1:有 PWM0 周期中断请求 0:无 PWM0 周期中断请求

## 19 IIC 总线控制器

#### 19.1 描述

芯片内置 1 路 IIC 总线控制器, 功能特性如下:

- 支持主控模式(仅支持单主机,不支持多主仲裁)
- 支持从动模式(仅支持7位从机地址,从机地址可设置)
- 支持通信等待功能

#### IIC 通讯中断机制



图表 27 IIC 通迅中断机制图

#### IIC 通信等待



图表 28 IIC 通信等待波形示意图

IIC 总线控制器支持通信等待功能,通过 IIC\_CO.WTEN 位使能。

在主控模式中使能通信等待功能,当 IIC 总线上每完成一个字节的发送或接收后,主机将时钟线 SCL 释放为高电平,并实时检测 SCL 线上的电平状态。如果 SCL 为高电平,则继续进行后续时钟 发送;如果 SCL 被从机拉为低电平,说明从机没有作好通信准备,强制进入通信等待状态,则主机一直等到从机重新将 SCL 线释放为高电平后,才继续进行后续时钟发送。

在从动模式中使能通信等待功能,当 IIC 总线上每完成一个字节的发送或接收后,从机自动将时钟线 SCL 拉为低电平,强制 进入通信等待状态。待从机作好通信准备后,通过将 IIC\_C1.WAIT 位置 1 将 SCL 线释放为高电平,主机检测到这个高电平后会继续进行后续传输。

## 19.2 IIC 通讯流程

## 主控通讯流程



## IIC 从机通讯流程



图表 30 IIC 从机通讯流程图



#### 19.3 IIC 寄存器

#### IIC\_C0 IIC 控制寄存器 0

| Bit7 | Bit6   | Bit5            | Bit4 | Bit3   | Bit2 | Bit1   | Bit0   |
|------|--------|-----------------|------|--------|------|--------|--------|
|      | RW-    | 0000            |      | RW-0   | RW-0 | RW-0   | RW-0   |
|      | IIC_SM | <b>PF</b> <3:0> |      | IIC_IM | WTEN | IIC_MD | IIC_EN |

Bit7-4 IIC SMPF<3:0>: SCL 和 SDA 采样滤波时间(要求远小于波特率设定的时钟周期)

Bit3 IIC\_IM: IIC 位中断模式选择位

1: START 和 STOP 位不产生中断,完成1个字节的接收或发送产生中断

0:START和STOP位产生中断,完成1个字节的接收或发送产生中断

Bit2 WTEN: IIC 等待功能使能位

1:使能 0:关闭

Bit1 IIC 主/从模式选择位

1:从动模式0:主控模式

Bit0 IIC\_EN: IIC 使能位

1:使能 0:关闭

## IIC\_C1 IIC 控制寄存器 1

| _    | _    | _    | MTAI MK | STOP | START | WAIT | ACK  |
|------|------|------|---------|------|-------|------|------|
| _    | _    | _    | RW-0    | RW-0 | RW-0  | RW-0 | RW-0 |
| Bit7 | Bit6 | Bit5 | Bit4    | Bit3 | Bit2  | Bit1 | Bit0 |

Bit7-5 保留

Bit4 MTAI\_MK: 地址传输完成中断屏蔽位(作为从机读模式地址传输完成始终产生)

1:地址传输完成产生中断 0:地址传输完成不产生中断

Bit3 STOP: STOP 位发送位

1:置1发送STOP位(发送完成硬件自动清0)

0:STOP 位发送完成

Bit2 START: START 位发送位

1:置1发送START位(发送完成硬件自动清0)

0:START 位发送完成

Bit1 WAIT: 从机等待释放位(仅在 IIC\_MD=1 并且 WTEN=1 时有意义)

1:置1释放从机等待状态(完成下一字节传送时,硬件自动清零)

0:从机等待状态

Bit0 ACK: ACK 位发送选择位

1:发送 NACK 0:发送 ACK



#### IIC\_STA IIC 状态寄存器

| SLV_ADF | SLV_RWF | STOP_F | START_F | ACK_F | BUF_ST | _    | OERR |
|---------|---------|--------|---------|-------|--------|------|------|
| R-0     | R-0     | R-0    | R-0     | R-0   | R-0    | _    | RW-0 |
| Bit7    | Bit6    | Bit5   | Bit4    | Bit3  | Bit2   | Bit1 | Bit0 |

Bit7 SLV\_ADF:从机已接收字节类型标志位

1:当前接收完成的字节为数据 0:当前接收完成的字节为地址

Bit6 **SLV\_RWF**: 从机读写标志位

1:主机读从机0:主机写从机

Bit5 STOP\_F: STOP 位检测标志位

1:检测到 IIC 总线上有 STOP 位 (清 IIC\_IF.IIC\_IF 位时同步被清 0)

0:未检测到 IIC 总线上有 STOP 位

Bit4 START\_F: START 位检测标志位

1:检测到 IIC 总线上有 START 位 (清 IIC\_IF.IIC\_IF 位时同步被清 0)

0:未检测到 IIC 总线上有 START 位

Bit3 ACK\_F: ACK 位检测标志位

1:检测到 NACK 0:检测到 ACK

Bit2 BUF\_ST:缓冲器状态位

接收模式

1:接收缓冲器满(读 IIC\_DATA 寄存器时同步被清 0)

0:接收缓冲器未满

发送模式

1:发送缓冲器空(写 IIC\_DATA 寄存器时同步被清 0)

0:发送缓冲器未空

Bit1 **保留** 

BitO BFOV\_F:缓冲器溢出标志位

接收模式

1:接收缓冲器溢出(软件清0)

0:接收缓冲器未溢出

发送模式

1:发送写缓冲器溢出(软件清0)

0:发送写缓冲器未溢出



IIC\_BRR IIC 波特性寄存器 (用于主控模式,从动模式下复用为 IIC\_ADDR 寄存器)

| Bit7 | Bit6 | Bit5         | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |  |
|------|------|--------------|------|------|------|------|------|--|--|--|
| _    |      | RW-000 0000  |      |      |      |      |      |  |  |  |
| _    |      | IIC BRR<6:0> |      |      |      |      |      |  |  |  |

Bit7 保留

Bit6-0 **IIC\_BRR**<6:0>: IIC 波特率

IIC\_ADDR IIC 从地址寄存器 (用于从动模式,主控模式下复用为 IIC\_BRR 寄存器)

| Bit7 | Bit6 | Bit5          | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |  |
|------|------|---------------|------|------|------|------|------|--|--|--|
| _    |      | RW-000_0000   |      |      |      |      |      |  |  |  |
| _    |      | IIC ADDR<6:0> |      |      |      |      |      |  |  |  |

Bit7 保留

Bit6-0 IIC\_ADDR<6:0>: IIC 从机地址

IIC\_DATA IIC 数据寄存器

| Bit7          | Bit6 | Bit5 | Bit4   | Bit3    | Bit2 | Bit1 | Bit0 |  |
|---------------|------|------|--------|---------|------|------|------|--|
|               |      |      | RW-000 | 00_0000 |      |      |      |  |
| IIC DATA<7:0> |      |      |        |         |      |      |      |  |

Bit7-0 IIC\_DATA<7:0>: IIC 发送/接收数据

主机模式下: 如果是主机写,写 IIC\_DATA 后传输地址和数据

如果是主机读,写IIC\_DATA后传输地址,然后进行一次读触发读时序

IIC\_IE IIC 中断使能寄存器 (与 UART\_IE 寄存器复用,可触发 INT5)

| Bit7 | Bit6 | Bit5 | Bit4   | Bit3 | Bit2 | Bit1 | Bit0 |
|------|------|------|--------|------|------|------|------|
| _    | _    | _    | RW-0   | _    | _    | _    | _    |
| _    | _    | _    | IIC_IE | _    | _    | _    | _    |

Bit7-5 保留

Bit4 IIC\_IE: IIC 中断使能位

1:使能0:禁止

Bit3-0 保留

IIC\_IF IIC 中断标志寄存器 (与 UART\_IF 寄存器复用,本寄存器支持位操作)

| _  | _              | _    | _    | IIC IF | _    | _    | _    | _    |
|----|----------------|------|------|--------|------|------|------|------|
| _  | _              |      | _    | RW-0   | _    | _    | _    | _    |
| Bi | <del>1</del> 7 | Bit6 | Bit5 | Bit4   | Bit3 | Bit2 | Bit1 | Bit0 |

Bit7-5 保留

Bit4 IIC\_IF: IIC 中断标志位

1:有中断请求0:无中断请求

Bit3-0 保留

## 20 UART 异步收发器

## 20.1 描述

芯片内置 1路 UART 异步收发器, 功能特性如下:

- 支持 8/9 数据传输,支持 1/2STOP 位
- 内部使用 16 次采样,特殊设计,波特率特殊计算方式等同于支持小数分频
- 支持通信溢出错误检测,支持奇偶自动校验
- UART 发送标志位通过写发送寄存器清除,软件无法直接清除,UART 接收寄存器通过读取接收寄存器清除,软件无法直接清除

## UART 通讯中断机制 (发送使用空闲中断)



图表 31 UART 通讯中断机制 1

## UART 通讯中断机制 (发送使用寄存器空中断)



图表 32 UART 通讯中断机制 2

## 20.2 UART 操作流程图

## UART 发送操作流程 (发送空闲中断模式)



## UART 接收操作流程





#### 20.3 UART 寄存器

#### UARTO BRL UARTO 波特率寄存器低 8 位

| Bit7 | Bit6          | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |  |
|------|---------------|------|------|------|------|------|------|--|--|--|
|      | RW-0000_0000  |      |      |      |      |      |      |  |  |  |
|      | UART_BRR<7:0> |      |      |      |      |      |      |  |  |  |

Bit7-0 **UART\_BRR**<7:0>: UART 波特率低 8 位 波特率计算公式:波特率=系统时钟/ **(UART\_BRR+1)** 

#### UARTO\_BRH UARTO 波特率寄存器高 8 位

| Bit7           | Bit6         | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |  |
|----------------|--------------|------|------|------|------|------|------|--|--|--|
|                | RW-0000_0000 |      |      |      |      |      |      |  |  |  |
| UART BRR<15:8> |              |      |      |      |      |      |      |  |  |  |

Bit7-0 **UART\_BRR**<15:8>: UART 波特率高 8 位

波特率计算公式:波特率=系统时钟/(UART\_BRR+1)

#### UARTO RXC UARTO 接收控制寄存器

| FERR | OERR | PERR | RX9D | PARS | BRFX | <b>RXEN</b> <1:0> |      |
|------|------|------|------|------|------|-------------------|------|
| R-0  | R-0  | R-0  | R-0  | RW-0 | RW-0 | RW-0              | RW-0 |
| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1              | Bit0 |

Bit7 FERR: UARTn 接收帧错误标志位

1:有帧错误0:无帧错误

Bit6 OERR: UARTn 接收溢出错误标志位

1:有溢出错误0:无溢出错误

Bit5 PERR: UARTn 接收校验错误标志位(仅在 RXEN<1:0>=11 时有效)

1:有校验错误 0:无校验错误

Bit4 RX9D: UARTn 接收第 9 位数据

Bit3 PARS: 奇偶校验选择位

1:偶校验 0:奇校验

Bit2 保留

Bit1-0 RXEN<1:0>: UARTn 接收使能位

11:使能9位数据接收(影响奇偶校验标志 PERR) 10:使能9位数据接收(不影响奇偶校验标志 PERR) 01:使能8位数据接收(不影响奇偶校验标志 PERR)

10:关闭 RX 接收功能

#### UARTO RXB UARTO 接收数据寄存器

| <del></del>  |      |      |      |      |      |      |      |  |  |
|--------------|------|------|------|------|------|------|------|--|--|
| Bit7         | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |
| RW-0000_0000 |      |      |      |      |      |      |      |  |  |
| RXB<7:0>     |      |      |      |      |      |      |      |  |  |

Bit7-0 RXB<7:0>: UART0接收数



#### UARTO\_TXC UARTO 发送控制寄存器

| Bit7 | Bit6 | Bit5 | Bit4  | Bit3 | Bit2 | Bit1 | Bit0 |
|------|------|------|-------|------|------|------|------|
| R-0  | R-0  | RW   | /-00  | RW-0 | RW-0 | RW   | /-00 |
| TXST | TXBF |      | <1:0> | STPS | TXDM |      |      |

Bit7 TXST: UART 发送状态标志位

1: UART 发送未完成 0: UART 发送已完成

Bit6 TXBF: UART 发送缓冲区满标志位

1: UART 发送缓冲区满 0: UART 发送缓冲区空

Bit5-4 **TX9S**<1:0>: UART 发送第 9 位数据格式选择位

11:发送数据 1 10:发送数据 0 01:发送偶校验 00:发送奇校验

Bit3 STPS: 发送 STOP 位长度选择位

1:发送2位STOP位 0:发送1位STOP位

Bit2 TXDM: UARTn 发送数据格式选择位

1:9位数据 0:8位数据

Bit1-0 TXEN<1:0>: UART 发送使能位

11:使能,发送空闲和发送寄存器空均产生中断

10: 使能,发送空闲产生中断

01:使能,发送寄存器空产生中断

00:关闭



## **UART\_IE UART 中断使能寄存器** (与 **IIC\_IE** 寄存器复用,可触发 INT5 )

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1<br>RW-0 | Bit0<br>RW-0 |
|------|------|------|------|------|------|--------------|--------------|
| _    | _    | _    | _    | _    | _    | TX0 IE       | RX0 IE       |

Bit7-2 保留

Bit1 TX0\_IE: UART0 发送中断使能位

1:使能0:禁止

Bit0 RX0\_IE: UARTO 接收中断使能位

1:使能0:禁止

## UART\_IF UART 中断标志寄存器 (与 IIC\_IF 寄存器复用,本寄存器支持位操作)

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1   | Bit0   |
|------|------|------|------|------|------|--------|--------|
|      | _    | _    | _    | _    | _    | RW-0   | RW-0   |
| _    | _    | _    | _    | _    | _    | TX0 IF | RX0 IF |

Bit7-2 保留

Bit1 TX0\_IF: UART0 发送中断标志位

1:有 UART0 发送中断请求 0:无 UART0 发送中断请求

Bit0 RX0\_IF: UARTO 接收中断标志位

1:有 UART0 接收中断请求 0:无 UART0 接收中断请求

## 21 模数转换器 ADC

#### 21.1 描述

芯片内置 12 位 SAR 结构 ADC, 最高采样率 100KHz。

- 支持 17 个外部采样通道 AN0~AN16
- 支持内部 1/4 VDD 检测通道
- 转换时间为 17 个 ADC\_CLK 加上 SMP\_T(默认设置为 4 个 ADC\_CLK),默认情况下转换为 21 个 ADC\_CLK

## ADC 转换时序图



图表 35 ADC 转换时序图

## 21.2 **ADC 操作流程**





## 21.3 ADC 寄存器

#### ADC\_C0 ADC 控制寄存器 0

|   | Bit7   | Bit6  | Bit5 | Bit4        | Bit3 | Bit2 | Bit1 | Bit0 |  |
|---|--------|-------|------|-------------|------|------|------|------|--|
|   | RW-0   | RW-0  | _    | RW-1_1111   |      |      |      |      |  |
| Ī | ADC EN | S TRG | _    | CH SEL<4:0> |      |      |      |      |  |

Bit7 ADC\_EN: ADC 使能位

1:使能 0:关闭

Bit6 S\_TRG: ADC 软件触发位

1: 触发 ADC 转换

0:转换完成(硬件自动清0)

Bit5 **保留** 

Bit4-0 CH\_SEL<4:0>: ADC 采样通道选择位

其他 :所有通道关闭

10001:选择内部 1/4 VDD 通道

10000: 选择通道 AN16 01111: 选择通道 AN15

... ...

00001:选择通道 AN1 00000:选择通道 AN0

## ADC\_C1 ADC 控制寄存器 1

| Bit7 | Bit6 | Bit5           | Bit4 | Bit3 | Bit2   | Bit1   | Bit0            |
|------|------|----------------|------|------|--------|--------|-----------------|
|      | RW-0 | 0000           |      | _    | RW-0   | RW     | -00             |
|      |      | <b>S</b> <3:0> |      |      | ADC DM | ADC CI | <b>(S</b> <1:0> |

#### Bit7-4 VREFP\_S ADC 参考选择 (使用 VREF 需要先开启 VREF )

 1111:选择内部 VREF 0.2V
 1110:选择内部 VREF 0.5V

 1101:选择内部 VREF 1.2V
 1100:选择内部 VREF 1.5V

 1011:未用
 1010:选择内部 VREF 1.024V

 1001:选择内部 VREF 2.048V
 1000:选择内部 VREF 2.5V

 0010:选择内部 VDD
 0001:ADVP 复用端口输入参考

0000: 关闭

Bit3 保留

Bit2 ADC\_DM: ADC 转换数据格式选择位

1:左对齐(结果放置{ADC\_DH<7:0>, ADC\_DL<7:4>})
0:右对齐(结果放置{ADC\_DH<3:0>, ADC\_DL<7:0>})

Bit1-0 ADC\_CKS<1:0>: ADC 转换时钟 ADC\_CLK 选择位

11: 系统时钟 SYS\_CLK 16 分频 10: 系统时钟 SYS\_CLK 8 分频 01: 系统时钟 SYS\_CLK 4 分频 00: 系统时钟 SYS\_CLK 2 分频



## ADC\_C2 ADC 控制寄存器 2

| Bit7 | Bit6 | Bit5   | Bit4            | Bit3 | Bit2       | Bit1 | Bit0 |
|------|------|--------|-----------------|------|------------|------|------|
| _    | _    | RW     | <b>/-</b> 00    | _    |            |      |      |
| _    |      | ADC CI | <b>NT</b> <1:0> |      | SMP T<2:0> |      |      |

Bit7-6 保留

Bit5-4 ADC\_CNT<1:0>: ADC 转换次数选择位

11:8次转换取平均 10:4次转换取平均

01:2次转换取平均 00:1次转换

Bit3 写 1

Bit2-0 **SMP\_T**<2:0>: ADC 采样时间控制位

采样时间 T<sub>SAMPLE</sub> = (SMP\_T<2:0> + 1) x T<sub>ADC\_CLK</sub>

## ADC\_DL ADC 结果寄存器低 8 位

| Bit7                | Bit6         | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |  |
|---------------------|--------------|------|------|------|------|------|------|--|--|--|
|                     | RW-0000_0000 |      |      |      |      |      |      |  |  |  |
| <b>ADC_DL</b> <7:0> |              |      |      |      |      |      |      |  |  |  |

Bit7-0 ADC\_DL<7:0>: ADC 结果寄存器低 8 位

#### ADC\_DH ADC 结果寄存器高 8 位

| Bit7 | Bit6         | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |  |  |
|------|--------------|------|------|------|------|------|------|--|--|--|--|
|      | RW-0000_0000 |      |      |      |      |      |      |  |  |  |  |
|      | ADC_DH<7:0>  |      |      |      |      |      |      |  |  |  |  |

Bit7-0 ADC\_DH<7:0>: ADC 结果寄存器高 8 位

#### AN\_IE 模拟中断使能寄存器(与 LVD, ACP 中断共用一个寄存器,可触发 INT4)

|      |      |      |      |      |      | _    | ADC IE |
|------|------|------|------|------|------|------|--------|
| _    |      | _    | _    |      |      |      | RW-0   |
| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0   |

Bit7-1 保留

Bit0 ADC\_IE: ADC 中断使能位

1:使能0:禁止

## AN\_IF 模拟中断标志寄存器 (与 LVD, ACP 共用一个寄存器,支持位操作)

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2     | Bit1 | Bit0   |
|------|------|------|------|------|----------|------|--------|
| _    | _    | _    | _    | _    | _        | _    | RW-0   |
| _    | _    |      | _    |      | <u> </u> | _    | ADC_IF |

Bit7-1 保留

Bit0 ADC\_IF: ADC 中断标志位

1:有 ADC 中断请求 0:无 ADC 中断请求

# 22 模拟比较器

## 22.1 描 述

芯片内置一路模拟比较器,正端支持两个管脚输入,负端支持外部管脚输入和内部参考选择。 支持滤波设置和迟滞设置



图表 37 模拟比较器功能框图



## 22.2 ACP 寄存器

## ACP\_C0 ACP 控制寄存器 0

| Bit7<br>RW-0 | Bit6 | Bit5<br>RW-0 | Bit4<br>RW-0 | Bit3 | Bit2 | Bit1<br>RW-0 | Bit0                |
|--------------|------|--------------|--------------|------|------|--------------|---------------------|
| ACP_EN       |      | HYS EN       | ACP_INV      | _    |      | ACP NS       | R-0<br><b>ACP_O</b> |

Bit7 ACP\_EN: ACP 使能位

1:使能 0:关闭

Bit6 保留(保持为1)

Bit5 HYS\_EN:比较器输出迟滞使能位

1:使能0:禁止

Bit4 ACP\_INV: ACP\_O 输出反向使能位

1:输出端反向0:输出端正向

Bit3 保留

Bit2 ACP\_PS: ACP 正向端选择位

01:选择 ACPP1 复用端口(P07) 00:选择 ACPP0 复用端口(P20)

Bit1 ACP\_NS: ACP 负向端选择位

1:选择 ACPN 复用端口

0:选择内部参考电压 VREF (预先设置 VREF\_C = EBH)

Bit0 ACP\_O: 比较输出位

ACP\_INV=1 时

1:正向端低于负向端 0:正向端高于负向端

ACP\_INV=0时

1:正向端高于负向端 0:正向端低于负向端



## ACP\_C1 ACP 控制寄存器 1

| Bit7 | Bit6 | Bit5    |                | Bit4 | Bit3 | Bit2   | Bit1     | Bit0 |
|------|------|---------|----------------|------|------|--------|----------|------|
|      |      | RW-0000 |                |      |      | RW-000 |          |      |
|      |      | ACP FL  | <b>T</b> <3:0> |      | _    | AC     | P VRFS<2 | :0>  |

Bit7-4 **ACP\_FLT**<3:0>: ACP 输出滤波位

0000: 滤波关闭

其他:ACP 输出滤波时间 T<sub>FLT</sub> = ACP\_FLT<3:0> + 1

Bit3 保留

Bit2-0 ACP\_VRFS<2:0>: ACP 参考电压选择位

#### ACP\_C2 ACP 控制寄存器 2

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1         | Bit0 |
|------|------|------|------|------|------|--------------|------|
| _    | _    | _    | _    | _    | _    | RW-00        |      |
| _    | _    |      |      | _    |      | FTL_CKS<1:0> |      |

Bit7-2 保留(保持为全0)

Bit1-0 FLT\_CKS<1:0>: ACP 输出滤波时钟 FLTCLK 选择位

11:保留

10:选择内部高频时钟 HRC

01:选择内部低频时钟 LRC (16KHz)

00:选择系统时钟 SYS\_CLK

## AN\_IE 模拟中断使能寄存器(与 LVD,ADC 共用一个寄存器,可触发 INT4)

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1   | Bit0 |
|------|------|------|------|------|------|--------|------|
| _    | _    | _    | _    | _    | _    | RW-0   | _    |
| _    | _    | _    | _    | _    | _    | ACP_IE | _    |

Bit7-2 保留

Bit1 ACP IE:模拟比较器中断使能位

1:使能 0:禁止

Bit0 保留

## AN\_IF 模拟中断标志寄存器 (与 LVD,ADC 共用一个寄存器,支持位操作)

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1   | Bit0 |
|------|------|------|------|------|------|--------|------|
| _    | _    | _    | _    | _    | _    | RW-0   | _    |
| _    | _    | _    | _    | _    | _    | ACP_IF | _    |

Bit7-2 保留

Bit1 ACP\_IF:模拟比较器中断标志位

1:有 ACP 中断请求 0:无 ACP 中断请求

Bit0 保留

# 23 内部参考电压 VREF

## 23.1 描述

芯片内置高精度参考电压模块 VREF, 出厂校准精度 < ±1.5%。

VREF 模块用于 ADC 和 ACP 的内部参考电压,当 ADC 或 ACP 选择 VREF 作为参考时,需预先通过 VREF\_C 寄存器使能 VREF 模块,不使用 VREF 时需将模块关闭,以节省电流消耗。

## 23.2 VREF 寄存器

## VREF\_C VREF 配置寄存器

| Bit7        | Bit6         | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |  |  |
|-------------|--------------|------|------|------|------|------|------|--|--|
|             | RW-0000_0000 |      |      |      |      |      |      |  |  |
| VREF_C<7:0> |              |      |      |      |      |      |      |  |  |

Bit7-0 VREF\_C<7:0>: VREF 配置位

EBH:使能内部参考电压 00H:关闭 VREF 模块

其他:保留

# 24 低电压检测 LVD

## 24.1 描述

芯片内置低电压检测模块 LVD。

该模块用于监测 VDD 电压,也可用于对 LVDIN 复用端口输入电压进行监测检测值为 0.5V。

### 24.2 LVD 寄存器

#### LVD\_C0 LVD 控制寄存器 0

| Bit7   | Bit6   | Bit5    | Bit4    | Bit3    | Bit2        | Bit1 | Bit0 |
|--------|--------|---------|---------|---------|-------------|------|------|
| RW-0   | RW-0   | RW-0    | RW-0    | RW-0    | RW-000      |      |      |
| LVD EN | LVD IM | LVD FLT | LVD CKS | LVD INS | LVD VS<2:0> |      | >    |

Bit7 LVD EN: LVD 使能位

1:使能 0:关闭

Bit6 LVD\_IM: LVD 中断模式选择位

1:被监测电压由高于比较阈值产生 LVD 中断

0:被监测电压由低于比较阈值产生 LVD 中断

Bit5 LVD\_FLT: LVD 滤波选择位

1:7个 LVD 工作时钟

0:关闭滤波器

Bit4 LVD\_CKS: LVD 工作时钟选择位

1:内部低频时钟 LRC

0: 系统时钟 SYS\_CLK

Bit3 LVD\_INS:被监测电压选择位

1:LVDIN 复用管脚(比较阈值电压固定为 0.5V)

0: VDD

Bit2-0 **LVD\_VS**<2:0>: 阈值电压选择位(仅用于监测 VDD)

111: 4.6V 110: 4.2V 101: 3.8V 100: 3.4V 011: 3.0V 010: 2.6V 001: 2.2V 000: 1.8V

#### AN\_IE 模拟中断使能寄存器(与 ADC, ACP 共用一个寄存器,可触发 INT6)

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2   | Bit1 | Bit0 |
|------|------|------|------|------|--------|------|------|
| _    | _    | _    | _    | _    | RW-0   | _    |      |
| _    | _    |      | _    | _    | LVD_IE |      | _    |

Bit7-3 保留

Bit2 LVD\_IE: LVD 中断使能位

1:使能0:禁止

Bit1-0 保留



# AN\_IF 模拟中断标志寄存器 (与 ADC, ACP 共用一个寄存器,支持位操作)

| Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2   | Bit1 | Bit0 |
|------|------|------|------|------|--------|------|------|
|      | _    | _    |      | _    | RW-0   |      |      |
| _    |      |      | _    | _    | LVD_IF |      | _    |

Bit7-3 保留

Bit2 LVD\_IF: LVD 中断标志位

1:有LVD中断请求 0:无LVD中断请求

Bit1-0 保留



# 25 指令集

# 25.1 算术运算指令

| 指令   |           | 描述                             | 字节 | 周期 |
|------|-----------|--------------------------------|----|----|
| ADD  | A, Rn     | A = A + Rn                     | 1  | 1  |
| ADD  | A, direct | A = A + [direct]               | 2  | 2  |
| ADD  | A, @Ri    | A = A + [Ri]                   | 1  | 2  |
| ADD  | A, #data  | A = A + data                   | 2  | 2  |
| ADDC | A, Rn     | A = A + Rn + C                 | 1  | 1  |
| ADDC | A, direct | A = A + [direct] + C           | 2  | 2  |
| ADDC | A, @Ri    | A = A + [Ri] + C               | 1  | 2  |
| ADDC | A, #data  | A = A + data + C               | 2  | 2  |
| SUBB | A, Rn     | A = A - Rn - C                 | 1  | 1  |
| SUBB | A, direct | A = A - [direct] - C           | 2  | 2  |
| SUBB | A, @Ri    | A = A - [Ri] - C               | 1  | 2  |
| SUBB | A, #data  | A = A - data - C               | 2  | 2  |
| INC  | Α         | A = A + 1                      | 1  | 1  |
| INC  | Rn        | Rn = Rn + 1                    | 1  | 2  |
| INC  | direct    | [direct] = [direct] + 1        | 2  | 3  |
| INC  | @Ri       | [Ri] = [Ri] + 1                | 1  | 3  |
| DEC  | Α         | A = A - 1                      | 1  | 1  |
| DEC  | Rn        | Rn = Rn - 1                    | 1  | 2  |
| DEC  | direct    | [direct] = [direct] - 1        | 2  | 3  |
| DEC  | @Ri       | [Ri] = [Ri] - 1                | 1  | 3  |
| INC  | DPTR      | DPTR = DPTR + 1                | 1  | 4  |
| MUL  | AB        | $B:A = B \times A$             | 1  | 11 |
| DIV  | AB        | A = Int [A/B]; $B = Mod [A/B]$ | 1  | 11 |
| DA   | A         | 十进制调整                          | 1  | 1  |



# 25.2 逻辑操作指令

|      | 指令            | 描述                                    | 字节 | 周期 |
|------|---------------|---------------------------------------|----|----|
| ANL  | A, Rn         | A = A <i>and</i> Rn                   | 1  | 1  |
| ANL  | A, direct     | A = A and [direct]                    | 2  | 2  |
| ANL  | A, @Ri        | A = A <i>and</i> [Ri]                 | 1  | 2  |
| ANL  | A, #data      | A = A and data                        | 2  | 2  |
| ANL  | direct, A     | [direct] = [direct] and A             | 2  | 3  |
| ANL  | direct, #data | [direct] = [direct] and data          | 3  | 3  |
| ORL  | A, Rn         | A = A  or $Rn$                        | 1  | 1  |
| ORL  | A, direct     | A = A or [direct]                     | 2  | 2  |
| ORL  | A, @Ri        | $A = A \ or [Ri]$                     | 1  | 2  |
| ORL  | A, #data      | $A = A \ or \ data$                   | 2  | 2  |
| ORL  | direct, A     | [direct] = [direct] or A              | 2  | 3  |
| ORL  | direct, #data | [direct] = [direct] or data           | 3  | 3  |
| XRL  | A, Rn         | A = A xor Rn                          | 1  | 1  |
| XRL  | A, direct     | A = A xor [direct]                    | 2  | 2  |
| XRL  | A, @Ri        | A = A xor[Ri]                         | 1  | 2  |
| XRL  | A, #data      | A = A xor data                        | 2  | 2  |
| XRL  | direct, A     | [direct] = [direct] xor A             | 2  | 3  |
| XRL  | direct, #data | [direct] = [direct] xor data          | 3  | 3  |
| CLR  | A             | A = 00H                               | 1  | 1  |
| CPL  | А             | A = not A                             | 1  | 1  |
| RL   | А             | A<7:0> = {A<6:0>, A<7>}               | 1  | 1  |
| RLC  | A             | $\{C, A < 7:0 >\} = \{A < 7:0 >, C\}$ | 1  | 1  |
| RR   | А             | A<7:0> = {A<0>, A<7:1>}               | 1  | 1  |
| RRC  | A             | $\{C, A<7:0>\} = \{A<0>, C, A<7:1>\}$ | 1  | 1  |
| SWAP | А             | A<7:0> = {A<3:0>, A<7:4>}             | 1  | 4  |



# 25.3 数据传送指令

| 指令   |                  | 描述                         | 字节 | 周期 |
|------|------------------|----------------------------|----|----|
| MOV  | A, Rn            | A = Rn                     | 1  | 1  |
| MOV  | A, direct        | A = [direct]               | 2  | 2  |
| MOV  | A, @Ri           | A = [Ri]                   | 1  | 2  |
| MOV  | A, #data         | A = data                   | 2  | 2  |
| MOV  | Rn, A            | Rn = A                     | 1  | 2  |
| MOV  | Rn, direct       | Rn = [direct]              | 2  | 3  |
| MOV  | Rn, #data        | Rn = data                  | 2  | 2  |
| MOV  | direct, A        | [direct] = A               | 2  | 2  |
| MOV  | direct, Rn       | [direct] = Rn              | 2  | 2  |
| MOV  | direct1, direct2 | [direct1] = [direct2]      | 3  | 3  |
| MOV  | direct, @Ri      | [direct] = [Ri]            | 2  | 3  |
| MOV  | direct, #data    | [direct] = data            | 3  | 3  |
| MOV  | @Ri, A           | [Ri] = A                   | 1  | 2  |
| MOV  | @Ri, direct      | [Ri] = [direct]            | 2  | 3  |
| MOV  | @Ri, #data       | [Ri] = data                | 2  | 2  |
| MOV  | DPTR, #data 16   | DPTR = data(16-bit)        | 3  | 3  |
| MOVC | A, @A+DPTR       | A = [A+DPTR](程序代码)         | 1  | 7  |
| MOVC | A, @A+PC         | A = [A+PC](程序代码)           | 1  | 8  |
| MOVX | A, @Ri           | A = [Ri](核外 RAM)           | 1  | 5  |
| MOVX | A, @DPTR         | A = [DPTR](核外 RAM)         | 1  | 6  |
| MOVX | @Ri, A           | [Ri](核外 RAM) = A           | 1  | 4  |
| MOVX | @DPTR, A         | [DPTR](核外 RAM) = A         | 1  | 5  |
| PUSH | direct           | SP=SP+1, [SP] = [direct]   | 2  | 5  |
| POP  | direct           | [direct] = [SP], SP = SP-1 | 2  | 5  |
| XCH  | A, Rn            | A ↔ Rn                     | 1  | 3  |
| XCH  | A, direct        | A ↔ [direct]               | 2  | 4  |
| XCH  | A, @Ri           | A ↔ [Ri]                   | 1  | 4  |
| XCHD | A, @Ri           | A<3:0>↔ [Ri]<3:0>          | 1  | 4  |



# 25.4 位操作指令

| 指令   |         | 描述                         | 字节 | 周期 |
|------|---------|----------------------------|----|----|
| CLR  | С       | C = 0                      | 1  | 1  |
| CLR  | bit     | bit = 0                    | 2  | 3  |
| SETB | С       | C = 1                      | 1  | 1  |
| SETB | bit     | bit = 1                    | 2  | 3  |
| CPL  | С       | C = not C                  | 1  | 1  |
| CPL  | bit     | bit = <i>not</i> bit       | 2  | 3  |
| ANL  | C, bit  | C = C and bit              | 2  | 2  |
| ANL  | C, /bit | bit = C and (not bit)      | 2  | 2  |
| ORL  | C, bit  | C = C  or bit              | 2  | 2  |
| ORL  | C, /bit | $bit = C \ or (not \ bit)$ | 2  | 2  |
| MOV  | C, bit  | C = bit                    | 2  | 2  |
| MOV  | bit, C  | bit = C                    | 2  | 3  |

## 25.5 程序转移指令

|       | 指令              | 描述                                       | 字节 | 周期  |
|-------|-----------------|------------------------------------------|----|-----|
| ACALL | addr11          | 2K 空间子程序调用                               | 2  | 7   |
| LCALL | addr16          | 64K 空间子程序调用                              |    | 7   |
| RET   |                 | 调用程序返回                                   | 1  | 8   |
| RETI  |                 | 中断返回                                     | 1  | 8   |
| AJMP  | addr11          | 2K 空间程序跳转                                | 2  | 4   |
| LJMP  | addr16          | 64K 空间程序跳转                               | 3  | 5   |
| SJMP  | rel             | 相对短跳转                                    | 2  | 4   |
| JMP   | @A+DPTR         | 相对长跳转                                    | 1  | 6   |
| JZ    | rel             | 相对短跳转(如果 A=0)                            | 2  | 3/5 |
| JNZ   | rel             | 相对短跳转(如果 A≠0)                            | 2  | 3/5 |
| JC    | rel             | 相对短跳转(如果 C=1)                            | 2  | 2/4 |
| JNC   | rel             | 相对短跳转(如果 C=0)                            | 2  | 2/4 |
| JB    | bit, rel        | 相对短跳转(如果 bit=1)                          | 3  | 4/6 |
| JNB   | bit, rel        | 相对短跳转(如果 bit=0)                          | 3  | 4/6 |
| JBC   | bit, rel        | 相对短跳转(如果 bit=1), bit = 0                 | 3  | 4/6 |
| CJNE  | A, direct, rel  | 相对短跳转(如果 A≠[direct])                     | 3  | 4/6 |
| CJNE  | A, #data, rel   | 相对短跳转(如果 A≠data)                         | 3  | 4/6 |
| CJNE  | Rn, #data, rel  | 相对短跳转(如果 Rn≠data)                        | 3  | 4/6 |
| CJNE  | #Ri, #data, rel | 相对短跳转(如果[Ri]≠data)                       | 3  | 4/6 |
| DJNZ  | Rn, rel         | Rn=Rn-1, 相对短跳转(如果 Rn≠0)                  | 2  | 3/5 |
| DJNZ  | direct, rel     | [direct]=[direct]-1, 相对短跳转(如果[direct]≠0) | 2  | 3/5 |
| NOP   |                 | 空操作                                      | 1  | 1   |

# 26 封装信息

## TSSOP20



|    | 公制 (      | mm)   | 英制(inch)    |       |  |
|----|-----------|-------|-------------|-------|--|
| 标号 | MIN       | MAX   | MIN         | MAX   |  |
| D  | 6.400     | 6.600 | 0.252       | 0.259 |  |
| E  | 4.300     | 4.500 | 0.169       | 0.177 |  |
| b  | 0.190     | 0.300 | 0.082       | 0.099 |  |
| С  | 0.090     | 0.200 | 0.004       | 0.008 |  |
| E1 | 6.250     | 6.550 | 0.246       | 0.258 |  |
| Α  |           | 1.200 |             | 0.047 |  |
| A2 | 0.800     | 1.000 | 0.031       | 0.039 |  |
| A1 | 0.050     | 0.150 | 0.002       | 0.006 |  |
| е  | 0.65(E    | BSC)  | 0.026 (BSC) |       |  |
| L  | 0.500     | 0.700 | 0.020       | 0.028 |  |
| Н  | 0.25(TYP) |       | 0.01(TYP)   |       |  |
| θ  | 1º        | 7°    | 1°          | 7°    |  |

# QFN20 3X3



**Side View** 

| 标号 | 公制 (mm) |          |       | 英制(inch) |          |       |  |
|----|---------|----------|-------|----------|----------|-------|--|
| 小与 | MIN     | NOM      | MAX   | MIN      | NOM      | MAX   |  |
| Α  | 0.70    | 0.80     | 0.90  | 0.028    | 0.031    | 0.035 |  |
| A1 | 0.00    | 0.01     | 0.05  | 0.000    | 0.000    | 0.002 |  |
| A3 |         | 0.203REF |       |          | 0.008REF |       |  |
| D  | 2.92    | 3        | 3.07  | 0.115    | 0.118    | 0.121 |  |
| Е  | 2.92    | 3        | 3.07  | 0.115    | 0.118    | 0.121 |  |
| D1 | 1.40    |          | 1.60  | 0.055    |          | 0.063 |  |
| E1 | 1.40    |          | 1.60  | 0.055    |          | 0.063 |  |
| k  |         | 0.20 MIN |       | 0.008MIN |          |       |  |
| b  | 0.15    | 0.20     | 0.25  | 0.006    |          | 0.010 |  |
| е  | 0.4 TYP |          |       | 0.016    |          |       |  |
| L  | 0.324   | 0.40     | 0.476 | 0.013    | 0.016    | 0.019 |  |