



# ${\rm INE}5406\text{-}02208/{\rm B}$ -Sistemas Digitais

# RELATÓRIO FINAL

Cálculo do n-ésimo termo da série de Fibonacci

11

# Aluno(a):

Tatianne Ramos Dal Ross

## Professor:

Rafael Luiz Cancian

Novembro, 2020

1 LISTA DE FIGURAS

# Lista de figuras

| 1  | Formula para sequencia                                       | 3  |
|----|--------------------------------------------------------------|----|
| 2  | Interface do Circuito                                        | 4  |
| 3  | Diagrama da FSMD                                             | 6  |
| 4  | Registrador N                                                | 6  |
| 5  | Somador I                                                    | 7  |
| 6  | Comparador                                                   | 7  |
| 7  | Soma                                                         | 8  |
| 8  | Multiplexador x                                              | 8  |
| 9  | Multiplexador y                                              | 9  |
| 10 | Multiplexador i                                              | 9  |
| 11 | Registrador Result                                           | 9  |
| 12 | Diagrama da FSM                                              | 10 |
| 13 |                                                              | 11 |
| 14 | Análise de área no FPGA do bloco registrador                 | 13 |
| 15 | RTL view do blogo registrador                                | 13 |
| 16 | Análise de área no FPGA do bloco Somador                     | 14 |
| 17 |                                                              | 15 |
| 18 | Análise de área no FPGA do bloco Comparado                   | 16 |
| 19 |                                                              | 16 |
| 20 |                                                              | 17 |
| 21 |                                                              | 18 |
| 22 | Análise de área no FPGA do bloco de Controle                 | 20 |
| 23 | RTL view do blogo De controle                                | 21 |
| 24 | Análise de área no FPGA do bloco de Controle                 | 25 |
| 25 | RTL view do bloco Operativo                                  | 26 |
| 26 | Análise de área no FPGA da Unidade Aritmética                | 29 |
| 27 | RTL view da Unidade Aritmética                               | 30 |
| 28 | Teste e Validação do Registrador                             | 31 |
| 29 |                                                              | 31 |
| 30 |                                                              | 32 |
| 31 |                                                              | 32 |
| 32 |                                                              | 33 |
| 33 |                                                              | 35 |
| 34 | cálculo do n-esimo termo da série de Fibonacci com testbench | 39 |

# Sumário

| 1      | Introdução                                                                                                                                                                                                                                                      |                                              |  |
|--------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------|--|
| 2      | Projeto do Sistema  2.1 Identificação das Entradas e Saídas                                                                                                                                                                                                     | 4<br>5<br>5<br>10<br>10                      |  |
| 3      | Desenvolvimento3.1Desenvolvimento do Bloco Operativo3.1.1Registradores (N, result)3.1.2Somador3.1.3Comparador3.1.4Multiplexadores (X, Y, I)3.2Desenvolvimento do Bloco de Controle3.3Desenvolvimento do Bloco Operativo3.4Desenvolvimento da Unidade Aritmética | 12<br>12<br>14<br>15<br>17<br>18<br>22<br>27 |  |
| 4      | Testes e Validação         4.1 Validação do Bloco Operativo          4.1.1 Registrador (N, Result)          4.1.2 Somador I          4.1.3 Comparador          4.1.4 Multiplicadores (X, Y, I)                                                                  | 31<br>31<br>31<br>32<br>32                   |  |
| 5      | Validação do Bloco de Controle                                                                                                                                                                                                                                  | 32                                           |  |
| 6<br>7 | Validação do cálculo do n-esimo termo da série de Fibonacci<br>Validação do cálculo do n-esimo termo da série de Fibonacci com testbench                                                                                                                        | 34                                           |  |
|        |                                                                                                                                                                                                                                                                 |                                              |  |
| 8      | Conclusão                                                                                                                                                                                                                                                       | 40                                           |  |
| 9      | Referências                                                                                                                                                                                                                                                     | 40                                           |  |

3 1 INTRODUÇÃO

## 1 Introdução

Como projeto para a disciplina de Sistemas Digitais (INE5406) proponho o desenvolvimento de um circuito em VHDl que calcula o n-ésimo termo da série de Fibonacci utilizando o dispositivo Altera Cyclone IV EP4CE55F29C6.

A sequência de Fibonacci é composta por uma sucessão de números descrita pelo famoso matemático italiano Leonardo de Pisa (1170-1250), mais conhecido como Fibonacci, no final do século 12, ela é infinita e começa com 0 e 1. Os números seguintes são sempre a soma dos dois números anteriores. Portanto, depois de 0 e 1, vêm 1, 2, 3, 5, 8, 13, 21, 34...

Matematicamente, podemos definir o n-ésimo termo de Fibonacci como a soma do (n-1) -ésimo e (n-2) -ésimo.

$$F(n) = \begin{cases} 0 & \text{if } n = 0\\ 1 & \text{if } n = 1\\ F(n-1) + F(n-2) & \text{if } n > 1 \end{cases}$$

Figure 1: Fórmula para sequência

## 2 Projeto do Sistema

O circuito em VHDL que calcula n-ésimo termo da série de fibonacci tera 4 entradas: go , n, clock, reset e 2 saídas: done e result.

O circuito deve inicialmente esperar até que go seja declarado (ativo alto), e então ler na entrada n , controlar o caminho de dados conforme necessário para gerar o n-ésimo termo da série de Fibonacci e então armazenar o resultado no registrador de result que está conectado ao resultado de saída . Depois que um resultado foi gerado, o done deve ser ativado até ir de volta para 0 (ou seja, até que o circuito começe novamente). O circuito não deve começar a calcular outro número até que go seja redefinido como 0 e em seguida, definido como 1.

#### 2.1 Identificação das Entradas e Saídas

A figura 2 representa as 4 entradas: go , n, clock reset e as 2 saídas: done e result, propostas pelo projeto. Descrição e Captura do Comportamento O comportamento foi capturado em 7



Figure 2: Interface do Circuito

estados, com as suas descrições a seguir:

- S\_WAIT: Este estado espera verificar se Go=1 para ir para o próximo que é o estado S\_INIT.
- S\_RESTART: Este estado verifica sinal de reset e retona ao estado S\_INIT .
- S\_INIT: É o estado que reseta os registradores e faz a configuração inicial.
- S\_LOOP\_COND: É o estado que avalia se a posição calculada é igual a posição desejada enquanto for menor vai para para o estado S\_ELSE e quando for igual vai pro estado S\_DONE.
- S\_ELSE: É o estado que faz o próximo calculo.
- S\_DONE: É o estado que o calculo está pronto.
- S\_WHILE\_GO\_EQ\_1: Enquanto Go=1 permanece nesse estado e quando Go=0 vaipara o estado S\_RESTART para começar um novo calculo.

#### 2.2 Algorítimo

```
#include "stdio.h"
void main()
{
  // Declaração de variáveis.
int x, y, temp, i, n;
i = 3;
x = 1;
y = 1;
printf("Digite n: ");
scanf("%d", &n);
while (i \le n){
 temp = x+y;
  x = y;
  y = temp;
  i ++;
};
result = y;
}
```

Entrada: n, especifica o número de Fibonacci a ser calculado, requerido pelo usuário. ída: result, representa o resultado requerido pelo usuário e conclusão do calculo. Temos que x e y são os estados anteriores e estados atuais respectivamente, que armazenam os valores da sequencia. i: é a variável de controle do laço que vai sendo incrementada a cada soma. Com base neste algoritmo, podemos determinar os elementos que farão parte do sistema digital:

- Somadores: Implementa as somas sucessivas.
- Comparadores: Para comparar o numero requeridos da sequência de Fibonacci.
- Multiplexadores: Para para selecionar os sinais de entrada nos registradores.
- Registradores: Para poder armazenar as variáveis necessárias.

### 2.3 Projeto do Bloco Operativo

A seguir será apresentado a FSMD figura 3 proposta para o projeto, a partir dos requisitos encontrados anteriormente.



Figure 3: Diagrama da FSMD

Temos a seguir o desenvolvimento de cada bloco do sistema para converter a FSMD de alto nível para a FSM de baixo nível que será implementada no software *QUARTUS*. **Registrador N**, atribuição de Dado para variável N, representado na Figura 4.



Figure 4: Registrador N

Somador I, faz somas sucessivas do controle de laço, representado na Figura 5.



Figure 5: Somador I

 ${f Comparador},$  compara o valor atingido das somas de i com a variável n, representado na Figura 6.



Figure 6: Comparador

Somas X e Y, soma as variáveis seguindo a lógica do algoritmo, representado na Figura 7.



Figure 7: Soma

Multiplexador X, controla a entrada no registrador X, representado na Figura 8.



Figure 8: Multiplexador x

 ${f Multiplexador}$   ${f Y},$  controla a entrada no registrador  ${f Y},$  representado na Figura 9.



Figure 9: Multiplexador y

Multiplexador I, controla a entrada no registrador I, representado na Figura ??.



Figure 10: Multiplexador i

Registrador result, atribuição de Y para variável result, representado na Figura 11.



Figure 11: Registrador Result

#### 2.4 Projeto do Bloco de Controle

A partir da FSMD Figura 3 que captura o comportamento do sistema em alto nível, projeta-se a FSM Figura 12 de baixo nível considerando os nomes dos sinais que foram estabelecidos, para representar o bloco de controle.



Figure 12: Diagrama da FSM

# 2.5 Projeto Unidade Aritmética - Cálculo do n-ésimo termo da série de Fibonacci

Com o bloco operativo e o bloco de controle projetados e prontos, pode-se projetar a topologia do sistema completo, ou seja, a Unidade aritmética . O sistema digital será composto de um único bloco de controle (Controller) e um único bloco operativo (Datapath), de modo que o projeto completo implica na integração de ambos os projetos anteriores Figura 13.



Figure 13: Diagrama de blocos do circuito

### 3 Desenvolvimento

#### 3.1 Desenvolvimento do Bloco Operativo

A seguir será apresentado os arquivos VHDL dos componentes do bloco operativo e da unidade aritmética.

#### 3.1.1 Registradores (N, result)

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;
entity reg is
    generic ( width : positive := 8);
    port
     (clk
             : in std_logic;
                 std_logic;
           : in
                  std_logic;
            : in
    en
           : in
                  std_logic_vector(width-1 downto 0);
    output : out std_logic_vector(width-1 downto 0));
end reg;
architecture reg1 of reg is
subtype State is std_logic_vector(width-1 downto 0);
---- never change (or delete or add) the internal states ----
    signal nextState, currentState, resetState: State;
begin
resetState <= (others=>'0');
nextState <= input when EN = '1' else</pre>
currentState;
    output <= currentState;</pre>
-- memory element (never change it)
    ME: process(clk, rst) is
begin
    if rst='1' then
    currentState <= resetState;</pre>
    elsif rising_edge(clk) then
    currentState <= nextState;</pre>
end if;
```

end process;
end reg1;

| Flow Status                        | Successful - Thu Nov 19 08:09:40 2020       |
|------------------------------------|---------------------------------------------|
| Quartus Prime Version              | 19.1.0 Build 670 09/22/2019 SJ Lite Edition |
| Revision Name                      | REG                                         |
| Top-level Entity Name              | reg                                         |
| Family                             | Cyclone IV E                                |
| Total logic elements               | 8 / 6,272 ( < 1 % )                         |
| Total registers                    | 8                                           |
| Total pins                         | 19 / 92 ( 21 % )                            |
| Total virtual pins                 | 0                                           |
| Total memory bits                  | 0 / 276,480 ( 0 % )                         |
| Embedded Multiplier 9-bit elements | 0 / 30 ( 0 % )                              |
| Total PLLs                         | 0/2(0%)                                     |
| Device                             | EP4CE6E22C6                                 |
| Timing Models                      | Final                                       |
|                                    |                                             |

Figure 14: Análise de área no FPGA do bloco registrador



Figure 15: RTL view do blogo registrador

#### 3.1.2 Somador

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;
entity add is
  generic
  ( width : positive := 8);
  port
  (
             : in std_logic_vector(width-1 downto 0);
    input1
    input2
                   std_logic_vector(width-1 downto 0);
             : in
             : out std_logic_vector(width-1 downto 0)
    output
    );
end add;
architecture add1 of add is
output <= std_logic_vector(unsigned(input1)+ unsigned(input2));</pre>
end add1;
```

| Successful - Thu Nov 19 07:28:00 2020       |
|---------------------------------------------|
| 19.1.0 Build 670 09/22/2019 SJ Lite Edition |
| REG                                         |
| add                                         |
| Cyclone IV E                                |
| 8 / 6,272 ( < 1 % )                         |
| 0                                           |
| 24 / 92 ( 26 % )                            |
| 0                                           |
| 0 / 276,480 ( 0 % )                         |
| 0 / 30 ( 0 % )                              |
| 0/2(0%)                                     |
| EP4CE6E22C6                                 |
| Final                                       |
|                                             |

Figure 16: Análise de área no FPGA do bloco Somador



Figure 17: RTL view do blogo Somador

#### 3.1.3 Comparador

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;
entity comp is
    generic
     ( width : positive := 8);
    port
     ( input1 : in std_logic_vector(width-1 downto 0);
     input2 : in std_logic_vector(width-1 downto 0);
     ne : out std_logic );
end comp;
architecture comp1 of comp is
signal less: std_logic;
begin
 less <= '0' when (unsigned(input1) <= unsigned(input2)) else '1';</pre>
 ne <= less;</pre>
end comp1;
```

| Flow Status                        | Successful - Thu Nov 19 07:42:03 2020       |
|------------------------------------|---------------------------------------------|
| Quartus Prime Version              | 19.1.0 Build 670 09/22/2019 SJ Lite Edition |
| Revision Name                      | REG                                         |
| Top-level Entity Name              | comp                                        |
| Family                             | Cyclone IV E                                |
| Total logic elements               | 8 / 6,272 ( < 1 % )                         |
| Total registers                    | 0                                           |
| Total pins                         | 17 / 92 ( 18 % )                            |
| Total virtual pins                 | 0                                           |
| Total memory bits                  | 0 / 276,480 ( 0 % )                         |
| Embedded Multiplier 9-bit elements | 0/30(0%)                                    |
| Total PLLs                         | 0/2(0%)                                     |
| Device                             | EP4CE6E22C6                                 |
| Timing Models                      | Final                                       |
|                                    |                                             |

Figure 18: Análise de área no FPGA do bloco Comparado



Figure 19: RTL view do blogo Comparador

#### 3.1.4 Multiplexadores (X, Y, I)

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;
entity mux_2x1 is
generic ( width :positive :=8);
port
(input0 :in std_logic_vector(width-1 downto 0);
input1 :in std_logic_vector(width-1 downto 0);
sel :in std_logic;
output :out std_logic_vector(width-1 downto 0));
end entity;
architecture mux_2x11 of mux_2x1 is
begin
output <= input0 when sel='0' else
input1;
end mux_2x11;
```

| Flow Status                        | Successful - Thu Nov 19 10:38:09 2020       |
|------------------------------------|---------------------------------------------|
| Quartus Prime Version              | 19.1.0 Build 670 09/22/2019 SJ Lite Edition |
| Revision Name                      | REG                                         |
| Top-level Entity Name              | mux_2x1                                     |
| Family                             | Cyclone IV E                                |
| Total logic elements               | 8 / 6,272 ( < 1 % )                         |
| Total registers                    | 0                                           |
| Total pins                         | 25 / 92 ( 27 % )                            |
| Total virtual pins                 | 0                                           |
| Total memory bits                  | 0 / 276,480 ( 0 % )                         |
| Embedded Multiplier 9-bit elements | 0 / 30 ( 0 % )                              |
| Total PLLs                         | 0/2(0%)                                     |
| Device                             | EP4CE6E22C6                                 |
| Timing Models                      | Final                                       |
|                                    |                                             |

Figure 20: Análise de área no FPGA do bloco Multiplexador



Figure 21: RTL view do blogo Multiplexador

#### 3.2 Desenvolvimento do Bloco de Controle

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all; -- biblioteca que premite trabalhar com operações aritimeticas
entity fib_control is
port
(clk :in std_logic;
rst :in std_logic;
go :in std_logic;
done:out std_logic;
i_le_n :in std_logic;
i_sel :out std_logic;
x_sel :out std_logic;
y_sel :out std_logic;
i_ld :out std_logic;
x_ld :out std_logic;
y_ld :out std_logic;
n_ld :out std_logic;
result_ld :out std_logic);
end fib_control;
architecture FSM of fib_control is
type STATE_TYPE is (S_WAIT, S_RESTART, S_INIT, S_LOOP_COND, S_ELSE, S_DONE, S_WHILE_GO_F
signal state, st : STATE_TYPE; --state é o valor armazenado no reg e next_state é o prox
--sinais que armazenam o estados
begin
process(st,go,i_le_n )
begin
state <= st; --state = proximo estado
case st is
when S_WAIT =>
--estado espera verifica se go=1 para ir para o proximo estado
```

```
if(go='1') then
state <= S_INIT;</pre>
end if;
when s_RESTART =>
if(go = '1') then
state <= S_INIT;</pre>
end if;
when S_INIT =>
state <= S_LOOP_COND;</pre>
when S_LOOP_COND =>
if(i_le_n='1') then
state <= S_DONE;</pre>
else
state <= S_ELSE;</pre>
end if;
when S_ELSE =>
state <= S_LOOP_COND;</pre>
when S_DONE =>
if(go='0') then
state <= S_WHILE_GO_EQ_1;</pre>
end if;
when S_WHILE_GO_EQ_1 =>
if(go='0') then
state <= S_RESTART;</pre>
--volata para o 1 estado
   end if;
when others => null;
   end case;
end process;
-- memory element (sequential)
process(clk, rst) is
begin
```

```
if(rst = '1') then --rst assicrono não depende do clk
st <= S_WAIT;
elsif(clk'event and clk = '1') then -- se não e tiver evento de clk de borda de subida
       st <= state;
end if;
end process;
--começa logica de saida
i_sel <= '1'
                   when st = S_INIT else '0';
x_sel <= '1'
                   when st = S_INIT else '0';
y_sel <= '1'</pre>
                   when st = S_INIT else '0';
i_ld <= '1'
                  when st = S_INIT or st = S_ELSE else '0';
x_ld <= '1'
                  when st = S_INIT or st = S_ELSE else '0';
y_ld <= '1'
                  when st = S_INIT or st = S_ELSE else '0';
n_ld <= '1'
                  when st = S_INIT else '0';
result_ld <= '1' when st = S_DONE else '0';</pre>
done <= '1'
                  when st = S_DONE or st = S_WHILE_GO_EQ_1 else '0';
```

end FSM;

| Flow Status                        | Successful - Thu Nov 19 11:31:21 2020       |
|------------------------------------|---------------------------------------------|
| Quartus Prime Version              | 19.1.0 Build 670 09/22/2019 SJ Lite Edition |
| Revision Name                      | REG                                         |
| Top-level Entity Name              | fib_control                                 |
| Family                             | Cyclone IV E                                |
| Total logic elements               | 14 / 6,272 ( < 1 % )                        |
| Total registers                    | 7                                           |
| Total pins                         | 13 / 92 ( 14 % )                            |
| Total virtual pins                 | 0                                           |
| Total memory bits                  | 0 / 276,480 ( 0 % )                         |
| Embedded Multiplier 9-bit elements | 0/30(0%)                                    |
| Total PLLs                         | 0/2(0%)                                     |
| Device                             | EP4CE6E22C6                                 |
| Timing Models                      | Final                                       |
|                                    |                                             |

Figure 22: Análise de área no FPGA do bloco de Controle



Figure 23: RTL view do blogo De controle

#### 3.3 Desenvolvimento do Bloco Operativo

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;
entity fib_datapath is
     generic
     ( width :positive := 8);
port
         (clk :in std_logic;
        rst :in std_logic;
        i_sel :in std_logic;
        x_sel :in std_logic;
        y_sel :in std_logic;
        i_ld :in std_logic;
        x_ld :in std_logic;
        y_ld :in std_logic;
        n_ld :in std_logic;
        result_ld :in std_logic;
        i_le_n :out std_logic;
        n :in std_logic_vector(width-1 downto 0);
                :out std_logic_vector(width-1 downto 0));
        output
end fib_datapath;
architecture structure of fib_datapath is
COMPONENT mux_2x1 is
         generic ( width :positive :=8);
         port
         (input0 :in std_logic_vector(width-1 downto 0);
         input1 :in std_logic_vector(width-1 downto 0);
         sel :in std_logic;
         output :out std_logic_vector(width-1 downto 0));
END COMPONENT;
COMPONENT reg is
            generic ( width : positive := 8);
            port
            (clk
                    : in std_logic;
                        std_logic;
            rst
                   : in
                   : in
                         std_logic;
                  : in std_logic_vector(width-1 downto 0);
            output : out std_logic_vector(width-1 downto 0));
```

```
END COMPONENT;
COMPONENT add is
          generic ( width : positive := 8);
          port
          (
                     : in std_logic_vector(width-1 downto 0);
            input1
                   : in std_logic_vector(width-1 downto 0);
            input2
            output
                     : out std_logic_vector(width-1 downto 0)
            );
END COMPONENT;
COMPONENT comp is
            generic ( width : positive := 8);
            port
         ( input1 : in std_logic_vector(width-1 downto 0);
             input2 : in std_logic_vector(width-1 downto 0);
             ne : out std_logic );
END COMPONENT;
signal i_mux_out, x_mux_out, y_mux_out :std_logic_vector(width-1 downto 0);
signal i_reg_out, x_reg_out, y_reg_out, n_reg_out :std_logic_vector(width-1 downto 0);
signal add_out_1, add_out_2 :std_logic_vector(width-1 downto 0);
begin
10 :entity work.mux_2x1 generic map ( width => width)
         port map
         (input0 => add_out_1,
         input1 => std_logic_vector(to_unsigned(3, width)),
         sel => i_sel,
         output => i_mux_out);
11 :entity work.mux_2x1 generic map ( width => width)
         port map
         (input0 => y_reg_out,
         input1 => std_logic_vector(to_unsigned(1, width)),
         sel => x_sel,
         output => x_mux_out);
12 :entity work.mux_2x1 generic map ( width => width)
        port map
         (input0 => add_out_2,
```

```
input1 => std_logic_vector(to_unsigned(1, width)),
         sel => y_sel,
         output => y_mux_out);
13 : entity work.reg generic map( width => width)
                port map
         ( clk
                  => clk,
                => rst,
         rst
                => i_ld,
         en
         input => i_mux_out,
         output => i_reg_out);
14 : entity work.reg generic map( width => width)
                port map
         (clk
                 => clk,
                => rst,
         rst
         en
                => x_ld,
         input => x_mux_out,
         output => x_reg_out);
15 : entity work.reg generic map( width => width)
                port map
         (clk
                => clk,
         rst
                => rst,
         en
                => y_ld,
         input => y_mux_out,
         output => y_reg_out);
16 : entity work.reg generic map( width => width)
                port map
         (clk
                 => clk,
         rst
                => rst,
                => n_ld,
         en
         input \Rightarrow n,
         output => n_reg_out);
17: entity work.comp generic map ( width => width)
                port map
         ( input1 => i_reg_out,
                 input2 => n_reg_out,
         ne => i_le_n);
18 : entity work.add generic map ( width => width)
                port map
         ( input1 => i_reg_out,
         input2 => std_logic_vector(to_unsigned(1, width)),
         output => add_out_1);
19 : entity work.add generic map ( width => width)
```

Flow Status Successful - Thu Nov 19 12:11:43 2020 **Quartus Prime Version** 19.1.0 Build 670 09/22/2019 SJ Lite Edition Revision Name REG Top-level Entity Name fib\_datapath Family Cyclone IV E Total logic elements 41 / 6,272 ( < 1 % ) Total registers 40 Total pins 27 / 92 ( 29 % ) Total virtual pins Total memory bits 0 / 276,480 (0%) Embedded Multiplier 9-bit elements 0/30(0%) Total PLLs 0/2(0%) Device EP4CE6E22C6 **Timing Models** 

Figure 24: Análise de área no FPGA do bloco de Controle



Figure 25: RTL view do bloco Operativo

#### 3.4 Desenvolvimento da Unidade Aritmética

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all; --permite usar bibliotecas do tipo tipo UNSIGNED
entity fib_top is
generic
( width: positive:= 8);
port
( rst, clk : in std_logic;
n : in std_logic_vector(width-1 downto 0); --numero da sequencia
go : in std_logic;
done : out std_logic; --acabou de executar
output : out std_logic_vector(width-1 downto 0) ); --valor do numero na sequencia
end entity;
architecture top_lv of fib_top is
COMPONENT fib_control is
port
         (clk :in std_logic;
         rst :in std_logic;
         go :in std_logic;
         done:out std_logic;
         i_le_n :in std_logic;
         i_sel :out std_logic;
         x_sel :out std_logic;
         y_sel :out std_logic;
         i_ld :out std_logic;
         x_ld :out std_logic;
         y_ld :out std_logic;
         n_ld :out std_logic;
         result_ld :out std_logic);
END COMPONENT;
COMPONENT fib_datapath is
         generic ( width :positive := 8);
         port
         (clk :in std_logic;
         rst :in std_logic;
         i_sel :in std_logic; -- sina de seleção do mux
```

```
x_sel :in std_logic;--sina de seleção do mux
         y_sel :in std_logic; -- sina de seleção do mux
         i_ld :in std_logic;
         x_ld :in std_logic;
         y_ld :in std_logic;
         n_ld :in std_logic;
         result_ld :in std_logic;
         i_le_n :out std_logic;
         n :in std_logic_vector(width-1 downto 0); --n termo
         output :out std_logic_vector(width-1 downto 0));
END COMPONENT;
signal i_sel :std_logic;
signal x_sel :std_logic;
signal y_sel :std_logic;
signal i_ld :std_logic;
signal x_ld :std_logic;
signal y_ld :std_logic;
signal n_ld :std_logic;
signal result_ld :std_logic;
signal i_le_n :std_logic;
begin
controle : entity work.fib_control port map
         ( clk
                      => clk,
         rst
                   => rst,
                   => go,
         go
         done
                   => done,
                 => i_sel,
         i\_sel
                   => x_sel,
         x_sel
         y_sel
                   => y_sel,
         i_ld
                => i_ld,
         x_1d
                   => x_ld,
         y_ld
                   => y_ld,
         n_ld
                => n_ld,
         result_ld => result_ld,
                 => i_le_n);
         i_le_n
    data: entity work.fib_datapath generic map (width => width) port map
             ( clk
                          => clk,
                              => rst,
                    i_sel
                            => i_sel,
                   => x_sel,
         x_sel
                   => y_sel,
         y_sel
         i_ld
                => i_ld,
         x_1d
                   => x_ld,
```

Flow Status Successful - Thu Nov 19 12:34:00 2020 **Quartus Prime Version** 19.1.0 Build 670 09/22/2019 SJ Lite Edition **Revision Name** fib\_v3 Top-level Entity Name fib\_top Family Cyclone IV E Device EP4CE55F29C6 **Timing Models** Final Total logic elements 54 / 55,856 ( < 1 % ) Total registers 47 Total pins 20 / 375 (5%) Total virtual pins Total memory bits 0 / 2,396,160 (0%) Embedded Multiplier 9-bit elements 0/308(0%) Total PLLs 0/4(0%)

Figure 26: Análise de área no FPGA da Unidade Aritmética



Figure 27: RTL view da Unidade Aritmética

## 4 Testes e Validação

#### 4.1 Validação do Bloco Operativo

Será apresentado a seguir as simulações dos componentes do Bloco Operativo da unidade aritmética, com a finalidade de validar o seu funcionamento.

#### 4.1.1 Registrador (N, Result)



Figure 28: Teste e Validação do Registrador

#### 4.1.2 Somador I



Figure 29: Teste e Validação do Somador

#### 4.1.3 Comparador



Figure 30: Teste e Validação do Comparador

#### 4.1.4 Multiplicadores (X, Y, I)



Figure 31: Teste e Validação do Multiplexador

# 5 Validação do Bloco de Controle



Figure 32: Teste e Validação do Bloco de Conrole

6 Validação do cálculo do n-esimo termo da série de Fibonacci



# 7 Validação do cálculo do n-esimo termo da série de Fibonacci com testbench

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;
entity fib_tb is
end fib_tb;
architecture TB of fib_tb is
constant TEST_WIDTH : positive :=8;
signal clk : std_logic := '0';
signal rst : std_logic := '0';
signal go : std_logic := '0';
signal n : std_logic_vector(TEST_WIDTH-1 downto 0);
signal done : std_logic;
signal output : std_logic_vector(TEST_WIDTH-1 downto 0);
begin
UUT :entity work.fib_top
generic map(width => TEST_WIDTH)
port map (
clk => clk,
rst => rst,
go
   => go,
n => n,
output => output,
done => done
);
clk <= not clk after 10 ns;</pre>
process
begin
rst <= '1';
go <= '0';
--done <= '0';
n <= (others => '0');
wait for 100 ns;
rst <= '0';
```

37

```
for i in 0 to 2 loop
wait until rising_edge(clk);
end loop;
--Checking for n = 1
n <= std_logic_vector(to_unsigned(1, TEST_WIDTH));</pre>
go <= '1';
wait until rising_edge(clk);
go <= '0';
wait until done = '1';
assert (output = std_logic_vector(to_unsigned(1, TEST_WIDTH)))
report "Value of series is not correct";
wait for 100ns;
--Checking for n = 2
n <= std_logic_vector(to_unsigned(2, TEST_WIDTH));</pre>
go <= '1';
wait until rising_edge(clk);
go <= '0';
wait until done = '1';
assert (output = std_logic_vector(to_unsigned(1, TEST_WIDTH)))
report "Value of series is not correct";
wait for 100ns;
--Checking for n = 3
n <= std_logic_vector(to_unsigned(3, TEST_WIDTH));</pre>
go <= '1';
wait until rising_edge(clk);
go <= '0';
wait until done = '1';
assert (output = std_logic_vector(to_unsigned(2, TEST_WIDTH)))
report "Value of series is not correct";
wait for 100ns;
--Checking for n = 4
n <= std_logic_vector(to_unsigned(4, TEST_WIDTH));</pre>
go <= '1';
wait until rising_edge(clk);
go <= '0';
wait until done = '1';
assert (output = std_logic_vector(to_unsigned(3, TEST_WIDTH)))
report "Value of series is not correct";
```

```
38
```

```
wait for 100ns;
--Checking for n = 5
n <= std_logic_vector(to_unsigned(5, TEST_WIDTH));</pre>
go <= '1';
wait until rising_edge(clk);
go <= '0';
wait until done = '1';
assert (output = std_logic_vector(to_unsigned(5, TEST_WIDTH)))
report "Value of series is not correct";
wait for 100ns;
--Checking for n = 8
n <= std_logic_vector(to_unsigned(8, TEST_WIDTH));</pre>
go <= '1';
wait until rising_edge(clk);
go <= '0';
wait until done = '1';
assert (output = std_logic_vector(to_unsigned(21, TEST_WIDTH)))
report "Value of series is not correct";
wait for 100ns;
wait;
end process;
end TB;
```



Figure 34: cálculo do n-esimo termo da série de Fibonacci com testbench

40 9 REFERÊNCIAS

## 8 Conclusão

O projeto funciona e foi implementado comforme as orientações da disciplina de Sistemas Digitais INE 5406-02208B (20201)

#### 9 Referências

- VAHID, Frank. Sistemas Digitais: projeto, otimização e HDLs. Porto Alegre: Bookman, 2008. ISBN 978-85-7780-190-9
- BROWN, Stephen; VRANESIC, Zvonko. Fundamentals of Digital Logic with VHDL Design. Third Edition. Boston, MA.: McGraw-Hill, 2009. ISBN 978-0-07-352953-0
- PEDRONI, Volnei. Circuit Design with VHDL. Third edition. Cambridge, MA: MIT Press, 2020. ISBN 978-0-262-04264-2
- ASHENDEN, Peter J. The Designer's Guide to VHDL.8232; Third Edition. Burlington, MA .: Morgan Kaufmann Publishers , 2008. ISBN: 978-0-12-088785-98232; Disponível em: https://www.sciencedirect.com/book/9780120887859/the-designers-guide-to-vhdl