

بنیان الحواسیب 2 Informatics; منیان الحواسیب 2 الحواسیب 2 الحواسیب 2 الحواسیب 2

- مفهوم الأداء (performance) يجيب عن أسئلة كثيرة معقدة، مثلاً:
  - كم هي سرعة المعالج؟
  - ما سرعة تنفيذ التطبيق؟
    - ما سرعة استجابته؟
  - حم سرعة تنفيذ كمية كبيرة من الأعمال؟
    - كمية الطاقة المستخدمة في الألة؟

# Measures of priformance:

لنتذكر واحدات القياس المستخدمة في مفاهيم قياس الأداء:

(هرتز) أو دورة في الثانية) Hz

- 1 KHz =  $10^3$ Hz : cycle in 1 millisecond ( $10^{-3}$  second)
- 1 MHz =  $10^6$ Hz : cycle in 1 microsecond ( $10^{-6}$  second)
- 1 GHz =  $10^9$ Hz : cycle in Thanosecond ( $10^{-9}$  second)
- 1 THz =  $10^{12}$ Hz : cycle in 1 picosecond ( $10^{-12}$  second)

يعني أنه: إذا تم قياس سرعة نبضة الساعة بالكيلو هرتز (Hz) فيقابله دورة بالميلي ثانية وإذا تم قياسها بالميغا هرتز فيقابله دورة بالميكرو ثانية وهكذا...







#### Instruction/Application Performance:

MIPS: Millions of Instructions Per Second.

FLOPS: Floating Point Instruction Per Second.

يقيس كم تعليمة فاصلة عائمة في الثانية، و إذا كُتب MFLOPS فيكون كم مليون تعليمة فاصلة عائمة في الثانية.

نمثال: GPUs: GeForce GTX Titan (2,688 cores, 4.5 Tera flops, 7.1 billion transistors, 42 Gigapixel/sec fill rate, 288 GB/sec).

و هذا النوع بطاقة رسومات (كرت شاشة) كما نرى يمكنه تنفيذ ( 288GB/sec و 4.5 تريليون عملية فاصلة عائمة بالثانية).

#### معايير الأداء (SPEC) معايير الأداء

SPEC: Standard Performance Evaluation Corporation (مؤسسة تقييم الأداء القياسي) وهي منظمة عالمية للقياس تضع المعايير الأساسية لأداء أنظمة الحاسوب.

CPI: Cycles Per Instruction

IPC: Instructions Per Cycle = 1/CPI

تستخدم بشكل متكرر أكثر من CPI.

تُفضَّل أكثر لأن (الأكبر هو الأفضل) أي أنه كل ما زاد PP يكون الأداء أقل لأن عدد دورات التعليمة يكون أكثر، أما إذا زاد الـ IPC يصبح الأداء أفضل لأنه كلما زاد وسطين عدد التعليمات في كل دورة كانت سرعة الأداء أكبر.

## ∠ التعليمات المختلفة تمتلك عدد دورات مختلف:

مثلاً: تعليمة (add) تأخذ دورة واحدة.

تعليمة (divide) تأخذ أكثر من عشر دورات.

و ذلك يعتمد نسبياً على ترددات التعليمة.



أنت مسؤول عن السعي، لا النتيجة





## مثال عن CPl:

برنامج فيه تعليمات (أعداد صحيحة، تعليمات ذاكرة (تخزين و تحميل)، تعليمات فاصلة عائمة)

بنسب متساوية (عدد تعليمات الأعداد الصحيحة = عدد تعليمات الفاصلة = عدد تعليمات الذاكرة)

و عدد دورات كل تعليمة منهم كالأتي:

integer:1-

memory: 2 -

Floating point : 3 -

## فكم يكون الـ CPl في هذه الحالة؟

 $\frac{100}{3} = 33\%$  يعني  $\frac{100}{3}$  يعني كل نوع عدر الأنواع

$$\Rightarrow$$
 CPI = (33% × 1) + (33% × 2) + (33% × 3)  $\approx$  2

حساب الـ CPI يهمل عدة تأثيرات مثل: الزمن اللازم للوصول للذواكر، الزمن اللازم للإدخال و الإخراج و غيرها...

## أي معالج يمكن شراؤه من بين المعالجين الآتيين؟ ۗ

معالج A فیه: clock=5GHz, CPI=2

معالج B فيه: clock=3GHz, CPI=1

غالباً المعالج A فهو يملك تردد الساعة أكبر من B، لكن B أسرع

وذلك بسبب CPI الأقل (بافتراض أن ISA و Compiler نفسهما في المعالجين).

ISA = Instruction Set Architecture

## مثلاً:

- Pentium3 في Pentium3 أسرع من 1GHz في Pentium4، أي أن الأداء لا يعتمد فقط على تردد الساعة بل يتأثر بعوامل أخرى أيضاً كبنية المعالج و CPI.
- Corei7 أسرع من core2 أي أنه يتأثر أيضاً بعدد الأنوية أي من بنية المعالج و ذلك بالتراض ISA و Compiler
   متشابهان في كلا الجهازين اللذين نقارن بينهما.







- Latency: (التأخير-الزمن الضائع) How long to finish the program.
- Throughput: (الإنتاجية) How much work finished per unit time.
   الحالة العثالية: تكون فيها الإنتاجية عالية، الزمن الضائع قليل، استهلاك طاقة اقل، ذات تكلفة أقل...

## مثال:

Car: speed=60 miles/hour, capacity=5

Bus: speed=20 miles/hour, capacity=60

Task: transport passengers 10 miles.

|     | Latency(min) | Throughput(poh) |
|-----|--------------|-----------------|
| Car | 10 min       | 15 pol          |
| Bus | 30 min       | 60 pph          |

الأداء متعلق بالمهمة الموكلة.

# ∠ كيف نجعل الحاسوب أسرع؟









#### Total Time:

 $CPU\ Time = Instructions \times CPI \times Clock\ cycle\ time$ 

نستخدم هذا القانون إذا كنا قد حسبنا *CPI* وسطى لكل التعليمات، أما إذا لم نحسب الوسطى فيكون:

CPU time = 
$$\left(\sum_{i=1}^{n} I_i \times CPI\right) \times clock \ cycle \ time$$

عدد التعليمات من البرنامج: هو عدد التعليمات التي ينفذها البرنامج وقت التشغيل ويتم تحديده بواسطة البرنامج أو ISA.

<u>CPI عدد دورات كل تعليمة:</u> يتم تحديده بواسطة البرنامج أو المترجم أو ISA أو البنية الدقيقة (المكروية). <u>Seconds per cycle:</u> زمن كل دورة، يُحدد بواسطة البنية الصغرية و المعاملات التقنية.

# ٤ كيف نرفع الأداء؟

نحتاج لتقليل زمن المعالج (CPU time)

- تقليل عدد التعليمات.
- خفض CPI (باستبدال التعليمات التي تحتاج لدورات أكثر بتعليمات لها عدد دورات أقل).
  - خفض وقت دورة الساعة.

## Example:

لدينا برنامج فيه التعليمات التالية:

25% load/store, CPI=3

60% arithmetic, CPI=2

15% branches, CPI=1

نريد جعل Multi-cycle 30 MHz CPU (15 MIPS) أسرع بمرتين بجعل التعليمات أسرع (لأنها ذات التأثير الأكبر تشكل 60%)

الحالي 
$$CPI = 0.25 \times 3 + 0.6 \times 2 + 0.15 \times 1 = 2.1$$

جعل المعالج أسرع بمرتين أي جعل MIPS=30 بدلاً من 15.

لنجعل CPI للعمليات الحسابية = 1 فيكون:

$$CPI = 0.25 \times 3 + 0.6 \times 1 + 0.15 \times 1 = 1.5$$

نلاحظ أن CPI الوسطية انخفضت و لكن ليس للنصف، لذلك لنعرف كم يجب أن تكون CPI العمليات الحسابية:

$$CPI = (0.25 \times 3) + (0.6 \times x) + (0.15 \times 1) = 1.05$$

 $\Rightarrow x = 0.25$ 

إذاً لجعل الأداء يصبح أسرع مرتين يجب خفض Arithmetic CPl من 2 إلى 0.25.





#### ملخص لبعض الأفكار:

تستخدم معظم الحواسيب نبضة ساعة ذات تردد ثابت لوحدة المعالجة المركزية و تعتمد نبضة الساعة على تصميم وحدة المعالجة المركزية CPU و على التقنية المتبعة في تصنيع الدارات المتكاملة IC حيث:

$$clock\ rate = \frac{1}{clock\ cycle\ time}$$

 $CPU_{time} = CPU_{clock\ cycles\ for\ a\ program} \times clock\ cycle\ time$ 

بتعويض العلاقة الأولى

$$CPU_{time} = \frac{CPU_{clock\ cycles\ for\ a\ program}}{clock\ rate}$$

 متوسط عدد الدورات في التعليمة CPI في البرنامج يساوي إلى متوسط عدد الدورات CPI لجميع التعليمات المنفذة في البرنامج على عدد التعليمات.

$$CPI = \frac{CPU_{clock\ cycles\ for\ a\ program}}{2CPI}$$
عدد التعليمات

نقول عن حاسوب أداؤه أفضل من آخر إذا كان زمن التنفيذ الكلي أقصر (يتناسب الأداء عكساً مع زمن التنفيذ)

$$performance A = \frac{1}{execution \ time \ A}$$

معادلة الأداء لوحدة المعالجة المركزية:

$$T = I \times CPI \times C$$

T: زمن تنفيذ البرنامج

ا: عدد تعليمات البرنامج

CPI: عدد الدورات الوسطي لتنفيذ كل تعليمة

): زمن الدورة

أي تحسين بتلك المحددات يحسن من أداء وحدة المعالجة المركزية.







## من معايير أداء الحاسوب هي MIPS:

و يعطى بالعلاقة:

$$MIPS\ rating = rac{عدد التعلميات}{10^6 imes 10^6}$$

## Amdahl's Law

زمن التنفيذ بعد التحسين = 
$$\frac{نمن التنفيذ المتأثر بالتحسين}{كمية التحسين + زمن التنفيذ غير المتأثر بالتحسين.$$

عندما نجري تحسين في وحدة المعالجة، اليس مشروطاً أن ينعكس على كامل البرنامج.

## Speed up (مقدار التحسين):

يمكن حسابه بين حاسوبين مختلفين أو لحاسوب والعد قبل التحسين و بعده، و قانونه:

حاسوب واحد:

$$speed~up~(n)=\dfrac{1}{n}$$
  $speed~up~(n)=\dfrac{1}{n}$   $speed~up~(n)=\dfrac{1}{n$ 

## أداء حاسوبين:

$$n = \frac{performance\ A}{performance\ B}$$
 $\sqrt{\qquad \qquad }$ 
 $n < 1$ 
 $n > 1$ 
افضل B







## ط أمثلة عن معايير الأداء:

## إذا كان لدينا معالج A و معالج B ينفذان برنامج بنفس عدد الدورات، فما هو المعيار مما يلي الذي يحدد أيهما أسرع؟

| A- MIPS                      | D- Clock rate |  |
|------------------------------|---------------|--|
| B- CPI                       | E- Nothing    |  |
| C- Dynamic instruction count |               |  |

# معالج A **و معالج B لهما نفس تردد الساعة (**clock rate)**، و لكن يدعمان(**SA(Instruction Set Architecture) مختلفة، فالذي يحدد أيهما أسرع هو:

| A- MIPS                      | D- Clock rate |
|------------------------------|---------------|
| B- CPI                       | E- Nothing    |
| C- Dynamic instruction count |               |

## معالجان A و B يدعمان نفس الـ ISA، فالأسرع بينهما يحدد حسب:

| A- MIPS                      | Q Colock rate |
|------------------------------|---------------|
| B- CPI                       | € Nothing     |
| C- Dynamic instruction count | 9             |

# Fallacy. Low Power at Idle

باتخاذ الطاقة معيار، في معالج core i7، يكون:

 $\frac{10}{100}$  نلاحظ انخفاض استهلاك الطاقة كلما كاد التحميل ينتهي، مثلاً لتحميل  $\frac{10}{100}$  استهلك  $\frac{10}{100}$  من الطاقة، وعندما وصل للنصف كان قد استهلك  $\frac{10}{100}$ 

وبمقارنتهما نلاحظ انخفاض استهلاك الطاقة.

At 100% load: 258W (100%) At 50% load: 170W(%66) At 10% load: 121W(%47)







## MIPS (Million of Instructions Per Second)

لا يأخذ MIPS بالاعتبار:

- الاختلاف بين ISA لأجهزة الحاسوب.
- الاختلاف في التعقيد بين التعليمات.

$$MIPS = \frac{instruction\ count}{execution\ time \times 10^6}$$

$$=\frac{instruction\;count}{\frac{instruction\;count\times CPI}{clock\;rate}\times 10^6} = \frac{clock\;rate}{CPI\times 10^6}$$

حيث:

 $execution\ time = instruction\ count \times CPI \times clock\ cycle\ time$ 

$$= \frac{instruction\ count \times CPI}{clock\ rate}$$

## Defining performance

Which airplane has the best performance?













سؤال:

حاسوب A يأخذ 10 ثواني لتنفيذ برنامج، و حاسوب B يأخذ 15 ثانية لتنفيذ نفس البرنامج، نلاحظ أن A أسرع من B لأن وقت تنفيذه أقل، و إذا أردنا استخدام قانون:



$$\frac{execution\ time\ A}{execution\ time\ B} = \frac{10}{15} = \frac{2}{3} < 1$$

← اُسرع من ﴿

# **CPU Clocking**

إن تشغيل الأجهزة الرقمية تتحكم به ساعة ذات معدل ثابت.



المسافة من جهة صاعدة إلى نهاية جهة هابطة أو من بداية جهة هابطة إلى نهاية جهة صاعدة تسمى نبضة الساعة.

- يقاس بالثانية و أجزائها و مضاعفاتها (زمن) :Clock period
- يقاس بالهرتز و أجزاؤه و مضاعفاته (تردی) (Clock rate (frequency

يتم تحسين الأداء من خلال:

يجب على مصمم العتاد الصلب للجهاز معادلة معدل الساعة مقابل عدد الدورات. رفع معدل الساعة (تردد)

تقليل عدد دورات الساعة





## Instruction Count and CPI

نتذكر أن:

CPU time = clock cycles in CPU × clock cycle time 
$$clock \ cycle \ time = \frac{1}{clock \ rate}$$

و لدينا:

 $clock\ cycles = Instruction\ count \times cycles\ per\ instruction$ 

$$\Rightarrow \mathit{CPU time} = \frac{Instruction \ count \times \mathit{CPI}}{\mathit{clock rate}}$$

- ا عدد التعليمات في البرنامج تحدد من خلال الـ ISA و المترجم (compiler)
- الـ CPI الوسطي: يحدد عتاد الـ CPU فعندما يوجد تعليمات مختلفة لها CPI مختلف فيتأثر الوسطي بمزيج هذه التعليمات.

## Example:

حاسوب A فیه: cycle time=250 ps و PI=2.0 و PI=2.0

حاسوب B فيه: CPI=1.2 g cycle time=500 ps

و لهما نفس الـ ISA أيهما أسرع، و بكم؟

نحسب CPU time لكل منهما:

CPU time (A) = Instruction Count × 
$$CPI_A$$
 × cycle time<sub>A</sub>  
=  $I \times 2.0 \times 250 \ ps = I \times 500 ps$   
CPU time (B) = Instruction Count ×  $CPI_B$  × cycle time<sub>B</sub>

 $I \times 1.2 \times 500 \ ps = I \times 600 ps$ 

بالمقارنة نجد أن A أسرع من B.

$$\frac{CPU \ time(B)}{CPU \ time(A)} = \frac{I \times 600 ps}{I \times 500 \ ps} = 1.2$$

⇒ مقدار الفرق (النسبة) هو 1.2

هنا لم نعتمد على CPI فقط لأنه يوجد cycle time يؤثر بشكل كبير على الأداء.







## CPI in more Detail

إذا كان هناك تعليمات مختلفة تأخذ عدد مختلف من الدورات:

$$clock\ cycles = \sum_{i=1}^{n} (CPI_i \times Instruction\ count_i)$$

■ لحساب الـ CPl الوسطي:

$$CPI = \frac{clock\ cycles}{Instruction\ count} = \sum_{i=1}^{n} \left( CPI_i \times \frac{Instruction\ count}{Instruction\ count} \right)$$
التركة النسبان

#### Example:

ما هو CPI الوسطي و clock cycles الكِل من التسلسلين:

IC: Instruction Count

| Class            | A    | Q B | С |
|------------------|------|-----|---|
| CPI for Class    | 1 .0 | 2   | 3 |
| IC in sequence 1 | 2 9  | 1   | 2 |
| IC in sequence 2 | 40   | 1   | 1 |

التسلسل الثاني:

عدد التعليمات = 6 تعليمات

Clock cycles = 
$$4 \times 1 + 1 \times 2 + 1 \times 3 = 9$$
  
Avg.CPI =  $\frac{9}{6} = 1.5$ 

التسلسل الأول:

عدد التعليمات = 5تعليمات

Clock cycles = 
$$2 \times 1 + 1 \times 2 + 2 \times 3 = 10$$
  
Avg.CPI =  $\frac{10}{5}$ 

## ملخص:

سنكتب قانون CPU time كواحدات:

$$cPU\ time = \frac{instruction}{program} \times \frac{clock\ cycles}{instruction} \times \frac{seconds}{clock\ cycle}$$

## الأداء يعتمد على:

Compiler: يؤثر على عدد التعليمات و CPI.

الخوارزمية: تؤثر على عدد التعليمات و CPI.

ISA: تؤثر على عدد التعليمات و CPI و زمن التنفيذ.

لغة البرمجة: تؤثر على عدد التعليمات و CPI.





 $Power = 0.5 \times capacitive\ load \times voltage^2 \times frequency$ 

## Uni processor Performance:







#### (المعالجات الصغرية) Multi Processors

- المعالجات الدقيقة متعددة النوى: تحتوى على أكثر من معالج في الشريحة.
- تتطلب برمجة متوازية واضحة (parallel programming) تقارن مع تعليمات متوازية المستوس. -العتاد ينفذ تعليمات عدة مرة واحدة و غير مرئي للمبرمج.
  - صعبة التنفيذ (العمل)
    - برمجة الأداع،
    - · موازنة التحميا
  - تطوير التواصل والمزامنة

## SPEC CPU Benchmark (Standard Performance Evaluation corporation)



#### ملاحظات ختامية:

- يتم تحسين الأداء والكلفة تبعاً لتقنية التطوير الأساسية.
- الطبقات المتسلسلة للتجريد في العتاد الصلب و في البرمجيات (مثل الذواكر الموجودة بأماكن مختلفة من الحاسوب، فكل نوع من الذواكر حسب استخدامه يكون موجود في الجهاز و لكل ذاكرة حجم و تقنية مختلف، و لنتذكر أيضاً أنه يوجد هرمية للذواكر بحسب الحجم و الكلفة و الأداء.....) Hierarchical layers of
   abstraction
  - البنية مجموعة التعليمات) مما يؤثر على الواجهة البرمجية و الصلبة.
    - وقت التنفيذ هو أفضل مقياس للأداء.
    - الطاقة هو عامل محدود يستخدم التوازي للتحسين من الأداء.

# The End

