# **Ejercicio 4**

## 1. Introcucción

Se nos pidió realizar dos circuitos, el circuito derivador e integrador, que como sus nombres indican se encargan de mostrar a la salida la derivada o integral respectivamente de su señal de entrada. Como se indica por consigna se utilizó el amplificador operacional LM833 y el valor comercial más cercano al pedido tanto de resistencia como de capacitor, estos son  $R=39k\Omega$  y C=2.7nF.

# 2. Cálculo de $\frac{V_{out}}{V_{in}}$

Mientras en uno de los dos circuitos la resistencia y la impedancia tienen una disposición, para el otro se intercambian de lugar, por lo que los siguientes cálculos se realizaron con impedancias  $Z_1$  y  $Z_2$  como se muestra en la Figura 1 y luego se reemplazó con el valor correspondiente al circuito al que se hizo mención.



FIGURA 1: Circuito con impedancias Z1 y Z2

#### 2.1. Idealidad

Se consideró  $V^+=V^-$  , entonces:

$$H(s) = \frac{V_{out}}{V_{in}} = -\frac{Z_2}{Z_1} = G_I$$
 (1)

G<sub>I</sub>: Ganancia Ideal.

#### 2.2. Con $A_{vol}$ finito

Si dejamos de lado el caso ideal y consideramos que la ganancia no es infinita, se consigue el siguiente sistema de ecuaciones considerando aún que la impedancia del operacional es infinita:

$$\begin{cases} V_{out} = A_{vol} (V^{+} - V^{-}) = -A_{vol} V^{-} \\ V_{out} - V^{-} = i Z_{2} \\ V_{out} - V_{in} = i (Z_{1} + Z_{2}) \end{cases}$$
 (2)

$$H(s) = -\frac{Z_2}{Z_1} \frac{1}{1 + \frac{Z_2}{Z_1}} = -\frac{A_{vol} Z_2}{Z_2 + Z_1(A_{vol} + 1)}$$

$$1 + \frac{1 + \frac{Z_2}{Z_1}}{A_{vol}}$$
(3)

Si  $A_{vol} \longrightarrow \infty$  obtenemos la expresión para H(s) vista para el caso ideal. También se puede escribir H(s) en función de  $G_I$ :

$$H(s) = \frac{A_{vol} Z_2 G_I}{A_{vol} + 1 - G_I} \tag{4}$$

Viendo el datasheet del amplificador operacional utilizado se notó que 90  $dB < A_{vol} < 110 \ dB$  a condiciones normales de temperatura (25 °C) y alimentando con  $\pm 15 \ V$ .

# 2.3. Con $A_{vol}(w)$ con polo dominante

$$H(s) = -\frac{\frac{A_{vol}}{1 + \frac{s}{w_p}} Z_2}{Z_2 + Z_1 \left(\frac{A_{vol}}{1 + \frac{s}{w_p}} + 1\right)} = -\frac{A_{vol} Z_2}{(Z_1 + Z_2) \left(\frac{s}{w_p} + 1\right) + A_{vol} Z_1}$$
(5)

En este caso también se aplica que si  $A_{vol} \longrightarrow \infty$  obtenemos la expresión para H(s) vista para el caso ideal. El datasheet nos informa que el valor de BWP del LM833 es de 15 MHz. Si se tiene en cuenta la ecuación (6) podemos obtener el valor de  $w_p$ .

$$BWP = A_{vol} \cdot w_p \Rightarrow w_p = 2 \cdot \pi \frac{BWP}{A_{vol}} = 2 \cdot \pi \frac{15 \times 10^6}{10^{\frac{110}{20}}} = 2 \cdot \pi \cdot 47,4342 \text{ Hz}$$
 (6)

### 3. Circuito Derivador

En este caso al circuito visto en la Figura 1 se le reemplazo  $Z_1$  por un capacitor y  $Z_2$  por una resistencia como puede verse en la Figura 2. En este caso  $Z_1 = \frac{1}{s\,C}$  y  $Z_2 = R$ .



FIGURA 2: Circuito derivador

Se utilizó además  $A_{vol} = 110$ .

#### 3.1. Ganancia Ideal

Reemplazando los valores de  $Z_1$  y  $Z_2$  por los mencionados en la subsección anterior en la Ecuación 1 se obtiene:

$$G_I = H_{ideal}(s) = -RCs \tag{7}$$



FIGURA 3: Ganancia para el caso ideal del derivador

Si se realiza la antitransformada recordando que  $H(s) = \frac{V_{out}}{V_{in}}$  obtenemos:

$$v_{out}(t) = -RC\frac{\partial v_{in}(t)}{\partial t}$$
(8)

Donde se observa que la función a la salida es la derivada de la función a la entrada multiplicada por una constante que es -R C. También al observar la función transferencia se puede notar un desfasaje de  $-90^{\circ}$  y la presencia de un cero simple en  $f \sim 1.5$  kHz, lo que otorga una ganancia de 20 dB por década.

# 3.2. A<sub>vol</sub> finito

$$H(s) = -\frac{A_{vol} C R s}{A_{vol} + C R s + 1} = -\left(\frac{A_{vol} R C}{A_{vol} + 1}\right) \frac{s}{\left(\frac{s}{A_{vol} + 1}\right) + 1}$$
(9)

Se observa que se agrega en este caso un polo en  $f=\frac{1}{2\,\pi}\,\frac{A_{vol}+1}{R\,C}\sim 478\,MHz$ , notando así en la Figura 4 que la ganancia comienza a tomar un valor constante cerca de este valor. Si se toma que  $A_0>>>1$  se obtiene  $H(s)=-\frac{A_{vol}\,C\,R\,s}{A_{vol}+C\,R\,s}$ , teniendo así un comportamiento similar al de un filtro pasa altos que explica porque al llegar a la frecuencia de corte la magnitud adopta un valor constante.

La fase tiene un cambio de  $-90^{\circ}$  lento que comienza aproximadamente a los 50~MHz y termina de cambiar alrededor de los 5~GHz, pasando así de  $-90^{\circ}$  a  $-180^{\circ}$ .

Mientras se trabaje a menores valores de frecuencia que  $50 \, MHz$  para así no apreciar cambios en la magnitud o la fase, se puede decir que el comportamiento del circuito no se ve afectado y que se comporta como el ideal.



FIGURA 4: Ganancia para el caso con  $A_{vol}$  finito del derivador

### 3.3. Avol(w) con polo dominante

$$H(s) = -\left(\frac{A_{vol} C R}{A_{vol} + 1}\right) \frac{s}{\frac{s^2}{(A_{vol} + 1)} + \frac{1 + C R w_p}{(A_{vol} + 1) w_p} s + 1}$$
(10)

En este tercer caso se observa que hay un polo de segundo orden en  $f_0=\frac{1}{2\,\pi}\sqrt{\frac{(A_{vol}+1)}{C\,R}}\,\,w_p\sim 150\,\,kHz$ .



FIGURA 5: Ganancia para el caso con  $A_{vol}(w)$  con polo dominante del derivador

A partir de los  $100 \ kHz$  se puede notar que comienza a afectar el polo dominante como un sobrepico en la amplitud y un cambio rápido de  $-180^{\circ}$ , cambiando así de  $-90^{\circ}$  a  $90^{\circ}$ .

# 3.4. Comparación de los 3 casos



FIGURA 6: Superposición de los tres casos

Viendo el gráfico se notó que a frecuencias menores a aproximadamente  $80 \ kHz$  tanto la amplitud como la fase de las tres funciones se comportan de forma idéntica, por lo que si se trabaja con frecuencias menores a  $80 \ kHz$  el circuito debe cumplir con el propósito de su diseño, el de derivar.

# 3.5. Simulación LTSpice



FIGURA 7: Bode de la simulación en LTSpice

### 3.6. Medición



FIGURA 8: Bode medido

Como la ganancia es muy alta en las frecuencias cercanas al sobrepico, no se pudo tomar más medidas para tener una mayor precisión ya que para que la tensión de salida no saturara habría que alimentarla con valores de tensión de entrada muy pequeños, lo cual no es posible con la instrumentación con la que se cuenta ya que a pesar de que el generador de señales con el que se cuenta puede llegar hasta un mínimo de  $20\,V_{pp}$ , se estaría trabajando en el orden del ruido del osciloscopio y la medición no sería correcta.

#### 3.7. Medición vs. simulación vs. teórico



FIGURA 9: Superposición de bodes para el circuito derivador

Como se observa en la Figura 9 el circuito fabricado se comporta de igual manera que el simulado en LTSpice y el teórico hasta aproximadamente  $110\,kHz$  que es donde se tiene un cambio de fase abrupto a esta frecuencia y no alrededor de los  $140\,kHz$ . Notar que al comportarse de igual manera que el teórico hasta esa frecuencia, sigue siendo válido lo dicho en la Sección 5.4 sobre su rango de utilización.

# 3.8. Comportamiento ante señales no senoidales



FIGURA 10: Derivada de una señal triangular a 10 Hz

Se puede observar que el circuito deriva la señal de entrada ya que muestra a la salida en verde una señal cuadrada que efectivamente es la derivada de la señal de entrada triangular amarilla. Notar que la señal cuadrada es positiva en la parte en la cual la señal triangular desciende y esto se debe a que la ganancia se encuentra multiplicada por un factor negativo como se vio en las secciones anteriores donde se calculo la ganancia.



FIGURA 11: Derivada de una señal triangular a 100 Hz

Se puede notar si se compara la Figura 11 con la Figura 10 que al aumentar la frecuencia ha aumentado el valor de la tensión en la salida.



FIGURA 12: Derivada de una señal triangular a 10 kHz

La salida oscila hasta estabilizarse y esto se deba al hecho de que estamos ante un sistema subamortiguado, siendo así ya que los polos del sistema son complejos conjugados.



FIGURA 13: Derivada de una señal triangular a 20 kHz

A esta frecuencia el circuito ya no tiene el tiempo suficiente para estabilizarse y se observa solamente la respuesta transitoria.

#### 3.9. Impedancia de entrada

Se utilizó el analizador de impedancias para poder realizar las mediciones que procedieron a volcarse en la Figura 14 donde se superponen la impedancia de entrada simulada con LTSpice y la medida.



FIGURA 14: Impedancia de entrada del derivador sin compensar

El valor de las resistencias se logró medir eficazmente pero no se puede decir lo mismo de la fase, esta misma hasta antes de los  $20 \, kHz$  coincide con la simulada y tiene una caída de  $90^{\circ}$  a  $-90^{\circ}$  que no es abrupta como en la simulación sino que va bajando durante la década siguiente a  $20 \, kHz$ .

# 4. Circuito Derivador Compensado

Al presentar el circuito derivador a altas frecuencias un sobrepico con una alta ganancia, se busca tratar de compensarlo de manera tal que no presente este sobrepico. En este caso se coloca una resistencia en serie al capacitor para compensar el hecho de que a altas frecuencias el capacitor se comporta como un cortocircuito pero teniendo en cuenta que esta no afecte el comportamiento del circuito en las demás frecuencias donde si se tiene el comportamiento deseado.

Para eliminar el sobrepico se eligió un valor de ganancia que en este caso es de  $34 \, dB$  y a partir del mismo se calculo la resistencia de compensación ( $R_c$ ) necesaria para tener esta ganancia. El valor de  $R_c$  que se obtuvo es de  $490\Omega$  pero se utilizó el valor comercial más cercano que es  $470\Omega$ .



FIGURA 15: Superposición de bodes para el circuito derivador compensado

Viendo la Figura 15 se puede notar que el circuito fabricado se comporta de la manera prevista. Esta vez se logró tomar más puntos de medición en las frecuencias cercanas a donde anteriormente se encontraba el sobrepico, pudiendo así decir que se comporta tanto como el simulado y como el teórico en todo el rango de frecuencias medido.

# 4.1. Comportamiento ante señales no senoidales



FIGURA 16: Derivada de una señal triangular a  $10\,Hz$  - Derivador compensado



FIGURA 17: Derivada de una señal triangular a 100 Hz - Derivador compensado

Se puede comprobar gracias a la Figura 16 y 17 que el circuito se sigue comportando de igual manera a frecuencias bajas.



FIGURA 18: Derivada de una señal triangular a 10 kHz - Derivador compensado



FIGURA 19: Derivada de una señal triangular a  $10\,kHz$  - Derivador compensado

En la Figura 18 y la Figura 19 se puede notar como a estas frecuencias la salida es una señal cuadrada que se estabiliza más rápido que las vistas en la Figura 12 y Figura 13.



FIGURA 20: Derivada de una señal triangular a 50 kHz - Derivador compensado

A  $50 \, kHz$  el circuito sigue cumpliendo con su función de derivar, a diferencia del circuito derivador sin compensar que a los  $20 \, kHz$  no nos entregaba una señal cuadrada ya que no tenía el tiempo suficiente para estabilizarse.



FIGURA 21: Derivada de una señal cuadrada a 500 Hz - Derivador compensado

Ahora también es apreciable la derivada de una señal cuadrada la cual son pulsos, como puede verse en la Figura 21.

# 4.2. Impedancia de entrada



FIGURA 22: Impedancia de entrada del derivador compensado

Similar al caso anterior, el valor de la impedancia de entrada logro medirse de forma eficaz mientras que la fase sigue siendo válida pero sólo para frecuencias menores a  $20 \, kHz$ .

# 5. Circuito Integrador

En este caso al circuito visto en la Figura 1 se le reemplazo  $Z_2$  por un capacitor y  $Z_1$  por una resistencia como puede verse en la Figura 23. En este caso  $Z_2 = \frac{1}{s\,C}$  y  $Z_1 = R$ .



FIGURA 23: Circuito integrador

Utilizando también para este caso  $A_{\text{vol}} = 110$ .

#### 5.1. Ganancia ideal

Para este caso se obtiene:

$$G_I = -\frac{1}{CRS} \tag{11}$$



FIGURA 24: Ganancia para el caso ideal del integrador

Si se realiza la antitransformada recordando que  $H(s) = \frac{V_{out}}{V_{in}}$  obtenemos:

$$v_{out}(t) = -\frac{1}{RC} \int_{-\infty}^{t} v_{in}(u) du$$
 (12)

Donde se observa que la función a la salida es la integral de la función a la entrada multiplicada por una constante que es  $-\frac{1}{RC}$ . También al observar la función transferencia se puede notar un desfasaje de  $90^{\rm o}$  y la presencia de un polo simple en  $f\sim 1.5\,kHz$ , lo que otorga una atenuación de  $20\,dB$  por década, entonces a altas frecuencias la tensión de salida tiende a  $0\,V$ . También es importante notar que para este caso la ganancia de una corriente continua es infinita.

### 5.2. A<sub>vol</sub> finito

$$H(s) = -\frac{A_{\text{vol}}}{C s \left(R \left(A_{\text{vol}} + 1\right) + \frac{1}{C s}\right)} = -\frac{A_{\text{vol}}}{R C \left(A_{\text{vol}} + 1\right) s + 1}$$
(13)

En este caso el polo se encuentra ahora en  $f \sim 5 \, mHz$ , como puede verse en la Figura 25 y la fase comienza en 180° y cae hasta 90°.



FIGURA 25: Ganancia para el caso con  $A_{vol}$  finito del integrador

# **5.3.** Avol(w) con polo dominante

$$H(s) = -\frac{A_{\text{vol}}}{C s \left(\frac{s}{w_{p}} + 1\right) \left(\frac{1}{C s} + R \left(\frac{A_{\text{vol}}}{\frac{s}{w_{p}} + 1} + 1\right)\right)} = -\frac{A_{\text{vol}}}{C R s^{2} + (C R w_{p} + C R w_{p} A_{\text{vol}} + 1)s + w_{p}}$$
(14)



FIGURA 26: Ganancia para el caso con  $A_{vol}(w)$  con polo dominante del integrador

En este caso se tienen dos polos simples en  $f\sim 5\,mHz$  y  $f\sim 15\,MHz$  pero en ninguno de ellos es posible medir ya que en el primer caso la frecuencia es muy pequeña y tiene una ganancia de

 $110 \, dB$  y en el otro caso la atenuación es tanta que necesitaríamos más de los  $20 V_{pp}$  que nos puede ofrecer el instrumental del laboratorio para poder medir.

# 5.4. Comparación de los 3 casos



FIGURA 27: Superposición de los tres casos

Viendo el gráfico se notó que a frecuencias mayores a  $1\,Hz$  tanto la amplitud como la fase de las tres funciones se comportan de forma idéntica, por lo que si se trabaja con frecuencias mayores a  $1\,Hz$  el circuito debe cumplir con el propósito de su diseño, el de integrar.

#### 5.5. Medición vs. simulación vs. teórico



FIGURA 28: Superposición de bodes para el circuito integrador

En los rangos de frecuencia en los que se pudo medir la respuesta en frecuencia sin que la señal de salida se viera saturada al amplificarse o se viera sumamente atenuada se comprobó que el circuito integrador se comporto como se esperaba, fue una tarea complicada el medir debido a que como se menciono anteriormente en la Sección 5.1 las señales de continua se veían amplificadas al infinito, por lo que cualquier mínima señal de continua hacía que la señal medida se encontrará en el valor de Vcc— de alimentación del amplificador operacional.

# 5.6. Comportamiento ante señales no senoidales



FIGURA 29: Integral de una señal cuadrada a 500 Hz



FIGURA 30: Integral de una señal cuadrada 1 kHz

Observando la Figura 29 y la Figura 30 se puede ver que a frecuencias bajas el integrador se encuentra cumpliendo su propósito ya que está integrando la señal de entrada cuadrada amarilla en una señal triangular en la señal de salida. Notar que la amplitud de la tension de entrada es de 2  $V_{pp}$  y que la de la señal de salida en 500 Hz es de 8,7 V y la de 1 kHz es de 4,25, pudiendo así notar como la amplitud de la señal de salida va disminuyendo a medida que la frecuencia de la señal de entrada es más alta.

### 5.7. Impedancia de entrada



FIGURA 31: Impedancia de entrada del integrador sin compensar

En este caso mientras el valor de la impedancia de entrada coincide hasta apróximadamente  $400 \, kHz$  la fase no coincide en ningún punto.

# 6. Circuito Integrador Compensado

El circuito integrador presenta una ganancia infinita a frecuencias bajas y una atenuación muy grande que crece rápidamente a medida que aumenta la frecuencia.

En este caso se coloca una resistencia en paralelo al capacitor para compensar el hecho de que a bajas frecuencias el capacitor se comporta como un circuito abierto y entonces el sistema deja de estar retroalimentado. No se debe olvidar para este caso también que la resistencia que se elige debe ser tal que no afecte el comportamiento del circuito en las frecuencias donde si se tiene el comportamiento deseado.

Similar al caso del circuito derivador compensado se eligió un valor de ganancia que en este caso es de  $20\,dB$  y a partir del mismo se calculo la resistencia de compensación  $(R_c)$  necesaria para tener esta ganancia. El valor de  $R_c$  que se obtuvo es de  $39\,k\Omega$ .



FIGURA 32: Superposición de bodes para el circuito integrador compensado

Viendo la Figura 31 se puede notar que el circuito fabricado se comporta de la manera prevista. Esta vez no existieron los problemas de saturación debido a alguna coriente continua por mínima que sea y se logró una mejor medición. Se puede decir que se comporta tanto como el simulado y como el teórico en todo el rango de frecuencias medido.

# 6.1. Comportamiento ante señales no senoidales



FIGURA 33: Integral de una señal cuadrada a  $1\,Hz$ 

Se puede observar que el circuito a la frecuencia de  $1\,Hz$  no se encuentra cumpliendo su función de integrar, pero si volvemos a la Figura 31 se logra ver que el circuito sólo debe amplificar la señal de entrada de  $2\,V_{pp}$  a casi  $20V_{pp}$ , en esta frecuencia.



FIGURA 34: Integral de una señal cuadrada 10 kHz

A  $10\,kHz$  de frecuencia es posible ver como con la señal cuadrada amarilla que es la señal de entrada del circuito se obtiene la señal triangular verde que sería la señal integrada y multiplicada por aquel factor negativo como se vio en el caso anterior del derivador.

#### 6.2. Impedancia de entrada

La impedancia de entrada en este caso da un valor constante de 39  $k\Omega$  y una fase de 180°.

#### 7. Conclusión

Se logró diseñar los circuitos pedidos que derivan o integran señales en un rango de frecuencias determinado, se conocieron sus limitaciones debido a comportamientos no deseados y se busco la forma de compensarlos para poder tener un mejor rango de frecuencias en el cual poder utilizarlos.