# CHƯƠNG 2: CẦU TRÚC PHẦN CỨNG HỆ THỐNG NHÚNG

Bài 2: Bộ xử lý chức năng đơn chuyên dụng (Custom single-purpose processors)

cuu duong than cong. com

# Tổng quan

- Giới thiệu
- Mạch tổ hợp
- Mạch tuần tự
- Thiết kế bộ xử lý chức năng đơn
- Thiết kế bộ xử lý chức năng đơn chuyên dụng thời gian thực

cuu duong than cong. com

#### \* Các loại vi điều khiển trên thị trường hiện nay:

- Freescale 68HC11 (8-bit)
- Intel 8051
- STMicroelectronics STM8S (8-bit), ST10 (16-bit) và STM32 (32-bit)
- Atmel AVR (8-bit), AVR32 (32-bit), và AT91SAM (32-bit)
- Freescale ColdFire (32-bit) và S08 (8-bit)
- Hitachi H8 (8-bit), Hitachi SuperH (32-bit)
- MIPS (32-bit PIC32)
- PIC (8-bit PIC16, PIC18, 16-bit dsPIC33 / PIC24)
- PowerPC ISE
- PSoC (Programmable System-on-Chip)
- Texas Instruments Microcontrollers MSP430 (16-bit), C2000 (32-bit), và Stellaris (32-bit)
- **Toshiba TLCS-870 (8-bit/16-bit)**
- Zilog eZ8 (16-bit), eZ80 (8-bit)
- Philips Semiconductors LPC2000, LPC900, LPC700

- \* Ứng dụng các loại vi xử lý và vi điều khiển được sử trên thị trường Việt Nam hiện nay.
  - Có thể nói việc sử dụng các loại vi điều khiển và vi xử lý trong các thiết bị điện tử tự động
     ở Việt Nam rất đa dạng, phong phú tùy vào yêu cầu kỹ thuật và giá thành sản phẩm.
  - Đối với các thiết bị như các máy ATM, máy giặt thường sử dụng vi điều khiển 8051, các bộ điều khiển trong robot công nghiệp, trong hệ thống ô tô thường sử dụng PIC, AVR, PSoC, còn trong điện thoại sử dụng các chip ARM...

cuu duong than cong. com

#### 1. Vi điều khiển 8051.

- Intel 8051 là vi điều khiển đơn tinh thể kiến trúc Harvard, lần đầu tiên được sản xuất bởi Intel năm 1980, để dùng trong các hệ thống nhúng. Trong những năm 1980 và đầu những năm 1990 đã rất nổi tiếng. Tuy nhiên hiện tại đã cũ và được thay thế bằng các thiết bị hiện đại hơn, với các lõi phối hợp 8051, được sản xuất bởi hơn 20 nhà sản xuất độc lập như Atmel, Maxim IC (công ty con của Dallas Semiconductor), NXP Semiconductors (Philips Semiconductor trước đây), Winbond, Silicon Laboratories, Texas Instruments và Cypress Semiconductor. Tên gọi chính thức của họ vi điều khiển Intel 8051 MCS 51.
- Những vi điều khiển Intel 8051 được sản xuất với việc dùng công nghệ MOSFET, những những bản sau, chứa kí hiệu "C" trong tên, như 80C51, dùng công nghệ CMOS và yêu cầu công suất thấp, hơn những cái MOSFET trước (điều này cho phép trang bị cho các thiết bị với nguồn là pin).

cuu duong than cong. com

#### 1. Vi điều khiển 8051.

\* Các thông số kỹ thuật:

8 bit ALU, 8 bit thanh ghi.

8 bit dữ liêu bus

16 bit địa chỉ bus vì vậy không gian bộ nhớ tối đa cho ROM và RAM lên tới 64 kb

Bộ nhớ dữ liệu SRAM 128 bytes

Bộ nhớ chương trình ROM 4 kb.

32 chân vào/ra đa hướng.

Giao tiếp nối tiếp UART.

Hai bộ timer/counter 16 bit.

Hai ngắt ngoài.

#### 1. Vi điều khiển 8051. Sơ đồ chân của 8051



7

1. Vi điều khiển 8051. Sơ đồ khối điều khiển:



8

#### 1. Vi điều khiển 8051. Lập trình cho 8051:

Các nhà sản xuất 8051 đều hỗ trợ ngôn ngữ lập trình Assembler tuy nhiên ngôn ngữ này thường ít được dùng cho những ứng dụng lớn do tính phù hợp của nó, vì vậy trong các ứng dụng thực tế hay sử dụng ngôn ngữ C. Ngoài ra còn một số ngôn ngữ khác được phát triển cho 8051 như Pascal, Basic, Forth.

cuu duong than cong. com

#### 2. Vi điều khiển AVR.

Là dòng vi điều khiển do hãng Atmel sản xuất có nhiều loại AVR như:

- 32-bit AVR UC3.
- 8/16-bit AVR XMEGA.
- 8-bit mega AVR.
- 8-bit tiny AVR.
   cuu duong than cong.
   com

#### •Vi điều khiển Atmega 16:

Là vi điều khiển 8 bit với tiêu thụ điện năng thấp dựa trên kiến trúc RISC (Reduced Instruction Set Computer). Vào ra Analog – digital và ngược lại. Với công nghệ này cho phép các lệnh thực thi chỉ trong một chu kì xung nhịp, vì thế tốc độ xử lý dữ liệu có thể đạt đến 1 triệu lệnh trên giây ở tần số 1Mhz. Vi điều khiển này cho phép người thiết kế có thể tối ưu hoá chế độ tiêu thụ năng lượng mà vẫn đảm bảo tốc độ xử lý.

Lõi AVR có tập lệnh phong phú với số lượng với 32 thanh ghi làm việc chung với nhau. Tất cả 32 thanh ghi đều được nối trực tiếp với ALU (Arithmetic Logic Unit), cho phép 2 thanh ghi truy cập độc lập trong một chỉ lệnh đơn trong một chu kỳ xung nhịp. Kiến trúc đạt được có tốc độ xử lý nhanh gấp 10 lần vi điều khiển dạng CISC (Complex Instruction Set Computer) thông thường.

2. Vi điều khiển AVR. Thông số kỹ thuật:

- Bộ nhớ:

Flash 16KB EEPROM 512 Byte SRAM 1KB.

- Ngoại vi:

Hai timer 8 bit Một timer 16 bit Bộ counter với tần số riêng Bốn bộ điều chế độ rộng xung PWM. Tám kênh ADC 10 bit. USART.

Giao tiếp SPI, Giao diện I2C. go than cong. com Watchdog timer.

Bộ so sánh tương tự trên chip.

### 2. Vi điều khiển AVR.

Thông số kỹ thuật:

#### Tính năng:

- Tập lệnh gồm 131 lệnh, hầu hết thực hiện trong một chu kỳ máy.
- Xử lý 16 triệu lệnh ở tần số 16 MHZ.
- 32 chân vào/ra có thể lập trình được.
- Sáu chế độ sleep.
- 40 pin kiểu PDIP, 44 pin kiểu TQFP và kiểu QFL/MLF.
- 32 thanh ghi 8 bit đa dụng.
- Ngắt trong và ngắt ngoài.
- Điện áp hoạt động từ 2,7-5,5V cho Atmega 16A.

cuu duong than cong. com

#### 2. Vi điều khiển AVR.

Sơ đồ chân



2. Vi điều khiển AVR. Sơ đồ khối điều khiển



#### 2. Vi điều khiển AVR.

Atmega 16 được hỗ trợ đầy đủ phần mềm và công cụ phát triển hệ thống bao gồm:

Trình dịch Assembly như AVR studio của Atmel, Trình dịch C như win AVR, CodeVisionAVR C, ICCAVR. C - CMPPILER của GNU... Trình dịch C đã được nhiều người dùng và đánh giá tương đối mạnh, dễ tiếp cận đối với những người bắt đầu tìm hiểu AVR, đó là trình dịch CodeVisionAVR C. Phần mềm này hỗ trợ nhiều ứng dụng và có nhiều hàm có sẵn nên việc lập trình tốt hơn.

cuu duong than cong. com

#### 3. Vi điều khiển PIC.

PIC là một họ vi điều khiển RISC được sản xuất bởi công ty Microchip Technology. Dòng PIC đầu tiên là PIC1650 được phát triển bởi Microelectronics Division thuộc General Instrument.

PIC bắt nguồn là chữ viết tắt của "Programmable Intelligent Computer" (Máy tính khả trình thông minh). Là vi điều khiển với kiến trúc RISC thực thi một lệnh với một chu kỳ máy (bằng bốn chu kỳ của bộ dao động). Ngày nay có nhiều dòng PIC được sản xuất với hàng loạt các mô đun ngoại vi tích hợp sẵn như ADC, PWM, USART, SPI...với bộ nhớ chương trình từ 512 word đến 32 Kword.

#### Các họ vi điều khiển PIC:

- Ho 8 bit: PIC 10/ PIC 12/ PIC 16/ PIC 18

- Ho 16 bit: PIC 24F/ PIC 24H/ dsPIC 30/ dsPIC 33

- Họ 32 bit: PIC 32.

#### Comparison of PIC families

| PIC family    | Stack size (words) | Instruction<br>word size | Number of instructions          | Interrupt vectors |
|---------------|--------------------|--------------------------|---------------------------------|-------------------|
| 12CXXX/12FXXX | ng +12 nn          | 12- or 14-bit            | 33                              | None              |
| 16C5XX/16F5XX | 2                  | 12-Бit                   | 33                              | None              |
| 16CXXX/16FXXX | 8                  | 14-bit                   | 35                              | 1                 |
| 17CXXX        | 16                 | 16-bit                   | 58, including hardware multiply | 4                 |
| 18CXXX/18FXXX | 32                 | 16-bit                   | 75, including hardware multiply | 2 (prioritised)   |

#### •3. Vi điều khiển PIC.

Thông số kỹ thuật

- Chân vào/ra I/O có thể lập trình được.
- Flash và ROM có thể tuỳ chọn từ 256 byte đến 512 Kbyte
- Bộ dao động bên trong.
- 8/16/32 bit Timers.
- Bộ nhớ EEPROM nội
- Chuẩn giao tiếp nối tiếp đồng bộ và không đồng bộ USART
- MSSP Peripheral cho giao tiếp I2C và SPI
- Các chế độ so sánh, bắt giữ và điều chế độ rộng xung PWM.
- Bộ so sánh điện áp.
- Bộ chuyển đổi ADC (tần số có thể lên tới 1 MHz).
- Hỗ trợ các giao thức USB, CAN, Ethernet.
- Mô đun điều khiển động cơ, mô đun đọc encoder.
- Hỗ trợ bộ nhớ ngoài.
- DSP những tính năng xử lý tín hiệu số (dsPIC)



### •3. Vi điều khiển PIC.

Thông số kỹ thuật

| Device<br>number | No. of pins* | Clock speed  | Memory<br>(K = Kbytes, i.e. 1024 bytes)                 | Peripherals/special features                                                                                                                   |
|------------------|--------------|--------------|---------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------|
| 16F84A           | 18           | DC to 20 MHz | IK program memory,<br>68 bytes RAM,<br>64 bytes BEPROM  | 1 8-bit timer<br>1 5-bit parallel port<br>1 8-bit parallel port                                                                                |
| 16LF84A          | As above     | As above     | As above                                                | As above, with extended supply voltage range                                                                                                   |
| 16F84A-04        | As above     | DC to 4MHz   | As above                                                | As above                                                                                                                                       |
| 16F873A          | 28           | DC to 20 MHz | 4K program memory<br>192 bytes RAM,<br>128 bytes EEPROM | 3 parallel ports, 3 counter/timers, 2 capture/compare/PWM modules, 2 serial communication modules, 5 10-bit ADC channels, 2 analog comparators |
| 16F874A          | 40           | DC to 20 MHz | 4K program memory 192 bytes RAM, 128 bytes EEPROM       | 5 parallel ports, 3 counter/timers, 2 capture/compare/PWM modules, 2 serial communication modules, 8 10-bit ADC channels, 2 analog comparators |

#### •3. Vi điều khiển PIC.

Thông số kỹ thuật

| 16F876A | 28 | DC to 20 MHz | 8K program memory | 3 parallel ports.      |
|---------|----|--------------|-------------------|------------------------|
|         |    |              | 368 bytes RAM,    | 3 counter/timers.      |
|         |    |              | 256 bytes EEPROM  | 2 capture/compare/PWM  |
|         |    |              |                   | modules,               |
|         |    |              |                   | 2 serial communication |
|         |    |              |                   | modules,               |
|         |    | cuu auor     | ig than cong. c   | 5 10-bit ADC channels, |
|         |    |              |                   | 2 analog comparators   |
| 16F877A | 40 | DC to 20 MHz | 8K program memory | 5 parallel ports.      |
|         |    |              | 368 bytes RAM,    | 3 counter/timers.      |
|         |    |              | 256 bytes EEPROM  | 2 capture/compare/PWM  |
|         |    |              |                   | modules,               |
|         |    |              |                   | 2 serial communication |
|         |    |              |                   | modules,               |
|         |    |              |                   | 8 10-bit ADC channels, |
|         |    | ann duas     | a than cona c     | 2 analog comparators   |

PDIP 3. Vi điều khiển PIC. Sơ đồ bố trí chân MCLR/Mpp = • ► R87/PGD → RB6/PGC RAD/AND → RA1/AN1 → ← → RB5. RAZIANZMAEE - 🛥 → R84 RA3/AN3AREF+ → → RB3/PGM. RA4/T0CKL ← ► —**⇒** R82 RAS(AN4SS -----34 ➡ RB1 PIC16F877/874 REO/RD/AN5 → ► → RBO/INT RE1/WR/ANS - VD0. RE2/CS/AN7 → Vpp — RD7/PSP7. RD6/PSP6. OSC1/CLKIN --► RD5/PSP5 OSC2/CLKOUT -■ RD4/PSP4 RC0/T1090/T10KI - RC7/RX/DT. RC1/T108I/CCP2 → ■ RC6/TX/CK. RC2/CCP1 - RC5/9DO. **→** □ 17 RC3/9CK/SCL - RC4/9DI/9DA ► RD3/PSP3 RD1/PSP1 🖚 🖚 🔲 20. RD2/PSP2

3. Vi điều khiển PIC. Sơ đồ khối chức năng



#### 3. Vi điều khiển PIC. Lập trình cho PIC

Hãng Microchip cung cấp môi trường lập trình MPLAB nó bao gồm phần mềm mô phỏng, trình dịch ASM, liên kết và gỡ rối. Ngoài ra hãng này cũng bán trình biên dịch C cho các dòng PIC18 và dsPIC tích hợp trong MPLAB.

Ngoài ra còn một số công ty khác cung cấp trình biên dịch C, PASCAL, BASIC cho PIC đó có thể là phần mềm thương mại hoặc phần mềm mã nguồn mở.

cuu duong than cong. com





https://fb.com/tailieudientucntt

23

#### 5.Vi điều khiển ARM.

Cấu trúc ARM (viết tắt từ tên gốc là Acorn RISC Machine) là một loại cấu trúc vi xử lý 32-bit kiểu RISC được sử dụng rộng rãi trong các thiết kế nhúng. Được phát triển lần đầu trong một dự án của công ty máy tính Acorn. Do có đặc điểm tiết kiệm năng lượng, các bộ CPU ARM chiếm ưu thế trong các sản phẩm điện tử di động, mà với các sản phẩm này việc tiêu tán công suất thấp là một mục tiêu thiết kế quan trọng hàng đầu.

Ngày nay, hơn 75% CPU nhúng 32-bit là thuộc họ ARM, điều này khiến ARM trở thành cấu trúc 32-bit được sản xuất nhiều nhất trên thế giới. CPU ARM được tìm thấy khắp nơi trong các sản phẩm thương mại điện tử, từ thiết bị cầm tay (PDA, điện thoại di động, máy đa phương tiện, máy trò chơi cầm tay, và máy tính cầm tay) cho đến các thiết bị ngoại vi máy tính (ổ đĩa cứng, bộ định tuyến để bàn.). Một nhánh nổi tiếng của họ ARM là các vi xử lý Xscale của Intel.

cuu duong than cong. com

#### 5.Vi điều khiển ARM. Giới thiệu về vi điều khiển LPC2148:

Là dòng vi điều khiển ARM được sản xuất bởi hãng Philips.

- − Vi điều khiển 16/32-bit ARM7TDMI-S
- 40k RAM tĩnh (8k +32k), 512k flash
- Tích hợp USB 2.0
- Hộ trợ hai bộ ADC 10 bit
- Một bộ DAC 10 bit
- − 2 bộ timer 32 bit, 6 ngõ điều chế độ rộng xung
- Đồng hồ thời gian thực hỗ trợ tần số 32kHz
- Khả năng thiết lập chế độ ưu tiên và định địa chỉ cho ngắt
- 45 chân GPIO vào ra đa dụng
- − 9 chân ngắt ngoài (tích cực cạnh hoặc tích cực mức)
- CPU clock đạt tối đa 60MHz thông qua bộ PLL lập trình được
- Xung PLCK hoạt động độc lập.









LPC1754FBD

AT91SAM7S64-AU

STM32F103RCT6

LM3S3749

### 5.Vi điều khiển ARM.



### 5.Vi điều khiển Sơ đồ kiến trúc



#### 5.Vi điều khiển ARM.

Ngôn ngữ lập trình chính cho ARM hiện nay là ngôn ngữ C. Các trình biên dịch cho ARM thường được dùng:

- Keil ARM.
- IAR.
- HTPICC for ARM. CUU duong than cong. com
- ImageCraft ICCV7 for ARM

cuu duong than cong. com

#### 6. FPGA và các ứng dụng nhúng

Hệ thống nhúng (embedded system) bắt đầu từ các họ Vi điều khiển 8051 rồi đến PIC, AVR và cao hơn nữa là họ ARM, AVR32 hay PSoC. Với FPGA tiếp cận hoàn toàn khác.

Vậy bao nhiều công sức, kinh nghiệm về vi điều khiển và cả những công trình nghiên cứu bị bỏ rơi? thực ra FPGA chỉ phát huy sức mạnh của nó khi được ghép nối với vi điều khiển. Đó cũng chính là mục đích và tư tưởng thiết kế của co-design.



#### 6. FPGA và các ứng dụng nhúng

Co-design kết hợp năng lực về phần cứng của FPGA với ưu thế xử lý phần mềm của Vi điều khiển để tạo nên một hệ thống đầy sức mạnh.

Ví dụ: Muốn thiết kế một ứng dụng đo nhiệt độ phòng với cảm biến nhiệt có giao tiếp I<sup>2</sup>C.

Nếu chỉ dùng MCU thông thường không có giao tiếp I<sup>2</sup>C thì sẽ gặp rất nhiều khó khăn (Phải lập trình ngắt, bắt sườn, mức của xung,...).

Còn nếu chỉ sử dụng FPGA trong ứng dụng này cũng không ổn vì lúc đó bạn sẽ gặp khó khăn nhất định trong các tính toán số học.

Ví dụ cảm biến đo nhiệt độ bằng đơn vị độ F, trong khi ta muốn hiển thị độ C, mà muốn thực hiện các phép toán cộng trừ nhân chia để chuyển đổi độ F với độ C bằng FPGA là không hề đơn giản. Trong trường hợp này ta thiết kế theo phương thức co-design. FPGA phụ trách giao tiếp với cảm biến I<sup>2</sup>C và trả về các số liệu thô để MCU thực hiện các tính toán số học.



### Transistor CMOS trên silicon

#### Transistor

- Là phần điện tử cơ bản trên mạch số
- Hoạt động như một chuyển mạch on/off
- Điện áp ở cực "cổng" điều khiển dòng giữa cực nguồn và cực máng



## Thực hiện transistor CMOS

- CMOS Complementary
   Metal Oxide Semiconductor
- Chúng ta quan tâm đến mức logic
  - Điển hình 0 là 0V, 1 là 5V
- Hai kiểu CMOS cơ bản
  - nMOS dẫn nếu "cổng" =1
  - pMOS dẫn nếu "cổng" =0
  - Vì thế gọi là "complementary"
- Các cổng cơ bản
  - Đảo, NAND, NOR





32

# Các cổng logic cơ bản



F = xDriver



F = x y**AND** 



$$\begin{array}{c|c}
1 & 0 \\
\hline
0 & 0 \\
\hline
1 & 1
\end{array}$$

$$F = OR$$



$$F = x + y$$

$$OR$$

|   |   | _ |
|---|---|---|
| X | У | F |
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 1 |
|   |   |   |



**XOR** 

| X | У | ľ |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |



F = xInverter



F = (x y)NAND





F = (x+y)NOR

| X     | у   | F |
|-------|-----|---|
| 0     | 0   | 1 |
| 0     | 1   | 0 |
| 1     | 0   | 0 |
| o lor | . 1 | 0 |

F = x y**XNOR** 

| X | y | F |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |

33

# Thiết kế logic tổ hợp

#### A) Mô tả vấn đề

y là 1 nếu a là 1, hoặc b và c là 1. z là 1 nếu b hoặc c là 1, nhưng không phải cả hai, hoặc nếu tất cả là 1.

#### D) Phương trình đầu ra tối thiểu



$$y = a + bc$$



$$z = ab + b'c + bc'$$

#### B) Bảng chân lý

| Inputs   |   | Outputs      |            |     |
|----------|---|--------------|------------|-----|
| a        | b | c            | y          | Z   |
| 0        | 0 | 0            | 0          | 0   |
| 0        | 0 | 1            | 0          | 1   |
| 0        | 1 | 0            | 0          | 1   |
| 0        | 1 | 1            | 1          | 0   |
| 1        | 0 | 0            | 1          | 0   |
| $d1_{2}$ | 0 | <b>#1</b> /s | <u>a</u> 1 | ~hv |
| 1        | 1 | 0            | 1          | 1   |
| 1        | 1 | 1            | 1          | 1   |

#### C) Phương trình đầu ra

$$y = a'bc + ab'c' + ab'c + abc' + abc$$

$$z = a'b'c + a'bc' + ab'c + abc' + abc$$

#### com



# Các phần tử mạch tổ hợp

| I(m-1) I1 I0 n So n-bit, m x 1 Multiplexor S(log m) n O | I(log n -1) I0  log n x n  Decoder   O(n-1) O1 O0             | A B n-bit Adder n carry sum                                  | A B n n n-bit Comparator less equal greater                           | A B n n bit, m function ALU  S(log m) O |
|---------------------------------------------------------|---------------------------------------------------------------|--------------------------------------------------------------|-----------------------------------------------------------------------|-----------------------------------------|
| O = I0 nếu S=000 I1 nếu S=001 I(m-1) nếu S=111          | O0 =1 nếu I=000<br>O1 =1 nếu I=001<br><br>O(n-1) =1 nếu I=111 | sum = A+B<br>(n bit đầu)<br>carry = bit thứ (n+1) của<br>A+B | Less = 1 nếu A <b<br>equal =1 nếu A=B<br/>greater=1 nếu A&gt;B</b<br> | O = A op B<br>op được xác định bởi S.   |
|                                                         | Với đầu vào enable e → tất cả các bit đầu ra là 0 nếu e=0     | Với đầu vào Carry-in<br>Ci→<br>sum = A + B + Ci              | g. com                                                                | Có thể có các đầu ra<br>trạng thái.     |

# Các phần tử mạch tuần tự



### Thiết kế mạch tuần tự

#### A) Mô tả vấn đề

Giả sử ta muốn xây dựng 1 bộ chia xung clock. Đầu ra có tín hiệu "1" sau mỗi 4 xung clock.





| S | Output | (  | Inputs |    |    |  |  |  |
|---|--------|----|--------|----|----|--|--|--|
| X | I0     | I1 | a      | Q0 | Q1 |  |  |  |
| 0 | 0      | 0  | 0      | 0  | 0  |  |  |  |
| 0 | 1      | 0  | 1      | 0  | 0  |  |  |  |
| 0 | 1      | 0  | 0      | 1  | 0  |  |  |  |
| U | 0      | 1  | 1      | 1  | 0  |  |  |  |
| 0 | 0      | 1  | 0      | 0  | 1  |  |  |  |
| U | 1      | 1  | 1      | 0  | 1  |  |  |  |
| 1 | 1      | 1  | 0      | 1  | 1  |  |  |  |
| 1 | 0      | 0  | 1      | 1  | 1  |  |  |  |

D) Bảng trạng thái (Moore-type)

- Cho mô hình thực hiện này
  - Vấn đề thiết kế mạch tuần tự trở thành thiết kế mạch tổ hợp

# Thiết kế mạch tuần tự (cont.)





# Mô hình cơ bản của bộ xử lý chức năng đơn chuyên biệt





Bộ điều khiển và luồng dữ liệu

Nhìn bên trong bộ điều khiển và luồng dữ liệu

#### Ví dụ bộ xử lý chức năng đơn chuyên biệt Tìm ước số chung lớn nhất

- Đầu tiên tạo ra thật toán
- Biến đổi thuật toán thành giản đồ trạng thái
  - Thường gọi là FSMD
     (finite-state machine with datapath)
  - Có thể sử dụng biểu tượng để thực hiện việc chuyển đổi



### Biểu tượng giản đồ trạng thái



### Tạo ra tuyến dữ liệu

- Tạo ra một thanh ghi cho biến được khai báo
- Tạo ra một hàm cho mỗi thuật toán tính toán
- Kết nối các cổng, thanh ghi và hàm
  - Dựa trên việc đọc và ghi
- Tạo ra bộ nhận dạng đồng 7: y= y-x
   nhất
  - Đối với mỗi luồng dữ liệu,
     điều khiển đầu vào và đầu ra





#### Tạo ra biểu đồ trạng thái (FSM) cho bộ điều khiển





- Có cùng cấu trúc như FSMD
- Thay thế các phép tính phức tạp bằng luồng dữ



### Tách thành bộ điều khiển và luồng dữ liệu



# Bảng trạng thái điều khiển cho ví dụ Tìm ước số chung lớn nhất (GCD)

|    | Inputs |    |    |       |               |      | Outputs |       |    |     |       |       |      |      |      |
|----|--------|----|----|-------|---------------|------|---------|-------|----|-----|-------|-------|------|------|------|
| Q3 | Q2     | Q1 | Q0 | x_neq | x_lt_         | go_i | I3      | I2    | I1 | I0  | x_sel | y_sel | x_ld | y_ld | d_ld |
| 0  | 0      | 0  | 0  | *     | <u>y</u><br>* | *    | 0       | 0     | 0  | 1   | X     | X     | 0    | 0    | 0    |
| 0  | 0      | 0  | 1  | *     | *             | 0    | 0       | 0     | 1  | 0   | X     | X     | 0    | 0    | 0    |
| 0  | 0      | 0  | 1  | *     | *             | 1    | 0       | 0     | 1  | 1   | X     | X     | 0    | 0    | 0    |
| 0  | 0      | 1  | 0  | *     | *             | *    | 0       | 0     | 0  | 1   | X     | X     | 0    | 0    | 0    |
| 0  | 0      | 1  | 1  | *     | *             | *    | 0       | 1     | 0  | 0   | 0     | X     | 1    | 0    | 0    |
| 0  | 1      | 0  | 0  | *     | *             | *    | 0       | g 1 + | 0  | 1,0 | X     | 0     | 0    | 1    | 0    |
| 0  | 1      | 0  | 1  | 0     | *             | *    | 1       | 0     | 1  | 1   | X     | X     | 0    | 0    | 0    |
| 0  | 1      | 0  | 1  | 1     | *             | *    | 0       | 1     | 1  | 0   | X     | X     | 0    | 0    | 0    |
| 0  | 1      | 1  | 0  | *     | 0             | *    | 1       | 0     | 0  | 0   | X     | X     | 0    | 0    | 0    |
| 0  | 1      | 1  | 0  | *     | 1             | *    | 0       | 1     | 1  | 1   | X     | X     | 0    | 0    | 0    |
| 0  | 1      | 1  | 1  | *     | *             | *    | 1       | 0     | 0  | 1   | X     | 1     | 0    | 1    | 0    |
| 1  | 0      | 0  | 0  | *     | *             | *    | 1       | 0     | 0  | 1   | 1     | X     | 1    | 0    | 0    |
| 1  | 0      | 0  | 1  | *     | *             | *    | 1       | 0     | 1  | 0   | X     | X     | 0    | 0    | 0    |
| 1  | 0      | 1  | 0  | *     | *             | *    | 0       | 1     | 0  | 1   | X     | X     | 0    | 0    | 0    |
| 1  | 0      | 1  | 1  | *     | * _           | *    | UI:     | g 1 t | 0  | 0   | X     | X     | 0    | 0    | 1    |
| 1  | 1      | 0  | 0  | *     | *             | *    | 0       | 0     | 0  | 0   | X     | X     | 0    | 0    | 0    |
| 1  | 1      | 0  | 1  | *     | *             | *    | 0       | 0     | 0  | 0   | X     | X     | 0    | 0    | 0    |
| 1  | 1      | 1  | 0  | *     | *             | *    | 0       | 0     | 0  | 0   | X     | X     | 0    | 0    | 0    |
| 1  | 1      | 1  | 1  | *     | *             | *    | 0       | 0     | 0  | 0   | X     | X     | 0    | 0    | 0    |

# Hoàn thiện thiết kế bộ xử lý chức năng đơn chuyên biệt GCD

- Chúng ta đã tạo ra tuyến dữ liệu
- Chúng ta đã có bảng trạng thái và điều khiển logic
  - Bộ phận bên trái là thiết kế logic
- Không phải là một thiết kế tối ưu, nhưng chúng ta đã thực hiện các bước thiết kế cơ bản



Bên trong bộ điều khiển và tuyến dữ liệu

# Thiết kế bộ xử lý chức năng đơn chuyên biệt mức chuyển đổi thanh ghi (RT)

- Chúng ta thường bắt đầu với một giản đồ trạng thái
  - Khác với thuật toán
  - Việc lặp lại chu trình thường chỉ chú ý đến chức năng
- Ví dụ
  - Một bộ chuyển đổi bus biến đổi một bus 4-bit sang bus 8bit
  - Bắt đầu với FSMD
  - Thường được biết như mức chuyển đổi thanh ghi (RT)
  - Bài tập: hoàn thành thiết kế





### Tối ưu bộ xử lý chức năng đơn

- Tối ưu là nhiệm vụ tạo ra các giá trị của thông số thiết kế phù hợp nhất có thể
- Các cơ hội tối ưu
  - Chương trình nguồn cong than cong. com
  - FSMD
  - Tuyến dữ liệu
  - FSM

cuu duong than cong. com

# Tối ưu chương trình nguồn

- Phân tích thuộc tính của chương trình và tìm ra các khu vực có thể cải tiến được
  - Số phép tính
  - Kích thước biến duong than cong. com
  - Độ phức tạp về thời gian và không gian
  - Các toán hạng sử dụng
    - Ví dụ phép nhân và phép chia rất phức tạp về độ tính toán

cuu duong than cong. com

# Tối ưu chương trình nguồn (cont')



GCD(42, 8) - 9 iterations to complete the loop

x and y values evaluated as follows: (42, 8), (43, 8), (26,8), (18,8), (10, 8), (2,8), (2,6), (2,4), (2,2).

GCD(42,8) - 3 iterations to complete the loop x and y values evaluated as follows: (42, 8), (8,2), (2,0)

#### Tối ưu FSMD

- Các trường hợp có thể cải tiến
  - Ghép trạng thái
    - Trạng thái không có biến đổi (chuyển trạng thái) có thể bỏ đi
    - Trạng thái với các hoạt động độc lập có thể ghép
  - Tách trạng thái
    - Các trạng thái yêu cầu các toán hạng phức tạp (a\*b\*c\*d) có thể tách thành các trạng thái nhỏ hơn để giảm kích thước phần cứng
  - Lập lịch

cuu duong than cong. com

## Tối ưu FSMD (cont.)



#### FSMD ban đầu

Loại bỏ trạng thái 1 – quá trình chuyển có giá trị không đổi

 $Gh\acute{e}p$  trạng thái 2 và trạng thái 2J- không có hoạt động lặp trong nó

 $Gh\acute{e}p$  trạng thái 3 và 4 – hoạt động gán độc lập với các hoạt động khác

Ghép trạng thái 5 và 6 – việc chuyển sang trạng thái 6 có thể thực hiện ở trạng thái 5

Loại bỏ trạng thái 5J và 6J – việc chuyển từ mỗi trạng thái có thể thực hiện từ trạng thái 7 hoặc 8, tương ứng

Loại bỏ trạng thai 1-J - chuyển từ trạng thái 1-J có thể thực hiện trực tiếp từ trạng thái 9

#### FSMD tối ưu



## Tối ưu tuyến dữ liệu

- Chia sẻ các bộ phận chức năng
  - Ghép từng chức năng, như thực hiện trong phần trước, là không cần thiết
  - Nếu có cùng hoạt động xảy ra trong các trạng thái khác nhau, chúng có thể chia sẻ một đơn vị chức năng đơn
- Các bộ phận đa chức năng
  - ALUs hỗ trợ một loạt các hoạt động, nó có thể chia sẻ các hoạt động trong các trạng thái khác nhau

#### Tối ưu FSM

- Mã hóa trạng thái
  - Là nhiệm vụ gán một mẫu bit duy nhất tới mỗi trạng thái trong một FSM
  - Kích thước của thanh ghi trạng thái và mạch tổ hợp biến đổi
  - Có thể được xem xét như một vấn đề sắp xếp
- Tối ưu trạng thái
  - Là nhiệm vụ ghép các trạng thái tương đồng thành một trạng thái duy nhất
    - Trạng thái tương đồng nếu kết hợp tất cả các đầu vào, hai trạng thái tạo ra cùng đầu ra và cùng chuyển tới trạng thái kế tiếp

#### Tóm tắt

- Bộ xử lý chức năng đơn chuyên biệt
  - Kỹ thuật thiết kế trực tiếp
  - Có thể được xây dựng để thực hiện các thuật toán
  - Thường bắt đầu với FSMD
  - Công cụ CAD có thể trợ giúp đắc lực

cuu duong than cong. com