# ПРАВИТЕЛЬСТВО РОССИЙСКОЙ ФЕДЕРАЦИИ НАЦИОНАЛЬНЫЙ ИССЛЕДОВАТЕЛЬСКИЙ УНИВЕРСИТЕТ «ВЫСШАЯ ШКОЛА ЭКОНОМИКИ»

Факультет компьютерных наук Департамент программной инженерии

**Утверждаю** 

Академический руководитель

образовательной программы

профессор департамента программной

«Программная инженерия»

Согласовано

Профессор базовой кафедры

В НИУ ВШЭ

канд. физ. - мат. наук

системного программирования

|                           |                                         | ЖНИ                  | енерии ка       | інд. техн. н      | аук                                 |
|---------------------------|-----------------------------------------|----------------------|-----------------|-------------------|-------------------------------------|
|                           | Гайсарян С. С.                          |                      |                 | Шилов             | B. B.                               |
|                           | "" 2018 г                               | "                    | "<br>—          | 2018 г            |                                     |
| <u> </u>                  | АЛГОРИТМ ДЛЯ ГЛОБАЛЬНО<br>ЭМУЛЯТОРЕ QEM | ОГО РАСП<br>MU И ЕГО | РЕДЕЛЕ<br>РЕАЛИ | ЕНИЯ РЕ<br>ІЗАЦИЯ | ГИСТРОВ В                           |
| ma                        | Поясни                                  | тельная заг          | іиска           |                   |                                     |
| u da                      | лист :                                  | УТВЕРЖДЕ             | РИЯ             |                   |                                     |
| Подп. и дата              | RU.17701                                | 729.509000           | 81 01-1         |                   |                                     |
| Инв. № дубл.              |                                         |                      |                 |                   | ı БПИ 151 НИУ ВШЭ<br>₋ Абрамов А.М. |
| Взам. инв. № Инв. № дубл. |                                         |                      | "               | <u>'</u>          | _ 2018 г                            |
| Подп. и дата              |                                         |                      |                 |                   |                                     |
| 3. № подл.                |                                         | 2018                 |                 |                   |                                     |

УТВЕРЖДЕНО RU.17701729.509000 81 01-1

## АЛГОРИТМ ДЛЯ ГЛОБАЛЬНОГО РАСПРЕДЕЛЕНИЯ РЕГИСТРОВ В ЭМУЛЯТОРЕ QEMU И ЕГО РЕАЛИЗАЦИЯ

Пояснительная записка

RU.17701729.509000 81 01-1

Листов 16

Инв. № подл. и дата Взам. инв. № Инв. № дубл. Подл. и дата

2018

## Содержание

| 1 | Введение                                            | 2  |
|---|-----------------------------------------------------|----|
|   | 1.1 Наименование                                    | 2  |
|   | 1.2 Краткая характеристика                          | 2  |
|   | 1.3 Основание для разработки                        | 2  |
| 2 | Назначение разработки                               | 3  |
|   | 2.1 Функциональное назначение                       | 3  |
|   | 2.2 Эскплутационное назначение                      | 3  |
| 3 | Технические характеристики                          | 4  |
|   | 3.1 Постановка задачи на разработку программы       | 4  |
|   | 3.2 Описание алгоритма и функционирования программы | 4  |
|   | 3.2.1 Выбор алгоритма                               | 4  |
|   | 3.2.2 Основные определения и структуры данных       | 7  |
|   | 3.2.3 Описание алгоритма                            | 10 |
|   | 3.3 Метод организации входных и выходных данных     | 12 |
|   | 3.3.1 Описание метода входных и выходных данных     | 12 |
|   | 3.4 Выбор состава технических средств               | 12 |
|   | 3.4.1 Состав технических и програмных средств       | 12 |
| 4 | Технико-экономические показатели                    | 13 |
|   | 4.1 Ориентировочная экономическая эффективность     | 13 |
|   | 4.2 Экономические преимущества разработки           | 13 |
| 5 | Источники, используемые при разработке              | 14 |
|   | 5.1 Список используемой литературы                  | 14 |
| 6 | Приложение 1. Терминология                          | 15 |
|   | 6.1 Терминология                                    | 15 |

| Изм.                       | Лист         | № докум.     | Подп.       | Дата         |
|----------------------------|--------------|--------------|-------------|--------------|
| RU.17701729.509000 81 01-1 |              |              |             |              |
| Инв. №подл.                | Подп. и дата | Взам. инв. № | Инв. №дубл. | Подп. и дата |

## 1. Введение

#### 1.1. Наименование

Наименование: «Алгоритм для глобального распределения регистров в эмуляторе QEMU и его реализация».

Наименование на английском: «Algorithm for global allocation of registers in the QEMU emulator and its implementation».

#### 1.2. Краткая характеристика

Цель работы - составить и реализовать алгоритм для глобального распределения регистров в эмуляторе QEMU. В задачи работы вошло рассмотрение уже существующих алгоритмов, разработка алгоритма и его реализация. Рассмотрение уже существующих алгоритмов глобального распределения регистров позволило выявить их характеристики. Основываясь на анализе был разработан алгоритм глобального распределения регистров. В состав работы также вошло создание демонстрационных исходных данных (файлов) для проверки работы алгоритма. Входной для эмулятора файл программы в формате ELF, удовлетворяющий требованиям входных данных, может быть получен в результате компиляции исходного кода одним из компиляторов, например, gcc или IIvm.

#### 1.3. Основание для разработки

Разработка программы ведется на основании приказа декана факультета компьютерных наук Национального исследовательского университета «Высшая школа экономики» №2.3-02/1112-01 от 12.12.2017 «Об утверждении тем, руководителей курсовых работ студентов образовательной программы Программная инженерия факультета компьютерных наук».

| Изм.                       | Лист         | № докум.     | Подп.       | Дата         |
|----------------------------|--------------|--------------|-------------|--------------|
| RU.17701729.509000 81 01-1 |              |              |             |              |
| Инв. №подл.                | Подп. и дата | Взам. инв. № | Инв. №дубл. | Подп. и дата |

## 2. Назначение разработки

## 2.1. Функциональное назначение

Функциональным назначением разработки является предоставление пользователю возможности ускорить работу эмулятора QEMU.

#### 2.2. Эскплутационное назначение

Реализованный алгоритм предназначен для включения в сборку программы QEMU на операционной системе Linux. Алгоритм может использоватся любым пользователем желающем ускорить работу эмулятора QEMU. Исходный код может использоваться в учебных целях как пример реализации алгоритма тесно взаимодействующего с внутренними механизмами QEMU.

| Изм.                       | Лист         | № докум.     | Подп.       | Дата         |
|----------------------------|--------------|--------------|-------------|--------------|
| RU.17701729.509000 81 01-1 |              |              |             |              |
| Инв. №подл.                | Подп. и дата | Взам. инв. № | Инв. №дубл. | Подп. и дата |

## 3. Технические характеристики

#### 3.1. Постановка задачи на разработку программы

Цель работы - составить и реализовать алгоритм глобального распределения регистров в эмуляторе QEMU.

Задачи работы:

- 1. Изменение алгоритма анализа жизни переменных.
- 2. Определение наиболее подходящих переменных для помещения на регистры.
- 3. Изменение логики сохранения регистров в память.
- 4. Изменение логики поиска свободных регистров и освобождения регистров.
- 5. Изменение логики работы аллокатора регистров.
- 6. Внедрение дополнительного прохода по массиву инструкций для определения точек сохранения и загрузки переменных в регистры.

#### 3.2. Описание алгоритма и функционирования программы

#### 3.2.1.Выбор алгоритма

Одной из актуальных задач в области програмной эмуляции является увеличение ее производительности.

Эмулятор QEMU - это полносистемный эмулятор с открытым исходным кодом позволяющий виртуализировать вычислительные системы с процессором, памятью и периферийными устройствами. В часности QEMU позволяет, например, воспроизводить работу программы скомпилированой для архитектуры процессоров ARM на другой архитектуре, например, на x86\_64.

QEMU использует динамическую двоичную трансляцию, компилируя код для исполнения в процессе работы. На данный момент алгоритмы оптимизации, в частности, алгоритм распределения регистров, являются локальными. Они работают только в пределах одного базового блока.

Данная курсовая работа нацелена на написание алгоритма глобального распределения регистров. Алгоритм должен распределить и назначить регистры переменным внутри одного блока трансляции. Для алгоритм оценивает влияние каждой переменной на производительность (вес переменной). Далее происходит поиск точек программы наиболее подходящих для загрузки переменных на регистры и для сохранения регистров в память относительно производительности работы эмулятора. Более трудоемкие основанные, например, на раскраске графа алгоритмы не подходят для QEMU изза высоких затрат на время работы, с другой стороны основанные на линейном сканировании алгоритмы в действительности оказались сложны в реализации так как требовали работы не только самого алгоритма для распределения регистров, но и реализации анализа достигающих определений.

| Изм.                       | Лист         | № докум.     | Подп.       | Дата         |
|----------------------------|--------------|--------------|-------------|--------------|
| RU.17701729.509000 81 01-1 |              |              |             |              |
| Инв. №подл.                | Подп. и дата | Взам. инв. № | Инв. №дубл. | Подп. и дата |

Для оценки веса переменной используется один из наиболее простых способов. Оценивается частота встречаемости переменной в качестве входного или выходного параметра в инструкциях текущего блока трансляции.

При поиске точек программы для загрузки и сохранения переменных в регистры необходимо учитывать ограничения инструкций. Некоторые инструкции имеют ограничения по использованию регистров, которые необходимо принимать во внимание. Например, INDEX\_op\_exit\_tb или INDEX\_op\_call, обозначающие выход из блока трансляции или вызов функции требуют чтобы перед их выполнением значения регистров были сохранены в память, а сами регистры были свободны для использования.

Результаты работы алгоритма хранятся в структуре TCGOp, там же где хранятся результаты работы анализа жизни переменных. Таким образом результаты работы алгоритмов доступны аллокатору регистров, который использует информармацию и от анализа жизни переменных, и от алгоритма глобального распределения регистров, для того чтобы выбрать наиболее подходящие с относительно производительности точки для сохранения и загрузки переменных.

Алгоритм глобального распределения регистров работает во время перевода кода из внутреннего представления QEMU в коды команд для основной архитектуры. Алгоритм запускается из функции tcg\_gen\_code файла tcg/tcg.c

| Изм.                       | Лист         | № докум.     | Подп.       | Дата         |
|----------------------------|--------------|--------------|-------------|--------------|
| RU.17701729.509000 81 01-1 |              |              |             |              |
| Инв. №подл.                | Подп. и дата | Взам. инв. № | Инв. №дубл. | Подп. и дата |



Рис. 1: Цикл трансляции и выполнения. Алгоритм распределения регистров запускается из фунцкции tcg gen code

| Изм.                       | Лист         | № докум.     | Подп.       | Дата         |
|----------------------------|--------------|--------------|-------------|--------------|
| RU.17701729.509000 81 01-1 |              |              |             |              |
| Инв. №подл.                | Подп. и дата | Взам. инв. № | Инв. №дубл. | Подп. и дата |

При разработке алгоритма необходимо было учесть ограничения инструкций внутреннего представления QEMU, в особенности тех, что влияют на переходы между базовыми блоками и входами/выходами из блоков трансляции. Некоторые инструкции, такие как саll в рамках договора о вызове на платформе x86\_64 требуют синхронизировать переменные в регистрах с памятью.

| BR        | Branch somewhere?                                     |                                                   |
|-----------|-------------------------------------------------------|---------------------------------------------------|
| BRCOND    | Test two operands and conditionally branch to a label | if (arg1 <condition> arg2) goto label</condition> |
| CALL      | Call a helper function                                |                                                   |
| GОТО_ТВ   | Goto translation block                                |                                                   |
| EXIT_TB   | Exit translation block                                |                                                   |
| SETCOND   | Compare two operands                                  | ret = arg1 <condition> arg2</condition>           |
| SET_LABEL | Mark the current location with a label                | label:                                            |

Рис. 2: Инструкции внутреннего представления QEMU для перехода между блоками

#### 3.2.2. Основные определения и структуры данных

Структура TCGContext используется для хранения информации при генерации кодов команд. Данная структура содержит массив с инструкциями текущего блока трансляции во внутреннем представлении QEMU gen\_op\_buf, аргументы для каждой инструкции содержится в отдельном массиве gen\_opparam\_buf. Ниже приведено ее полное определение:

```
struct TCGContext {
  uint8 t *pool cur, *pool end;
  TCGPool *pool first, *pool current, *pool first large;
  int nb_labels;
  int nb globals;
  int nb temps;
  int nb indirects;
  /* goto tb support */
  tcg insn unit *code buf;
  uint16 t *tb jmp reset offset; /* tb->jmp reset offset */
  uintptr_t *tb_jmp_insn_offset; /* tb->jmp_target_arg if direct_jump */
  uintptr_t *tb_jmp_target_addr; /* tb->jmp_target_arg if !direct_jump */
  TCGRegSet reserved regs;
  intptr\_t\ current\_frame\_offset;
  intptr_t frame_start;
  intptr t frame end;
  TCGTemp *frame temp;
  tcg insn unit *code ptr;
  // choose a temporary (local temp or global) to be placed on the register and kept there
  GAVar drag through [REGS FOR GLOBAL ALLOC];
  int drag_through_len;
  int exits_count;
#ifdef CONFIG PROFILER
```

| Изм.                       | Лист         | № докум.     | Подп.       | Дата         |
|----------------------------|--------------|--------------|-------------|--------------|
| RU.17701729.509000 81 01-1 |              |              |             |              |
| Инв. №подл.                | Подп. и дата | Взам. инв. № | Инв. №дубл. | Подп. и дата |

```
/* profiling info */
  int64 t tb count1;
  int64 t tb count;
  int64 t op count; /* total insn count */
  int op count max; /* max insn per TB */
  int64_t temp_count;
  int temp_count_max;
  int64_t del_op_count;
  int64_t code_in_len;
  int64_t code_out_len;
  int64_t search_out_len;
  int64\_t interm\_time;
  int64_t code_time;
  int64 t la time;
  int64 t opt time;
  int64_t restore_count;
  int64_t restore_time;
#endif
\# if def\ CONFIG\_DEBUG\_TCG
  int temps_in_use;
  int goto_tb_issue_mask;
\# endif
  int gen next op idx;
  int gen next parm idx;
  /* Code generation. Note that we specifically do not use tcg insn unit
    here, because there's too much arithmetic throughout that relies
    on addition and subtraction working on bytes. Rely on the GCC
    extension that allows arithmetic on void*. */
  void *code_gen_prologue;
  void *code_gen_epilogue;
  void *code gen buffer;
  size t code gen buffer size;
  void *code gen ptr;
  void *data_gen_ptr;
   /* Threshold to flush the translated code buffer. */
  void *code gen highwater;
  TBContext tb ctx;
   /* Track which vCPU triggers events */
  CPUState *cpu;
                                 /* * trans */
                                   /* * exec */
  TCGv env tcg env;
   /* These structures are private to tcg-target.inc.c. */
#ifdef TCG TARGET NEED LDST LABELS
  struct TCGLabelQemuLdst *ldst labels;
\# endif
#ifdef TCG TARGET NEED POOL LABELS
  struct TCGLabelPoolData *pool labels;
#endif
  TCGTempSet free temps[TCG TYPE COUNT * 2];
  TCGTemp temps[TCG MAX TEMPS]; /* globals first, temps after */
  /* Tells which temporary holds a given register.
    It does not take into account fixed registers */
```

| Изм.                       | Лист         | № докум.     | Подп.       | Дата         |
|----------------------------|--------------|--------------|-------------|--------------|
| RU.17701729.509000 81 01-1 |              |              |             |              |
| Инв. №подл.                | Подп. и дата | Взам. инв. № | Инв. №дубл. | Подп. и дата |

```
TCGTemp *reg_to_temp[TCG_TARGET_NB_REGS];

TCGOp gen_op_buf[OPC_BUF_SIZE];

TCGArg gen_opparam_buf[OPPARAM_BUF_SIZE];

uint16_t gen_insn_end_off[TCG_MAX_INSNS];
target_ulong gen_insn_data[TCG_MAX_INSNS][TARGET_INSN_START_WORDS];
};
```

Структура TCGOp хранит в себе информацию об инструкции, о ее параметрах и типе. В ней содержится информация полученная в ходе работы алгоритма для анализа жизни переменных и информация полученная в ходе работы алгоритма глобального распределения регистров. В частности результаты анализа жизни переменных используются чтобы подсказать аллокатору регистров, что переменная больше не используется в данном базовом блоке, а результаты алгоритма по глобальному распределению регистров используются для того чтобы подсказать аллокатору регистров, когда переменную стоит протащить в следующий базовый блок, а когда их стоит сохранить в память и освободить регистры.

```
typedef struct TCGOp {
  TCGOpcode opc : 8;
                              /* 8 */
   /* Index of the prev/next op, or 0 for the end of the list. */
  unsigned prev : 10;
                         /* 18 */
                            /* 28 */
  unsigned next : 10;
   /* The number of out and in parameter for a call. */
                        /* 32<sup>*</sup>/
  unsigned calli : 4;
                           /* 34 */
  unsigned callo : 2;
   /* Index of the arguments for this op, or 0 for zero-operand ops. */
  unsigned args : 14;
                          /* 48 */
  /* Lifetime data of the operands. */
  unsigned life : 16;
                        /* 64 */
  bool ga pre load regs;
  bool ga_post_load_regs;
  bool ga_sync_regs;
  bool ga free regs;
} TCGOp;
```

**Структура** GAVar (Global Allocator Variable) используется на этапе оценки веса переменных. Осуществляется проход по массиву инструкций, подчитывается какие переменных наиболее часто выступают в роли входных или выходных параметров. Эта информация храниться в массиве структур GAVar.

```
typedef struct GAVar {
#ifdef CONFIG_DEBUG_TCG
char* name; //< name of variable as assigned by QEMU
#endif
int count; //< weight of var
TCGTemp *ts; //< pointer to actual temp
} GAVar;
```

| Изм.                       | Лист         | № докум.     | Подп.       | Дата         |
|----------------------------|--------------|--------------|-------------|--------------|
| RU.17701729.509000 81 01-1 |              |              |             |              |
| Инв. №подл.                | Подп. и дата | Взам. инв. № | Инв. №дубл. | Подп. и дата |

В QEMU есть набор инструкций внутреннего представления для записи и чтения памяти. Они приведены ниже. Однако в связи с тем что алгоритм распределения регистров работает только с глобальными переменными для загрузки переменной на регистр и для сохранения ее в память использовалась команда MOV.

| LD8S  | Load an 8bit quantity from host memory and sign extend |
|-------|--------------------------------------------------------|
| LD8U  | Load an 8bit quantity from host memory and zero extend |
| LD16S | Load a 16bit quantity from host memory and sign extend |
| LD16U | Load a 16bit quantity from host memory and zero extend |
| LD32S | Load a 32bit quantity from host memory and sign extend |
| LD32U | Load a 32bit quantity from host memory and zero extend |
| LD64  | Load a 64bit quantity from host memory                 |
| LD    | Alias to target native sized load                      |
| ST8   | Store a 8bit quantity to host memory                   |
| ST16  | Store a 16bit quantity to host memory                  |
| ST32  | Store a 32bit quantity to host memory                  |
| ST    | Alias to target native sized store                     |

Рис. 3: Инструкции внутреннего представления QEMU для чтения и записи памяти

#### 3.2.3. Описание алгоритма

Первым этапом работы алгоритма является запуск алгоритма для анализа жизни переменных. Анализ жизни переменных используется для того чтобы снизить количество одновременно используемых регистров. Если становится понятно, что аргумент операции далее в базовом блоке не используется, алгоритм анализа жизни переменных помечает аргумент либо как кандидата на синхронизацию, в случае если это глобальная или локальная переменная, либо как мертвого в случае если это простая переменная или константа.

Определение веса переменных осуществляется в процессе прохода по массиву инструкций текущего блока трансляции и подсчета количества использований для каждой из глобальных переменных. Внутреннее представление QEMU различает несколько типов переменных: переменные, глобальные переменные, локальные переменные и константы. Простые переменные существуют только внутри базового блока, их значение не используется после выхода из блока. Локальные переменные мало используются в теку-

| Изм.                       | Лист         | № докум.     | Подп.       | Дата         |
|----------------------------|--------------|--------------|-------------|--------------|
| RU.17701729.509000 81 01-1 |              |              |             |              |
| Инв. №подл.                | Подп. и дата | Взам. инв. № | Инв. №дубл. | Подп. и дата |

щей реализации QEMU. Алгоритм глобального распределения регистров рассматривает только глобальные переменные.

После просмотра всех параметров для всех инструкций данного блока трансляции и подсчета веса для каждой переменной, выбираются несколько самых часто встречаемых переменных. Ниже приведен фрагмент кода для выбора нескольких самых весомых переменных:

```
// for each variable
for (int i=0; i < metas_len; i++) {
    // find current smallest occurence in drag_through
    int min_known_idx = 0;

    for (int k=0; k < REGS_FOR_GLOBAL_ALLOC; k++) {
        if (s->drag_through[k].count < s->drag_through[min_known_idx].count) {
            min_known_idx = k;
        }
    }

    // check if current var is larger
    if (metas[i].count > s->drag_through[min_known_idx].count) {
        s->drag_through[min_known_idx] = metas[i];
    }

}

// choose whichever is smaller
s->drag_through_len = (metas_len < REGS_FOR_GLOBAL_ALLOC) ? metas_len : REGS_FOR_GLOBAL_ALLOC;</pre>
```

Следующим шагом является определение тех инструкций когда переменные должны занять регистры и когда они должны их освободить. Для этого производится еще один проход по массиву инструкций текущего блока трансляции и с учетом контекста и внутреннего состояния операции помечаются флагами. Упрощенный фрагмент кода отвечающий за расставление флагов приведен ниже:

```
for (oi = s->gen op buf[0].next; oi != 0; oi = oi next) {
  TCGOp * const op = \&s->gen_op_buf[oi];
  TCGOpcode opc = op->opc;
  const TCGOpDef *def = &tcg op defs[opc];
  TCGArg * const args = \&s->gen opparam buf[op->args];
  oi next = op->next;
  switch (opc) {
  case INDEX op insn start:
     if (! has global reg alloc init) {
        has global reg alloc init = true;
        op->ga pre load regs = true;
     break;
  case INDEX_op_set_label:
     if (arg label(args[0]) == early exit label) {
        dont spill on next exit tb = true;
     break;
  case INDEX op call:
```

| Изм.                       | Лист         | № докум.     | Подп.       | Дата         |
|----------------------------|--------------|--------------|-------------|--------------|
| RU.17701729.509000 81 01-1 |              |              |             |              |
| Инв. №подл.                | Подп. и дата | Взам. инв. № | Инв. №дубл. | Подп. и дата |

```
// before the call must sync and free regs
op->ga_sync_regs = true;
op->ga_free_regs = true;
op->ga_post_load_regs = true;
break;
}
```

После этого контроль переходит непосредственно к механизму аллокации регистров, который основываясь на работе анализа жизни переменных и алгоритма глобального распределения регистров решает когда и какую переменную поместить из памяти на регистр, а когда поместить обратно в память. Собственно механизм аллокации регистров также занимается и вызовом функций для генерации кодов команд.

#### 3.3. Метод организации входных и выходных данных

#### 3.3.1. Описание метода входных и выходных данных

Входными данными для работы алгоритма является массив инструкций для блока трансляции в формате внутреннего представления эмулятора QEMU. Для работы алгоритма необходима исполняемая программа, которая может быть запущена в эмуляторе QEMU. Входной файл исполняемой программы может быть создан в любой среде разработки на платформе которую поддерживает эмулятор QEMU, например, x86\_64 с операционной системой Linux.

- 1. Файл программы должен представлять собой исполняемый файл предназначенный для запуска в userspace операционной системы Linux на архитектуре x86\_64.
- 2. Файл программы должен быть предоставлен в формате ELF.

Выходными данными для алгоритма являются коды команд для архитектуры х86 64.

#### 3.4. Выбор состава технических средств

#### 3.4.1. Состав технических и програмных средств

Для работы алгоритма в эмуляторе QEMU необходимо учесть следующие системные требования:

- 1. Компьютер, оснащенный:
  - (а) 64-разрядный (х86 64) процессор с тактовой частотой 1 гигагерц (ГГц) или выше;
  - (b) 2 ГБ оперативной памяти (ОЗУ);
  - (с) 1.5 ГБ свободного места на жестком диске;
- 2. Монитор
- 3. Мышь
- 4. Клавиатура

| Изм. Лист                  |              | № докум.     | Подп.       | Дата         |
|----------------------------|--------------|--------------|-------------|--------------|
| RU.17701729.509000 81 01-1 |              |              |             |              |
| Инв. №подл.                | Подп. и дата | Взам. инв. № | Инв. №дубл. | Подп. и дата |

## 4. Технико-экономические показатели

## 4.1. Ориентировочная экономическая эффективность

Ориентировочная экономическая эффективность не рассчитывается.

### 4.2. Экономические преимущества разработки

Ориентировочны экономические преимущества разработки не рассчитывается.

| Изм.                       | Лист         | № докум.     | Подп.       | Дата         |
|----------------------------|--------------|--------------|-------------|--------------|
| RU.17701729.509000 81 01-1 |              |              |             |              |
| Инв. №подл.                | Подп. и дата | Взам. инв. № | Инв. №дубл. | Подп. и дата |

## 5. Источники, используемые при разработке

#### 5.1. Список используемой литературы

- 1. Bellard Fabrice. QEMU, a Fast and Portable Dynamic Translator // Proceedings of the Annual Conference on USENIX Annual Technical Conference. 2005.
- 2. Smith J., Nair R. Virtual Machines: Versatile Platrofms for Systems and Processes // 500 Sansome Strees, Suite 400, San Francisco Morgan, CA 94111: Elsevier Inc., 2005
- 3. Omri Traub, Glenn Holloway, Michael D. Smith. Quality and Speed in Linear-scan Register Allocation. // In Proceedings of the ACM SIGPLAN 1998 Conference on Programming Language Design and Implementation, Montreal, QC, June 17-19, 1998: 142-151.
- 4. Gregory Chaitin. Register allocation and spilling via graph coloring // In Proceedings of the 1982 SIGPLAN symposium on Compiler construction Pages 98-105 Boston, Massachusetts, USA June 23 25, 1982, ISBN:0-89791-074-5
- Massimiliano Poletto, Vivek Sarkar. Linear Scan Register Allocation // In Journal ACM Transactions on Programming Languages and Systems, TOPLAS archive Volume 21 Issue 5, Sept. 1999 Pages 895-913
- 6. Aho, Sethi, Ullman, Compilers: Principles, Techniques, and Tools // Addison-Wesley, 1986. ISBN 0-201-10088-6

| Изм. Лист                  |              | № докум.     | Подп.       | Дата         |
|----------------------------|--------------|--------------|-------------|--------------|
| RU.17701729.509000 81 01-1 |              |              |             |              |
| Инв. №подл.                | Подп. и дата | Взам. инв. № | Инв. №дубл. | Подп. и дата |

## 6. Приложение 1. Терминология

#### 6.1. Терминология

- **Блок трансляции** Множество базовых блоков подлежащие трансляции в коды команд основной системы.
- **Базовый блок, англ. basic block** Максимальная последовательность следующих друг за другом команд, обладающих следующими свойствами: 1) поток управления может входить в базовый блок только через первую команду блока. 2) управление покидает блок без останова или ветвления, за исключением возможно в последней команде блока.
- **Граф потока, англ. flow graph** Граф узлами которого являются базовые блоки, а ребра которого указывают порядок следования блоков.
- **Распределение регистров, англ. register allocation** Задача определения множества переменных, которые будут находится в регистрах в каждой точке программы.
- **Назначение регистров, англ. register assignement** Задача выбора конкретных регистров для размещения в них переменных.
- **Сохранение или сброс регистра, англ. register spilling** Cохранение (сброс spilled) содержимого регистра в ячейку памяти для освобождения регистра. Необходимо когда для вычисления требуется регистр, а все доступные регистры уже используются.

| Изм.                       | Лист         | № докум.     | Подп.       | Дата         |
|----------------------------|--------------|--------------|-------------|--------------|
| RU.17701729.509000 81 01-1 |              |              |             |              |
| Инв. №подл.                | Подп. и дата | Взам. инв. № | Инв. №дубл. | Подп. и дата |

Лист регистрации изменений

|      | Номера листов (страниц) |          |       |                     |                                          |          |                                                                 |         |      |
|------|-------------------------|----------|-------|---------------------|------------------------------------------|----------|-----------------------------------------------------------------|---------|------|
| Изм. | изменен-<br>ных         | заменен- | новых | аннули-<br>рованных | Всего<br>листов<br>(страниц)<br>в докум. | № докум. | Входя-<br>щий №<br>сопрово-<br>дительно-<br>го докум.<br>и дата | Подпись | Дата |
|      |                         |          |       |                     |                                          |          |                                                                 |         |      |
|      |                         |          |       |                     |                                          |          |                                                                 |         |      |
|      |                         |          |       |                     |                                          |          |                                                                 |         |      |
|      |                         |          |       |                     |                                          |          |                                                                 |         |      |
|      |                         |          |       |                     |                                          |          |                                                                 |         |      |
|      |                         |          |       |                     |                                          |          |                                                                 |         |      |
|      |                         |          |       |                     |                                          |          |                                                                 |         |      |

| Изм.                       | Лист         | № докум.     | Подп.       | Дата         |
|----------------------------|--------------|--------------|-------------|--------------|
| RU.17701729.509000 81 01-1 |              |              |             |              |
| Инв. №подл.                | Подп. и дата | Взам. инв. № | Инв. №дубл. | Подп. и дата |