# 计算机系统结构 HK2

计 22 滕爽 2012011270

### 7.4

设有一个"Cache—主存"层次, Cache 为 4 块, 主存为 8 块; 试分别对于以下 3 种情况, 画出其映像关系示意图, 并计算访存块地址为 5 时的索引。

- (1). 全相连
- (2). 组相连, 每组两块
- (3). 直接映射

## 答:

(1)



(2)





7.8 假设对指令 Cache 的访问占全部访问的 75%; 而对数据 Cache 的访问占全部访问的 25%。Cache 的命中时间为 1 个时钟周期,不命中开销为 50 个时钟周期,在混合 Cache 中一次 load 或 store 操作访问 Cache 的命中时间都要增加一个时钟周期,32KB 的指令 Cache 的不命中率为 0.39%,32KB 的数据 Cache 的不命中率为 4.82%,64KB 的混合 Cache 的不命中率为 1.35%。又假设采用写直达策略,且有一个写缓冲器,并且忽略写缓冲器引起的等待。试问指令 Cache 和数据 Cache 容量均为 32KB

的分离 Cache 和容量为 64KB 的混合 Cache 相比,哪种 Cache 的不命中率更低?两种情况下平均访存时间各是多少?

### 答:



#### 7.10

给定以下的假设,试计算直接映像 Cache 和两路组相连 Cache 的平均访问时间以及 CPU 的性能。由计算结构能得出什么结论?

- (1). 理想 Cache 情况下的 CPI 为 2.0, 时钟周期为 2ns, 平均每条指令访存 1.2 次
- (2). 两者 Cache 容量均为 64KB, 块大小都是 32B
- (3). 组相连 Cache 中的多路选择器使 CPU 的时钟周期增加了 10%
- (4). 这两种 Cache 的不命中开销都是 80ns
- (5). 命中时间为1个时钟周期
- (6). 64KB 直接映像 Cache 的不命中率为 1.4%, 64KB 两路组相连的不命中率为 1.0%

## 

- 7.14 假设一台计算机具有以下特性:
- (1).95%的访存在 Cache 中命中

- (2). 块大小为两个字, 且不命中时整个快被调入
- (3). CPU 发出的访存请求的速率为 109 字/s
- (4).25%的访存为写访存
- (5). 存储器的最大流量为 109 字/s (包括读和写)
- (6). 主存每次只能读或写一个字
- (7). 在任何时候, Cache 中有 30%的块被修改过
- (8). 写不命中时, Cache 采用按写分配法

现欲给该计算机增添一台外设, 为此首先想知道主存的带宽已用了多少。试对于 以下两种情况计算主存带宽的平均使用比例。

- (1). 写直达 Cache
- (2). 写回法 Cache

### @/@ = 5.36/5.344 = 1.003. 直接映像 Cache 访问速度的两络组相联快 1.0418, 访存时间后者的新考率至 而后者的前者性能高1.003倍因此选择后者 由题知和按写为西t法即将所写单元调入 ache 再写入 1)写直述 Cache: 谈凡凡乃阳有好如下四种情况的发生概率 ①,读命中,不访问主东Pi=(1-25%)×95%=71.25%。 P3=(1-25%)×5% ②写今中更新 Cache和主存且污存一次 P2 25%× P5%=23、75%

- ③ 读失效、将主标例2 ade. 块大小为2 且单次读1字 所以访东两次
- 田罗失效、将男子决测入 arche 治存两次、再将影技员入 arche 和主在 访问主有一次 P4 = 75% × 5% = 1,25%. Bfrux-艾三次

杨

矛 贝

林平均均有次参为

0×71.5%+23.95%+2×3.75%+3×1.25%=0.35% 核环均使用如何对为 0·35×109/107=35%.

(12). \$10% cache.

①. 读命中不污存. Pi=95%

◎ 寄命申 补济.

③. 读写失效时,从主存写入 ache 访问主存2次,若 cache 未被修改 叫替换 艾2次。 圣网 将 Cache 写入主持 再调入 艾4次。

Pz=. \$% × (1-30%) = 3.5%.
P3 = 5% × 30% = 1.5%.

平均站存换影为 3.5%×2+1.5%×4 =0.13次

成平均重用的好好 0.13×109/109 = 13%.