## Technische Hochschule Ingolstadt



## Dokumentation zum Projekt

## Thema:

Implementierung des 802.11p-Standards auf einer Wireless Open-Access Research Platform

Authoren : Dominik Bayerl und Philipp Sebastian Schmieder

Studiengang : Master Informatik

Betreuende Professoren: : Prof. Dr.-Ing. Ernst-Heinrich Göldner und Prof. Dr. Stefan Hahndel

Im Fach : IM Projekt

Semester: Wintersemester 2017/2018

# Inhaltsverzeichnis

| 1 | Proj | jektbeschreibung und Anmerkungen         | 1           |
|---|------|------------------------------------------|-------------|
| 2 |      | Wireless Open-Access Research Platform   | 1           |
|   | 2.1  | Das WARP v3 Kit                          | 2           |
|   | 2.2  | Konfiguration des RF Interfaces          | 3           |
| 3 | Das  | Warp Reference Design 802.11             | 5           |
| 4 | IEE  | E Standard 802.11p                       | 7           |
|   | 4.1  | Der PHY Layer                            | 7           |
|   | 4.2  | Der MAC Layer                            | 8           |
| 5 | Ums  | setzung                                  | 9           |
|   | 5.1  | WARP Reference Design für 802.11p        | 9           |
|   |      | 5.1.1 Channel-Frequenzen                 | 9           |
|   |      |                                          | 1           |
|   | 5.2  |                                          | $\lfloor 2$ |
|   | 5.3  |                                          | 13          |
|   |      |                                          | 4           |
|   |      |                                          | 14          |
| 6 | Opt  | imierungsmöglichkeiten und weitere Ideen | 16          |
|   | 6.1  |                                          | 16          |
|   | 6.2  | -                                        | ۱7          |
|   |      |                                          | 19          |
|   |      |                                          | 20          |
|   |      |                                          | 21          |
|   |      |                                          |             |

# Abkürzungsverzeichnis

| OFDM    | Orthogonal Frequency-Division Multiplexing | . 9 |
|---------|--------------------------------------------|-----|
| FPGA    | Field Programmable Gate Array              | 10  |
| SPI     | Serial Peripheral Interface                | 10  |
| RF      | Radio Frequency                            | 10  |
| ADC     | Analog Digital Converter                   | 11  |
| DAC     | Digital Analog Converter                   | 11  |
| DLT     | Data Link Type                             | 15  |
| CFO     | Center Frequency Offset                    | . 3 |
| DMA     | Direct Memory Access                       | 17  |
| FPGA    | Field Programmable Gate Array              | 10  |
| FIFO    | First in First out                         | 17  |
| IP-Core | Intellectual Property Core                 | 17  |
| LTS     | Long training sequence                     | 19  |
| RF      | Radio Frequency                            | 10  |

### 1 Projektbeschreibung und Anmerkungen

Author: Philipp Sebastian Schmieder

In diesem Projekt soll der IEEE 802.11p-Standard auf einer Wireless Open-Access Research Platform implementiert werden. 802.11p ist der festgelegte Wireless Kommunikationsstandard für die Car2x Kommunikation. Zum Ende des Projekts soll es möglich sein die Plattform mit kommerziellen 802.11p Geräten kommunizieren zu lassen. Die folgenden Kapitel beschreiben die Grundlagen die zur Umsetzung einer Wireless Kommunikation auf der Wireless Open-Access Research Platform wichtig sind, dabei wird ein Überblick über die Hardware und über die vorhandene Software gegeben. Um dem Leser später den 802.11p-Standard näher zu bringen, wird der als Software für die Plattform bereits umgesetzte 802.11a-Standard mit dem 802.11p-Standard verglichen und die Unterschiede in der physikalischen Schicht verdeutlicht. Die weiteren Kapitel befassen sich mit der Umsetzung des Standards auf der Plattform und der Validierung der Ergebnisse. Als letztes wird ein Ausblick gegeben welche Optimierungsmöglichkeiten in Zukunft noch vorgenommen werden können und wie die Plattform noch erweitert werden könnte.

### 2 Die Wireless Open-Access Research Platform

Author: Philipp Sebastian Schmieder

Die Wireless Open-Access Research Platform, kurz WARP, ist eine ständig weiterentwickelte frei verfügbare Plattform zur Entwicklung von Wireless Applikationen und Netzwerken. Die Plattform kombiniert eine hochperformante Hardware mit diversen Referenz Software Designs die für eigene Anwendungen angepasst oder weiterentwickelt werden können.

#### 2.1 Das WARP v3 Kit



Abbildung 1: Die Warp Hardware von Mango Communications [5]

Das Mango v3 Kit ist die bisher neueste Hardware Version für die Plattform (Stand: Dezember 2017), das Kit verfügt über einen hochperformanten Virtex-6 FPGA von Xilinx. Zur Konfiguration des FPGA verfügt das Kit über diverse Schnittstellen wie JTAG und einen SD-Karten Stecker. Das FPGA ist volatile, das heißt es muss nach jedem Ausschalten beim Neustart neu konfiguriert werden. Des weiteren verfügt das v3 Kit noch über 2 Gigabit Ethernet Schnittstellen, eine U-Art Schnittstelle, diverse Speicher und Spannungsbauteile, zwei Oszillatoren und 2 baugleiche Radio Frequency (RF) Interfaces.

#### 2.2 Konfiguration des RF Interfaces



Abbildung 2: Design des Warp v3 Kits [7]

Die RF Interfaces verfügen jeweils über einen 12 Bit Digital Analog Wandler mit maximal 100 Mega Samples pro Sekunde, einen 12 Bit Analog Digital Wandler mit maximal 170 Mega Samples pro Sekunde, einen Transceiver, der sowohl 2,4 GHz als auch 5GHz implementiert, einen Dual Band Verstärker für den Sendepfad sowie einen Switch, um zwischen Sende- und Empfangspfad zu wechseln. Den Abschluss jedes RF Interfaces bildet ein Koaxialer Stecker für Hochfrequenzanwendungen (SMA).

### ${\bf Takt frequenz}$

Das Mango v3 Kit verfügt über 2 unabhängige Oszillatoren. Einen mit einer Taktfrequenz von 200 MHz für das FPGA und einen eigenen für die RF Interfaces, die beide auf den selben Oszillator zugreifen, mit einer Taktfrequenz von 80 MHz, was dem Basisband entspricht. Es können auch eigene Taktfrequenzen über den FMC Slot eingefügt werden. Das Einstellen der Taktfrequenz im FPGA und den RF Interfaces mit den Oszillatorfrequenzen ist nicht ganz einfach und erfordert einiges Wissen über die Bauteile und macht das Einstellen der Taktfrequenz so hinreichend komplex. Die beiden

Puffer Bausteine in Abbildung 3 geben die jeweilige Taktfrequenz an das RF Interface weiter, wobei der Sampling Clock Buffer noch über einen Teiler verfügt.



Abbildung 3: Übersicht über die Taktung des Mango v3 Kits [8]

Einstellen des Analog/Digital- und Digital/Analogwandlers

Der erste Baustein jedes RF Interfaces ist das 10/12-Bit Schwachstrom Breitband Mixed Signal Front End(MxFE) AD9963, dieser Baustein beinhaltet sowohl den Analog/Digitalwandler (ADC) als auch den Digital/Analogwandler (DAC). Der DAC verfügt über einen 3 stufigen Interpolationsfilter, der eine 1x-,2x-,4x- oder 8x-fache Abtastratenerhöhung ermöglicht. Die Interpolationsstufen können zur Laufzeit über ein SPI-Interface eingestellt werden in dem folgende Registerflags aus Abbildung 4 gesetzt werden.

| Interpolationsstufe | DAC Registerflags |
|---------------------|-------------------|
| 1x                  | -                 |
| 2x                  | INT0              |
| 4x                  | INT0, INT1        |
| 8x                  | INT0, INT1        |

Abbildung 4: Zu setzende Register für die Auswahl des Interpolationsfilters

Der ADC verfügt über einen 2x-fachen Dezimator der durch das Registerflag "DEC"zur Laufzeit über SPI ein- bzw. ausgeschaltet werden kann. Um die richtige, gewünschte Abtastfrequenz für den DAC und ADC einzustellen muss sowohl der Takt der TXCLK vom FPGA, die Taktausgabe des Refernce Buffers, der Divider des Sampling Clock Buffers als auch der Devider bzw. Interpolationsfilter richtig eingestellt werden.

#### Transceiver, Verstärker und Switch

Hinter dem AD9963 sitzt der MAX2829 Transceiver, dieser generiert das Trägersignal und kann sowohl 2,4GHz als auch den 5GHz Bereich implementieren. Nach dem Transceiver folgt der Verstärker oder Power Amplifier (PA) und der Switch der zwischen Sende- und Empfangspfad wählt. Alle drei Bausteine können über SPI eingestellt werden.

### 3 Das Warp Reference Design 802.11

Author: Philipp Sebastian Schmieder

Das Einstellen des RF Interfaces stellt alleine durch das abstimmen der Taktfrequenzen eine relativ komplexe Aufgabe dar, dabei hat man sich noch nicht mit dem Design für das FPGA beschäftigt, welches wahrscheinlich noch einmal mehrere Monate Zeit kostet. Um ein grundlegendes Design für das FPGA und das RF Interface zu haben, gibt es von der Warp Website ein Referenz Design für diverse IEEE 802.11 Standards. Das Referenz Design implementiert jeweilige OFDM PHYs und DCF MACs und enthält fertige Designs für 802.11a, 802.11g und 802.11n. Es macht Sinn für die Grundeinstellung auf das Referenz Design zuzugreifen da man so eine Echtzeit FPGA Implementierung bekommt und einen ersten Ansatzpunkt hat um den PHY und MAC des IEEE 802.11p-Standard auf dem Mango v3 Kit zu implementieren.



Abbildung 5: Aufbau des Warp 802.11 Reference Designs [6]

Abbildung 5 gibt einen Überblick über die Kerne des Referenz Design und zeigt wo diese hinterlegt sind. Die beiden CPU Kerne, CPU High und CPU Low, sind auf 2 Micro Blaze CPUs implementiert. Die Micro Blaze CPU ist ein von Xilinx entworfenes Design um CPUs auf dem FPGA zu konfigurieren, dem entsprechend laufen die beiden CPUs in einem Design im FPGA des Mango v3 Kit. CPU High übernimmt unter anderem das Senden aller Pakete die nicht zum Kontrollfluss gehören, er kontrolliert alle Handshakes mit anderen Knoten und falls Daten über die Ethernetschnittstelle weitergeleitet oder von dieser über das RF Interface gesendet werden sollen, übernimmt dieser Kern das ein- bzw. auspacken. Die CPU Low übernimmt alle Interaktionen zwischen dem MAC und dem PHY, sowie das senden von ACKs, planen von Backoffs, einstellen des Contention Windows und initiiert erneute Übertragungen falls nötig. Der MAC DCF ist direkt auf dem FPGA implementiert und ist die Schnittstelle der beiden PHY Kerne Tx und Rx zur MAC

Schicht. In diesem Kern sind unter anderem die Carrier Sense Mechanismen und die Taktzyklen realisiert. In den PHY Tx und PHY Rx Kernen befindet sich die Implementierungen der physikalischen OFDM Schicht, hier werden Daten umgewandelt und in Signale verpackt bzw. Signale ausgepackt und in Daten gewandelt. In dem letzten Kern, dem Hardware Support, liegen alle Treiber für das Kit. Um genau zu verstehen wie das Referenz Design einen Standard implementiert, lohnt es sich die Umsetzung des 802.11a Standard genauer anzusehen und zu versuchen 2 verschiedenen Warp v3 Kits miteinander kommunizieren zu lassen. Ist der Schritt gelungen kann 802.11a so angepasst werden, dass der PHY und MAC zum 802.11p passen.

### 4 IEEE Standard 802.11p

Author: Philipp Sebastian Schmieder

Um zu verstehen was man beim 802.11a-Standard ändern muss um den 802.11p-Standard nachzubilden, müssen zunächst die Unterschiede zwischen diesen beiden Standards geklärt werden. Hier soll nun der 802.11p-Standard und dessen Aufbau im PHY und MAC erklärt werden.

### 4.1 Der PHY Layer

Zunächst ist es wichtig zu verstehen wie der PHY bei 802.11p aufgebaut ist, also wie die Kanäle, das Frequenzband und die Modulation aussehen. Das Frequenzband und die Kanäle von 802.11p liegen im 5GHz Bereich. Abbildung 6 gibt einen Überblick über alle Frequenzen und Kanäle, der Kanaltyp ist als CCH oder SCH angegeben. CCH ist Kontrollkanal für Signalisierungs- und Steuerungsinformationen und SCH sind Synchronisationskanäle und dienen z.B. zur Erkennung der Kanalstruktur.

| Kanaltyp | Mittenfrequenz       | Kanalnummer |
|----------|----------------------|-------------|
| G5-CCH   | 5,9 GHz              | 180         |
| G5-SCH1  | 5,880 GHz            | 176         |
| G5-SCH2  | 5,890 GHz            | 178         |
| G5-SCH3  | 5,870 GHz            | 174         |
| G5-SCH4  | 5,860 GHz            | 172         |
| G5-SCH5  | 5,910 GHz            | 182         |
| G5-SCH6  | $5,920~\mathrm{GHz}$ | 184         |

Abbildung 6: Frequenzen und Kanäle für IEEE 802.11p nach [2]

Im Gegensatz zu 802.11a liegt bei 802.11p die Bandbreite bei 10MHz, das Modulationsverfahren ist OFDM mit 52 Subcarriern (48 Data Carriers und 4 Pilot Carriers). Die Modulationsarten sind equivalent zu 802.11a. [2]

### 4.2 Der MAC Layer

Der Kanalzugriff im MAC Layer erfolgt Ad-hoc, das heißt es gibt keinen einzelnen Access Point und die Teilnehmer konkurrieren um die Kanäle. Die Kollisionskontrolle erfolgt durch Carrier Sense Mutiple Access / Collision Avoidence(CSMA/CA). Der Quality of Service wird durch das prioritätsbasierte Verfahren Enhanced Distributed Channel Access realisiert (EDCA).

### 5 Umsetzung

Author: Dominik Bayerl

Im Rahmen des Projekts wurden die zwei grundsätzlichen Funktionen umgesetzt, die zur Nutzung der Hardware für weitere Experimente erforderlich sind. Dies ist einerseits die Erweiterung des 802.11-Reference-Designs auf den 802.11p-Standard und andererseits die Implementierung einer Ethernet-Schnittstelle zum Empfang und Senden von Daten über einen angeschlossenen Computer. Auf beide Funktionen soll im Folgenden kurz eingegangen werden.

#### 5.1 WARP Reference Design für 802.11p

Auf die grundsätzliche Funktionsweise von 802.11p wurde bereits in Abschnitt 4 eingegangen. Dabei wurde deutlich, dass der Standard sehr ähnlich zum bereits implementierten 802.11a ist (insbesondere die Orthogonal Frequency-Division Multiplexing (OFDM)-Waveform) und sich vor allem in zwei wesentlichen Merkmalen, den Channel-Frequenzen und der Channel-Bandbreite unterscheidet. Es bietet sich daher an, die Implementierung auf Basis des vorhandenen Frameworks vorzunehmen.

#### 5.1.1 Channel-Frequenzen

Für das Teilnehmer-Multiplexing in WLAN-Funksystemen werden üblicherweise Channels verwendet, d.h. es können mehrere getrennte Funknetze dadurch unabhängig voneinander existieren, indem sie verschiedene Channels und dadurch verschiedene Frequenzen für die Kommunikation nutzen. Im 802.11p Standard sind acht verschiedene Channel-Typen spezifiziert, die für unterschiedliche Aufgaben reserviert sind. Tabelle 1 gibt einen Überblick über die spezifizierten Kanäle [2].

Tabelle 1: 802.11p Channels.

|         |                             | IEEE       |                           |              |
|---------|-----------------------------|------------|---------------------------|--------------|
|         |                             | 802.11     |                           |              |
| Channel |                             | channel    | Channel                   | Default data |
| Type    | Center frequency            | number     | spacing                   | rate         |
| G5-     | 5900MHz                     | 180        | 10MHz                     | 6 Mbps       |
| ССН     |                             |            |                           |              |
| G5-     | 5890 MHz                    | 178        | 10MHz                     | 12 Mbps      |
| SCH2    |                             |            |                           |              |
| G5-     | 5880 MHz                    | 176        | 10MHz                     | 6 Mbps       |
| SCH1    |                             |            |                           |              |
| G5-     | 5870 MHz                    | 174        | 10MHz                     | 6 Mbps       |
| SCH3    |                             |            |                           |              |
| G5-     | 5860 MHz                    | 172        | 10 MHz                    | 6 Mbps       |
| SCH4    |                             |            |                           |              |
| G5-     | 5850 MHz                    | 182        | 10MHz                     | 6 Mbps       |
| SCH5    |                             |            |                           |              |
| G5-     | 5910MHz                     | 184        | 10MHz                     | 6 Mbps       |
| SCH6    |                             |            |                           |              |
| G5-     | nach IEEE 802.11,           | 94 bis 145 | verschiedene abhängig von |              |
| SCH7    | 5470 MHz <i>to</i> 5725 MHz |            |                           | der          |
|         |                             |            |                           | Bandbreite   |

Es wird deutlich, dass eine Erweiterung des verfügbaren Frequenzbandes von  $802.11a~(5180\,\text{MHz}to5825\,\text{MHz})$  auf  $802.11p~(5850\,\text{MHz}to5925\,\text{MHz})$  notwendig ist.

Die Radio Frequency (RF)-Frequenz wird auf dem Mango WARPv3 Board durch den RF-Transceiver MAX2829 (siehe Abschnitt 2.1) erzeugt. Dieser kann via Serial Peripheral Interface (SPI) durch die Low-CPU des Field Pro-

grammable Gate Array (FPGA) konfiguriert werden [1]. Zur Einstellung der Center-Frequenz des Transceivers sind dabei insbesondere die Register Band Select and PLL, Integer-Divider Ratio und Fractional-Divider Ratio wichtig. Über das Band Select Register wird das Frequenzband (5GHz) ausgewählt und durch den Vorteiler (engl. Divider) wird die Grundfrequenz des Oszillators durch einen rationalen Teiler (Ganzzahl und Fraktion) auf den gewünschten Wert abgeleitet. Zur Anpassung der verfügbaren Frequenzen ist daher eine Änderung der möglichen Register-Werte des RF-Transceivers notwendig. Im WARP Reference Design erfolgt die Konfiguration des Transceivers durch den radio\_controller IP Core. Änderungen der Konfiguration erfolgen also am elegantesten im Treiber des Peripherals. Konkret bedeutet dies, dass in der Datei edk/pcores/radio controller.c Änderungen für drei Lookup-Tables rc\_tuningParams\_5GHz\_freqs, rc\_tuningParams\_5GHz\_reg3 und r notwendig sind, nämlich müssen die Register-Werte für die hinzugefügten Channels hinterlegt werden. Die Berechnung der Werte kann händisch nach [1] oder durch das beiligende Python-Skript erfolgen.

Anschließend müssen die zusätzlichen Kanäle zur Verwendung "freigeschalten" werden. Dies erfolgt in der Software der Low-CPU.

#### 5.1.2 Channel Bandbreite

Die verwendete Bandbreite des Kanals hängt direkt von der gewählten Sampling-Rate des verwendeten Analog Digital Converter (ADC)/Digital Analog Converter (DAC)-Wandlers AD9963 ab. Dieser ist ebenfalls über die SPI-Schnittstelle durch die Low-CPU konfigurierbar, die Implementierung erfolgt über den w3\_ad\_controller Core.

Für 802.11p werden vorrangig Kanäle der Bandbreite 10MHz verwendet. Diese Bandbreite ist bereits im 802.11 Reference Design implementiert, muss jedoch in der Software der Low-CPU durch einen Aufruf der Funktion set\_phy\_samp\_rate(aktiviert werden. Der 10MHz-Modus wird dabei durch die Konstante PHY\_10M ausgewählt.

Im 802.11p Reference Design wird ist dies im wlan\_mac\_low\_11p-Projekt implementiert.

### 5.2 Validierung der Umsetzung am Spektrometer

Eine Möglichkeit die Implementierung auf der Plattform zur Validierung war die Auswertung des Ausgangssignals an einem Spektrometer. Zunächst wurde das Signal bei Einstellen des 802.11a-Standards gemessen.



Abbildung 7: Signal des Warp V3 Boards mit 802.11a

In der Auswertung ist gut zu erkennen, dass das Kit die eingestellte Centerfrequenz bei 5,2GHz genau trifft und auch die Bandbreite mit 20MHz passt. Als nächstes wurde das Mango v3 Kit auf den 802.11p-Standard eingestellt und das Ausgangssignal vermessen. Auch hier wird die eingestellte Centerfrequenz bei 5,9 GHz getroffen und auch die Bandbreite stimmt mit 10MHz. Somit konnte verifiziert werden, dass die Plattform den 802.11p PHY implementiert und das Mango v3 Kit standardkonform sendet.



Date: 11.DEC.2017 14:53:52

Abbildung 8: Signal des Warp v3 Boards mit 802.11p

#### 5.3 Ethernet-Schnittstelle

Für das Projekt wurde beschlossen, dass die Umsetzung von Funktionalität möglichst auf einem normalen Computer erfolgen soll. Die Gründe dafür sind, dass dort bereits eine Vielzahl von spezialisierten Tools (u.a. Wireshark und PCAP) vorhanden sind, deren Implementierung den Rahmen des Projekts bei weitem sprengen würde. Zusätzlich ermöglicht wird es dadurch einfacher ermöglicht, Fehler in der Software zu debuggen und 3rd-party Komponenten (wie beispielsweise MATLAB) anzubinden.

Die Realisierung dieser Design-Ziele erfolgt durch die Instrumentierung des WARP v3 Board über eome Ethernet-Schnittstelle. Darüber können sowohl Daten des WLAN-Kanals empfangen und an einen Computer weitergeleitet, als auch Daten von einem normalen Rechner als 802.11p Frames gesendet werden.

#### 5.3.1 Hardware

Das WARPv3 Board besitzt zwei 1 Gbps-Ethernet-Interfaces. Dabei ist Interface B durch das Reference-Design reserviert, um darüber Experimente steuern zu können[10]. Die Schnittstelle zur Datenübertragung wurde deshalb auf Interface A realisiert. Diese kann über ein normales RJ45 Ethernet-Kabel mit einem beliebigen Rechner verbunden werden.

#### 5.3.2 RFtap

Die Übertragung der WLAN-Frames über eine Ethernet-Schnittstelle ist nur möglich, wenn diese vorher in ein entsprechendes Transport-Protokoll verpackt werden. Dies ist dem Umstand geschuldet, dass 802.11-Frames keine gültigen Ethernet(-II)-Frames sind und umgekehrt. Würde das WARP-Board die empfangenen 802.11 Frames vollständig identisch auf die Ethernet-Schnittstelle übertragen, werden die Frames von der Netzwerkkarte des angeschlossenen Rechners verworfen und erreichen dessen Betriebssystem bzw. Anwendungen erst gar nicht.

Es wurden zwei verschiedene Protokolle zur Übertragung von 802.11 Frames über die Ethernet-Schnittstelle evaluiert: - radiotap, das spezialisiert ist auf "[...] 802.11 frame injection and reception"[11] - RFtap, ein Protokoll "[...] designed to provide Radio Frequency (RF) metadata about packets"[12] Für beide Protokolle existiert eine gute Unterstützung in bestehenden Netzwerk-Analyse Tools wie Wireshark. Im Rahmen des Projekts wurde das RFtap Protokoll in die High-CPU Software implementiert. Die Gründe dafür sind die einfachere Implementierung gegenüber radiotap und die erweiterte Funktionalität. Da ein RFtap-Frame verschiedenste Payload-Pakete verpacken kann, ist es unter anderem auch möglich, damit radiotap-Frames zu übertragen. RFtap kann folglich als Obermenge von radiotap angesehen werden. Zusätzlich ist es mit RFtap Möglich, die empfangenen Pakete um weitere Informationen (insbesondere physikalische Parameter) zu annotieren. Abbildung 9 zeigt schematisch den Aufbau eines RFtap-Frames.



Abbildung 9: RFtap Frame Aufbau.

Für die direkte Verbindung zwischen dem WARPv3 Board und einem Computer sind die verwendeten MAC- und IP-Adressen unkritisch, da auf den Interfaces in diesem Fall keine Filterung stattfindet. In der derzeitigen Implementierung sind die Felder daher leer (Wert 0). Für künftige Projekte wäre es denkbar, diese Informationen sinnvoll zu befüllen. Dies ermöglicht beispielsweise ein Routing von RFtap-Frames über gewöhnliche, kommerzielle Netzwerk-Hardware.

In Wireshark sind RFtap-Dissectors für UDP-Frames auf Destination-Port 52001 implementiert. Erkannt werden die Frames durch die Magic Numbers 0x52 0x46 0x74 0x61 (ascii: RFta) zu Beginn des Frames. Es folgt die Länge (unsigned integer, 2 Byte) des RFtap-Headers (ohne Datenteil!) in 32-bit Words und ein Flags-Bitfield (2 Byte), das die nachfolgenden Header-Flags spezifiziert[13]. Dabei können (aufgrund des Längenfelds) beliebige zusätzliche Felder an das Ende des Headers angefügt werden, die dann jedoch nicht durch einen Dissector abgedeckt werden können. Der RFtap-Frame endet mit dem RF-Payload. Besonders interessant ist die Angabe des Data Link Type (DLT)-Felds, da dadurch der Typ der Nutzdaten spezifiziert wird. Bei korrekter Angabe nutzt Wireshark dann automatisch den richtigen Dissec-

tor um die Payload zu analysieren (beispielsweise LINKTYPE\_IEEE802\_11, IEEE 802.11 wireless LAN Frame [9]).

Das Senden von Frames von einem Rechner erfolgt analog, in umgekehrter Reihenfolge.

### 6 Optimierungsmöglichkeiten und weitere Ideen

Author: Dominik Bayerl

Zum derzeitigen Zeitpunkt bestehen noch offene Punkte zur weiteren Optimierung der Software, die aufgrund des beschränkten zeitlichen Rahmes des Projektes nicht mehr umgesetzt werden konnten.

Dabei handelt es sich größtenteils um Unschönheiten und Performance-Maßnahmen in der Software der High-CPU (Sniffer-Applikation), die jedoch nicht die grundsätzliche Funktion einschränken. Einige Verbesserungen sollen im Folgenden knapp skizziert werden.

### 6.1 Optimierung des IP-Stacks

Der IP-Stack wird immer dann benötigt, wenn ein Paket vom Wireless auf das LAN-Interface übertragen wird und umgekehrt. Beispielsweise ist es zur Verpackung der WLAN-Frames notwendig, diese in das RFtap-Format zu bringen, wobei dieses aus einem UDP-Frame besteht. Derzeit ist dies in der Datei wlan\_mac\_high\_sniffer/rftap.c als Chainable-Funktionen implementiert. Dies bedeutet, dass die einzelnen Bestandteile des Ethernet-Frames stückweise konstruiert und dem Buffer hinzugefügt werden. Dadurch, dass der Buffer front-alloziert ist (d.h. es ist lediglich die Start-Adresse und die Länge des Buffers bekannt) ist es nicht möglich, die Header der Frames direkt dem Beginn des Buffers hinzuzufügen, da andernfalls der Datenbereich des Frames überschrieben werden würde. Um dies zu umgehen werden alle Header in einem separaten Buffer abgelegt und anschließend der Da-

tenteil an das Ende der Header kopiert (Funktion mpdu\_rx\_process() in wlan\_mac\_high\_sniffer/wlan\_mac\_sniffer.c). Der Kopiervorgang ist dabei potentiell ein Performance-Flaschenhals. Die Notwendigkeit eines einzelnen Buffers der den kompletten Ethernet-Frame enthält, ergibt sich durch die derzeitige Verwendung des Ethernet-Interfaces des FPGA im einfachen Direct Memory Access (DMA)-Modus. Die tatsächliche Übertragung der Daten auf die Ethernet-Schnittstelle erfolgt anschließend ohne weitere Beteiligung der CPU durch das Ethernet-Peripheral.

Im erweiterten DMA-Modus bietet der Ethernet-Intellectual Property Core (IP-Core) die Möglichkeit der Datenübertragung zur Ethernet-Schnittstelle aus verschiedenen Speicherbereichen. Dieses Konzept wird bei Xilinx als "Scatter-Gather-DMA" (grobe Übersetzung: Verstreutes-Sammeln-DMA) bezeichnet [3]. Die Funktionsweise besteht darin, dass der DMA-Schnittstelle nicht mehr die Buffer-Adresse und deren Länge übergeben wird, sondern die Adresse eines sogenannten "Buffer Descriptors". Diese Datenstruktur besteht unter anderem aus der Buffer-Adresse und einem Längenfeld (siehe Abb. 10). Sobald das DMA-Peripheral alle Daten aus dem im Buffer Descriptor referenzierten Buffers übertragen hat, wird ein Interrupt an die CPU ausgelöst.

Der Vorteil dieses Verfahrens besteht darin, dass eine zweite Indirektionsschicht eingeführt wird; dadurch ist es nicht mehr notwendig, dass sämtliche DMA-Daten sequentiell im Speicher liegen. Üblicherweise implementiert man dazu eine Single-Linked-List (First in First out (FIFO) Queue) aus Buffer-Descriptors, die nach jedem DMA-Interrupt weitergeschalten wird. Für den konkreten Fall der Ethernet-Frames ermöglicht dieses Verfahren, die einzelnen Header-Bestandteile unabhängig im Speicher ablegen zu können. Dadurch ist ein echter Zero-Copy Modus - also ohne Daten kopieren zu müssen - möglich.

### 6.2 Nutzung der CFO-Estimates

Im Empfangspfad des WARPv3 existiert bereits ein Block zur Korrektur eventuell vorhandener Frequenzabweichungen der Sender bzw. des Empfän-



Abbildung 10: Xilinx DMA Buffer Descriptors[3].

gers (siehe Abschnitt 3). Dabei wird mittels des Long training sequence (LTS)-Feldes über mehrere Frames die Frequenz des empfangenen Signals gegenüber der Center-Frequenz des gewählten Channels bestimmt und anschließend zur Korrektur der Fourier-Transformation der einzelnen Carriers genutzt.

In den meisten kommerziellen WiFi-Transceivern wird die Informationen anschließend verworfen, da sie für die darüberliegende Schicht (Layer 2, MAC Layer) nicht benötigt wird. Nicht so im WARP Reference Design: die geschätzte CFO wird durch die Low-CPU an die High-CPU in der Methode mpdu\_rx\_process() in der Datei wlan\_mac\_high\_sniffer/wlan\_mac\_sniffer.c als Feld cfo\_est der Struktur rx\_frame\_info\_t übergeben. Gleichermaßen wird die Information bereits durch die Sniffer-Applikation in den RFtap-Frames an die Ethernet-Schnittstelle übertragen (Flag 3, Frequency offset field is present). Dies ermöglicht die Auswertung der CFO-Estimates beispielsweise im Wireshark eines angeschlossenen Computers.

Die Information ist besonders deswegen interessant, da sie (unter anderem) für zwei Anwendungsfälle genutzt werden kann, die im Folgenden dagelegt werden sollen:

#### 6.2.1 Doppler-Effekt

Wie jedes elektromagnetische Signal unterliegen auch die 802.11p-WLAN Signale dem Doppler-Effekt. Dieser besagt, dass ein Signal der Frequenz  $f_S$  das von einem Sender S an einen Empfänger B derart übertragen wird, dass Sender und Empfänger eine Relativgeschwindigkeit  $v_S - v_B = v \neq 0$  besitzen, beim Beobachter eine Frequenzabweichung  $f_B = \frac{f_S}{\gamma} = f_S \sqrt{1 - \frac{v^2}{c^2}} \approx f_S \left(1 - \frac{v^2}{2c^2}\right)$  erfährt.

Diese Frequenzabweichung muss durch den Empfänger detektiert und kompensiert werden. Für die Anwendung WLAN wird dies durch die Korrektor der CFO übernommen. Hat ein Empfänger nun Kenntnis über den statischen CFO (bedingt durch ungenaue Oszillatoren) eines Senders, kann er durch die Messung des aktuellen CFO eine dynamische Frequenzabweichung bestimmen,

bei der der Doppler-Effekt eine nicht unerhebliche Rolle spielt. Für 802.11p bedeutet dies, dass zwei Fahrzeuge, die miteinander im Funkkontakt stehen, ihre gegenseitige Relativgeschwindigkeit ohne Zusatzhardware über die WLAN-Schnittstelle bestimmen könnten. Dies ermöglicht eine Reihe weiterer Funktionen, wie Notbremsassistenten, Adaptive Tempomaten und ähnliches.

#### 6.2.2 PHY-Fingerprinting

In einer separaten Teilgruppe des Projektes wurde ein Verfahren zur Manipulation von Funknetzen, sog. MAC-Spoofing und Evil-Twin-APs evaluiert. Die Verfahren basieren darauf, dass die Merkmale die zur Identifikation der Funkteilnehmer verwendet werden, sehr leicht manipulierbar sind (MAC-Adresse bzw. SSID/BSSID). Für nicht weiter kryptographisch gesicherte Netzwerke (Offene WLANs) stellen diese Attacken ein erhebliches Sicherheitsrisiko dar, da dadurch eine Reihe weiterer Angriffe (Man-in-the-middle, Phishing, ARP-Spoofing, ...) ermöglicht werden.

Das Mango-Board bietet gegenüber kommerzieller WLAN-Hardware die Möglichkeit, sämtliche Parameter der Funkübertragung zu erfassen, insbesondere auch die des physikalischen Layers, beispielsweise in Form der Center-Frequency-Offsets. Diese Parameter sind unabhängig von den gesendeten Daten, sondern werden ausschließlich durch die RF-Charakteristik der Hardware des Senders beeinflusst und eignen sich dadurch als Merkmal zur Identifikation eines einzelnen Sende-Moduls. Durch ein geeignetes Fingerprinting-Verfahren über mehrere verschiedene Merkmale (CFO-Estimates, Signal-Power, Noise-Power) kann dadurch eine Zuordnung anderer Merkmale (MAC-Adresse, SSID) zu einem physikalischen Sender geschaffen werden. Dadurch wird es ermöglicht, oben genannte Angriffe erkennen zu können, da im Falle eines vorhandenen Angreifers zwei verschiedene Sendemodule (mit unterschiedlichen Fingerprints) die selben High-Level Merkmale (MAC-Adresse, SSID) nutzen würden. [4]

#### 6.2.3 Linux Kernel

Im Verlauf des Projekts zeigte sich, dass der Ansatz des 802.11 Reference Designs als Bare-Metal Software (d.h. ohne Betriebssystem) mehrere Schwächen besitzt: eine Iteration der entwickelten Software bedingt stets eine komplette Neuprogrammierung des FPGA-Designs. Desweiteren ist es nicht ohne weiteres möglich, Konfigurationsparameter (Channel, Baseband, ...) während des Betriebs anpassen zu können. Diese Funktion wurde zwar rudimentär über eine UART-Konsole eingebaut, hat jedoch Schwächen in der Bedienbarkeit und Robustheit.

Weitere fehlende bzw. nur im Ansatz vorhandene Funktionen sind eine Debugging-Schnittstelle (xil\_printf() über die UART-Konsole), ein Scheduler (Scheduling auf der CPU-High implementiert, non-preemptive round-robin mit Auflösung im Millisekunden-Berich) und die Möglichkeit zur Nutzung der von Xilinx bereitgestellten Peripheral-Treiber (insbesondere die Ethernet-Schnittstelle). Diese offenen Punkte können durch den Einsatz eines Betriebssystems gelöst werden. Xilinx bietet bereits einen an die MicroBlaze-Architektur angepassten Linux Kernel [15] an. Zusätzlich sind für die meisten IP-Core Linux-Treiber vorhanden, die einfach integriert werden können [14].

Ungelöst ist dabei die Problematik der Treiber für benutzerdefinierte Peripherals - insbesondere für die radio\_controller, die zentraler Bestandteil des WARP Reference Designs sind. Hier ist eine Anpassung der standalone-Treiber an die Schnittstelle des Linux-Kernels notwendig.

# Abbildungsverzeichnis

| 1       | Die Warp Hardware von Mango Communications [5]                 | 2  |
|---------|----------------------------------------------------------------|----|
| 2       | Design des Warp v3 Kits [7]                                    | 3  |
| 3       | Übersicht über die Taktung des Mango v3 Kits [8]               | 4  |
| 4       | Zu setzende Register für die Auswahl des Interpolationsfilters | 4  |
| 5       | Aufbau des Warp 802.11 Reference Designs [6]                   | 6  |
| 6       | Frequenzen und Kanäle für IEEE 802.11<br>p nach $[2]$          | 8  |
| 7       | Signal des Warp V3 Boards mit 802.11a                          | 12 |
| 8       | Signal des Warp v3 Boards mit 802.11p                          | 13 |
| 9       | RFtap Frame Aufbau                                             | 15 |
| 10      | Xilinx DMA Buffer Descriptors[3]                               | 18 |
|         |                                                                |    |
| Tabelle | enverzeichnis                                                  |    |
| 1       | 802.11p Channels                                               | 10 |

### Literatur

- [1] max2828/max2829 single-/dual-band 802.11a/b/g world-band transceiver. 2004. URL: https://datasheets.maximintegrated.com/en/ds/MAX2828-MAX2829.pdf.
- [2] Draft ETSI EN 302 663 V1.2.0. EN 302 663. V1.2.0. ETSI. Nov. 2012.
- [3] logicore ip axi ethernet (v3.01a). 2012. URL: https://www.xilinx.com/support/documentation/ip\_documentation/axi\_ethernet/v3\_01\_a/ds759\_axi\_ethernet.pdf.
- [4] using rftap to detect mac spoofing. 2016. URL: https://rftap.github.io/blog/2016/09/01/rftap-wifi.html.
- [5] Mango Communications Inc. MANGO v3. 2017. URL: http://mangocomm.com/static/img/w3/w3%5C\_%20kit%5C\_%20med.jpg.
- [6] Mango Communications Inc. Ref. Architecture. 2017. URL: http://warpproject.org/trac/attachment/wiki/802.11/files/wlan%5C\_%20ref%5C\_%20des%5C\_%20arch.png.
- [7] Mango Communications Inc. v3 Design. 2017. URL: https://warpproject.org/trac/wiki/HardwareUsersGuides/WARPv3.
- [8] Mango Communications Inc. v3 Kit Clocking. 2017. URL: https://warpproject.org/trac/wiki/HardwareUsersGuides/WARPv3/Clocking.
- [9] link-layer header types | tcpdump/libpcap public repository. 2017. URL: http://www.tcpdump.org/linktypes.html.
- [10] Inc. Mango Communications. Mango 802.11 Reference Design Experiments Framework Documentation. 2017. URL: https://warpproject.org/docs/mango-wlan-exp/.
- [11] radiotap. URL: http://www.radiotap.org/.
- [12] rftap. URL: https://rftap.github.io/.
- [13] specifications. URL: https://rftap.github.io/specifications/.
- [14] xilinx wiki linux drivers. URL: http://www.wiki.xilinx.com/Linux+Drivers.
- [15] xilinx wiki microblaze. URL: http://www.wiki.xilinx.com/MicroBlaze#x-MicroBlaze% 20Linux.