

# Ausarbeitung eines Praktikums zur Vorlesung Architekturen der Digitalen Signalverarbeitung Entwurf einer Plattform und Programmierung in VHDL

Daniel Glaser

Lehrstuhl für Technische Elektronik Prof. Dr.-Ing. Dr.-Ing. habil. Robert Weigel

28. Januar 2007





Einführung





- Einführung
- 2 Konzept



- Einführung
  - 2 Konzept
  - Entwickungsplattform

# Übersicht



- Einführung
  - 2 Konzept
- Entwickungsplattform
- 4 VHDL-Programmierung



# Einführung

- 2 Konzept
- Entwickungsplattform
- 4 VHDL-Programmierung
- Zusammenfassung

# Überblick



- Einführung
  - Motivation
    - Zielsetzung
- 2 Konzept
- 3 Entwickungsplattform
  - Praktikumskonzept
- 4 VHDL-Programmierung
  - Vorgefertigte Module
  - Musterlösungen
  - Verfikation
  - Zusammenfassung
    - Ergebnisse



### Vorlesung: Architekturen Digitaler Signalverarbeitung

Analoge Konzepte in digitaler Hardware



- Analoge Konzepte in digitaler Hardware
- Algorithmen der digitalen Signalverarbeitung



- Analoge Konzepte in digitaler Hardware
- Algorithmen der digitalen Signalverarbeitung
- Optimierung von Algorithmen auf quantisierte Signale





- Analoge Konzepte in digitaler Hardware
- Algorithmen der digitalen Signalverarbeitung
- Optimierung von Algorithmen auf quantisierte Signale
- Simulationsbeispiele in MATLAB





### Vorlesung: Architekturen Digitaler Signalverarbeitung

- Analoge Konzepte in digitaler Hardware
- Algorithmen der digitalen Signalverarbeitung
- Optimierung von Algorithmen auf quantisierte Signale
- Simulationsbeispiele in MATLAB
- Beispiele realer Hardwareumsetzungen (Blockdiagramme)

4/20



- Analoge Konzepte in digitaler Hardware
- Algorithmen der digitalen Signalverarbeitung
- Optimierung von Algorithmen auf quantisierte Signale
- Simulationsbeispiele in MATLAB
- Beispiele realer Hardwareumsetzungen (Blockdiagramme)
- Keine Hardware "zum Anfassen"



#### Vorlesung: Architekturen Digitaler Signalverarbeitung

- Analoge Konzepte in digitaler Hardware
- Algorithmen der digitalen Signalverarbeitung
- Optimierung von Algorithmen auf quantisierte Signale
- Simulationsbeispiele in MATLAB
- Beispiele realer Hardwareumsetzungen (Blockdiagramme)
- Keine Hardware "zum Anfassen"
- Fehlende praktische Erfahrung der Studenten

4/20



Vorgabenanalyse





- Vorgabenanalyse
- Entwurf eines in sich geschlossenen Gesamtsytems



- Vorgabenanalyse
- ullet Entwurf eines in sich geschlossenen Gesamtsytems  $\Leftarrow$  Hagenberg



- Vorgabenanalyse
- $\bullet \ \, \text{Entwurf eines in sich geschlossenen Gesamtsytems} \leftarrow \text{Hagenberg} \\$
- Auswahl geeigneter Konzepte aus der Vorlesung



- Vorgabenanalyse
- $\bullet \ \, \text{Entwurf eines in sich geschlossenen Gesamtsytems} \leftarrow \text{Hagenberg} \\$
- Auswahl geeigneter Konzepte aus der Vorlesung ← Hagenberg



- Vorgabenanalyse
- $\bullet \ \, \text{Entwurf eines in sich geschlossenen Gesamtsytems} \leftarrow \text{Hagenberg} \\$
- Auswahl geeigneter Konzepte aus der Vorlesung ← Hagenberg
- Umsetzung der Algorithmen in MATLAB



- Vorgabenanalyse
- $\bullet \ \, \text{Entwurf eines in sich geschlossenen Gesamtsytems} \leftarrow \text{Hagenberg} \\$
- Auswahl geeigneter Konzepte aus der Vorlesung 

  Hagenberg
- Umsetzung der Algorithmen in MATLAB ← SA A. Schedel



- Vorgabenanalyse
- $\bullet \ \, \text{Entwurf eines in sich geschlossenen Gesamtsytems} \leftarrow \text{Hagenberg}$
- Auswahl geeigneter Konzepte aus der Vorlesung 

  Hagenberg
- Umsetzung der Algorithmen in MATLAB ← SA A. Schedel
- Auswahl einer Hardwareplattform



- Vorgabenanalyse
- $\bullet \ \, \text{Entwurf eines in sich geschlossenen Gesamtsytems} \leftarrow \text{Hagenberg}$
- $\bullet \ \, \text{Auswahl geeigneter Konzepte aus der Vorlesung} \leftarrow \text{Hagenberg} \\$
- Umsetzung der Algorithmen in MATLAB ← SA A. Schedel
- Auswahl einer Hardwareplattform
- Entwurf eines Praktikumsskripts



- Vorgabenanalyse
- $\bullet \ \, \text{Entwurf eines in sich geschlossenen Gesamtsytems} \leftarrow \text{Hagenberg}$
- Auswahl geeigneter Konzepte aus der Vorlesung 

  Hagenberg
- Umsetzung der Algorithmen in MATLAB ← SA A. Schedel
- Auswahl einer Hardwareplattform
- Entwurf eines Praktikumsskripts
- ⇒ Programmierung der Algorithmen in VHDL



- Vorgabenanalyse
- $\bullet \ \, \text{Entwurf eines in sich geschlossenen Gesamtsytems} \leftarrow \text{Hagenberg}$
- Auswahl geeigneter Konzepte aus der Vorlesung ← Hagenberg
- Umsetzung der Algorithmen in MATLAB ← SA A. Schedel
- Auswahl einer Hardwareplattform
- Entwurf eines Praktikumsskripts
- ⇒ Programmierung der Algorithmen in VHDL
- Problemanalyse und Vorhersage



- Vorgabenanalyse
- $\bullet \ \, \text{Entwurf eines in sich geschlossenen Gesamtsytems} \leftarrow \text{Hagenberg}$
- Auswahl geeigneter Konzepte aus der Vorlesung ← Hagenberg
- Umsetzung der Algorithmen in MATLAB ← SA A. Schedel
- Auswahl einer Hardwareplattform
- Entwurf eines Praktikumsskripts
- ⇒ Programmierung der Algorithmen in VHDL
- Problemanalyse und Vorhersage
- Durchführung des Praktikums



- Vorgabenanalyse
- $\bullet \ \, \text{Entwurf eines in sich geschlossenen Gesamtsytems} \leftarrow \text{Hagenberg}$
- Auswahl geeigneter Konzepte aus der Vorlesung 

  Hagenberg
- Umsetzung der Algorithmen in MATLAB ← SA A. Schedel
- Auswahl einer Hardwareplattform
- Entwurf eines Praktikumsskripts
- ⇒ Programmierung der Algorithmen in VHDL
- Problemanalyse und Vorhersage
- Durchführung des Praktikums ← zukünftig

# Überblick



- Einführung
  - Motivation
  - Zielsetzung
- 2 Konzept
- 3 Entwickungsplattform
  - Praktikumskonzept
- 4 VHDL-Programmierung
  - Vorgefertigte Module
  - Musterlösungen
  - Verfikation
  - Zusammenfassung
    - Ergebnisse



#### Gesamtsystem bestehend aus:

Sender bestehend aus:

- Sender bestehend aus:
  - (Pseudo-)Zufallszahlengenerator (PRN-Schieberegister)

- Sender bestehend aus:
  - (Pseudo-)Zufallszahlengenerator (PRN-Schieberegister)
  - Signalgenerator (DDS, CORDIC)

#### Gesamtsystem bestehend aus:

- Sender bestehend aus:
  - (Pseudo-)Zufallszahlengenerator (PRN-Schieberegister)
  - Signalgenerator (DDS, CORDIC)
  - Modulator (FSK)

7/20

#### Gesamtsystem bestehend aus:

- Sender bestehend aus:
  - (Pseudo-)Zufallszahlengenerator (PRN-Schieberegister)
  - Signalgenerator (DDS, CORDIC)
    - Modulator (FSK)
- Empfänger bestehend aus:

7/20

- Sender bestehend aus:
  - (Pseudo-)Zufallszahlengenerator (PRN-Schieberegister)
  - Signalgenerator (DDS, CORDIC)
    - Modulator (FSK)
- Empfänger bestehend aus:
  - Bandpassfilter (1 je Trägerfrequenz)

- Sender bestehend aus:
  - (Pseudo-)Zufallszahlengenerator (PRN-Schieberegister)
  - Signalgenerator (DDS, CORDIC)
  - Modulator (FSK)
- Empfänger bestehend aus:
  - Bandpassfilter (1 je Trägerfrequenz)
  - Hüllkurvendemodulator (1 je Trägerfrequenz)

- Sender bestehend aus:
  - (Pseudo-)Zufallszahlengenerator (PRN-Schieberegister)
  - Signalgenerator (DDS, CORDIC)
  - Modulator (FSK)
- Empfänger bestehend aus:
  - Bandpassfilter (1 je Trägerfrequenz)
  - Hüllkurvendemodulator (1 je Trägerfrequenz)
  - ► Tiefpassfilter (1 je Trägerfrequenz)

# Finden geeigneter Algorithmen für das Gesamts

### Gesamtsystem bestehend aus:

- Sender bestehend aus:
  - (Pseudo-)Zufallszahlengenerator (PRN-Schieberegister)
  - Signalgenerator (DDS, CORDIC)
  - Modulator (FSK)
- Empfänger bestehend aus:
  - Bandpassfilter (1 je Trägerfrequenz)
  - Hüllkurvendemodulator (1 je Trägerfrequenz)
  - Tiefpassfilter (1 je Trägerfrequenz)
  - Vergleicher (mit Hysterese)

7/20

# Finden geeigneter Algorithmen für das Gesamts

### Gesamtsystem bestehend aus:

- Sender bestehend aus:
  - (Pseudo-)Zufallszahlengenerator (PRN-Schieberegister)
  - Signalgenerator (DDS, CORDIC)
  - Modulator (FSK)
- Empfänger bestehend aus:
  - Bandpassfilter (1 je Trägerfrequenz)
  - Hüllkurvendemodulator (1 je Trägerfrequenz)
  - Tiefpassfilter (1 je Trägerfrequenz)
  - Vergleicher (mit Hysterese)
- Weitere Schnittstellenmodule

# Finden geeigneter Algorithmen für das Gesamts

### Gesamtsystem bestehend aus:

- Sender bestehend aus:
  - (Pseudo-)Zufallszahlengenerator (PRN-Schieberegister)
  - Signalgenerator (DDS, CORDIC)
  - Modulator (FSK)
- Empfänger bestehend aus:
  - Bandpassfilter (1 je Trägerfrequenz)
  - Hüllkurvendemodulator (1 je Trägerfrequenz)
  - Tiefpassfilter (1 je Trägerfrequenz)
  - Vergleicher (mit Hysterese)
- Weitere Schnittstellenmodule
- Fehlerkorrekturhilfen

## Konzeptdiagramme





Abbildung: FIR in Linearphasenstruktur



Abbildung: PRN-Register

Abbildung: Sender Blockschaltbild

### Überblick



- Einführung
  - Motivation
  - Zielsetzung
- 2 Konzept
- 3 Entwickungsplattform
  - Praktikumskonzept
- 4 VHDL-Programmierung
  - Vorgefertigte Module
  - Musterlösungen
  - Verfikation
- Zusammenfassung
  - Ergebnisse



Rahmenbedingungen (aus Konzept)



- Rahmenbedingungen (aus Konzept)
- Kernkomponente FPGA



- Rahmenbedingungen (aus Konzept)
- Kernkomponente FPGA
- Entwicklungssystem



- Rahmenbedingungen (aus Konzept)
- Kernkomponente FPGA
- Entwicklungssystem
  - Verfügbare Evaluierungsboards



- Rahmenbedingungen (aus Konzept)
- Kernkomponente FPGA
- Entwicklungssystem
  - Verfügbare Evaluierungsboards
  - Design eines eigenen Systems



- Rahmenbedingungen (aus Konzept)
- Kernkomponente FPGA
- Entwicklungssystem
  - Verfügbare Evaluierungsboards
  - Design eines eigenen Systems
- ⇒ Eigendesign



### Eigenes System:

Rahmenbedingungen (2· ≈ 300 €, 15· ≈ 200 €)



### Eigenes System:

- Rahmenbedingungen (2· ≈ 300 €, 15· ≈ 200 €)
- Auswahl geeigneter Bauteile



### Eigenes System:

- Rahmenbedingungen (2· ≈ 300 €, 15· ≈ 200 €)
- Auswahl geeigneter Bauteile
- Schaltplanerstellung



### Eigenes System:

- Rahmenbedingungen (2· ≈ 300 €, 15· ≈ 200 €)
- Auswahl geeigneter Bauteile
- Schaltplanerstellung
- Layout (Platzierung und Entflechtung)



11/20



### Eigenes System:

- Rahmenbedingungen (2· ≈ 300 €, 15· ≈ 200 €)
- Auswahl geeigneter Bauteile
- Schaltplanerstellung
- Layout (Platzierung und Entflechtung)
- Aufbau

11/20

### Eigenes System:

- Rahmenbedingungen (2·  $\approx$  300 €, 15·  $\approx$  200 €)
- Auswahl geeigneter Bauteile
- Schaltplanerstellung
- Layout (Platzierung und Entflechtung)
- Aufbau
- Fehleranalyse

### Eigenes System:

- Rahmenbedingungen (2·  $\approx$  300 €, 15·  $\approx$  200 €)
- Auswahl geeigneter Bauteile
- Schaltplanerstellung
- Layout (Platzierung und Entflechtung)
- Aufbau
- Fehleranalyse

# de)

### Eigenes System:

- Rahmenbedingungen (2· ≈ 300 €, 15· ≈ 200 €)
- Auswahl geeigneter Bauteile
- Schaltplanerstellung
- Layout (Platzierung und Entflechtung)
- Aufbau
- Fehleranalyse

### 3D-Modell des SPATES



- Grundlegend: Starke Abstraktion der Hardware
- Aufbau des Wissens in kleinen Teilen
  - Vorgefertigtes Modul mit kleiner "Leerstelle"

Auf häufige Anfänger-Fehler direkt hinweisen

- Grundlegend: Starke Abstraktion der Hardware
- Aufbau des Wissens in kleinen Teilen
  - Vorgefertigtes Modul mit kleiner "Leerstelle"
  - Grobe Vorgabe des inneren Toplevels
- Auf häufige Anfänger-Fehler direkt hinweisen

### Praktikumskonzept



Institute for Electrotechnics Engineering

- Grundlegend: Starke Abstraktion der Hardware
- Aufbau des Wissens in kleinen Teilen
  - Vorgefertigtes Modul mit kleiner "Leerstelle"
  - Grobe Vorgabe des inneren Toplevels
  - Vorgabe der Ports
- Auf häufige Anfänger-Fehler direkt hinweisen



- Grundlegend: Starke Abstraktion der Hardware
- Aufbau des Wissens in kleinen Teilen
  - Vorgefertigtes Modul mit kleiner "Leerstelle"
  - Grobe Vorgabe des inneren Toplevels
  - Vorgabe der Ports
  - Völlig selbständige Programmierung der Aufgabe
- Auf häufige Anfänger-Fehler direkt hinweisen

### Abstraktionsmodell

Der Toplevel im Toplevel



### Hardwareabstraktion



### Überblick



- Einführung
  - Motivation
  - Zielsetzung
- 2 Konzept
- 3 Entwickungsplattform
  - Praktikumskonzept
- 4 VHDL-Programmierung
  - Vorgefertigte Module
  - Musterlösungen
  - Verfikation
  - Zusammenfassung
    - Ergebnisse

Hardwareabstraktion im Detail

### Vorgefertigte Module: Abstraktionmodule

Initialisierungmodul



Hardwareabstraktion im Detail



- Initialisierungmodul
- Takterzeugung



# institute for Electrotechnics Engineering

- Initialisierungmodul
- Takterzeugung
- AD- bzw. DA-Umsetzer ( $l^2S$ -Schnittstelle  $\Rightarrow$  parallel)

Hardwareabstraktion im Detail



- Initialisierungmodul
- Takterzeugung
- AD- bzw. DA-Umsetzer ( $l^2S$ -Schnittstelle  $\Rightarrow$  parallel)
- Vorverstärkerregelung



# VHDL-Programierung Hardwareabstraktion im Detail



# nstitute for Electrotechnics Engineering

- Initialisierungmodul
- Takterzeugung
- AD- bzw. DA-Umsetzer ( $l^2S$ -Schnittstelle  $\Rightarrow$  parallel)
- Vorverstärkerregelung
- 7-Segmentdecoder

- Initialisierungmodul
- Takterzeugung
- AD- bzw. DA-Umsetzer ( $l^2S$ -Schnittstelle  $\Rightarrow$  parallel)
- Vorverstärkerregelung
- 7-Segmentdecoder
- Mikrofonvorverstärkerregelung

# VHDL-Programierung Hardwareabstraktion im Detail



- Initialisierungmodul
- Takterzeugung
- AD- bzw. DA-Umsetzer ( $l^2S$ -Schnittstelle  $\Rightarrow$  parallel)
- Vorverstärkerregelung
- 7-Segmentdecoder
- Mikrofonvorverstärkerregelung
- Pegelanzeige-Abstraktion



# nstitute for Electrotechnics Engineering

- Initialisierungmodul
- Takterzeugung
- AD- bzw. DA-Umsetzer ( $l^2S$ -Schnittstelle  $\Rightarrow$  parallel)
- Vorverstärkerregelung
- 7-Segmentdecoder
- Mikrofonvorverstärkerregelung
- Pegelanzeige-Abstraktion
- Schalter-/Tasterentprellung

GE)

Hardwareabstraktion im Detail

Studentische Module: Musterlösungen

Erste Schritte: Multiplexer



Hardwareabstraktion im Detail



### Studentische Module: Musterlösungen

- Erste Schritte: Multiplexer
- (Pseudo-)Zufallszahlengenerator



Hardwareabstraktion im Detail



### Studentische Module: Musterlösungen

- Erste Schritte: Multiplexer
- (Pseudo-)Zufallszahlengenerator
- Signalgenerator



Hardwareabstraktion im Detail



- Erste Schritte: Multiplexer
- (Pseudo-)Zufallszahlengenerator
- Signalgenerator
- Pegelanzeige (für Fehlersuche)

Hardwareabstraktion im Detail



- Erste Schritte: Multiplexer
- (Pseudo-)Zufallszahlengenerator
- Signalgenerator
- Pegelanzeige (für Fehlersuche)
- Modulator



Hardwareabstraktion im Detail



- Erste Schritte: Multiplexer
- (Pseudo-)Zufallszahlengenerator
- Signalgenerator
- Pegelanzeige (für Fehlersuche)
- Modulator
- Bandpass (Suboptimal)



Hardwareabstraktion im Detail



- Erste Schritte: Multiplexer
- (Pseudo-)Zufallszahlengenerator
- Signalgenerator
- Pegelanzeige (für Fehlersuche)
- Modulator
- Bandpass (Suboptimal)
- Bandpass (Optimal)

Hardwareabstraktion im Detail



- Erste Schritte: Multiplexer
- (Pseudo-)Zufallszahlengenerator
- Signalgenerator
- Pegelanzeige (für Fehlersuche)
- Modulator
- Bandpass (Suboptimal)
- Bandpass (Optimal)
- Demodulator

Hardwareabstraktion im Detail



- Erste Schritte: Multiplexer
- (Pseudo-)Zufallszahlengenerator
- Signalgenerator
- Pegelanzeige (für Fehlersuche)
- Modulator
- Bandpass (Suboptimal)
- Bandpass (Optimal)
- Demodulator
- Tiefpass

Hardwareabstraktion im Detail



### Studentische Module: Musterlösungen

- Erste Schritte: Multiplexer
- (Pseudo-)Zufallszahlengenerator
- Signalgenerator
- Pegelanzeige (für Fehlersuche)
- Modulator
- Bandpass (Suboptimal)
- Bandpass (Optimal)
- Demodulator
- Tiefpass
- Signalregenerierung

16/20

Hardwareabstraktion im Detail



- Erste Schritte: Multiplexer
- (Pseudo-)Zufallszahlengenerator
- Signalgenerator
- Pegelanzeige (für Fehlersuche)
- Modulator
- Bandpass (Suboptimal)
- Bandpass (Optimal)
- Demodulator
- Tiefpass
- Signalregenerierung
- Hysterese

Hardwareabstraktion im Detail



- Erste Schritte: Multiplexer
- (Pseudo-)Zufallszahlengenerator
- Signalgenerator
- Pegelanzeige (für Fehlersuche)
- Modulator
- Bandpass (Suboptimal)
- Bandpass (Optimal)
- Demodulator
- Tiefpass
- Signalregenerierung
- Hysterese
- Zusammenschaltung



Verifiaktion: Testbenches



#### Verifikation

- Alle Module wurden verifiziert
- Können den Studenten als Verifikation dienen

### Beispiel: Bandpass (optimal)



## Überblick



- Einführung
  - Motivation
  - Zielsetzung
- 2 Konzept
- EntwickungsplattformPraktikumskonzept
- '
- VHDL-ProgrammierungVorgefertigte Module
  - Mustarläsungen
  - Musterlosungen
  - Verfikation
- Zusammenfassung
  - Ergebnisse



MATLAB ⇔ VHDL aufeinander abgleichen



- MATLAB ⇔ VHDL aufeinander abgleichen
- VHDL-Programierung erfolgreich



- MATLAB ⇔ VHDL aufeinander abgleichen
- VHDL-Programierung erfolgreich
  - Vorgefertigte Module arbeiten hervorragend in der Simulation



- MATLAB ⇔ VHDL aufeinander abgleichen
- VHDL-Programierung erfolgreich
  - Vorgefertigte Module arbeiten hervorragend in der Simulation
  - Musterlösungen sind portabel, gut strukturiert, kommentiert



- MATLAB ⇔ VHDL aufeinander abgleichen
- VHDL-Programierung erfolgreich
  - Vorgefertigte Module arbeiten hervorragend in der Simulation
  - Musterlösungen sind portabel, gut strukturiert, kommentiert
    - Testbenches auch für Studenten geeignet



- MATLAB ⇔ VHDL aufeinander abgleichen
- VHDL-Programierung erfolgreich
  - Vorgefertigte Module arbeiten hervorragend in der Simulation
  - Musterlösungen sind portabel, gut strukturiert, kommentiert
  - Testbenches auch für Studenten geeignet
- Hardware reparieren





- MATLAB ⇔ VHDL aufeinander abgleichen
- VHDL-Programierung erfolgreich
  - Vorgefertigte Module arbeiten hervorragend in der Simulation
  - Musterlösungen sind portabel, gut strukturiert, kommentiert
  - Testbenches auch für Studenten geeignet
- Hardware reparieren
- VHDL-Code in Hardware verifizieren



- MATLAB ⇔ VHDL aufeinander abgleichen
- VHDL-Programierung erfolgreich
  - Vorgefertigte Module arbeiten hervorragend in der Simulation
  - Musterlösungen sind portabel, gut strukturiert, kommentiert
  - Testbenches auch für Studenten geeignet
- Hardware reparieren
- VHDL-Code in Hardware verifizieren
- Gesamtsystem verifizieren



- MATLAB ⇔ VHDL aufeinander abgleichen
- VHDL-Programierung erfolgreich
  - Vorgefertigte Module arbeiten hervorragend in der Simulation
  - Musterlösungen sind portabel, gut strukturiert, kommentiert
  - Testbenches auch für Studenten geeignet
- Hardware reparieren
- VHDL-Code in Hardware verifizieren
- Gesamtsystem verifizieren
- Den ersten Testlauf absolvieren



Noch Fragen?

Unklarheiten, Detailiertere Informationen? Vielen Dank für Ihre Aufmerksamkeit!!!