Aula 11: 1 de 12

# Aula 11 - Declaração de tipos, Vetores, Matrizes e Memórias

Aula 11: 2 de 12

# Tópicos da aula

- Tipos
- Vetores e Matrizes
- Memória RAM
- Memória ROM

Aula 11: 3 de 12

## Declaração de Tipo

```
TYPE temperatura IS (baixa, media, alta);
TYPE cores IS ('R', 'G', 'B');
```

Declaração de tipo enumerado.



Aula 11: 4 de 12

## Declaração de Subtipo

```
TYPE integer IS RANGE -2147483648 TO 2147483647;
SUBTYPE natural IS integer RANGE 0 TO integer'HIGH;
SUBTYPE positive IS integer RANGE 1 TO integer'HIGH;
```

Subtipos declarados no pacote padrão.

Aula 11: 5 de 12

## Vetores unidimensionais



Ilustração de vetores unidimensionais contendo elementos tipo " CHARACTER ".



Aula 11: 6 de 12

## Vetores multidimensionais

```
ENTITY teste_e1 IS
   END teste e1;
 3
   ARCHITECTURE teste OF teste_e1 IS
 5
    TYPE vetor_2d IS ARRAY (0 TO 7) OF BIT_VECTOR(3 DOWNTO 0);
 6
     TYPE vetor_3d IS ARRAY (0 TO 2) OF vetor_2d;
 7
     SIGNAL s_2d, t_2d: vetor_2d;
 9
    CONSTANT c_2d: vetor_2d := \{0 \text{ TO } 2 = >('0', '0', '0', '0'), \text{ OTHERS } = > ('1', '0', '1', '1')\};
     SIGNAL s 3d, t 3d: vetor 3d;
10
11
12
   BEGIN
13
    s_2d(7)(2) \le c_2d(7)(1);
                                                   -- 1 elemento
    s 2d(3) \le "1000";
                                                   -- 1 indice
14
15
    s_2d(4 TO 6) <= ("1010", OTHERS => "1011"); -- faixa de indices
16
    s 2d(0 TO 2) <= c 2d(3 TO 5); -- faixa de indices
17
    t_2d <= c_2d;
                                                   -- vetor completo
18
19
    s_3d(2)(7)(3) \le c_2d(7)(1);
                                                      -- 1 elemento
20
    s_3d(0)(1)(2 DOWNTO 0) \le c_2d(3)(3 DOWNTO 1); -- faixa
21
    s_3d(1)(2 TO 3) \le c_2d(5 TO 6);
                                                      -- faixa
22
    t_3d(2) <= c_2d;
                                                      -- faixa
23
     t_3d(0 \text{ TO } 1) \le c_2d \& c_2d;
                                                      -- faixa
24
   END teste:
```



Aula 11: 7 de 12

## Memórias – N x M





Aula 11: 8 de 12

## Ex.: memória de 32 x 4



Aula 11: 9 de 12

## ROM (Read Only Memory)







Aula 11: 10 de 12

## RAM (Random Access Memory)







Aula 11: 11 de 12

```
library IEEE;
 2
      use IEEE.STD LOGIC 1164.ALL;
      use IEEE.STD LOGIC arith.ALL;
      use IEEE.STD_LOGIC_unsigned.ALL;
     entity MEMORIA is
           Generic(
 8
                   p DATA WIDTH : INTEGER := 16;
                                                           -- Número de bits dos dados.
 9
                   p_ADD_WIDTH
                                  : INTEGER := 6
                                                         -- Número de bits dos endereços.
10
           );
11
          Port (
12
                 i CLK
                          : in STD LOGIC;
13
                 i DATA
                          : in STD LOGIC VECTOR ((p DATA WIDTH-1) downto 0);
14
                          : in STD LOGIC;
                 i WE
15
                          : in STD LOGIC VECTOR ((p ADD WIDTH-1) downto 0);
                 i ADDR
                          : in STD_LOGIC_VECTOR ((p_ADD_WIDTH-1) downto 0);
16
                 i ADDW
17
                 o DATA
                          : out STD_LOGIC_VECTOR ((p_DATA_WIDTH-1) downto 0)
18
19
     end MEMORIA;
20
21
    architecture Behavioral of MEMORIA is
22
23
          type MEM TYPE is array(i ADDR'range) of std logic vector(i DATA'range);
24
          signal w MEMORIA RAM : MEM TYPE;
25
26
    begin
27
28
              -- Process de egcritura
29
              process(i CLK) begin
30
                  if rising edge(i_CLK) then
31
                      if (i WE = '1') then
32
                          w_MEMORIA_RAM(conv_integer(i_ADDW)) <= i_DATA;</pre>
33
                      end if;
34
35
                      o DATA <= w MEMORIA RAM(conv_integer(i_ADDR));</pre>
36
                  end if;
37
              end process;
38
39
      end Behavioral:
```

Aula 11: 12 de 12

# FIM AULA 11