#### Paralleles Rechnen

GPGPU mit NVIDIA CUDA - Speicherarten

# Peter Kulczycki peter.kulczycki<AT>fh-hagenberg.at

Department of Medical Informatics and Bioinformatics University of Applied Sciences Upper Austria Softwarepark 11, 4232 Hagenberg, Austria

Version 1.02.29452 - 14. Oktober 2015

# Speicher / Übersicht



Die Speicherhierarchie auf der  $\mathsf{GPU}$ 

#### Speicher / Variable Type Qualifiers

Diese Attribute für Variablen bestimmen, in welchem Speicherbereich eine Variable auf dem Device abgelegt wird [NVIDIA, 2015, CUDA C Programming Guide, Kapitel B.2 und E.2.2]:

| Attribut | Memory   | Lifet. | Scope                                                    |
|----------|----------|--------|----------------------------------------------------------|
| constant | constant | Арр.   | alle Threads in einem Grid,<br>Host (cudaMemcpyToSymbol) |
| device   | global   | App.   | alle Threads in einem Grid,<br>Host (cudaMemcpy)         |
| managed  | global   | App.   | wiedevice, direkter<br>Zugriff via Zeiger vom Host       |
| shared   | shared   | Block  | alle Threads in einem Block                              |

**Anmerkung:** Wird ein C-Array mit extern \_\_shared\_\_ deklariert, dann bestimmt der dritte Parameter in der *execution configuration* die Größe dieses C-Arrays. Siehe dazu Folie 3-20.

#### Speicher / Variablendefinitionen

Variablen werden, abhängig von ihrer genauen Definition, in unterschiedlichen Speicherregionen abgelegt:

| Definition    | Memory   | Speed             | Lifet. | Scope  |
|---------------|----------|-------------------|--------|--------|
| T v;          | register | on-chip           | Thread | Thread |
| T v [10];     | local    | uncached off-chip | Thread | Thread |
| shared T v;   | shared   | on-chip           | Block  | Block  |
| device T v;   | global   | uncached off-chip | App.   | Grid   |
| constant T v; | constant | cached off-chip   | App.   | Grid   |

**Anmerkung:** Skalare Variablen ohne Attribute in ihren Definitionen werden im *register memory* abgelegt. C-Arrays ohne Attribute werden im (*thread-*)*local memory* abgelegt.

#### Speicher / Variablendefinitionen

Variablen (bzw. die damit assoziierten Speicherbereiche) können in den folgenden Kontexten definiert und verwendet werden:

- Vom Host aus kann Speicher im global memory allokiert (und dann natürlich auch verwendet) werden. Zum Beispiel mit den API-Funktionen cudaMalloc, cudaMallocHost, cudaMallocPitch, cudaHostGetDevicePointer, cudaMemcpy, cudaMemcpy2D, cudaMemset und cudaFree.
- ② Globale Variablen, die mit den Attributen \_\_constant\_\_ und \_\_device\_\_ versehen sind, k\u00f6nnen vom Host aus verwendet werden. Ben\u00f6tigt wird dazu die API-Funktion cudaGetSymbolAddress.
- Im Kernel können lokale Skalare und lokale C-Arrays definiert werden (ohne Attribute bzw. mit dem Attribut \_\_shared\_\_). Diese Variablen sind vom Host aus nicht verwendbar.
- Die Größe des shared memory kann vom Host aus definiert werden. Siehe dazu Folie 3-20.

# Speicher / Local Memory

- 1 Die lokale Variable s wird in einem Register abgelegt.
- ② Die lokale Variable v wird im local memory abgelegt (ein Register ist nicht indizierbar).
- 3 Stehen nicht genügend Register zur Verfügung, dann wird auf den *local memory* ausgewichen.
- Die Größe eines C-Arrays muss ein Literal sein (so ist z. B. die Definition int v [n]; nicht erlaubt).
- **⑤** Der *local memory* ist eigentlich kein eigener Speicher, er ist ein Bereich im *global memory*.

# Speicher / Shared Memory

- Shared memory ist (fast) so schnell wie register memory.
- 2 Alle Threads in einem Block können untereinander über den shared memory kommunizieren. (Threads in unterschiedlichen Blöcken können nur über den global memory kommunizieren.)
- Auf manchen Plattformen (z. B. Fermi) sind shared memory und L1 cache durch dieselbe Hardware dargestellt.
- Die Größe des shared memory kann dynamisch festgelegt werden. Siehe dazu Folie 3-20.

**Anmerkung:** Die Reihenfolge, in der die Threads eines Blocks auf ihren *shared memory* zugreifen, ist undefiniert:

```
1 __device__ void kernel () {
2    __shared__ int i;
3    i = threadIdx.x; // race condition, use e.g. __syncthreads
4 }
```

#### Speicher / Shared Memory

Werden mehrere C-Arrays mit extern \_\_shared\_\_ deklariert, so liegen sie alle "übereinander" an derselben Adresse im *shared memory*:

```
1 extern __shared__ int a []; // e.g. m elements
2 extern __shared__ int b []; // e.g. n elements; but a == b
```

Beide C-Arrays sind in einem einzelnen C-Array hintereinander abzulegen und dann vom Programmierer durch geeignete Indizierung zu trennen:

```
1  extern __shared__ int a_and_b []; // m + n elements
2
3  // ...
4
5  a_and_b[0 + i] // i.e., a[i]
6  a_and_b[m + j] // i.e., b[j]
```

#### Speicher / Shared Memory

Die allgemeine Strategie im Zusammenspiel von *shared memory* und *global memory*:

- Die zu verarbeitenden Daten werden vom global memory in den shared memory kopiert.
- 2 Die Daten werden im shared memory verarbeitet.
- 3 Die Daten werden vom *shared memory* wieder in den *global memory* zurückkopiert.

# Speicher / Global Memory

```
__constant__ int v0 [32]; // in constant memory
1
         int v1 [32]; // on host
2
3
   cudaMemcpvToSymbol (v0, v1, 32 * sizeof (int));
4
   cudaMemcpvFromSvmbol (v1. v0. 32 * sizeof (int)):
6
7
8
   __device__ int v2; // in global memory
9
             int v3 = 42: // on host
10
11
   cudaMemcpvToSvmbol (v2, &v3, sizeof (int));
12
13
14
15
   __device__ int * p0; // in global memory
16
              int * p1; // on host
17
18
  cudaMalloc (&p1, 32 * sizeof (int));
19
   cudaMemcpyToSymbol (p0, &p1, sizeof (int *));
20
```

Siehe dazu [NVIDIA, 2015, CUDA C Programming Guide, Kapitel 3.2.2] (symbol bezeichnet eine Variable im global oder im constant memory).

#### Speicher / Pinned-, Mapped-, WC-Memory

Page-locked host memory (auch pinned memory) ist Speicher auf dem Host, der vom Betriebssystem nicht ausgelagert wird (virtual memory).

- ① Das Kopieren von Daten zwischen Host und Device kann parallel zum Ablauf eines Kernels erfolgen. [NVIDIA, 2015, CUDA C Programming Guide, Kapitel 3.2.5]
- Page-locked host memory kann in den Adressraum eines Devices eingeblendet werden. Dadurch kann aufwändiges Kopieren zwischen Host und Device vermieden werden. [NVIDIA, 2015, CUDA C Programming Guide, Kapitel 3.2.4.3]
- Auf Systemen mit einem Front-Side Bus (CPU PCle GPU) bietet page-locked host memory die größte Bandbreite.

**Anmerkung:** Page-locked host memory sollte trotz seiner Vorteile nicht zu häufig verwendet werden. Reduziert er doch den verfügbaren Hauptspeicher am Host, die Gesamtrechenleistung des Systems kann darunter leiden.

#### Speicher / Pinned-, Mapped-, WC-Memory

Die API-Funktionen cudaMallocHost and cudaFreeHost allokieren page-locked host memory bzw. geben ihn wieder frei. Mit der API-Funktion cudaHostRegister kann ein auf dem Host mit malloc allokierter Speicherbereich gesperrt werden (page-locked).

Mögliche Werte für den Parameter flags der API-Funktion cudaMallocHost sind (cudaHostAllocXXX):

| Default       | Keine Wirkung (die API-Funktionen cudaHostAlloc und cudaMallocHost sind synonym).                                                                       |
|---------------|---------------------------------------------------------------------------------------------------------------------------------------------------------|
| Mapped        | Blendet den Speicher in den CUDA-Adressraum ein (zero copy, mapped, canMapHostMemory, cudaSetDeviceFlags, cudaDeviceMapHost, cudaHostGetDevicePointer). |
| Portable      | Alle CUDA-Kontexte (nicht nur der aktuelle) betrachten den Speicher als gesperrt.                                                                       |
| WriteCombined | Allokiert den Speicher als write-combining memory.                                                                                                      |

### Speicher / Pinned-, Mapped-, WC-Memory

```
cudaDeviceProp props;
    cudaGetDeviceProperties (&props, 0); // device #0
3
   if (props.canMapHostMemory) {
       cudaSetDeviceFlags (cudaDeviceMapHost):
5
       // allocate page-locked (pinned) host memory
       cudaMallocHost (/*...*/);
       cudaMalloc (/*...*/);
10
      // allocate zero-copy (mapped) host memory
11
       cudaMallocHost (/*...*/);
12
       cudaHostGetDevicePointer (/*...*/);
13
14
      // ...
15
16
       cudaFree (/*...*/); // omit when zero-copy
17
       cudaFreeHost (/*...*/):
18
19 }
```

**Anmerkung:** Page-locked host memory wird by default als "cachebar" allokiert.

# **Speicher / Write-Combining Memory**

- Wenn page-locked host memory als write-combining memory allokiert wird, dann werden die entsprechenden L1- und L2-Cache-Ressourcen freigegeben. Andere Caches können dadurch größer werden.
- 2 Auch entfällt dadurch der Aufwand für Cache-Kohärenzprotokolle (snooping). Die Bandbreite kann um bis zu 40 % steigen.
- ① Der Host kann auf write-combining memory schreibend zwar sehr schnell, lesend aber nur sehr langsam zugreifen. Daher wird dieser Speicher verwendet, um Daten vom Host zum Device zu übertragen, aber nicht umgekehrt.

#### Ablauf / Threads und Warps

Software-Hierarchie: Grid - Block - Thread Hardware-Hierarchie: Processor - SM - Core

- Threads werden zu Blöcken gruppiert.
- Alle Threads eines Blocks werden in einem Streaming-Multiprocessor (SM) ausgeführt.
- Jeder SM hat einen shared memory, mit dessen Hilfe die Threads eines Blocks kommunizieren können.
- Alle Threads eines Blocks müssen fertig abgelaufen sein, bevor ein anderer Block "geschedult" werden kann.
- Hardware-Schedulers ordnen die Threads eines Blocks einem SM zu.
- Mat ein SM mehr Ressourcen, so kann der Scheduler mehrere Blöcke einem SM zuordnen.
- 2 Es wird keine Ausführungsreihenfolge unter den Threads definiert.

#### Ablauf / Threads und Warps

- Ein SM startet Threads immer in Gruppen zu 32. Diese 32 Threads werden Warp genannt.
- 2 Warps werden durch einen Warp-Scheduler verwaltet.
- Pro SM läuft immer nur ein Warp.
- Der execution context eines Warps (IP, Registers etc.) wird von der Hardware verwaltet.
- ⑤ Der context-switch zwischen zwei Warps eines SMs verursacht keine Kosten.
- ⑤ Die Threads eines Warps sollten immer dieselbe Anweisung ausführen (SIMD). Führt der Programmpfad (if, while) einzelne Threads eines Warps in unterschiedliche Richtungen (control flow divergence), so werden die verschiedenen Ausführungspfade serialisiert.
- War Hängt der Programmpfad von der thread id ab, so sollte die Verzweigungsbedingung nur von threadIdx / 32 abhängen.

### Ablauf / Vereinigter Zugriff auf Global Memory

- Greifen die Threads eines Warps schreibend oder lesend auf den global memory zu, dann verbindet das Device diese Zugriffe, falls möglich, zu einem einzigen.
- Auf wieviele Speicherzugriffe ein Device die 32 Zugriffe der Threads eines Warps reduzieren kann hängt davon ab, wie viele cache lines von diesen 32 Zugriffen betroffen sind.
- Eine cache line des L1-Caches hat 128 Bytes. Eine cache line des L2-Caches hat 32 Bytes.

Siehe dazu [NVIDIA, 2015, CUDA C Programming Guide, Kapitel 9.2.1].

### Ablauf / Vereinigter Zugriff auf Global Memory



Der Zugriff auf die Speicher der GPU

#### Ablauf / Function Type Qualifiers

Diese Attribute für Funktionen bestimmen, wo eine Funktion läuft und wer sie aufrufen kann [NVIDIA, 2015, CUDA C Programming Guide, Kapitel B.1]:

| Attribut | läuft auf | Aufruf von                               |
|----------|-----------|------------------------------------------|
| device   | Device    | Device                                   |
| global   | Device    | Host, Device (ab compute capability 3.x) |
| host     | Host      | Host                                     |

**Anmerkung:** Mit \_\_global\_\_ versehene Funktionen laufen asynchron und müssen void retournieren. Eine Funktion ohne Attribut erhält implizit das Attribut \_\_host\_\_. Die Attribute \_\_device\_\_ und \_\_host\_\_ können miteinander verwendet werden. Andere Kombinationen sind nicht zulässig.

#### Ablauf / Execution Configuration

Wird eine mit dem Attribut \_\_global\_\_ versehene Funktion aufgerufen, so muss dabei die *execution configuration* angegeben werden [NVIDIA, 2015, CUDA C Programming Guide, Kapitel B.19]:

kernel <<<grid, block, shared, stream>>> (/\* ... \*/);

| Name   | Тур          | Default | Bedeutung                                                      |
|--------|--------------|---------|----------------------------------------------------------------|
| grid   | dim3         |         | Anzahl der Blöcke pro Grid                                     |
| block  | dim3         |         | Anzahl der Threads pro Block                                   |
| shared | size_t       | 0       | Größe des pro Block dynamisch allokierten <i>shared memory</i> |
| stream | cudaStream_t | 0       | der mit dem Kernelaufruf<br>assoziierte <i>command stream</i>  |

#### Literatur



NVIDIA. CUDA Documents, 2015.

Verfügbar im Internet unter <a href="http://docs.nvidia.com/cuda">http://docs.nvidia.com/cuda</a>.