



## به نام خدا



# دانشگاه تهران دانشکدگان فنی دانشکده مهندسی برق و کامپیوتر

# مدار های منطقی و سیستم های دیجیتال

گزارش تمرین کامپیوتری سوم CA 3

> نام و نام خانوادگی: نیلوفر مرتضوی

شماره دانشجویی: 220701096

ابتدا برای 1-bit comparator به شکل زیر gate level مدار را طراحی میکنیم و کد وریلاگ آن را مینویسیم(فایل وریلاگ 1-bit comparator):



با کنار هم گذاشتن 4 تا از این بلوک ها یک 4-bit comparator میسازیم: (فایل وریلاگ 4-bit comparator)



در این گام با استفاده از 4-bit comparator ماژول یک بلاک برای تشخیص عدد بزرگتر(max-detector) مینویسیم و با یک تست بنچ صحیح بودن نحوه عملکرد آن را بررسی می کنیم:

(فایل وریلاگ max\_block و maxTB)



مطابق شكل waveform بالا ميتوان گفت شاهد عملكرد صحيحي هستيم.

مانند قسمت قبل یک بلاک برای تشخیص عدد کوچکتر مینویسیم و با تست بنچ عملکرد آن را تست می کنیم. (فایل وریلاگ min\_block و minTB)



که می توان دید این بلاک هم به درستی سیگنال خروجی را تشخیص می دهد.

ماژول mean\_calculator را به صورت رفتاری مینویسیم و با تست بنچ آنرا آزمایش میکنیم: (فایل وریلاگ mean\_block و meanTB)



مشکلی که در این قسمت به آن بر میخوریم این است که اجازه استفاده از تقسیم کننده نداریم و تقسیم را به کمک right shift انجام دادیم پس مقادیرمان همیشه صحیح هستند.

مثلا در اعداد تست شده اول، میانگین درست عدد 5.5 است اما ماژول عدد 5 را به ما نشان می دهد چون از shift استفاده کردیم.

بنابراین با مقداری خطا در میانگین ها اعشاری مواجه می شویم که عدد اصلی نزدیک هستند امل کاملا مطابقت ندارند!

در این مرحله بصورت رفتاری ماژول var\_calculator را مینویسیم که از فرمول زیر پیروی می کند: (فایل وریلاگ var\_block )

$$S^2 = rac{\sum (x_i - ar{x})^2}{n-1}$$

سپس برای اطمینان از درستی کارکرد آن یک تست بنچ (فایل وریلاگvarTB)مینویسیم که wafeform آن به شکل زیر است:



مشکلی که در این قسمت با آن مواجه هستیم مانند قسمت قبل به علت استفاده از shift به جای تقسیم کننده برای انجام تقسیمات مورد نیاز است.

بنابراین واریانس بدست آمده متفاوت از مقدار واقعی است!

اما باقی عملکرد ماژول به درستی انجام شده.

طراحی بلاک stat به شکل زیر است:



ماژول stat\_calculator را نوشته و برای آن تست بنچ مینویسیم:(فایل وریلاگ stat\_calculator و statTB





برای اولویت بندی سیگنال های ورودی در صورتی که بیشتر از یک سیگنال op یک باشد، هر سیگنال را با نقیض تمام سیگنال های خود and میکنیم. به صورت زیر:

```
assign MAX = OP0;
assign MIN = OP1 & ~OP0;
assign MEAN = OP2 & ~OP1 & ~OP0;
assign VAR = OP3 & ~OP2 & ~OP1 & ~OP0;
```

بدین ترتیب اولویت انجام سیگنال ها به ترتیب از 0 تا 3 است.