## حامد گل کار 810101499

## پریسا محمدی 810101509

دیتایث جدید به شکل زیر خواهد بود که به دیتایث اولیه دستورات LUI, JALr اضافه شده است



و واحد كنترل مسئول انتخاب مسير درست در اين ديتاپث است.

پیاده سازی این سیستم و واحد کنترل در فایل های همراه آمده است و ریز مسائل در آنجا حل شده است و هنگام تحویل توضیح داده خواهد شد.

> پس از پیاده سازی این پردازنده به تست آن میپردازیم. کد اسمبلی که برای تست آن نوشتیم به صورت زیر است.

```
lw s0, 0x5b0(zero)
 2
     add s1, zero, zero
 3
     Loop:
     addi s1, s1, 4
 4
     slti t1, s1, 80
 5
     beq t1, zero, EndLoop
 6
     lw s2, 0x5b0(s1)
7
     slt t1, s0, s2
8
     beq t1, zero, Loop
9
     add s0, s2, zero
10
11
     jal zero, Loop
12
13
     EndLoop:
14
     sw s0, 0x5ac(zero)
15
     Trap:
     jal zero, Trap
16
```

## که در آن داریم:

| Register       | Purpose                         | Register Number ( $X_i$ ) |  |
|----------------|---------------------------------|---------------------------|--|
| S <sub>2</sub> | Reading data from memory (temp) |                           |  |
| $S_1$          | Saving i                        | $X_9$                     |  |
| S <sub>0</sub> | Saving maximum                  | X <sub>8</sub>            |  |
| $t_1$          | Saving SLT comparisons' results | $\chi_6$                  |  |

با استفاده از جدول زیر کد اسمبلی را به کد ماشین تبدیل میکنیم.

| Inst   | Name                    | FMT | Opcode    | funct3 | funct7         | Description (C)              | Note          |
|--------|-------------------------|-----|-----------|--------|----------------|------------------------------|---------------|
| add    | ADD                     | R   | 011001151 | 0×0 0  | 0x00 0         | rd = rs1 + rs2               |               |
| sub    | SUB                     | R   | 011001151 | 0×0 0  | 0x20 32        | rd = rs1 - rs2               |               |
| xor    | XOR                     | R   | 0110011   | 0×4    | 0×00           | rd = rs1 ^ rs2               |               |
| or     | OR                      | R   | 011001151 | 0x6 6  | 0×00 0         | rd = rs1   rs2               |               |
| and    | AND                     | R   | 011001151 | 0×7 7  | 0x00 0         | rd = rs1 & rs2               |               |
| sll    | Shift Left Logical      | R   | 0110011   | 0×1    | 0×00           | rd = rs1 << rs2              |               |
| srl    | Shift Right Logical     | R   | 0110011   | 0×5    | 0×00           | rd = rs1 >> rs2              |               |
| sra    | Shift Right Arith*      | R   | 0110011   | 0x5    | 0×20           | rd = rs1 >> rs2              | msb-extends   |
| slt    | Set Less Than           | R   | 011001151 | 0x2 2  | 0x00 0         | rd = (rs1 < rs2)?1:0         |               |
| sltu   | Set Less Than (U)       | R   | 011001151 | 0x3 3  | 0×00 0         | rd = (rs1 < rs2)?1:0         | zero-extends  |
| addi   | ADD Immediate           | I   | 001001119 | 0×0 0  |                | rd = rs1 + imm               |               |
| xori   | XOR Immediate           | I   | 001001119 | 0×4    | 1              | rd = rs1 ^ imm               |               |
| ori    | OR Immediate            | I   | 001001119 | 0×6 6  |                | rd = rs1   imm               |               |
| andi   | AND Immediate           | I   | 0010011   | 0×7    |                | rd = rs1 & imm               |               |
| slli   | Shift Left Logical Imm  | Ī   | 0010011   | 0×1    | imm[5:11]=0×00 | rd = rs1 << imm[0:4]         |               |
| srli   | Shift Right Logical Imm | Ī   | 0010011   | 0×5    | imm[5:11]=0×00 | rd = rs1 >> imm[0:4]         |               |
| srai   | Shift Right Arith Imm   | Ī   | 0010011   | 0×5    | imm[5:11]=0x20 | rd = rs1 >> imm[0:4]         | msb-extends   |
| slti   | Set Less Than Imm       | I   | 001001119 | 0x2 2  |                | rd = (rs1 < imm)?1:0         |               |
| sltiu  | Set Less Than Imm (U)   | I   | 001001119 | 0x3 3  |                | rd = (rs1 < imm)?1:0         | zero-extends  |
| 1b     | Load Byte               | I   | 0000011   | 0×0    |                | rd = M[rs1+imm][0:7]         |               |
| 1h     | Load Half               | Ī   | 0000011   | 0×1    |                | rd = M[rs1+imm][0:15]        |               |
| 1w     | Load Word               | I   | 00000113  | 0x2 2  |                | rd = M[rs1+imm][0:31]        |               |
| 1bu    | Load Byte (U)           | I   | 0000011   | 0×4    |                | rd = M[rs1+imm][0:7]         | zero-extends  |
| 1hu    | Load Half (U)           | I   | 0000011   | 0×5    |                | rd = M[rs1+imm][0:15]        | zero-extends  |
| sb     | Store Byte              | S   | 0100011   | 0×0    |                | M[rs1+imm][0:7] = rs2[0:7]   |               |
| sh     | Store Half              | S   | 0100011   | 0×1    |                | M[rs1+imm][0:15] = rs2[0:15] |               |
| sw     | Store Word              | S   | 010001135 | 0x2 2  |                | M[rs1+imm][0:31] = rs2[0:31] |               |
| beg    | Branch ==               | В   | 110001199 | 0x0 0  |                | if(rs1 == rs2) PC += imm     |               |
| bne    | Branch !=               | В   | 110001199 | 0×1 1  |                | if(rs1 != rs2) PC += imm     |               |
| blt    | Branch <                | В   | 110001199 | 0×4    |                | if(rs1 < rs2) PC += imm      |               |
| bge    | Branch >                | В   | 110001199 | 0×5    |                | if(rs1 >= rs2) PC += imm     |               |
| bltu   | Branch < (U)            | В   | 1100011   | 0×6    |                | if(rs1 < rs2) PC += imm      | zero-extends  |
| bgeu   | Branch > (U)            | В   | 1100011   | 0×7    |                | if(rs1 >= rs2) PC += imm     | zero-extends  |
| jal    | Jump And Link           | J   | 110111111 |        |                | rd = PC+4: PC += imm         | Dero exterior |
| jalr   | Jump And Link Reg       | I   | 110011110 |        |                | rd = PC+4; PC = rs1 + imm    |               |
| lui    | Load Upper Imm          | U   | 011011155 | , ,,,, |                | rd = imm << 12               |               |
| auipc  | Add Upper Imm to PC     | U   | 0010111   |        |                | rd = PC + (imm << 12)        |               |
| ecall  | Environment Call        | I   | 1110011   | 0×0    | imm=0×0        | Transfer control to OS       |               |
| ebreak | Environment Break       | I   | 1110011   | 0x0    | imm=0x1        | Transfer control to debugger |               |
| ebreak | Environment Break       | 1   | 1110011   | שאש    | TIIIII-0X I    | Transfer control to debugger |               |

حال کد ماشین به دست آمده را به صورت دو بایت دوبایت (همانطور که در دیتاپث مشخص کردیم) مینویسیم و در مموری نیز اعداد رندومی قرار میدهیم تا بزرگترین آنها را پیدا کرده و در رجیستر فایل بنویسد.

نتیجه شبیه سازی به صورت زیر است که نشان از صحت عملکرد دارد.

