### به نام خدا

## تمرین کامپیوتری ۳

### معماری کامپیوتر – دکتر صفری

اعضای گروه: پریسا محمدی ۸۱۰۱۰۱۵۰۹ / حامد گلکار ۸۱۰۱۰۱۴۹۹

#### مقدمه:

در این تمرین قصد داریم یک پردازنده مبتنی بر استک را به صورت مولتی سایکل طراحی کنیم.. این پردازنده طبق خواسته صورت پروژه دارای یک باس داده ی  $\Lambda$  بیتی و یک باس داده ی  $\Omega$  بیتی می باشد. این پردازنده همانند پردازنده های مولتی سایکل دیگر به منظور استفاده ی بهینه از المان های سخت افزاری، یک حافظه هم برای دسترسی به دستورات و هم برای دسترسی به دیتا دارد. حافظه ی پردازنده ما  $\Upsilon$  در  $\Lambda$  بیتی است یعنی دارای گنجایش  $\Upsilon$  کلمه ی  $\Lambda$  بیتی می باشد. فرمت دستورات بدین صورت هستند که سه بیست پرارزش به opcode اختصاص دارد که طبق جدول زیر دسته بندی شده اند.

همان طور که در جدول هم مشخص است بعضی از دستورات نیازمند دسترسی به حافظه هستند که در نتیجه ادرس خانه حافظه ی مد نظر خود را در بدنه ی دستور دارند. عملکرد هر یک از این دستور ها به جزیبات جلو تر می بینیم.

المان های مورد نیاز برای ساخت مسیر داده پردازنده:

۱) استک : از این المان به عنوان حافظه ی پردازنده و در واقع رجیستر فایل استفاده می شود. این استک نیز همانند هر استک دیگری دارای قابلیت های push,pop می باشد و از انجایی که همواره ما به دیتای بالای استک می خواهیم دسترسی پیدا کنیم ، می باستی ادرسی بالای استک را در رجیستری ذخیره داشته باشیم که اسم انرا طبق خواسته ی صورت پروژه tos گذاشته ایم که یک رجیستر ۵ بیتی است که چرا که فرض کرده ایم استک امان می تواند ۳۲ خانه ی ۸ بیتی داشته باشد ولی برای بررسی راحت تر در بررسی نمونه ، استک را ۱۶ خانه ی ۸ بیتی فرض کرده

ایم. در کد وریلاگ استک هم ابتدا در یک بلوک pop, push فایل استک را در رجیستری که برای ان تعبیه دیده ایم ذخیره می کنیم. دستورات pop, push با کلاک اعمال می شوند پس برای اجرای انها را در یک بلاک always می گذاریم. در این بلاک اگر که سیگنال pop یک شده باشد، دیتای بالای استک در رجیستر خروجی قرار می گیرد. و اگر سیگنال push یک شده باشد دیتایی که در وردی خوانده شده در بالای استک قرار می گیرد.

۲) مموری: این المان همان طور که قبلا اشاره شد، هم دیتا و هم دستورات در خود ذخیره دارد ولی این که از کجا تا کجا را داده و چه خانه هایی را دستورات به خود اختصاص داده اند را در عمل با کمک کامپایلر و نرم افزاری هماهنگ می شود ولی اینجا ما در پروژه خود در دستورات نمونه ای که برای تست پروژه داده ایم خودمان حواسمان بوده که کدام خانه ها شامل داده و کدام خانه ها دستورات را در خود جای داده اند. در کد وریلاگ آن در ابتدا در یک بلوک کدام خانه ها دستورات را در خود جای داده اند. در کد وریلاگ ان در ابتدا در یک بلوک سوال ایجاد کرده ایم می گذاریم. برای خواندن از حافظه بدون توجه به کلاک یعنی به صورت اسنکرون به المان های حافظه دسترسی پیدا می کنیم و یعنی می توانیم خواندن از حافظه را به کمک دستور assign به راحتی انجام دهیم. ولی نوشتن در حافظه را به صورت سنکرون با کلاک و در یک بلاک هر assign یک شود دیتای و در یک بلاک هر ادر سی که آن هم از ورودی دریافت شده است قرار می دهیم.

۳) alu : در یک پردازنده ی مولتی سایکل به علت استفاده بهینه از ماژول های سخت افزاری فقط یک ماژول محاسباتی در قالب alu داریم که در هر بخشی از برنامه لازم بود عملیات ای بر روی مقادیر رجیستر ها انجام شود با رعایت حق تقدم و در کلاک سایکل کنترل شده توسط واحد کنترلی alu این کار را انجام می دهد. Alu مورد نیاز ما لازم است عملیات های جمع، تفریق ، کنترلی Not و ما انجام دهد. بدین منظور دارای سیگنال کنترلی op\_code است که تعیین می کند کدام عملیات انجام شود و همچنین در ورودی دارای دو مقدار عملوند نیز می باشد. در خروجی حاصل عملیات را نتیجه می دهد و همچنین سیگنال zero را برای وقتی که مقدار عملوند اول برابر با صفر است را نتیجه می دهد. برای پیاده سازی ان نیز در کد وریلاگ از بلوک عملوند اول برابر با صفر است که در ان نیز از ساختار case استفاده می شود. با استفاده از ساختار always

case و طبق مقدار op\_code خروجی مورد نظر را به دست می اوریم. سیگنال zero را نیز بربا op\_code را نیز بربا bitwise کردن bitwise مقدار عملوند اول به دست می اوریم.

data\_path : از انجایی که برای پیاده سازی ساختار پردازنده خود از ساختار هافمن استفاده کرده ایم دارای یک دیتاپت کلی و کنترلر کلی هستیم که با یکدیگر در ارتباط هستند و دیتاپت بر اساس دستورات کنترلر در زمان مناسب مقادیر مناسب را محاسبه کرده و خروجی می دهد و یا در ساختار استک و یا مموری ذخیره می کند. در ورودی دیتاپت سیگنال های کنترلی که توسط کنترلر اماده شده اند را داریم و با توجه به مقادیر انها در دیتا پت خروجی و تغییرات مناسب را ایجاد می کنیم.

روند کلی و هدف از بخش های مختلف کد به شرح زیر است: در ابتدا یک Push شود یا از استک می گیریم که بدین وسیله با ان در ارتباط باشیم. دیتایی که در استک بایستی Push شود یا از خروجی مموری و یا خروجی alu است پس یک Mux بر سر ورودی استک می گذاریم. همچنین یک خروجی مموری داریم که با ان نیز در ارتباط باشیم. تنها چیزی که در مموری نوشته می شود ان دیتایی است که از استک پاپ شده در نتیجه همان را مستقیم به in مموری وصل می کنیم. ادرسی که از مموری می خواهیم بخوانیم یا ادرسی است که در دستور قبلی ان را جدا کرده و در رجیستر که از مموری می خواهیم بخوانیم یا ادرسی است که در دستور قبلی ان را جدا کسترسی استفاده می کنیم که این انتخاب را هم قطعا به راحتی می توانیم به کمک یک مولتی پلکسر استفاده می کنیم. خود pc هم می تواند در خود در استیت هایی می تواند خروجی اله و یا در استیت هایی می تواند خروجی اله و یا در استیت هایی می تواند خروجی اله و یا در استیت بعدی بتوانیم از محل حافظه شروع کرده و ادامه دستورات یا دیتا را بخوانیم. و در اخر باید یک Mux ای هم بر سر ورودی alu کنده و ادامه دستورات یا دیتا را بخوانیم. و در اخر باید یک Mux این یک alu هندل کنیم. داشته باشیم تا بتوانیم محاسبات بخش های مختلف را همگی به کمک این یک alu هندل کنیم. داشته باشیم تا بتوانیم معاسبات بخش های خروجی تمام سیگنال های کنترلی بخش دیتا پت را داریم. دارای سه بلوک Controller هستیم که دو تا از انها compinational هستند که استیت بعدی را

Controller: به عنوان سیگنال های خروجی تمام سیگنال های کنترلی بخش دیتا پت را داریم دارای سه بلوک always هستیم که دو تا از انها compinational هستیت که استیت بعدی را با توجه به استیت کنونی و بلوک محاسباتی بعدی سیگنال های مربوط به هر استیت را اعلام می کند. در بلوک ترتیبی هم استیت بعدی را در هر تیغه بالارونده ی کلاک به استیت کنونی منتقل می کند. شکل کنترلرهم به صورت زیر است:

تست بنچ: تست بنچ برای مموری و استک زیر خروجی گرفته شده است. خود تاپ ماژول به صورت مستقیم خروجی ندارد بلکه تغییرات را می توانیم در رجیستر هایی که برای استک و مموری اختصاص دادیم دنبال کنیم.



## controller

```
[RESET]
[FETCH] \longrightarrow load_D_I=1
[DECODE] ---> adr_sel=1, alu_sel=1, alu_op=0
 +--> func_op = ADD/SUB/AND \longrightarrow [POP1_L] \longrightarrow pop=1, alu_sel=2, alu_op=1, tos_sel=1
                      [POP2\_L] \longrightarrow pop=1, sh\_1=1
                      [PUSH\_L] \longrightarrow push=1, alu\_sel=0, push\_sel=0, alu\_op=func\_op[1:0]
                        [FETCH]
 +--> func_op = NOT \longrightarrow [POP2_L] \longrightarrow (same path as above)
 [PUSH\_M] \longrightarrow mem\_adr\_sel=1, push\_sel=1, push=1
                        [FETCH]
```

```
+--> func_op = POP_I \longrightarrow [POP_M] \longrightarrow pop=1, tos_sel=1, alu_sel=2, alu_op=1
                    [writing_data] ---> write_en=1, mem_adr_sel=1
                          [FETCH]
+--> func_op = JMP_I \longrightarrow [JMP] \longrightarrow adr_sel=2
                         [FETCH]
+--> func_op = JZ_I \longrightarrow [reading_tos] \longrightarrow pop=1
                         [JZ] \longrightarrow if ZERO==1 \rightarrow adr_sel=2
                                                   [FETCH]
```

# datapath





```
| PC Update Logic: |
| if adr_sel==1 → pc = ALU result |
| if adr_sel==2 → pc = address |
```



