# Circuito Divisor em Verilog

## Thiago Cordeiro de Melo<sup>1</sup>

<sup>1</sup>Escola Superior de Tecnologia - Universidade do Estado do Amazonas (UEA) Amazonas - AM - Brazil

tcdm.eng23@uea.edu.br

Abstract. This report presents the design and simulation of an 8-bit digital divider implemented in Verilog Hardware Description Language (HDL). The module operates synchronously and performs binary division using a classical shift-subtract algorithm. The design includes division-by-zero detection, an operation completion flag, and outputs both the quotient and the remainder. To validate the design, a testbench was developed comprising five test cases, covering divisions with and without remainders, division by one, division by zero, and zero dividend. Simulation results verified the correct behavior of the divider, including proper signaling through the fim (done) and zero\_div flags. The project is suitable for future integration into embedded processors and arithmetic logic units (ALUs).

Resumo. Este relatório apresenta o desenvolvimento e a simulação de um divisor digital de 8 bits utilizando a linguagem de descrição de hardware Verilog. O módulo foi projetado para operar de forma síncrona, realizando divisões sucessivas por meio de deslocamentos e subtrações, seguindo o método clássico de divisão binária. O sistema possui detecção de divisão por zero, sinalização de término de operação e fornece como saída o quociente e o resto da divisão. Para validação do projeto, foi elaborado um testbench contendo cinco casos de teste, abrangendo divisões com e sem resto, divisão por 1, por zero e com dividendo nulo. Os testes confirmaram o correto funcionamento do módulo, incluindo o acionamento adequado das flags fim e zero\_div. O projeto pode ser expandido para aplicações em processadores embarcados e unidades aritméticas digitais.

## 1. Introdução

Operações aritméticas básicas como adição, subtração, multiplicação e divisão são fundamentais para o funcionamento de sistemas digitais, especialmente em unidades de processamento aritmético (ALUs) e processadores embarcados. Dentre essas operações, a divisão se destaca por ser computacionalmente mais complexa, exigindo algoritmos e estruturas de controle mais elaboradas.

Neste contexto, este projeto tem como objetivo o desenvolvimento de um módulo divisor de 8 bits utilizando a linguagem de descrição de hardware Verilog. O divisor implementa uma arquitetura sequencial baseada no algoritmo de subtração sucessiva com deslocamentos, também conhecido como método clássico de divisão binária. Este método é amplamente utilizado em circuitos digitais por sua simplicidade e adequação a implementações síncronas.

Além de fornecer o quociente e o resto da operação, o módulo também é capaz de sinalizar quando a divisão foi concluída por meio da flag fim, e detectar tentativas de divisão por zero, ativando a flag zero\_div, o que garante maior robustez e controle em aplicações práticas.

A implementação foi acompanhada de um conjunto de testes automatizados via *testbench*, cobrindo diferentes cenários e validando o comportamento do sistema em condições normais e de exceção. A simulação dos testes confirmou a funcionalidade correta do divisor, tornando-o apto para ser integrado a sistemas maiores, como processadores customizados ou controladores digitais.

#### 2. Funcionamento do Divisor



Figura 1. Diagrama do fluxo do Divisor

O algoritmo opera da seguinte forma:

- Passo 1: Subtrai-se o divisor do resto atual
- Avaliação do Resto:
  - Se Resto < 0 (bit de sinal ativo):
    - \* Executa o caminho 2a (operação de restauração)
    - \* Desloca o quociente inserindo 0
  - Caso contrário:
    - \* Desloca o quociente inserindo 1
- Passo 3: Deslocamento do divisor para direita
- Controle de Iteração: Repete por 33 ciclos (para números de 32 bits + sinal)

## 3. Implementação em Verilog

O módulo Div\_8b implementa um divisor de 8 bits.

Listing 1. Módulo Divisor 8 Bits

```
module Div_8b (
       input clk,
2
       input reset,
3
       input start,
4
       input [7:0] div1,
5
       input [7:0] div2,
6
       output reg [7:0] quo,
       output reg [7:0] resto,
       output reg fim,
9
       output reg zero_div
10
   );
11
       reg [3:0] count;
12
       reg [15:0] rem_reg;
13
       reg [7:0] divisor;
14
       reg [2:0] state;
15
       localparam IDLE
                          = 3'b000,
16
                    CHECK = 3'b001,
17
                    LOAD
                          = 3'b010,
18
                           = 3'b011,
                    DIV
                    DONE = 3'b100;
       always @(posedge clk) begin
21
            if (reset) begin
22
                 quo <= 0;
23
                 resto <= 0;
                 fim \ll 0;
                 zero_div <= 0;</pre>
                 state <= IDLE;</pre>
27
            end else begin
28
                 case (state)
29
                     IDLE: begin
30
                          fim \ll 0;
31
                          if (start) state <= CHECK;</pre>
32
                     end
33
34
                     CHECK: begin
35
                          if (div2 == 0) begin
                               zero_div <= 1;
                               state <= DONE;
38
                          end else begin
39
                               zero_div <= 0;</pre>
40
                               state <= LOAD;
41
                          end
```

```
end
43
44
                      LOAD: begin
45
                           rem_reg <= {8'b0, div1};
46
                           divisor <= div2;
47
                           quo <= 0;
                           count <= 8;
49
                           state <= DIV;
50
                      end
51
52
53
                      DIV: begin
                           rem_reg = rem_reg << 1;</pre>
                           rem_reg[0] = quo[7];
55
56
                           rem_reg[15:8] = rem_reg[15:8] - divisor;
57
58
                           if (rem_reg[15]) begin
59
                               rem_reg[15:8] = rem_reg[15:8] + divisor;
                               quo = quo << 1;
61
                           end else begin
62
                               quo = (quo << 1) | 1'b1;
63
                           end
64
65
                           count = count - 1;
                           if (count == 0) state <= DONE;
67
                      end
68
69
                      DONE: begin
70
                           resto <= rem_reg[15:8];
71
                           fim <= 1;
72
                           state <= IDLE;</pre>
73
                      end
74
                 endcase
75
            end
76
       end
77
   endmodule
```

### • Entradas:

- clk: Sinal de clock. Responsável por sincronizar as transições de estado e execuções do algoritmo de divisão.
- reset: Sinal de reset. Reinicializa todos os registradores internos e flags para o estado inicial (IDLE).
- start: Sinal de controle. Inicia o processo de divisão quando ativado.
- div1 [7:0]: Dividendo da operação de divisão, com 8 bits.
- div2 [7:0]: Divisor da operação de divisão, com 8 bits.

#### Saídas:

quo [7:0]: Quociente da divisão. Representa o resultado da parte inteira da divisão.

- resto [7:0]: Resto da divisão. Contém o valor que sobra após a operação.
- fim: Flag que indica o término da operação de divisão.
- zero\_div: Flag que sinaliza uma tentativa de divisão por zero.

## • Flags de Status:

#### - zero\_div:

- \* Ativada quando o divisor div2 é igual a zero.
- \* Impede a realização da divisão e pula diretamente para o estado DONE.
- \* Essencial para evitar erros aritméticos ou travamentos do sistema.

#### – fim:

- \* Ativada quando a divisão foi concluída com sucesso.
- \* Permite que o sistema externo saiba quando o quociente e o resto estão prontos para leitura.

### • Registradores e Variáveis Internas:

- count [3:0]: Contador de ciclos. Controla o número de iterações (até 8) da operação de divisão.
- rem\_reg [15:0]: Registrador de 16 bits que armazena o conteúdo temporário do dividendo (resto parcial).
- divisor [7:0]: Armazena o valor do divisor para uso durante toda a operação.
- state [2:0]: Registrador de estado. Controla a máquina de estados finitos (FSM) com cinco possíveis estados:
  - \* IDLE: Estado ocioso, aguardando o sinal start.
  - \* CHECK: Verifica se o divisor é zero.
  - \* LOAD: Carrega os registradores internos com os operandos.
  - \* DIV: Executa o algoritmo de divisão com deslocamentos e subtrações sucessivas.
  - \* DONE: Finaliza a operação e define as saídas.

### 4. Testes do Divisor

Listing 2. Módulo para o test bench do divisor

```
'timescale 1ns/1ps
2
  module tb_Div_8b();
3
       // Entradas
5
       reg clk;
6
       reg reset;
       reg start;
8
       reg [7:0] div1;
       reg [7:0] div2;
10
11
       // Saídas
12
       wire [7:0] quo;
13
       wire [7:0] resto;
14
       wire fim;
```

```
wire zero_div;
17
       // Instanciação do módulo
18
       Div_8b uut (
19
            .clk(clk),
20
            .reset(reset),
21
            .start(start),
22
            .div1(div1),
23
            .div2(div2),
24
            .quo(quo),
25
            .resto(resto),
26
            .fim(fim),
27
            .zero_div(zero_div)
28
       );
29
30
       // Clock gerado com período de 10ns
31
       always #5 clk = ~clk;
32
33
       initial begin
34
            // Inicialização
35
            clk = 0;
36
            reset = 1;
37
            start = 0;
38
            div1 = 0;
            div2 = 0;
40
            #20;
41
42
            reset = 0;
43
44
            // Teste 1: 100 / 5
45
            div1 = 8'd100;
46
            div2 = 8'd5;
47
            start = 1;
48
            #10 start = 0;
49
            wait(fim);
50
            #10;
            $display("Teste 1: 100 / 5 => quo = %d, resto = %d,
52
               zero_div = %b", quo, resto, zero_div);
53
            // Teste 2: 15 / 4
54
            div1 = 8'd15;
            div2 = 8'd4;
56
            start = 1;
57
            #10 start = 0;
58
            wait(fim);
59
            #10;
60
            $display("Teste 2: 15 / 4 => quo = %d, resto = %d,
               zero_div = %b", quo, resto, zero_div);
62
```

```
// Teste 3: 200 / 1
           div1 = 8'd200;
64
           div2 = 8'd1;
65
           start = 1;
66
           #10 start = 0;
67
           wait(fim);
           #10;
           $display("Teste 3: 200 / 1 => quo = %d, resto = %d,
70
               zero_div = %b", quo, resto, zero_div);
71
           // Teste 4: divisão por zero
72
           div1 = 8'd50;
           div2 = 8'd0;
74
           start = 1;
75
           #10 start = 0;
76
           wait(fim);
77
           #10;
78
           $display("Teste 4: 50 / 0 => quo = %d, resto = %d,
               zero_div = %b", quo, resto, zero_div);
80
           // Teste 5: dividendo zero
81
           div1 = 8'd0;
82
           div2 = 8'd10;
83
           start = 1;
           #10 start = 0;
85
           wait(fim);
86
           #10;
87
           $display("Teste 5: 0 / 10 => quo = %d, resto = %d,
88
               zero_div = %b", quo, resto, zero_div);
           // Finaliza simulação
           $display("Todos os testes foram executados.");
91
           $stop;
92
       end
93
   endmodule
```

## Explicação dos Testes no Testbench do Módulo Div\_8b

```
• Teste 1: Divisão de 100 \div 5
```

```
- Entradas: div1 = 100, div2 = 5
```

- Operação: 100 ÷ 5
- Resultado esperado: quo = 20, resto = 0,  $zero\_div = 0$
- Este teste verifica uma divisão exata, sem resto, entre dois números inteiros positivos.

```
• Teste 2: Divisão de 15 \div 4
```

```
- Entradas: div1 = 15, div2 = 4
```

Operação: 15 ÷ 4

- Resultado esperado: quo = 3, resto = 3,  $zero\_div = 0$
- Este teste avalia o comportamento do divisor em uma operação com resto diferente de zero.
- **Teste 3:** Divisão de 200 ÷ 1
  - Entradas: div1 = 200, div2 = 1
  - Operação: 200 ÷ 1
  - Resultado esperado: quo = 200, resto = 0,  $zero\_div = 0$
  - Este teste avalia o caso onde o divisor é 1, esperando que o quociente seja o próprio dividendo.
- Teste 4: Divisão de  $50 \div 0$ 
  - Entradas: div1 = 50, div2 = 0
  - Operação: divisão por zero
  - Resultado esperado:  $zero\_div = 1$ , quo e resto podem ser ignorados
  - Este teste verifica se o módulo trata corretamente a divisão por zero, ativando o sinalizador zero\_div.
- Teste 5: Divisão de  $0 \div 10$ 
  - Entradas: div1 = 0, div2 = 10
  - Operação: 0 ÷ 10
  - Resultado esperado: quo = 0, resto = 0,  $zero\_div = 0$
  - Este teste verifica o comportamento do módulo ao dividir zero por um número diferente de zero.

Em todos os testes, o sinal start é ativado por 10 ns para iniciar a operação de divisão, e a simulação aguarda o término indicado pelo sinal fim antes de iniciar o próximo teste. Ao final, a simulação é finalizada com a mensagem "Todos os testes foram executados.".



Figura 2. Verificação de cada um dos testes no ModelSim

### 5. Conclusão

Os testes realizados com o testbench tb\_Div\_8b demonstraram que o módulo divisor de 8 bits Div\_8b está operando corretamente em diversas situações de interesse. Foram avaliados casos de divisão exata, divisão com resto, divisão por um, divisão com dividendo nulo e tentativa de divisão por zero.

Cada cenário foi escolhido com o objetivo de validar aspectos essenciais do funcionamento do divisor, como o cálculo correto do quociente e do resto, bem como a

detecção segura de erros como a divisão por zero. O comportamento observado nas simulações correspondeu ao esperado, indicando que o módulo implementa adequadamente a operação de divisão inteira para operandos de 8 bits.

Com base nesses resultados, conclui-se que o módulo está apto para ser utilizado em sistemas digitais que necessitem de operações aritméticas de divisão segura e precisa, respeitando as condições de controle, sinalização e finalização da operação.

Por fim, recomenda-se a expansão dos testes para incluir casos com diferentes larguras de dados, sinais (caso a arquitetura suporte números com sinal), e análise de desempenho em diferentes frequências de clock para avaliar robustez temporal e consumo de recursos em aplicações embarcadas.

### Referências

[Souza] Souza, P. Unidade lógico-aritmética usando a abordagem comportamental. https://www.youtube.com/watch?v=Ynymty6-5dMt=6s.