# Circuito Multiplicador em Verilog

# Thiago Cordeiro de Melo<sup>1</sup>

<sup>1</sup>Escola Superior de Tecnologia - Universidade do Estado do Amazonas (UEA) Amazonas - AM - Brazil

tcdm.eng23@uea.edu.br

Abstract. This report presents the design and implementation of an 8-bit digital multiplier capable of producing a 16-bit result. The system was modeled using digital logic and is suitable for hardware implementation on platforms such as FPGAs. The multiplier accepts two 8-bit operands and performs signed multiplication in two's complement, yielding a 16-bit product. Beyond the basic arithmetic operation, the design also addresses key aspects such as synchronization, latency, and logic resource usage. Functional validation was conducted through simulation with a variety of input combinations, ensuring correct and reliable operation. This component is a critical building block in arithmetic logic units and embedded systems requiring efficient integer data processing.

Resumo. Este relatório apresenta o desenvolvimento e a implementação de um multiplicador digital de 8 bits, capaz de fornecer um resultado de 16 bits. O projeto foi modelado utilizando lógica digital e pode ser implementado em hardware com tecnologias como FPGAs. O multiplicador recebe dois operandos de 8 bits como entrada e realiza a operação aritmética de multiplicação em complemento de dois, produzindo um resultado de 16 bits. O sistema não apenas lida com a operação básica, mas também considera aspectos relevantes como sincronização, latência e consumo de recursos lógicos. A implementação foi validada por meio de simulações com diferentes combinações de entrada, garantindo a correção funcional. Este componente é fundamental em unidades aritméticas e sistemas embarcados que exigem processamento eficiente de dados inteiros.

# 1. Introdução

A multiplicação é uma das operações fundamentais na computação digital, sendo amplamente utilizada em sistemas embarcados, processadores, unidades lógicas aritméticas (ALUs) e aplicações de processamento de sinais. Ao contrário da adição ou subtração, a multiplicação envolve um nível mais elevado de complexidade computacional, exigindo maior quantidade de recursos lógicos e controle sequencial, especialmente quando implementada em hardware.

Este relatório tem como foco o desenvolvimento e a análise de um multiplicador digital de 8 bits, cujo resultado é um produto de 16 bits. A escolha por operandos de 8 bits se justifica pela sua ampla utilização em microcontroladores e sistemas de arquitetura reduzida, enquanto o resultado de 16 bits é necessário para garantir a representação completa do produto, evitando perdas de informação.

O projeto foi idealizado considerando a multiplicação de números representados em complemento de dois, permitindo a manipulação de inteiros com sinal. A implementação utiliza conceitos de lógica combinacional e pode ser sintetizada para dispositivos programáveis, como FPGAs ou ASICs, proporcionando alta eficiência em termos de velocidade e consumo de energia.

# 2. Funcionamento do Multiplicador



Figura 1. Diagrama do fluxo do Multiplicador

### 3. Funcionamento do Multiplicador

O multiplicador de 8 bits apresentado neste projeto baseia-se no algoritmo sequencial de multiplicação binária, que simula o processo manual de multiplicação, adaptado para circuitos digitais. O funcionamento do sistema pode ser descrito em ciclos, repetidos até que todos os bits do registrador multiplicador tenham sido processados. A cada ciclo, o bit menos significativo do multiplicador é analisado, determinando se o multiplicando será somado ao acumulador do produto.

O algoritmo segue as etapas abaixo:

#### 1. Inicialização:

- Os operandos (multiplicando e multiplicador) são carregados em registradores dedicados.
- Um registrador adicional é reservado para armazenar o resultado (produto), inicialmente com valor zero.

### 2. Teste do Bit Menos Significativo (Multiplicador<sub>0</sub>):

- O sistema verifica se o bit menos significativo (LSB) do registrador do multiplicador é igual a 1.
- Caso positivo, o multiplicando é somado ao valor atual do registrador de produto.

#### 3. Soma Condicional:

- Se o bit testado for 1, realiza-se a soma do registrador do produto com o valor do multiplicando.
- O resultado é armazenado novamente no registrador de produto.

### 4. Deslocamento dos Registradores:

- O registrador do *multiplicando* é deslocado 1 bit para a esquerda (equivalente a uma multiplicação por 2).
- O registrador do *multiplicador* é deslocado 1 bit para a direita (equivalente a uma divisão por 2 e preparação do próximo LSB para teste).

#### 5. Verificação do Número de Ciclos:

- A operação é repetida por 8 ciclos (para operandos de 8 bits).
- Ao final da oitava repetição, o processo é encerrado, e o registrador de produto contém o valor final da multiplicação (com até 16 bits de precisão).

Este método, além de eficiente em hardware, é fácil de implementar em sistemas baseados em registradores e controladores de estado finito. Ele permite realizar multiplicações sem a necessidade de blocos complexos de lógica combinacional, sendo ideal para aplicações em microcontroladores ou sistemas embarcados com recursos limitados.

# 4. Implementação em Verilog

O módulo multi\_8b implementa um multiplicador de 8 bits.

## Listing 1. Módulo ULA 8 Bits

```
module multiplicador (
      input clk,
2
       input rst,
3
       input start,
       input [7:0] A,
       input [7:0] B,
6
       output reg [15:0] Result,
7
       output reg fimOperacao,
8
       output reg Z,
       output reg OV
  );
11
      reg [7:0] reg_A, reg_B;
12
      reg [15:0] acc;
13
      reg [3:0] count;
14
      reg execution;
15
       always @(posedge clk or posedge rst) begin
```

```
if (rst) begin
17
                 Result <= 16'b0;
18
                 reg_A <= 8'b0;
19
                 req_B <= 8'b0;
20
                 acc <= 16'b0;
21
                 count <= 4'b0;
22
                 fimOperacao <= 1'b0;</pre>
23
                 execution <= 1'b0;
24
                 Z <= 1'b0;
25
                 OV <= 1'b0;
26
27
            end
            else if (start && !execution) begin
                 reg_A <= A;
29
                 reg_B <= B;
30
                 acc <= 16'b0;
31
                 count <= 4'b0;
32
                 fimOperacao <= 1'b0;</pre>
33
                 execution <= 1'b1;
            end
35
            else if (execution) begin
36
                 if (count < 8) begin
37
                      if (reg_B[0]) begin
38
                           acc <= acc + (reg_A << count);</pre>
                      end
                      reg_B <= reg_B >> 1;
41
                      count <= count + 1;</pre>
42
                 end
43
                 else begin
44
                      Result <= acc;
45
                      fimOperacao <= 1'b1;</pre>
                      Z \ll (acc == 16'b0);
47
                      OV \le |acc[15:8];
48
                      execution <= 1'b0;
49
                 end
50
            end
51
        end
52
53
   endmodule
54
```

#### • Entradas:

- clk: Sinal de clock. Controla a sincronização das operações do multiplicador.
- rst: Sinal de reset. Reinicializa todos os registradores e flags para o estado inicial.
- start: Sinal de controle. Inicia a operação de multiplicação quando ativo.
- A [7:0]: Primeiro operando de 8 bits (multiplicando).
- B [7:0]: Segundo operando de 8 bits (multiplicador).

#### Saídas:

- Result [15:0]: Resultado da multiplicação, com 16 bits de largura para suportar o produto completo de dois números de 8 bits.
- fimOperação: Sinalizador que indica quando a operação de multiplicação foi concluída.
- Z: Flag de zero. Ativa quando o resultado da multiplicação é zero.
- OV: Flag de overflow. Ativa quando o valor resultante não pode ser representado em 8 bits (isto é, se algum bit entre Result [15:8] estiver ativo).

#### • Flags de Status:

### – Zero (Z):

- \* Ativo quando o resultado é zero (todos os bits de Result são 0).
- \* Calculado após o término da operação.
- \* Útil para controle de fluxo ou validação de nulidade.

### - Overflow (OV):

- \* Indica estouro de capacidade nos bits mais significativos do resultado.
- \* É ativado se algum bit entre Result [15:8] estiver em 1.
- \* Sinaliza que o produto não pode ser representado apenas com 8 bits.

# • Registradores e Variáveis Internas:

- reg\_A [7:0]: Registrador que armazena o multiplicando durante a operação.
- reg\_B [7:0]: Registrador que armazena o multiplicador, sofrendo deslocamentos à direita a cada ciclo.
- acc [15:0]: Acumulador do produto parcial durante os ciclos de multiplicação.
- count [3:0]: Contador de ciclos, limitado a 8 para cobrir todos os bits do multiplicador.
- execution: Sinal interno de controle, que indica se a operação está em andamento.

# 5. Testes do Multiplicador

Listing 2. Módulo para o test bench do multiplicador

```
'timescale 1ns/1ps
  module tb_Multi_8b();
4
       // Entradas
5
       reg clk;
6
       reg rst;
       reg start;
       reg [7:0] A;
9
       reg [7:0] B;
10
11
       // Saídas
12
       wire [15:0] Result;
13
       wire fimOperacao;
```

```
wire Z;
15
       wire OV;
16
17
       // Instanciação do módulo a ser testado
18
       Multi_8b uut (
19
             .clk(clk),
20
             .rst(rst),
21
            .start(start),
22
            .A(A),
23
             .B(B),
24
            .Result (Result),
25
             .fimOperacao(fimOperacao),
26
            .Z(Z),
27
             .OV(OV)
28
       );
29
30
       // Clock: alterna a cada 5 ns
31
       always #5 clk = ~clk;
32
33
       initial begin
34
            // Inicialização
35
            clk = 0;
36
            rst = 1;
37
            start = 0;
            A = 8' d0;
39
            B = 8'd0;
40
41
            // Espera pelo reset
42
            #10;
43
            rst = 0;
44
45
            // Teste 1: 0 * 0
46
            A = 8'd0;
47
            B = 8' d0;
48
            start = 1;
            #10;
            start = 0;
51
            wait(fimOperacao);
52
            #10;
53
54
            // Teste 2: 5 * 10 = 50
            A = 8' d5;
56
            B = 8'd10;
57
            start = 1;
58
            #10;
59
            start = 0;
60
            wait(fimOperacao);
61
            #10;
62
63
```

```
// Teste 3: 255 * 255 = 65025
            A = 8' d255;
65
            B = 8'd255;
66
            start = 1;
67
            #10;
68
            start = 0;
            wait(fimOperacao);
            #10;
71
72
            // Teste 4: 128 * 2 = 256
73
            A = 8' d128;
74
            B = 8'd2;
            start = 1;
76
            #10;
77
            start = 0;
78
            wait(fimOperacao);
79
            #10;
80
81
            // Teste 5: 1 * 200
82
            A = 8' d1;
83
            B = 8'd200;
84
            start = 1;
85
            #10;
86
            start = 0;
            wait(fimOperacao);
88
            #10;
89
90
            // Finaliza simulação
91
            $display("Testes finalizados.");
92
            $stop;
93
       end
94
95
   endmodule
```

# Explicação dos Testes no Testbench do Módulo Multi\_8b

O testbench apresentado realiza uma série de cinco testes para verificar o funcionamento correto do multiplicador de 8 bits Multi\_8b. Para cada teste, são definidos os valores dos operandos A e B, o sinal start é ativado para iniciar a multiplicação, e a simulação aguarda até a conclusão da operação indicada pelo sinal fimOperacao. A seguir, descrevemos cada teste:

- Teste 1: Multiplicação de  $0 \times 0$ 
  - Entradas: A = 0, B = 0
  - Operação:  $0 \times 0$
  - Resultado esperado: Result = 0
  - O objetivo deste teste é verificar se o multiplicador trata corretamente a multiplicação por zero.

- Teste 2: Multiplicação de  $5 \times 10$ 
  - Entradas: A = 5, B = 10
  - Operação:  $5 \times 10$
  - Resultado esperado: Result = 50
  - Este teste verifica uma multiplicação simples entre números pequenos para garantir o funcionamento básico.
- Teste 3: Multiplicação de  $255 \times 255$ 
  - Entradas: A = 255, B = 255
  - Operação:  $255 \times 255$
  - Resultado esperado: Result = 65025
  - Este teste verifica o comportamento do multiplicador no caso de valores máximos para 8 bits (255 é o maior número representável em 8 bits sem sinal).
  - Também é útil para avaliar o correto funcionamento dos sinais de overflow (OV) e zero (Z).
- Teste 4: Multiplicação de 128 × 2
  - Entradas: A = 128, B = 2
  - Operação:  $128 \times 2$
  - Resultado esperado: Result = 256
  - Este teste avalia a multiplicação envolvendo um número alto e o valor 2, que deve resultar numa saída que ultrapassa o limite de 8 bits, mas está dentro do limite de 16 bits.
- **Teste 5:** Multiplicação de  $1 \times 200$ 
  - Entradas: A = 1, B = 200
  - Operação: 1 × 200
  - Resultado esperado: Result = 200
  - Teste simples para verificar o comportamento com o multiplicador unitário.

Em todos os testes, o sinal start é ativado por 10 ns para iniciar a multiplicação, e a simulação aguarda o término indicado por fimOperacao antes de iniciar o próximo teste. Ao final, a simulação é parada com a mensagem "Testes finalizados.".



Figura 2. Verificação de cada um dos testes no ModelSim

### 6. Conclusão

Os testes realizados com o testbench do multiplicador de 8 bits permitiram verificar o funcionamento correto do módulo em diferentes cenários, abrangendo desde multiplicações triviais até casos extremos envolvendo operandos máximos.

Foram abordadas multiplicações com zero, com valores baixos e altos, e situações de possível overflow. Os resultados obtidos em cada teste foram coerentes com os valores esperados, demonstrando que o multiplicador realiza a operação corretamente e de forma estável. Além disso, os testes contribuíram para validar a robustez do circuito frente a entradas variadas, bem como o correto controle dos sinais de ativação e término da operação.

Dessa forma, conclui-se que o multiplicador de 8 bits está apto para ser utilizado em aplicações que demandem operações aritméticas rápidas e confiáveis. Recomenda-se, para trabalhos futuros, a análise do comportamento do módulo com números com sinal (caso a arquitetura venha a ser estendida para isso), bem como a otimização de área e desempenho para aplicações em hardware com recursos limitados.

A verificação sistemática por meio de simulação reforça a importância de testbenches bem estruturados como ferramenta fundamental no fluxo de desenvolvimento de sistemas digitais.

### Referências

[Souza] Souza, P. Unidade lógico-aritmética usando a abordagem comportamental. https://www.youtube.com/watch?v=Ynymty6-5dMt=6s.