

# Министерство науки и высшего образования Российской Федерации Федеральное государственное бюджетное образовательное учреждение высшего образования

# «Московский государственный технический университет имени Н.Э. Баумана

(национальный исследовательский университет)» (МГТУ им. Н.Э. Баумана)

#### ФАКУЛЬТЕТ ИНФОРМАТИКА И СИСТЕМЫ УПРАВЛЕНИЯ

КАФЕДРА «ПРОГРАММНОЕ ОБЕСПЕЧЕНИЕ ЭВМ И ИНФОРМАЦИОННЫЕ ТЕХНОЛОГИИ» (ИУ7)

НАПРАВЛЕНИЕ ПОДГОТОВКИ 09.03.01 Информатика и вычислительная техника

#### ОТЧЕТ

## по лабораторной работе № 5

Название: Разработка ускорителей вычислений средствами САПР

высокоуровневого синтеза Xilinx Vitis HLS

Дисциплина: Архитектура ЭВМ

| Студент       | ИУ7-52Б  |                    | Короткая В. М. |
|---------------|----------|--------------------|----------------|
|               | (Группа) | (Подпись,<br>дата) | (И.О. Фамилия) |
| Преподаватель |          |                    | Попов А. Ю.    |
|               |          | (Подпись,<br>дата) | (И.О. Фамилия) |

### Цель работы

Изучение методики и технологии синтеза аппаратных устройств ускорения вычислений по описаниям на языках высокого уровня. В ходе лабораторной работы рассматривается маршрут проектирования устройств, представленных в виде синтаксических конструкций ЯВУ С/С++, изучаются принципы работы IDE Xilinx Vitis HLS.

#### Индивидуальный вариант 10

```
extern "C" {
void var010_no_pragmas(int* c, const int* a, const int* b, const int len) {
    int maxA = a[len-1];
    for (int i = len-1; i >=0; i--) {
        if (maxA < a[i]) {
            maxA = a[i];
            c[i] = maxA;
        } else {
            c[i] = b[i];
        }
    }
}</pre>
```

```
extern "C" {
void var010_unrolled(int* c, const int* a, const int* b, const int len) {
int maxA = a[len-1];
for (int i = len-1; i >=0; i--) {
    #pragma HLS UNROLL factor=2
    if (maxA < a[i]) {
        maxA = a[i];
        c[i] = maxA;
    } else {
        c[i] = b[i];
    }
}

Частичное разворачивание цикла
```

```
extern "C" {

void var010_pipelined(int* c, const int* a, const int* b, const int len) {

int maxA = a[len-1];

for (int i = len-1; i >=0; i--) {

#pragma HLS PIPELINE

if (maxA < a[i]) {

maxA = a[i];

c[i] = maxA;

} else {

c[i] = b[i];

}

}

Конвейерная организация цикла
```

```
extern "C" {

void var010_pipe_unroll(int* c, const int* a, const int* b, const int len) {

int maxA = a[len-1];

for (int i = len-1; i >=0; i--) {

#pragma HLS PIPELINE

#pragma HLS UNROLL factor = 2

if (maxA < a[i]) {

maxA = a[i];

c[i] = maxA;

} else {

c[i] = b[i];

}

}

Конвейеризация и частичное разворачивание
```

Сборка и отладка пректа осуществляется в трех режимах: программная эмуляция (Emulation-SW), аппаратная эмуляция (Emulation-HW), аппаратное исполнение (Hardware).

#### **Emulation-SW**

Проект был запущен в режиме программной эмуляции. Результаты работы:

```
[Console output redirected to file:/iu_home/iu7040/lab_02/hls_acc_lab/Emulation-SW/SystemDebugger_hls_acc_lab_system_hls_acc
Found Platform
Platform Name: Xilinx
INFO: Reading /iu_home/iu7040/lab_02/hls_acc_lab_system/Emulation-SW/binary_container_1.xclbin
Loading: '/iu_home/iu7040/lab_02/hls_acc_lab_system/Emulation-SW/binary_container_1.xclbin'
Trying to program device[0]: xilinx_u200_xdma_201830_2
Device[0]: program successful!
 ----+---
                      | Wall-Clock Time (ns)
| Kernel
 var010_no_pragmas
                                        2761110
| var010 unrolled
                                        2589096
| var010_pipelined
                                        742786
 var010_pipe_unroll
                                        2235473
                Note: Wall Clock Time is meaningful for real hardware execution only, not for emulation.
Please refer to profile summary for kernel execution time for hardware emulation.
TEST PASSED.
```

#### **Emulation-HW**

Проект был собран в режиме аппаратной эмуляции.



Экран Assistant View



#### Диаграммы работы четырех ядер

#### Результат работы:

[Console output redirected to

file:/iu\_home/iu7040/lab\_02/hls\_acc\_lab/Emulation-HW/SystemDebugger\_hls\_acc\_lab\_system\_hls\_acc\_lab.launch.log]

Found Platform

Platform Name: Xilinx

 $INFO: Reading \ / iu\_home/iu7040/lab\_02/hls\_acc\_lab\_system/Emulation-HW/binary\_container\_1.xclb in the container of the con$ 

 $Loading: \ '/iu\_home/iu7040/lab\_02/hls\_acc\_lab\_system/Emulation-HW/binary\_container\_1.xclbin', and the substitution of the property of the p$ 

Trying to program device[0]: xilinx\_u200\_xdma\_201830\_2

INFO: [HW-EMU 01] Hardware emulation runs simulation underneath. Using a large data set will result in long simulation times. It is recommended that a small dataset is used for faster execution. The flow uses approximate models for DDR memory and interconnect and hence the performance data generated is approximate.

INFO::[ Vitis-EM 22 ] [Time elapsed: 2 minute(s) 52 seconds, Emulation time: 0.0640411 ms]

Data transfer between kernel(s) and global memory(s)

 $\label{eq:control_no_pragmas_1:m_axi_gmem-DDR[1]} & RD = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{var}010\_\text{pipe\_unroll\_1:m\_axi\_gmem-DDR[1]} & RD = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{var}010\_\text{pipelined\_1:m\_axi\_gmem-DDR[1]} & RD = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{var}010\_\text{unrolled\_1:m\_axi\_gmem-DDR[1]} & RD = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{VR} = 0.000 \text{ KB} & WR = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{VR} = 0.000 \text{ KB} & WR = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{VR} = 0.000 \text{ KB} & WR = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{VR} = 0.000 \text{ KB} & WR = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{VR} = 0.000 \text{ KB} & WR = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{VR} = 0.000 \text{ KB} & WR = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{VR} = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{VR} = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{VR} = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{VR} = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{VR} = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{VR} = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{VR} = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{VR} = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{VR} = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{VR} = 0.0$ 

Device[0]: program successful!

INFO::[ Vitis-EM 22 ] [Time elapsed: 7 minute(s) 42 seconds, Emulation time: 0.181118 ms]

Data transfer between kernel(s) and global memory(s)

| var010_pipe_unroll_1:m_axi_gmem-DDR[1] | RD = 0.000  KB | WR = 0.000 KB |
|----------------------------------------|----------------|---------------|
| var010_pipelined_1:m_axi_gmem-DDR[1]   | RD = 0.000  KB | WR = 0.000 KB |
| var010_unrolled_1:m_axi_gmem-DDR[1]    | RD = 0.160 KB  | WR = 0.082 KB |

INFO::[ Vitis-EM 22 ] [Time elapsed: 12 minute(s) 42 seconds, Emulation time: 0.30822 ms]

Data transfer between kernel(s) and global memory(s)

 $\label{eq:control_no_pragmas_1:m_axi_gmem-DDR[1]} & RD = 7.980 \text{ KB} & WR = 4.000 \text{ KB} \\ \text{var010_pipe_unroll_1:m_axi_gmem-DDR[1]} & RD = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{var010_pipelined_1:m_axi_gmem-DDR[1]} & RD = 0.000 \text{ KB} & WR = 0.000 \text{ KB} \\ \text{var010_unrolled_1:m_axi_gmem-DDR[1]} & RD = 2.957 \text{ KB} & WR = 1.480 \text{ KB} \\ \end{array}$ 

INFO::[ Vitis-EM 22 ] [Time elapsed: 17 minute(s) 45 seconds, Emulation time: 0.426477 ms]

Data transfer between kernel(s) and global memory(s)

 $var010\_no\_pragmas\_1:m\_axi\_gmem-DDR[1] \qquad RD = 7.980 \text{ KB} \qquad WR = 4.000 \text{ KB} \\ var010\_pipe\_unroll\_1:m\_axi\_gmem-DDR[1] \qquad RD = 0.000 \text{ KB} \qquad WR = 0.000 \text{ KB} \\ var010\_pipelined\_1:m\_axi\_gmem-DDR[1] \qquad RD = 0.000 \text{ KB} \qquad WR = 0.000 \text{ KB} \\ var010\_unrolled\_1:m\_axi\_gmem-DDR[1] \qquad RD = 5.566 \text{ KB} \qquad WR = 2.793 \text{ KB}$ 

INFO::[ Vitis-EM 22 ] [Time elapsed: 22 minute(s) 48 seconds, Emulation time: 0.555709 ms]

Data transfer between kernel(s) and global memory(s)

 $\label{eq:control_no_pragmas_1:m_axi_gmem-DDR[1]} & RD = 7.980 \text{ KB} & WR = 4.000 \text{ KB} \\ \text{var010_pipe_unroll_1:m_axi_gmem-DDR[1]} & RD = 0.020 \text{ KB} & WR = 0.004 \text{ KB} \\ \text{var010_pipelined_1:m_axi_gmem-DDR[1]} & RD = 7.980 \text{ KB} & WR = 4.000 \text{ KB} \\ \text{var010_unrolled_1:m_axi_gmem-DDR[1]} & RD = 7.980 \text{ KB} & WR = 4.000 \text{ KB} \\ \text{WR} = 4.000 \text{ KB} & WR = 4.000 \text{ KB} \\ \text{WR} = 4.000 \text{ KB} & WR = 4.000 \text{ KB} \\ \text{WR} = 4.000 \text{ KB} & WR = 4.000 \text{ KB} \\ \text{WR} = 4.000 \text{ KB} & WR = 4.000 \text{ KB} \\ \text{WR} = 4.000 \text{ KB} & WR = 4.000 \text{ KB} \\ \text{WR} = 4.000 \text{ KB} & WR = 4.000 \text{ KB} \\ \text{WR} = 4.000 \text{ KB} & WR = 4.000 \text{ KB} \\ \text{WR} = 4.000 \text{ KB} & WR = 4.000 \text{ KB} \\ \text{WR} = 4.000 \text{ KB} & WR = 4.000 \text{ KB} \\ \text{WR} = 4.000 \text{ KB} & WR = 4.000 \text{ KB} \\ \text{WR} = 4.$ 

INFO::[ Vitis-EM 22 ] [Time elapsed: 27 minute(s) 50 seconds, Emulation time: 0.685019 ms]

Data transfer between kernel(s) and global memory(s)

 $\label{eq:control_no_pragmas_1:m_axi_gmem-DDR[1]} RD = 7.980 \ KB \qquad WR = 4.000 \ KB$   $\label{eq:control_no_pragmas_1:m_axi_gmem-DDR[1]} RD = 2.855 \ KB \qquad WR = 1.434 \ KB$   $\label{eq:control_no_pragmas_1:m_axi_gmem-DDR[1]} RD = 7.980 \ KB \qquad WR = 4.000 \ KB$   $\label{eq:control_no_pragmas_1:m_axi_gmem-DDR[1]} RD = 7.980 \ KB \qquad WR = 4.000 \ KB$   $\label{eq:control_no_pragmas_1:m_axi_gmem-DDR[1]} RD = 7.980 \ KB \qquad WR = 4.000 \ KB$ 

INFO::[ Vitis-EM 22 ] [Time elapsed: 32 minute(s) 52 seconds, Emulation time: 0.819856 ms]

Data transfer between kernel(s) and global memory(s)

 var010\_no\_pragmas\_1:m\_axi\_gmem-DDR[1]
 RD = 7.980 KB
 WR = 4.000 KB

 var010\_pipe\_unroll\_1:m\_axi\_gmem-DDR[1]
 RD = 5.840 KB
 WR = 2.926 KB

 var010\_pipelined\_1:m\_axi\_gmem-DDR[1]
 RD = 7.980 KB
 WR = 4.000 KB

 var010\_unrolled\_1:m\_axi\_gmem-DDR[1]
 RD = 7.980 KB
 WR = 4.000 KB

Note: Wall Clock Time is meaningful for real hardware execution only, not for emulation.

Please refer to profile summary for kernel execution time for hardware emulation.

TEST PASSED.

INFO::[ Vitis-EM 22 ] [Time elapsed: 38 minute(s) 16 seconds, Emulation time: 0.967478 ms]

Data transfer between kernel(s) and global memory(s)

| var010_no_pragmas_1:m_axi_gmem-DDR[1]  | RD = 7.980  KB | WR = 4.000 KB |
|----------------------------------------|----------------|---------------|
| var010_pipe_unroll_1:m_axi_gmem-DDR[1] | RD = 7.980 KB  | WR = 4.000 KB |
| var010_pipelined_1:m_axi_gmem-DDR[1]   | RD = 7.980 KB  | WR = 4.000 KB |
| var010_unrolled 1:m_axi_gmem-DDR[1]    | RD = 7.980 KB  | WR = 4.000 KB |

INFO::[ Vitis-EM 22 ] [Time elapsed: 41 minute(s) 15 seconds, Emulation time: 1.05272 ms]

Data transfer between kernel(s) and global memory(s)

| var010_no_pragmas_1:m_axi_gmem-DDR[1]  | RD = 7.980  KB | WR = 4.000 KB |
|----------------------------------------|----------------|---------------|
| var010_pipe_unroll_1:m_axi_gmem-DDR[1] | RD = 7.980 KB  | WR = 4.000 KB |
| var010_pipelined_1:m_axi_gmem-DDR[1]   | RD = 7.980 KB  | WR = 4.000 KB |
| var010_unrolled_1:m_axi_gmem-DDR[1]    | RD = 7.980 KB  | WR = 4.000 KB |

INFO: [HW-EMU 06-0] Waiting for the simulator process to exit

Здесь время работы каждой функции отличается от предыдущей сборки, но рассматривать его как истинный результат нельзя. Такое время работы обусловлено тем, что при выполнении самих функций параллельно также производилось моделирование ядер в Vivado, что замедляло работу программы, так как для каждого такта необходимо производить вычисления и отображать результаты на диаграмме.

#### Hardware



#### Общая информация о сборке (Summary)



#### System Diagram



#### Platform Diagram

| Name                  | Issue Type   | Latency (cycles) | Latency (ns) | Iteration Latency | Interval | Trip Count | Pipelined | BRAM | BRAM (%) | DSP | DSP (%) | FF   | FF (%) | LUT  | LUT (%) | Slack |
|-----------------------|--------------|------------------|--------------|-------------------|----------|------------|-----------|------|----------|-----|---------|------|--------|------|---------|-------|
| √ ■ var010_no_pragmas | II Violation |                  |              |                   |          |            | no        | 2    | ~0       | 0   | 0       | 1881 | ~0     | 2116 | ~0      | 0.00  |
| C VITIS_LOOP_4_1      | II Violation |                  |              | 214               | 2        |            | yes       |      |          |     |         |      |        |      |         |       |

#### Информация о ядре без оптимизации цикла

| Name               | Issue Type   | Latency (cycles) | Latency (ns) | Iteration Latency | Interval | Trip Count | Pipelined | BRAM | BRAM (%) | DSP | DSP (%) | FF   | FF (%) | LUT  | LUT (%) | Slack |
|--------------------|--------------|------------------|--------------|-------------------|----------|------------|-----------|------|----------|-----|---------|------|--------|------|---------|-------|
| var010_pipe_unroll | II Violation |                  |              |                   |          |            | no        | 2    | ~0       | 0   | 0       | 2338 | ~0     | 3688 | ~0      | 0.00  |
| C VITIS_LOOP_4_1   | II Violation |                  |              | 427               | 212      |            | yes       |      |          |     |         |      |        |      |         |       |

#### Информация о ядре с конвейерным частично развернутым циклом

| Name             | Issue Type   | Latency (cycles) | Latency (ns) | Iteration Latency | Interval | Trip Count | Pipelined | BRAM | BRAM (%) | DSP | DSP (%) | FF   | FF (%) | LUT  | LUT (%) | Slack |
|------------------|--------------|------------------|--------------|-------------------|----------|------------|-----------|------|----------|-----|---------|------|--------|------|---------|-------|
| var010_pipelined | II Violation |                  |              |                   |          |            | no        | 2    | ~0       | 0   | 0       | 1881 | ~0     | 2116 | ~0      | 0.00  |
| C VITIS_LOOP_4_1 | II Violation |                  |              | 214               | 2        |            | yes       |      |          |     |         |      |        |      |         |       |

#### Информация о ядре с конвейерным циклом

| Name                | Issue Type   | Latency (cycles) | Latency (ns) | Iteration Latency | Interval | Trip Count | Pipelined | BRAM | BRAM (%) | DSP | DSP (%) | FF   | FF (%) | LUT  | LUT (%) | Slack |
|---------------------|--------------|------------------|--------------|-------------------|----------|------------|-----------|------|----------|-----|---------|------|--------|------|---------|-------|
| √ ● var010_unrolled | II Violation |                  |              |                   |          |            | no        | 2    | ~0       | 0   | 0       | 2338 | ~0     | 3688 | ~0      | 0.00  |
| C VITIS_LOOP_4_1    | II Violation |                  |              | 427               | 212      |            | yes       |      |          |     |         |      |        |      |         |       |

#### Информация о ядре с частично развернутым циклом

#### Результат работы:

INFO: Reading /iu\_home/iu7040/lab\_02/hls\_acc\_lab\_system/Hardware/binary\_container\_1.xclbin
Loading: '/iu\_home/iu7040/lab\_02/hls\_acc\_lab\_system/Hardware/binary\_container\_1.xclbin'
Trying to program device[0]: xilinx\_u200\_xdma\_201830\_2
Device[0]: program successful!

| Kernel             | + <br>  Wall-Clock Time (ns) |
|--------------------|------------------------------|
| var010_no_pragmas  | 134227035                    |
| var010_unrolled    | 436261311                    |
| var010_pipelined   | 132388299                    |
| var010_pipe_unroll | 436357874                    |

Note: Wall Clock Time is meaningful for real hardware execution only, not for emulation. Please refer to profile summary for kernel execution time for hardware emulation. TEST PASSED.

По результатам работы можно судить, что конвейеризация цикла дает совсем незначительный выигрыш времени по сравнению с неоптимизированным циклом. Это происходит, потому что внутри цикла присутствует зависимость по данным. В частности, в каждой итерации по несколько раз используется переменная і — счетчик цикла. Для следующей итерации этот счетчик необходимо инкрементировать, но чтобы это сделать, нужно ждать, пока предыдущая итерация не будет в нем нуждаться. Таким образом, пока не будет выполняться последний оператор в теле цикла, другой поток не сможет начать обработку следующей итерации. Разворачивание цикла же вообще замедляет выполнение задачи примерно в 4 раза. Причиной этому также является зависимость по данным — развернутые итерации цикла должны вычисляться параллельно, но изза того, что в теле цикла присутствует переменная ptr, требуется, чтобы сначала в первой итерации развернутого цикла произошло присваивание и инкремент этой переменной, а только

затем во второй. При этом возникают дополнительные расходы времени на проверку выхода за границы массива и диспетчеризацию параллельных потоков.

#### Вывод

В результате выполнения лабораторной работы были смоделированы четыре ядра с разными уровнями оптимизаций, изучен синтез ускорителей на ЯВУ на примере C/C++, разработан и протестирован ускоритель вычислений. В результате тестирования и замеров времени работы было установлено, что конвейеризация дает минимальный выигрыш во времени, а разворачивание цикла не позволяет оптимизировать задачу, соответствующую индивидуальному варианту, вследствие зависимостей по данным.