# ɪcs 第四章

# 【体系结构基础】

1. 下列描述更符合(早期) RISC 还是 CISC?

|      | 描述                                          | R | С |
|------|---------------------------------------------|---|---|
| (1)  | 指令机器码长度固定                                   |   |   |
| (2)  | 指令类型多、功能丰富                                  |   |   |
| (3)  | 不采用条件码                                      |   |   |
| (4)  | 实现同一功能,需要的汇编代码较多                            |   |   |
| (5)  | 译码电路复杂                                      |   |   |
| (6)  | 访存模式多样                                      |   |   |
| (7)  | 参数、返回地址都使用寄存器进行保存                           |   |   |
| (8)  | x86-64                                      |   |   |
| (9)  | MIPS                                        |   |   |
| (10) | 广泛用于嵌入式系统                                   |   |   |
| (11) | 已知某个体系结构使用 add R1, R2, R3 来完成加法运算。当要将数据     |   |   |
|      | 从寄存器 S 移动至寄存器 D 时,使用 add S, #ZR, D 进行操作(#ZR |   |   |
|      | 是一个恒为 0 的寄存器),而没有类似于 mov 的指令。               |   |   |
| (12) | 已知某个体系结构提供了 xlat 指令,它以一个固定的寄存器 A 为基地        |   |   |
|      | 址,以另一个固定的寄存器 B 为偏移量,在 A 对应的数组中取出下标为         |   |   |
|      | B 的项的内容, 放回寄存器 A 中。                         |   |   |

# 2. 写出下列电路的表达式



3. 下列寄存器在时钟上升沿锁存数据, 画出输出的电平(忽略建立/保持时间)



#### 【顺序处理器】

4. 根据 64 位 Y86-64 模型完成下表

|         |            | call Dest                   | jXX Dest                    |
|---------|------------|-----------------------------|-----------------------------|
| Fetch   | icode,ifun | icode:ifun <-               |                             |
|         |            | M <sub>1</sub> [PC]         | M <sub>1</sub> [PC]         |
|         | rA, rB     | \                           | \                           |
|         | valC       | $valC \leftarrow M_4[PC+1]$ | $valC \leftarrow M_4[PC+1]$ |
|         | valP       | valP <- PC+5                | valP <- PC+5                |
| Decode  | valA,srcA  |                             |                             |
|         | valB,srcB  |                             |                             |
| Execute | valE       |                             |                             |
|         | Cond Code  |                             |                             |
| Memory  | valM       |                             |                             |
| Write   | dstE       |                             |                             |
| back    |            |                             |                             |
|         | dstM       |                             |                             |
| PC      | PC         |                             |                             |

5. 已知 valC 为指令中的常数值, valM 为访存得到的数据, valP 为 PC 自增得到的值, 完成以下的 PC 更新逻辑:

```
int new_pc = [
  icode == ICALL : ____;
  icode == IJXX && Cnd: ____;
  icode == IRET : ____;
  1: _____;
]
```

## 【流水线的基本原理】

- 6. 判断下列说法的正确性
- (1) ( )流水线的深度越深,总吞吐率越大,因此流水线应当越深越好。
- (2) ( )流水线的吞吐率取决于最慢的流水级,因此流水线的划分应当尽量均匀。
- (3) ( )假设寄存器延迟为 20ps,那么总吞吐率不可能达到或超过 50 GIPS。
- (4) ( )数据冒险总是可以只通过转发来解决。
- (5) ( )数据冒险总是可以只通过暂停流水线来解决。

- 7. 一条三级流水线,包括延迟为 50ps, 100ps, 100ps 的三个流水级,每个寄存器的延迟为 10ps。那么这条流水线的总延迟是 \_\_\_\_\_\_ ps,吞吐率是 \_\_\_\_\_ GIPS。
- 8. A~H 为 8 个基本逻辑单元,下图中标出了每个单元的延迟,以及用箭头标出了单元之间的数据依赖关系。寄存器的延迟均为 10ps。



- (1) 计算目前的电路的总延迟。
- (2) 通过插入寄存器,可以对这个电路进行流水化改造。现在想将其改造为两级流水线,为了达到尽可能高的吞吐率,问寄存器应插在何处?获得的吞吐率是多少?
- (3) 现在想将其改造为三级流水线,问最优改造所获得的吞吐率是多少?

## 【流水线处理器】

9. 一个只使用流水线暂停、没有数据前递的 Y86 流水线处理器,为了执行以下的语句,至少需要累计停顿多少个周期?

| irmovl \$1, %eax | rrmovl %eax, %edx   | irmovl \$0x40, %eax |
|------------------|---------------------|---------------------|
| irmovl \$2, %ebx | mrmovl (%ecx), %eax | mrmovl (%eax), %ebx |
| addl %eax, %ecx  | addl %edx, %eax     | subl %ebx, %ecx     |
| addl %ebx, %edx  | halt                | halt                |
| halt             |                     |                     |
| (1)              | (2)                 | (3)                 |
|                  |                     |                     |

- 10. 考虑 Y86 中的 ret 与 jXX 指令。jXX 总是预测分支跳转。
- (1) 写出流水线需要处理 ret 的条件 (ret 对应的常量为 IRET):

(2) 写出发现上述条件以后,流水线寄存器应设置的状态

|        | Fetch | Decode | Execute | Memory | Writeback |
|--------|-------|--------|---------|--------|-----------|
| 处理 ret |       |        |         |        |           |

(3) 写出流水线需要处理 j XX 分支错误的条件 (j XX 对应的常量为 IJXX):

(4) 写出发现上述条件以后,流水线寄存器应设置的状态

|      | Fetch | Decode | Execute | Memory | Writeback |
|------|-------|--------|---------|--------|-----------|
| 分支错误 |       |        |         |        |           |

(5) 写出下一条指令地址 f\_pc 的控制逻辑

```
int f pc = [
 M_icode == IJXX && !M_Cnd : _____;
  W_icode == IRET : _____;
  1 : F predPC;
];
# 己知有如下的代码,其中 valC 为指令中的常数值, valM 为访存得到的数据, valP
为 PC 自增得到的值:
int f predPC = [
  f icode in { IJXX, ICALL } : f valC;
  1 : f valP;
];
int d_valA = [
  D icode in { ICALL, IJXX } : D valP; # Use incremented PC
  # ...省略部分数据前递代码
  1 : d rvalA; # Use value read from register file
];
```

11. (2016 期中 cret 题)