

# Arquiteturas Arquiteturas de Computadores 1/3

Glauber De Bona

PCS - Departamento de Engenharia de Computação e Sistemas Digitais Escola Politécnica da Universidade de São Paulo

Setembro, 2020

# Agenda

SA LEGv8

Operandos

Exercícios

- Introdução
- 2 ISA LEGv8
- **3** Operandos
- 4 Exercícios



Introdução ISA LEGV8

Nas disciplinas de SD, vimos diferentes técnicas de projeto:

- Circuitos combinatórios: álgebra de chaveamento, tabela verdade, mapas de Karnaugh
- Circuitos seguenciais síncronos: máguinas de estado finito, circuito de próximo estado e de saída
- Sistemas que implementam algoritmos (não-programáveis): diagrama ASM de alto nível, fluxo dados e unidade de controle

Como projetar um processador (programável)? Partimos dos comandos possíveis para a sua programação!



Introdução ISA LEGV8

- Cada comando que um computador executa é chamado de instrução.
- O vocabulário do computador é o conjunto de instruções que ele executa.
- A Arquitetura do Conjunto de Instruções define a semântica das instruções.
  - engloba definições do tipo de dados, registradores e memória
  - é a interface entre hardware e software
  - pode ser implementada por diferentes processadores
- Uma vez que você aprenda uma arquitetura de computador específica, será fácil aprender outras.



#### Introdução

ISA LEGV8

- Na memória, tudo são bits.
- Os bits podem ser considerados:
  - Dados: números, caracteres, pixels, etc.
  - Instruções: comandos para o processador.
- Em conjunto, os dados e instruções formam um programa armazenado na memória.
- Isto permite que um programa seja modificado/copiado/enviado como gualguer dado no computador.



# Programa Armazenado

Introdução

ISA LEGv8

Operandos

Exercícios

Processor





Introdução

ISA LEGV8

- As instruções representadas bits formam a linguagem de máquina de um processador. Ex: 1011001010001100
- Usaremos uma representação simbólica, mnemônica, chamada de assembly. Ex: ADD X, Y
- Nesta disciplina, trabalharemos com um subconjunto de instruções do ARMv8, chamado LEGv8:
  - SD2: conjunto reduzido do LEGv8;
  - OAC1: conjunto expandido e pipelining;
  - OAC2: conjunto completo e arquiteturas avancadas.



# Instrução

Introdução

ISA LEGv8

Operandos

Exercícios

Considere o seguinte código:

ADD a, b, c

O que ele faz? Soma b com c e coloca o resultado em a.



# **Operandos**

ISA LEGv8

Operandos

- .

Considere o seguinte código:

1 ADD a, b, c

Mas o que são e onde estão a, b e c? São variáveis de um programa e estão em registradores.



# Operandos LEGv8

trodução

ISA LEGv8

Operandos

Exercício

Instruções do LEGv8 têm dois tipos de operandos:

- Registradores (32 x 64 bits);
- Memória de dados (qualquer tamanho de palavra).

| Name Example                    |                                                                  | Comments                                                                                                                                                                             |  |  |  |
|---------------------------------|------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| 32 registers                    | X0-X30, XZR                                                      | Fast locations for data. In LEGv8, data must be in registers to perform arithmetic, register XZR always equals 0.                                                                    |  |  |  |
| 2 <sup>62</sup> memory<br>words | Memory[0], Memory[4], ,<br>Memory[4,611,686,018,427,387,<br>904] | Accessed only by data transfer instructions. LEGv8 uses byte addresses, so sequential doubleword addresses differ by 8. Memory holds data structures, arrays, and spilled registers. |  |  |  |



# Instruções LEGv8

trodução

ISA LEGv8

Operandos

Exercícios

As instruções que fazem parte do **ISA** (*Instruction Set Architecture*) do LEGv8 são divididas em:

- Aritméticas (ADD e SUB);
- Transferência de dados (LD, ST e MOV);
- Lógicas (AND, OR, xor (EOR), shift (LSL, LSR));
- Salto condicional (CB, B.n);
- Salto incondicional (B).



## Instruções LEGv8

oducão

ISA LEGv8

Operandos

Exercícios

| Category I    | nstructionExample                   |                   | Meaning                                                                                | Comments                                 |
|---------------|-------------------------------------|-------------------|----------------------------------------------------------------------------------------|------------------------------------------|
|               | add                                 | ADD X1, X2, X3    | X1 = X2 + X3                                                                           | Three register operands                  |
|               | subtract                            | SUB X1, X2, X3    | X1 = X2 - X3                                                                           | Three register operands                  |
|               | add immediate                       | ADDI X1, X2, 20   | X1 = X2 + 20                                                                           | Used to add constants                    |
|               | subtract immediate                  | SUBI X1, X2, 20   | X1 = X2 - 20                                                                           | Used to subtract constants               |
|               | add and set flags                   | ADDS X1, X2, X3   | X1 = X2 + X3                                                                           | Add, set condition codes                 |
| Arithmetic    | subtract and set flags              | SUBS X1, X2, X3   | X1 = X2 - X3                                                                           | Subtract, set condition codes            |
|               | add immediate and set flags         | ADDIS X1, X2, 20  | X1 = X2 + 20                                                                           | Add constant, set condition codes        |
|               | subtract immediate<br>and set flags | SUBIS X1, X2, 20  | X1 = X2 - 20                                                                           | Subtract constant, set condition codes   |
|               | load register                       | LDUR X1, [X2,40]  | X1 = Memory[X2 + 40]                                                                   | Doubleword from memory to<br>register    |
|               | store register                      | STUR X1, [X2,40]  | Memory[X2 + 40] = X1                                                                   | Doubleword from register to<br>memory    |
|               | load signed word                    | LDURSW X1,[X2,40] | X1 = Memory[X2 + 40]                                                                   | Word from memory to register             |
|               | store word                          | STURW X1, [X2,40] | Memory[X2 + 40] = X1                                                                   | Word from register to memory             |
|               | load half                           | LDURH X1, [X2,40] | X1 = Memory[X2 + 40]                                                                   | Halfword memory to register              |
|               | store half                          | STURH X1, [X2,40] | Memory[X2 + 40] = X1                                                                   | Halfword register to memory              |
|               | load byte                           | LDURB X1, [X2,40] | X1 = Memory[X2 + 40]                                                                   | Byte from memory to register             |
|               | store byte                          | STURB X1, [X2,40] | Memory[X2 + 40] = X1                                                                   | Byte from register to memory             |
|               | load exclusive<br>register          | LDXR X1, [X2,0]   | X1 = Memory[X2]                                                                        | Load; 1st half of atomic swap            |
| Data transfer | store exclusive register            | STXR X1, X3 [X2]  | Memory[X2]=X1;X3=0 or 1                                                                | Store; 2nd half of atomic swap           |
|               | move wide with zero                 | MOVZ X1,20, LSL 0 | $X1 = 20 \text{ or } 20 * 2^{16} \text{ or } 20$<br>* $2^{32} \text{ or } 20 * 2^{48}$ | Loads 16-bit constant, rest zeros        |
|               | move wide with keep                 | MOVK X1,20, LSL 0 | $X1 = 20 \text{ or } 20 * 2^{16} \text{ or } 20$<br>* $2^{32} \text{ or } 20 * 2^{48}$ | Loads 16-bit constant, rest<br>unchanged |



ISA LEGv8

|                         | and                                  | AND X1, X2, X3  | X1 = X2 & X3                          | Three reg. operands; bit-by-bit AND      |
|-------------------------|--------------------------------------|-----------------|---------------------------------------|------------------------------------------|
|                         | inclusive or                         | ORR X1, X2, X3  | X1 = X2   X3                          | Three reg. operands; bit-by-bit OR       |
|                         | exclusive or                         | EOR X1, X2, X3  | X1 = X2 ^ X3                          | Three reg. operands; bit-by-bit XOR      |
|                         | and immediate                        | ANDI X1, X2, 20 | X1 = X2 & 20                          | Bit-by-bit AND reg. with constant        |
| Logical                 | inclusive or<br>immediate            | ORRI X1, X2, 20 | X1 = X2   20                          | Bit-by-bit OR reg. with constant         |
|                         | exclusive or<br>immediate            | EORI X1, X2, 20 | X1 = X2 ^ 20                          | Bit-by-bit XOR reg. with constant        |
|                         | logical shift left                   | LSL X1, X2, 10  | X1 = X2 << 10                         | Shift left by constant                   |
|                         | logical shift right                  | LSR X1, X2, 10  | X1 = X2 >> 10                         | Shift right by constant                  |
|                         | compare and branch<br>on equal 0     | CBZ X1, 25      | if (X1 == 0) go to<br>PC + 100        | Equal 0 test; PC-relative branch         |
| Conditional<br>branch   | compare and branch<br>on not equal 0 | CBNZ X1, 25     | if (X1 != 0) go to<br>PC + 100        | Not equal 0 test; PC-relative branch     |
|                         | branch conditionally                 | B.cond 25       | if (condition true) go to<br>PC + 100 | Test condition codes; if true, branch    |
|                         | branch                               | В 2500          | go to PC + 10000                      | Branch to target address;<br>PC-relative |
| Unconditional<br>branch | branch to register                   | BR X30          | go to X30                             | For switch, procedure return             |
|                         | branch with link                     | BL 2500         | X30 = PC + 4; PC + 10000              | For procedure call PC-relative           |



Introdução

#### ISA LEGv8

Operandos

Exercícios

### Considere o seguinte trecho de código:

```
a = b + c;
d = a - e;
x = y - 2;
z = w + 4;
```

### O código (assembly) gerado para o LEGv8 será:

```
1 ADD a, b, c
2 SUB d, a, e
3 SUBI x, y, 2
4 ADDI z, w, 4
```



Introduçã

ISA LEGv8

Operandos

Exercícios

Considere o seguinte trecho de código:

$$f = (g + h) - (i + 3);$$

Qual o código assembly para o LEGv8?



....

#### ISA LEGv8

Operandos

Exercícios

#### Considere o seguinte trecho de código:

$$f = (g + h) - (i + 3);$$

### O código assembly gerado para o LEGv8 será:

```
ADD t0,g,h // t0 = g + h

ADDI t1,i,3 // t1 = i + 3

SUB f,t0,t1 // f = t0 - t1 = (g+h) - (i+3)
```



# Operandos

Operandos

#### Mas onde estão as variáveis?

- Toda variável é mapeada em um registrador;
- Cada registrador armazenada uma doubleword.
  - doubleword (64 bits = 8 bytes)
  - word (32 bits = 4 bytes)
- O valor de uma variável é trazido da memória para um registrador antes da operação e fica no registrador até não ser mais necessário.

Quantas variáveis podem "existir" ao mesmo tempo em um código compilado para LEGv8?



Introdução

Operandos

Evereícies

Em uma instrução, X0,X1,...,X30,XZR representam os registragores; #15 e # – 87 são constantes.

Considere o seguinte trecho de código (revisitado):

$$f = (g + h) - (i + 3);$$

O código assembly gerado para o LEGv8 será:

```
ADD X9,X20,X21 // X9=g+h=X20+X21

ADDI X10,X22,#3 // X10=i+3=X22+3

SUB X19,X9,X10 // f=X9-X10=(g+h)-(i+3)
```

Mas de onde vem os valores dos registradores?



#### Trazendo Palavras

Introdução ISA LEGv8

Operandos

Evercícios

Há instruções específicas para trazer dados da memória para os registradores.

Exemplo de uma memória:



Address Data

Processor Memory



ISA LEGV8

Operandos

Considere que A é um vetor de doublewords cujo endereço base está em X22:

$$g = h + A[8]$$

O código assembly gerado para o LEGv8 será:

```
LDUR X9, [X22, #8] // X9=mem [X22+64]
ADD X20, X21, X9 // g=h+X9
```

- X22 é chamado de registrador base (base register);
- 8 é chamado de offset:
- X9 recebe A[8]
- LDUR significa LoaD Unscaled immediate to Register
- Qual a palavra carregada pelo load?



Introdução ISA LEGv8

**Operandos** 

Evercícios

Considere o mesmo vetor do exemplo anterior:

```
A[12] = h + A[8];
```

O código assembly gerado para o LEGv8 será:

```
LDUR X9, [X22,#64] // Reg X9 recebe A[8]
ADD X9,X21,X9 // Reg X9 recebe h + A[8]

STUR X9, [X22,#96] // Grava h + A[8] em A[12]
```

- As palavras são doublewords, portanto cada uma tem 8 bytes.
- Ao acessar a palavra no endereço X22+64, estaremos acessando a oitava doubleword do vetor.



## Limitações

Introdução ISA LEGv8

Operandos

# Mas só podemos escrever programas com até 31 variáveis no mesmo escopo?

- Podemos salvar os valores dos registradores na memória (spilling);
- Podemos trazer valores salvos de volta da memória.
- É papel do compilador alocar corretamente as variáveis para os registradores para minimizar o spilling.
- Alguns registradores possuem propósito especial e normalmente não são alocados para variáveis. Na prática, 8 dos 32 registradores são livres para uso geral.



# Registradores LEGv8

ntrodução

Operandos

ercícios

| RVED<br>A CALL?<br>o |
|----------------------|
| 0                    |
|                      |
| 0                    |
|                      |
| 0                    |
| 0                    |
|                      |
| 0                    |
| o                    |
| es                   |
| es                   |
| es                   |
| es                   |
| Α.                   |
| 6                    |



#### Exercício 1

ISA LEGv8

Operandos

Exercícios

Considere o seguinte trecho de código e a memória ao lado. Assuma que a doubleword no endereço 0 é 00...00*FF*.



| 7 | FF | F | 00 | 17 | 01 | 1F | 01 |
|---|----|---|----|----|----|----|----|
| 6 | 00 | Е | 01 | 16 | 00 | 1E | FF |
| 5 | 00 | D | 00 | 15 | 00 | 1D | 00 |
| 4 | 00 | С | 00 | 14 | 00 | 1C | 00 |
| 3 | 00 | В | 00 | 13 | 00 | 1B | 00 |
| 2 | 00 | Α | 00 | 12 | 00 | 1A | 00 |
| 1 | 00 | 9 | 00 | 11 | 00 | 19 | 00 |
| 0 | 00 | 8 | 00 | 10 | 00 | 18 | 00 |

Qual o conteúdo de X9 após a execução?



# Exercício 1 - Solução

ISA LEGv8

Operandos

Exercícios

Considere o seguinte trecho de código e a memória ao lado. Assuma que a doubleword no endereço  $0 \in 00...00FF$ .

| 1 | ADD X22, XZR, XZR                  | 7          | FF | ] F |  |
|---|------------------------------------|------------|----|-----|--|
| 2 | LDUR X9,[X22,#0]                   | 6          | 00 | E   |  |
| 3 | LDUR X10,[X22,#16]                 | 5          | 00 | D   |  |
| 4 | ADD X9,X9,X10                      | 4          | 00 | С   |  |
| 5 | SUB X10, X9, X10                   | 3          | 00 | В   |  |
| 6 | LDUR X11,[X22,#8]<br>ADD X9,X11,X9 | 2          | 00 | Α   |  |
| 1 | ADD 7,711,73                       | <u>ا</u> 1 | 00 | 9   |  |
|   |                                    | 0          | 00 | 8   |  |

|   |    | - |    |    |    |    |    |
|---|----|---|----|----|----|----|----|
| 7 | FF | F | 00 | 17 | 01 | 1F | 01 |
| 6 | 00 | Е | 01 | 16 | 00 | 1E | FF |
| 5 | 00 | D | 00 | 15 | 00 | 1D | 00 |
| 4 | 00 | С | 00 | 14 | 00 | 1C | 00 |
| 3 | 00 | В | 00 | 13 | 00 | 1B | 00 |
| 2 | 00 | Α | 00 | 12 | 00 | 1A | 00 |
| 1 | 00 | 9 | 00 | 11 | 00 | 19 | 00 |
| 0 | 00 | 8 | 00 | 10 | 00 | 18 | 00 |

- Primeiro zeramos o X22, então X9=FFh=255
- 16=10h, então X10=1 e X9=X9+X10=256
- X11=100h=256, e X9=X11+X9=512



### Exercício 2

Introdução ISA LEGv8

Operandos

Exercícios

Considere o seguinte trecho de código e a memória ao lado. Assuma que a doubleword no endereço 0 é 00...00FF.



| Cildereço o e oo ooi i . |   |    |   |    |    |    |    |    |  |
|--------------------------|---|----|---|----|----|----|----|----|--|
|                          | 7 | FF | F | 00 | 17 | 01 | 1F | 01 |  |
|                          | 6 | 00 | Е | 01 | 16 | 00 | 1E | FF |  |
|                          | 5 | 00 | D | 00 | 15 | 00 | 1D | 00 |  |
|                          | 4 | 00 | С | 00 | 14 | 00 | 1C | 00 |  |
|                          | 3 | 00 | В | 00 | 13 | 00 | 1B | 00 |  |
|                          | 2 | 00 | Α | 00 | 12 | 00 | 1A | 00 |  |
|                          | 1 | 00 | 9 | 00 | 11 | 00 | 19 | 00 |  |
|                          | 0 | 00 | 8 | 00 | 10 | 00 | 18 | 00 |  |
|                          |   |    |   |    |    |    |    |    |  |

Qual o conteúdo de X9 após a execução?



# Exercício 2 - Solução

INTrodução ISA LEGv8

Operandos

Exercícios

Considere o seguinte trecho de código e a memória ao lado. Assuma que a doubleword no endereço 0 é 00 . . . 00 FF.



- Primeiro zeramos o X22, então X22=0+16=16
- 16=10h, então X9=1 e X10=16-1=15
- Como 16-8=8, armazenamos X10 em 8, de onde carregamos X9=15.



### Exercício 3

mirouuçao

ISA LEGv8

Operandos

Exercícios

Gere o código de máquina correspondente ao código C abaixo. Se necessário, use o arquivo GreenCard.pdf disponível no e-disciplinas. O f deve ser guardado na memória depois (você escolhe o endereço).

$$f = a-b+v1[0]+v2[3]-4$$



# Exercício 3 - Solução

ISA LEGv8

Operandos

Exercícios

Gere o código assembly correspondente ao código C abaixo. Os elementos dos vetores têm 64 bits. O f deve ser guardado na memória depois (você escolhe o endereço).

```
f = a-b+v1[0]+v2[3]-4;
```

```
SUB X9,X10,X11 \\ f:X9,a:X10,b:X11 \\ DUR X12,[X22,#0] \\ v1:X22, X12:temp \\ DUR X12,[X23,#24] \\ v2:X23 \\ ADD X9,X9,X12 \\ SUBI X9,X9,4 \\ STUR X9,[XZR,#48]
```



# Obrigado!



### Referências

troducão

ISA LEGv8

Operandos

Exercícios



D. Patterson and J. Hennessy.

Computer Organization and Design ARM Edition: The Hardware Software Interface.

The Morgan Kaufmann Series in Computer Architecture and Design. Elsevier Science, 2016.

