

### Aritmética 1/3 Adicão, Subtracão e ULA

Edson S. Gomi Revisão: Marco Túlio Andrade

PCS - Departamento de Engenharia de Computação e Sistemas Digitais Escola Politécnica da Universidade de São Paulo

Setembro, 2020

## Agenda

Introduçã

Adição e Subtração

ULA - Unidade Lógica Aritmética

- 1 Introdução
- 2 Adição e Subtração
- 3 ULA Unidade Lógica Aritmética



### Ao final da aula você saberá:

Introdução

Adição e Subtração

ULA - Unidade Lógica Aritmética

- Os conceitos principais envolvidos em operações de adição e subtração;
- Formas de representação de valores de operandos com sinal (signed) e sem sinal (unsigned);
- Organização interna e operações básicas de uma Unidade Lógica e Aritmética - ULA;



### Representação de Inteiros

#### Introdução

Adição e Subtração

ULA - Unidade Lógica Aritmética

- Qual é a faixa de representação sem sinal (unsigned)?
- Qual é a faixa de representação com sinal (signed) em Complemento de 2?
- Qual número decimal é representado pelo hexadecimal E, para os casos unsigned e signed?



#### Introdução Adição e

**Aritmética** 

Subtração

ULA - Unidade



#### Introdução

Adição e Subtração

ULA - Unidade Lógica Aritmética

- Qual é o número de padrões de bits diferentes?
- Qual é a faixa de representação sem sinal (unsigned)?



#### Introdução

Adição e Subtração

ULA - Unidade Lógica Aritmética

- Qual é o número de padrões de bits diferentes?
- Qual é a faixa de representação sem sinal (unsigned)?
- Qual é a faixa de representação com sinal (signed) em Complemento de 2?



#### Introdução

Adição e Subtração

ULA - Unidade Lógica Aritmética

- Qual é o número de padrões de bits diferentes?
- Qual é a faixa de representação sem sinal (unsigned)?
- Qual é a faixa de representação com sinal (signed) em Complemento de 2?
- Qual número decimal é representado pelo hexadecimal E, para os casos unsigned e signed?



#### Introdução

Adição e Subtração

ULA - Unidade Lógica Aritmética Considere a representação binária, de endereços, em 64 bits.

- Qual é o número de padrões de bits diferentes?
- Faz sentido endereço de memória negativo?
- Faz sentido *overflow* de endereço de memória?
- Qual é o número de posições de memória diferentes?
- Qual é a faixa de representação de endereços?



### Adição e Subração Binária

Introdução

#### Adição e Subtração

ULA - Unidade Lógica Aritmética Calcule as seguintes adições e subtrações. Calcule as subtrações e também a adição em Complemento de 2.

- 3 + 4
- 2 4 + 5
- <u>3</u> 4 − 5
- $\frac{4}{}$  -3-5
- -4 5
- 6 -4 + 5

Em quais casos ocorreu transbordo overflow? Por que?



Adição e Subtração

**ULA** - Unidade

| Operation | Operand A | Operand B | Result indicating overflow |
|-----------|-----------|-----------|----------------------------|
| A + B     | ≥0        | ≥ 0       | < 0                        |
| A + B     | < 0       | < 0       | ≥0                         |
| A – B     | ≥ 0       | < 0       | < 0                        |
| A – B     | < 0       | ≥ 0       | ≥0                         |



### Como detectar transbordo?

ntrodução

Adição e Subtração

ULA - Unidade Lógica Aritmética

#### ■ Detecção de Overflow:

#### Entradas:

| Adição/Subtração                   |         | Saídas: Adição |                                 | Saídas: Subtração |               |              |
|------------------------------------|---------|----------------|---------------------------------|-------------------|---------------|--------------|
| c <sub>IN</sub> [b <sub>IN</sub> ] | X       | у              | ∑ (soma)                        | C OUT             | d (diferença) | <b>b</b> out |
| 0                                  | 0       | 0              | 0                               | 0                 | 0             | 0            |
| 0                                  | 0       | 1              | 1                               | 0                 | 1             | 1            |
| 0                                  | 1       | 0              | 1                               | 0                 | 1             | 0            |
| Regra1: Operandos com              |         |                | Resultado da soma               |                   |               |              |
| sinais iguais                      |         |                | Com sinal diferente             |                   |               |              |
| 0                                  | 1       | 1              | 0                               | 1                 | 0             | 0            |
| 4                                  | •       | ^              | 4                               | ^                 | 4             | 4            |
| 1                                  | U       | 0              |                                 | U                 |               |              |
| Regra2:                            | Carry o | _              | È diferente d                   | lo Carry          | '             |              |
| Regra2:<br>entra na c              | •       | que            | È diferente d<br>que sai da cas | •                 | '             | '            |
|                                    | •       | que            |                                 | •                 | 0             | 1            |
|                                    | •       | que            |                                 | •                 | 0             | 1 0          |



### Somador Completo de 1 bit

Introdução

#### Adição e Subtração

ULA - Unidade Lógica Aritmética Antes de abordar o circuito do somador completo vamos dar uma olhada no conceito das operações de adição e subtração, segundo Richard Feynman, no capítulo 22, volume 1 de seus Lições de Física:

"Se começamos com um certo número a, um inteiro, e contamos sucessivamente uma unidade b vezes, o número no qual chegamos podemos chamá-lo de a + b = c, e isto define a adição de inteiros"

Raciocínio semelhante permite conceituar a operação reversa, a subtração b=c-a.



### Somador Completo de 1 bit

Introdução

Adição e Subtração

ULA - Unidade Lógica Aritmética Explique o funcionamento do somador completo. Sugestão: monte a tabela verdade do somador.





## Somador Completo de 4 bits

Introdução

Adição e Subtração

ULA - Unidade Lógica Aritmética Explique o funcionamento do somador completo de 4 bits. Qual é o problema que surge com o aumento do tamanho da palavra dos adendos? Como se resolve este problema?





## Fast Carry : Se tivéssemos Hardware "infinito"!

Introdução

#### Adição e Subtração

ULA - Unidade Lógica Aritmética Como sabemos de SD1 qualquer equação pode ser "reduzida" a dois níveis de lógica, uma soma de produtos ou um produto de somas.

$$c2 = (b1 \cdot c1) + (a1 \cdot c1) + (a1 \cdot b1)$$
  

$$c1 = (b0 \cdot c0) + (a0 \cdot c0) + (a0 \cdot b0)$$

Substituting the definition of c1 for the first equation results in this formula:

$$c2 = (a1 \cdot a0 \cdot b0) + (a1 \cdot a0 \cdot c0) \cdot (a1 \cdot b0 \cdot c0) + (b1 \cdot a0 \cdot b0) + (b1 \cdot a0 \cdot c0) + (b1 \cdot b0 \cdot c0) + (a1 \cdot b1)$$



## Fast Carry : 1o. Nível de Abstração

Introdução

#### Adição e Subtração

ULA - Unidade Lógica Aritmética O somador por antecipação do vai-um é baseado na seguinte fórmula:

$$c_{i+1} = (b_i \cdot c_i) + (a_i \cdot c_i) + (a_i \cdot b_i) = (a_i \cdot b_i) + (a_i + b_i) \cdot c_i$$

Onde o gerador  $g_i$  é:

$$g_i = a_i.b_i$$

e o propagador  $p_i$  é:

$$p_i = a_i + b_i$$



## 4-bit Carry-Lookahead Adder

ntrodução

#### Adição e Subtração

ULA - Unidade Lógica Aritmética

### Equações do vai-um para um somador de 4 bits:



$$\begin{aligned} c1 &= g0 + (p0 \cdot c0) \\ c2 &= g1 + (p1 \cdot g0) + (p1 \cdot p0 \cdot c0) \\ c3 &= g2 + (p2 \cdot g1) + (p2 \cdot p1 \cdot g0) + (p2 \cdot p1 \cdot p0 \cdot c0) \\ c4 &= g3 + (p3 \cdot g2) + (p3 \cdot p2 \cdot g1) + (p3 \cdot p2 \cdot p1 \cdot g0) \\ &\quad + (p3 \cdot p2 \cdot p1 \cdot p0 \cdot c0) \end{aligned}$$



### 74x283 4-bit adder

trodução

#### Adição e Subtração

ULA - Unidade Lógica Aritmética





## Fast Carry : 10. Nível de Abstração

trodução

Adição e Subtração

ULA - Unidade Lógica Aritmética





## Fast Carry - 20 Nível de Abstração

Introdução

#### Adição e Subtração

ULA - Unidade Lógica Aritmética Para cascatear somadores de 4 bits para, por exemplo, formar um somador de 16 bits, usamos o 20. nível de abstração, com a utilização do "super" propagador e do "super" gerador. Eis as equações para o propagador:

$$P0 = p3 \cdot p2 \cdot p1 \cdot p0$$

$$P1 = p7 \cdot p6 \cdot p5 \cdot p4$$

$$P2 = p11 \cdot p10 \cdot p9 \cdot p8$$

$$P3 = p15 \cdot p14 \cdot p13 \cdot p12$$



### Fast Carry - 20 Nível de Abstração

ntrodução

#### Adição e Subtração

ULA - Unidade Lógica Aritmética Para cascatear somadores de 4 bits para, por exemplo, formar um somador de 16 bits, usamos o 20. nível de abstração, com a utilização do "super" propagador e do "super" gerador. Eis as equações para o gerador:

$$\begin{aligned} G0 &= g3 + (p3 \cdot g2) + (p3 \cdot p2 \cdot g1) + (p3 \cdot p2 \cdot p1 \cdot g0) \\ G1 &= g7 + (p7 \cdot g6) + (p7 \cdot p6 \cdot g5) + (p7 \cdot p6 \cdot p5 \cdot g4) \\ G2 &= g11 + (p11 \cdot g10) + (p11 \cdot p10 \cdot g9) + (p11 \cdot p10 \cdot p9 \cdot g8) \\ G3 &= g15 + (p15 \cdot g14) + (p15 \cdot p14 \cdot g13) + (p15 \cdot p14 \cdot p13 \cdot g12) \end{aligned}$$



### Fast Carry - 20 Nível de Abstração

Introduçã

#### Adição e Subtração

ULA - Unidade Lógica Aritmética Eis as equações para as entradas vem-um de cada somador de 4 bits:

$$C1 = G0 + (P0 \cdot c0)$$

$$C2 = G1 + (P1 \cdot G0) + (P1 \cdot P0 \cdot c0)$$

$$C3 = G2 + (P2 \cdot G1) + (P2 \cdot P1 \cdot G0) + (P2 \cdot P1 \cdot P0 \cdot c0)$$

$$C4 = G3 + (P3 \cdot G2) + (P3 \cdot P2 \cdot G1) + (P3 \cdot P2 \cdot P1 \cdot G0)$$

$$+ (P3 \cdot P2 \cdot P1 \cdot P0 \cdot c0)$$



## Fast Carry - Somador de 16 bits

trodução

Adição e Subtração

ULA - Unidade Lógica Aritmética





21/31

ntrodução

Adição e

ULA - Unidade Lógica Aritmética A ULA (ALU - *Arithmetic Logic Unit*) é a unidade funcional que executa operação aritméticas, como adição e subtração, e lógicas, como AND e OR. Na figura vemos o símbolo de uma ULA de 1 bit:





Introdução

Subtração

ULA - Unidade Lógica Aritmética Este diagrama mostra uma ULA que realiza as operações (a PLUS b), (a AND b) e (a OR b):





ntrodução

Adição e Subtração

ULA - Unidade Lógica Aritmética Este diagrama mostra uma ULA que adicionalmente realiza a operação (a MINUS b) em Complemento de 2:



$$a + \overline{b} + 1 = a + (\overline{b} + 1) = a + (-b) = a - b$$



ntrodução

Adição e Subtração

ULA - Unidade Lógica Aritmética Este diagrama mostra uma ULA que adicionalmente realiza a operação (a NOR b):



$$\overline{(a+b)} = \overline{a}.\overline{b}$$



### ULA de 64 bits

Introdução

Adição e Subtração

ULA - Unidade Lógica Aritmética Podemos construir uma ULA de 64 bits usando 64 ULAs de 1 bit:





### ULA de 64 bits

Introduçã

Adição e Subtração

ULA - Unidade Lógica Aritmética

#### ULA de 1 bit para o bit mais significativo:





### ULA de 64 bits

ntroducão

Adição e Subtração

ULA - Unidade Lógica Aritmética ULA de 64 bits que adicionalmente implementa a verificação da igualdade:



 $zero = \overline{(Result63 + Result62 + \ldots + Result1 + Result0)}$ 



### ULA no contexto de uma microinstrução

ntrodução

Adição e Subtração

ULA - Unidade Lógica Aritmética







D. Patterson and J. Hennessy.

Computer Organization and Design ARM Edition: The Hardware Software Interface.

The Morgan Kaufmann Series in Computer Architecture and Design. Elsevier Science, 2016.



J. Wakerly.

Digital Design: Principles and Practices. Pearson Education, Incorporated, 5 edition, 2018.

[1] [2]



# Obrigado!

