# Lenguaje de máquina: introducción

Organización del computador - FIUBA

2.do cuatrimestre de 2023

Última modificación: Mon Oct 2 15:30:55 2023 -0300

## Créditos

Para armar las presentaciones del curso utilizamos:



R. E. Bryant and D. R. O'Hallaron, *Computer systems: a programmer's perspective*, Third edition, Global edition. Boston Columbus Hoboken Indianapolis New York San Francisco Cape Town: Pearson, 2015.



D. A. Patterson and J. L. Hennessy, *Computer organization and design:* the hardware/software interface, RISC-V edition. Cambridge, Massachusetts: Morgan Kaufmann Publishers, an imprint of Elsevier, 2017.



J. L. Hennessy and D. A. Patterson, *Computer architecture: a quantitative approach*. 2017.

El contenido de los slides está basado en las presentaciones de Patricio Moreno y de Organización del Computador I - FCEN.

ı

1. Arquitecturas

Instruction Set Architecture (ISA)

Historia (oficial) de los procesadores

2. Básicos de assembly: registros, operandos, instrucciones

Definiciones

Operandos

Addressing

Movimiento de datos

- 3. Operaciones aritméticas y lógicas
- 4. C, assembly, código de máquina

- 1. Arquitecturas
  - Instruction Set Architecture (ISA)
  - Historia (oficial) de los procesadores
- 2. Básicos de assembly: registros, operandos, instrucciones
  - Definiciones
  - Operandos
  - Addressing
  - Movimiento de datos
- 3. Operaciones aritméticas y lógicas
- 4. C, assembly, código de máquina

1. Arquitecturas

Instruction Set Architecture (ISA)

Historia (oficial) de los procesadores

2. Básicos de assembly: registros, operandos, instrucciones

Definiciones

Operandos

Addressing

Movimiento de datos

- 3. Operaciones aritméticas y lógicas
- 4. C, assembly, código de máquina

#### Hardware vs Software

- Arquitectura de Software o Instruction Set Architecture (ISA)
  - contiene todos los aspectos de diseño visibles para un desarrollador de software
  - también llamada Arquitectura
- Arquitectura de Hardware o Microarquitectura
  - · refiere a una implementación específica de la ISA
    - · cantidad de núcleos, frecuencia, instrucciones, etc.
    - · las distintas arquitecturas de hardware para una determinada ISA se llaman familia

#### Hardware vs Software

- · La separación entre arquitectura y microarquitectura
  - da garantías de compatibilidad (hacia atrás)
  - permite actualizar el hardware sin afectar el software (respetando la ISA)
- · Por la retrocompatibilidad
  - software viejo puede correr en hardware nuevo
- · Por la actualización del hardware
  - \* software nuevo puede no correr en hardware viejo

# Partes de la arquitectura de software

## La arquitectura cuenta de 4 partes

- Set de Instrucciones
  - · conjunto de instrucciones disponibles en el procesador y las reglas para utilizarlas
- Organización de registros
  - · cantidad, tamaño y reglas para su uso
- · Organización de la memoria y direccionamiento
- Modos de operación
  - modos de operación del procesador (modo user y modo system)

#### Set de instrucciones

#### El set de instrucciones define

- · la cantidad de instrucciones disponibles
- tipo de las instrucciones
  - RISC / CISC
- formatos
  - · reglas de uso
- ancho del datapath
  - · ancho del bus de datos
  - tamaño en bits de los registros
  - capacidad de memoria (memoria direccionable)

#### Set de instrucciones

#### Clasificación de las instrucciones

- aritméticas
  - operan con enteros
- lógicas
- relacionales
- control
  - pueden cambiar el flujo de ejecución

- punto flotante
  - operan con flotantes
- transferencia de datos
- desplazamientos
- manipulación de bits
- sistema

## Clasificación de Arquitecturas (ISA)

#### Por características de las instrucciones

- CISC Complex Instruction Set Computers
  - instrucciones complejas (que representan bien el código escrito)
  - instrucciones de largo variable
  - · modos de direccionamiento variable
  - instrucciones muy específicas
  - tiende a ser lento
- RISC Reduced Instruction Set Computers
  - instrucciones simples (y veloces)
  - · instrucciones de largo fijo
  - modos de direccionamiento simples
  - registros de propósito general
  - tiende a ser veloz, ocupando más memoria

## Clasificación de Arquitecturas (ISA)

#### Por características de las memorias

- von Neumann
  - · la memoria de datos y programa está unificada
  - requiere una única memoria
  - · permite modificar el código
  - · código y datos comparten el mismo bus
  - · uso más general
- Harvard
  - · la memoria de datos y programa está separada
  - requiere memorias separadas físicamente
  - mayores velocidades
  - uso típico: DSPs y microcontroladores (firmware + datos)

# Microprocesador vs. Microcontrolador

## • Microprocesador ( $\mu$ P, uP)

- propósito general
- · rendimiento por velocidad, paralelismo, etc.
- sin periféricos incluidos (on-chip)
- · la potencia "no" es un problema

#### Microcontrolador (μC, uC)

- propósitos específicos
- · rendimiento "moderado"
- (posiblemente) una gran cantidad de periféricos incluidos
- · eficiente en términos de potencia

1. Arquitecturas

Instruction Set Architecture (ISA

Historia (oficial) de los procesadores

2. Básicos de assembly: registros, operandos, instrucciones

Definiciones

Operandos

Addressing

Movimiento de datos

- 3. Operaciones aritméticas y lógicas
- 4. C, assembly, código de máquina

#### Procesadores x86 de Intel

- Dominan los mercados de escritorio, notebooks y servidores
  - No dominan los sistemas embebidos (incluye telefonía)
- · Diseño "evolucionado"
  - Es compatible hacia atrás (8086 @ 1978)
  - Se fue extendiendo y agregando features
    - Hoy: documentación  $\approx$  5000 páginas (4 volúmenes)
- Complex Instruction Set Computer (CISC)
  - Muchas instrucciones diferentes con formatos distintos
    - · Sólo un subconjunto de ellas se usa en GNU/Linux
  - Difícil alcanzar el rendimiento de las arquitecturas RISC
    - · Intel lo hizo bastante bien en velocidad, en potencia no tanto

| $\muP$                                                                     | Fecha                  | #Transistores | f [MHz]   | Litho [nm] |
|----------------------------------------------------------------------------|------------------------|---------------|-----------|------------|
| 8086                                                                       | 1978                   | 29K           | 5–10      | 3000       |
| <ul> <li>Primer proces</li> </ul>                                          | sador de Intel de 16 b | oits          |           |            |
| · 1 MB de mem                                                              | oria                   |               |           |            |
| 386                                                                        | 1985                   | 275K          | 16-33     | 1500       |
| · Primer procesador de Intel de 32 bits                                    |                        |               |           |            |
| · Cambios en la memoria, puede correr Unix                                 |                        |               |           |            |
| Pentium 4E                                                                 | 2004                   | 125M          | 2800-3800 | 90         |
| · Primer procesador de Intel de 64 bits de la familia x86 (llamado x86-64) |                        |               |           |            |
| Core 2                                                                     | 2006                   | 291M          | 1060-3500 | 65         |
| · Primer procesador de Intel multi núcleo                                  |                        |               |           |            |
| Core i7                                                                    | 2008                   | 731M          | 1700-3900 | 45         |
| · Procesador de 4 núcleos                                                  |                        |               |           |            |
| Core i9                                                                    | 2017                   | _             | 3300-4300 | 14         |
| · Procesador de 10 núcleos                                                 |                        |               |           |            |

#### Resumen

| · 386                           | 1985 | 0.3M |
|---------------------------------|------|------|
| <ul> <li>Pentium</li> </ul>     | 1993 | 3.1M |
| <ul> <li>Pentium/MMX</li> </ul> | 1997 | 4.5M |
| <ul> <li>PentiumPro</li> </ul>  | 1995 | 6.5M |
| · Pentium III                   | 1999 | 8.2M |
| · Pentium 4                     | 2001 | 42M  |
| · Core 2 Duo                    | 2006 | 291M |
| · Core i7                       | 2008 | 731M |

- · Instrucciones multimedia
- · Punto Flotante
- Branch Predictors
- · Transición de 8, 16, 32 a 64 bits



Intel Core i7-8550U (Kaby Lake 2017)

- · Más núcleos
- · Más memoria caché
- Procesadores gráficos
- Periféricos

#### Resumen

| · 386                           | 1985 | 0.3M |
|---------------------------------|------|------|
| <ul> <li>Pentium</li> </ul>     | 1993 | 3.1M |
| <ul> <li>Pentium/MMX</li> </ul> | 1997 | 4.5M |
| <ul> <li>PentiumPro</li> </ul>  | 1995 | 6.5M |
| <ul> <li>Pentium III</li> </ul> | 1999 | 8.2M |
| <ul> <li>Pentium 4</li> </ul>   | 2001 | 42M  |
| · Core 2 Duo                    | 2006 | 291M |
| · Core i7                       | 2008 | 731M |

- · Instrucciones multimedia
- · Punto Flotante
- Branch Predictors
- · Transición de 8, 16, 32 a 64 bits



Intel Core i7-8550U (Kaby Lake 2017)

- · Más núcleos
- · Más memoria caché
- Procesadores gráficos
- Periféricos

#### Resumen

| · 386                           | 1985 | 0.3M |
|---------------------------------|------|------|
| · Pentium                       | 1993 | 3.1M |
| <ul> <li>Pentium/MMX</li> </ul> | 1997 | 4.5M |
| <ul> <li>PentiumPro</li> </ul>  | 1995 | 6.5M |
| · Pentium III                   | 1999 | 8.2M |
| · Pentium 4                     | 2001 | 42M  |
| · Core 2 Duo                    | 2006 | 291M |
| · Core i7                       | 2008 | 731M |

- · Instrucciones multimedia
- · Punto Flotante
- Branch Predictors
- · Transición de 8, 16, 32 a 64 bits



Intel Core i7-8550U (Kaby Lake 2017)

- · Más núcleos
- · Más memoria caché
- Procesadores gráficos
- · Periféricos

#### Resumen

| · 386                           | 1985 | 0.3M |
|---------------------------------|------|------|
| <ul> <li>Pentium</li> </ul>     | 1993 | 3.1M |
| <ul> <li>Pentium/MMX</li> </ul> | 1997 | 4.5M |
| <ul> <li>PentiumPro</li> </ul>  | 1995 | 6.5M |
| · Pentium III                   | 1999 | 8.2M |
| · Pentium 4                     | 2001 | 42M  |
| · Core 2 Duo                    | 2006 | 291M |
| · Core i7                       | 2008 | 731M |

- · Instrucciones multimedia
- Punto Flotante
- Branch Predictors
- · Transición de 8, 16, 32 a 64 bits



Intel Core i7-8550U (Kaby Lake 2017)

- · Más núcleos
- · Más memoria caché
- Procesadores gráficos
- · Periféricos

#### Resumen

| · 386                           | 1985 | 0.3M |
|---------------------------------|------|------|
| <ul> <li>Pentium</li> </ul>     | 1993 | 3.1M |
| <ul> <li>Pentium/MMX</li> </ul> | 1997 | 4.5M |
| <ul> <li>PentiumPro</li> </ul>  | 1995 | 6.5M |
| · Pentium III                   | 1999 | 8.2M |
| · Pentium 4                     | 2001 | 42M  |
| · Core 2 Duo                    | 2006 | 291M |
| · Core i7                       | 2008 | 731M |

- · Instrucciones multimedia
- Punto Flotante
- Branch Predictors
- · Transición de 8, 16, 32 a 64 bits



Intel Core i7-8550U (Kaby Lake 2017)

- · Más núcleos
- · Más memoria caché
- Procesadores gráficos
- · Periféricos

#### Resumen

| · 386                           | 1985 | 0.3M |
|---------------------------------|------|------|
| <ul> <li>Pentium</li> </ul>     | 1993 | 3.1M |
| <ul> <li>Pentium/MMX</li> </ul> | 1997 | 4.5M |
| <ul> <li>PentiumPro</li> </ul>  | 1995 | 6.5M |
| · Pentium III                   | 1999 | 8.2M |
| · Pentium 4                     | 2001 | 42M  |
| · Core 2 Duo                    | 2006 | 291M |
| · Core i7                       | 2008 | 731M |

- · Instrucciones multimedia
- Punto Flotante
- Branch Predictors
- · Transición de 8, 16, 32 a 64 bits



Intel Core i7-8550U (Kaby Lake 2017)

- · Más núcleos
- · Más memoria caché
- Procesadores gráficos
- Periféricos



Área: 123 mm<sup>2</sup>



Área: 123 mm²



Área: 123 mm<sup>2</sup>



Área: 123 mm²



Área: 123 mm<sup>2</sup>



Área: 123 mm<sup>2</sup>

# Clones de x86: Advanced Micro Devices (AMD)

#### Pre-2003

- · AMD siempre está un paso atrás de Intel
- · siempre es un poquito más lento, pero mucho más barato

#### • 2003

- · AMD contrata diseñadores de Digital Equipment Corp. (DEC) y otras empresas en desgracia
- Construyen Opteron: compite fuerte contra Pentium 4
- Lanzan AMD64 (x86-64) antes que Intel, como extensión de x86

#### Últimamente

- · AMD e Intel se autoproclaman líderes
- ARM domina en sistemas embebidos
- · Arquitecturas RISC-V empiezan a pesar

#### Los 64 bits de Intel

- 2001: experimentos frustrados
  - · Intel domina el mercado
  - Diseña una arquitectura completamente distinta a x86 (Itanium Processors—EPIC)
  - Resulta ser un fiasco (en el mercado)
- 2003: AMD extiende x86 a x86-64 (AMD64)
  - Intel quiere continuar con IA64
  - · pero termina admitiendo que AMD64 es mejor
- 2004: Intel anuncia EM64T
  - Extensión de 64 bits para IA32
  - · casi igual a x86-64
- Hoy: (prácticamente) todos los procesadores soportan x86-64
  - pero sigue habiendo mucho código que corre en modo de 32 bits.

#### Vamos a ver...

- \* x86-64
  - El estándar de facto
- ARM
  - queremos (a futuro)
- RISC-V
  - ídem ARM
- Bibliografía
  - el libro de Bryant & O'Hallaron: x86-64 (la versión vieja es en x86)
  - otros 3 libros en MIPS, RISC-V y ARM (no incluidos todavía)

1. Arquitecturas

Instruction Set Architecture (ISA)

Historia (oficial) de los procesadores

2. Básicos de assembly: registros, operandos, instrucciones

Definiciones

Operandos

Addressing

Movimiento de datos

- Operaciones aritméticas y lógicas
- 4. C, assembly, código de máquina

# Definiciones (again)

- Arquitectura: la parte del diseño del procesador que van a necesitar saber para escribir o entender assembly/código de máquina
- Microarquitectura: implementación de la arquitectura
- Formas del código fuente:
  - Código de máquina: los programas que el procesador ejecuta, a nivel de bytes, bits (binario)
  - · Código assembly: una representación en formato texto del código de máquina
- Ejemplos de ISAs:
  - Intel: x86, IA32, Itanium, x86-64.
  - ARM: armv7, etc. Utilizada en la mayor parte de los teléfonos.
  - AMD64: K6, K6-2 (SIMD), K8 (Opteron), Bulldozer, Zen
  - RISC-V: nvidia (futuro), western digital (futuro)

1. Arquitecturas

Instruction Set Architecture (ISA)

Historia (oficial) de los procesadores

2. Básicos de assembly: registros, operandos, instrucciones

Definiciones

Operandos

Addressing

Movimiento de datos

- 3. Operaciones aritméticas y lógicas
- 4. C, assembly, código de máquina

# Sobre la CPU: ¿qué vemos?

## PC: Program Counter

- Guarda la dirección de la próxima instrucción
- Nombre: **rip** en x86-64

#### Condition Codes

- · Información sobre la última operación aritmética
- Se usan para saltos condicionales

#### Memoria

- Es un arreglo direccionable
- · Guarda código y datos de usuario
- Mantiene el stack (soporte para procedimientos)

#### Registros

· Almacenan datos que el programa está usando



## Tipos de datos

- Datos "enteros" de 1, 2, 4, u 8 bytes
  - Valores de datos en general
  - Direcciones (punteros no tipados)
- Datos en punto flotante de 4, 8, o 10 bytes
- Tipos de datos vectoriales (SIMD) de 8, 16, 32, o 64 bytes
- · Código: secuencias de bytes que codifican una serie de instrucciones
- \* No hay tipos por agregación como arreglos o estructuras
  - · Se consideran bytes contiguos en memoria

# Registros x86-64 (enteros)

| rax | eax | r8  | r8d  |
|-----|-----|-----|------|
| rbx | ebx | r9  | r9d  |
| rcx | есх | r10 | r10d |
| rdx | edx | r11 | r11d |
| rsi | esi | r12 | r12d |
| rdi | edi | r13 | r13d |
| rsp | esp | r14 | r14d |
| rbp | ebp | r15 | r15d |

## Registros IA32



## Operaciones

- Transferir datos entre la memoria y registros
  - Cargar datos de la memoria a un registro
  - Guardar datos de un registro en la memoria
- · Realizar operaciones aritméticas con registros o datos de memoria
- Transferencia del control
  - Saltos incondicionales hacia o desde procedimientos
  - Saltos condicionales
  - · Saltos indirectos

## Tabla de contenidos

1. Arquitecturas

Instruction Set Architecture (ISA)

Historia (oficial) de los procesadores

2. Básicos de assembly: registros, operandos, instrucciones

Definiciones

Operandos

Addressing

Movimiento de datos

- 3. Operaciones aritméticas y lógicas
- 4. C, assembly, código de máquina

## Operandos: ejemplo con mov

- Instrucción: mov dest, gword source
- Operandos:
  - Inmediato: Constante entera
    - Ejemplo: **0x400**, **-533**
    - · Como en C
    - · Codificado en 1, 2 o 4 bytes
  - Registro: uno de los registros
    - · Ejemplo: rax, r13
    - rsp reservado
    - · los demás pueden tener usos especiales
  - Memoria: 8 bytes consecutivos en una posición de memoria dada por un registro (el modificador es opcional cuando el tamaño del dato a mover se puede inferir de los operandos)
    - Ejemplo más simple: (rax)
    - · Hay varios modos más de "direccionamiento"

rax

rcx

rdx

rbx

rdi

rsi

rsp

rbp

. . .

# Operandos: ejemplo con mov

- Instrucción: mov dest, qword source
- Operandos:
  - Inmédiato: Constante entera
    - Ejemplo: 0x400, -533
    - · Codificado en 1, 2 o 4 bytes
  - Registro: uno de los registros
    - Ejemplo: rax, r13 • rsp reservado
    - os demás pueden tener usos especiales
  - Memoria 8 bytes consecutivos en una posición de memoria dada por un registro (el modificador es opcional cuando el tamaño del dato a mover se puede inferir de los operandos)
    - Ejemplo más simple: (rax)
    - · Hay varios modos más de "direccionamiento"

rax

rcx

rbx

rdx

rdi

rsi

rsp

rbp

## Combinación de operandos: mov

```
Origen Destino dst, src C

Reg. mov rax, 0x4 temp = 0x4;

Mem. mov [rdx], -147 *p = -147;
mov Reg. Reg. mov rdx, rax temp2 = temp1;
Mem. mov [rdx], rax *p = temp;
      Mem. Reg. mov rdx, [rax] temp = *p;
```

No se pueden hacer transferencias de memoria a memoria en una única instrucción

- Normal [R] Mem[Reg[R]]
  - · El registro R especifica la dirección de memoria
  - · ¡R funciona como un puntero!

- · Corrimiento [R + D] Mem[Reg[R]+D]
  - · El registro R especifica el comienzo de una región de memoria
  - · El corrimiento D especifica el *offset*

- Normal [R] Mem[Reg[R]]
  - · El registro R especifica la dirección de memoria
  - · ¡R funciona como un puntero!

- · Corrimiento [R + D] Mem[Reg[R]+D]
  - · El registro R especifica el comienzo de una región de memoria
  - · El corrimiento D especifica el *offset*

- · Normal [R] Mem[Reg[R]]
  - · El registro R especifica la dirección de memoria
  - · ¡R funciona como un puntero!

- · Corrimiento [R + D] Mem[Reg[R]+D]
  - · El registro R especifica el comienzo de una región de memoria
  - El corrimiento D especifica el *offset*

## Ejemplo: direccionamiento simple

```
misterio:
   mov rax, [rdi]
   mov rdx, [rsi]
   mov [rdi], rdx
   mov [rsi], rax
   ret
```

## Ejemplo: direccionamiento simple

```
void swap(long *xp, long *yp) {
    long t0 = *xp;
    long t1 = *yp;

*xp = t1;
    *yp = t0;
}
```

```
swap:
    mov rax, [rdi]
    mov rdx, [rsi]
    mov [rdi], rdx
    mov [rsi], rax
    ret
```

```
void swap(long *xp, long *yp) {
    long t0 = *xp;
    long t1 = *yp;

*xp = t1;
*yp = t0;
}
```



```
swap:
Registro
          Valor
                                      rax, [rdi] \# t0 = *xp
                                 mov
rdi
                                      rdx, [rsi] # t1 = *yp
                                 mov
          хр
rsi
                                      [rdi], rdx \# *xp = t1
          ур
                                 mov
                                      [rsi], rax \# *vp = t0
          t0
rax
                                 mov
                           5
rdx
          t1
                                 ret
```

| rdi | 0x120 |
|-----|-------|
| rsi | 0x100 |
| rax |       |
| rdx |       |



```
swap:
mov rax, [rdi] # t0 = *xp
mov rdx, [rsi] # t1 = *yp
mov [rdi], rdx # *xp = t1
mov [rsi], rax # *yp = t0
ret
```



```
swap:
mov rax, [rdi] # t0 = *xp
mov rdx, [rsi] # t1 = *yp
mov [rdi], rdx # *xp = t1
mov [rsi], rax # *yp = t0
ret
```



```
swap:
mov rax, [rdi] # t0 = *xp
mov rdx, [rsi] # t1 = *yp
mov [rdi], rdx # *xp = t1
mov [rsi], rax # *yp = t0
ret
```



```
swap:
mov rax, [rdi] # t0 = *xp
mov rdx, [rsi] # t1 = *yp
mov [rdi], rdx # *xp = t1
mov [rsi], rax # *yp = t0
ret
```



```
swap:
mov rax, [rdi] # t0 = *xp
mov rdx, [rsi] # t1 = *yp
mov [rdi], rdx # *xp = t1
mov [rsi], rax # *yp = t0
ret
```

## Tabla de contenidos

1. Arquitecturas

Instruction Set Architecture (ISA)

Historia (oficial) de los procesadores

2. Básicos de assembly: registros, operandos, instrucciones

Definiciones

Operandos

Addressing

Movimiento de datos

- 3. Operaciones aritméticas y lógicas
- 4. C, assembly, código de máquina

- Normal [R] Mem[Reg[R]]
  - · El registro R especifica la dirección de memoria
  - · ¡R funciona como un puntero!

- · Corrimiento [R + D] Mem[Reg[R]+D]
  - · El registro R especifica el comienzo de una región de memoria
  - El corrimiento D especifica el *offset*

## Modos de direccionamiento completos

```
    Forma general [Rb + S * Ri +D] Mem[Reg[Rb]+S*Reg[Ri]+D]
    D: corrimiento constante
    Rb: registro base: cualquiera de los 16 registros enteros
    Ri: registro índice: cualquiera de los registros, excepto rsp
    S: escalado: 1, 2, 4 u 8
```

```
· Casos especiales
```

```
[Rb + Ri]
[Rb + Ri + D]
[Rb + S * Ri]
```

```
Mem[Reg[Rb]+Reg[Ri]]
Mem[Reg[Rb]+Reg[Ri]+D]
Mem[Reg[Rb]+S*Reg[Ri]]
```

# Ejemplo: cálculo de direcciones

rdx 0xf000 rcx 0x0100

- D: corrimiento constante
- **Rb**: reg. base: cualquiera de los 16 registros enteros
- · Ri: reg. índice: cualquiera, excepto rsp
- S: escalado: 1, 2, 4 u 8

| Expresión                                                     | Cálculo | Dirección |
|---------------------------------------------------------------|---------|-----------|
| [rdx + 0x8]<br>[rdx + rcx]<br>[rdx + 4*rcx]<br>[2*rdx + 0x80] |         |           |

# Ejemplo: cálculo de direcciones

| rdx | 0xf000 |
|-----|--------|
| rcx | 0x0100 |

- D: corrimiento constante
- · Rb: reg. base: cualquiera de los 16 registros enteros
- · Ri: reg. índice: cualquiera, excepto rsp
- S: escalado: 1, 2, 4 u 8

| Expresión      | Cálculo                                      | Dirección |
|----------------|----------------------------------------------|-----------|
| [rdx + 0x8]    | 0xf000 + 0x8                                 | 0xf008    |
| [rdx + rcx]    | 0xf000 + 0x100                               | 0xf100    |
| [rdx + 4*rcx]  | $0 \times f 0 0 0 + 4 \times 0 \times 1 0 0$ | 0xf400    |
| [2*rdx + 0x80] | 2*0xf000 + 0x80                              | 0x1e080   |

## Ejercicio

Asumiendo que están guardados los siguientes valores en sus posiciones de memoria

| Dirección | Valor | Registro | Valor |
|-----------|-------|----------|-------|
| 0×100     | 0xFF  | rax      | 0×100 |
| 0x104     | 0xAB  | rcx      | 0x1   |
| 0x108     | 0x13  | rdx      | 0x3   |
| 0x10C     | 0x11  |          |       |

Completar la siguiente tabla: Operando Valor rax [0x104] 0x108 [rax] [rax+4] [rax + rdx + 9][rcx + rdx + 260][4\*rcx + 0xFC][rax + 4\*rdx]

# Ejercicio

## Completar la siguiente tabla:

| Operando          | Valor | Comentario         |
|-------------------|-------|--------------------|
| rax               | 0x100 | registro           |
| [0x104]           | 0xAB  | dirección absoluta |
| 0x108             | 0x108 | inmediata          |
| [rax]             | 0xFF  | dirección: 0x100   |
| [rax+4]           | 0xAB  | dirección: 0x104   |
| [rax + rdx + 9]   | 0x11  | dirección: 0x10C   |
| [rcx + rdx + 260] | 0x13  | dirección: 0x108   |
| [4*rcx + 0xFC]    | 0xFF  | dirección: 0x100   |
| [rax + 4*rdx]     | 0x11  | dirección: 0x10C   |

#### Tabla de contenidos

1. Arquitecturas

Instruction Set Architecture (ISA)

Historia (oficial) de los procesadores

2. Básicos de assembly: registros, operandos, instrucciones

Definiciones

Operandos

Addressing

Movimiento de datos

- Operaciones aritméticas y lógicas
- 4. C, assembly, código de máquina

## Algunas instrucciones de movimiento

#### Movimiento simple

```
Formato
                                  Operación
                                 dst \leftarrow src (byte)
 mov <byte>
                  src, dst
                  src, dst
                                 dst \leftarrow src (word)
 mov <word>
 mov <dword>
                  src, dst
                                 dst \leftarrow src (double word)
                                 dst \leftarrow src (quad word)
 mov <qword>
                  src, dst
mov
       rax. 0x0011223344556677
                                 rax =
                                       0x0011223344556677
       al,-1
                                       0x00112233445566FF
mov
                                       0x001122334455FFFF
mov
       ax,-1
                                       0x0000000FFFFFFF
       eax,-1
mov
       rax.-1
                                       0xfffffffffffffff
mov
```

## Tabla de contenidos

1. Arquitectura:

Instruction Set Architecture (ISA)

Historia (oficial) de los procesadores

2. Básicos de assembly: registros, operandos, instrucciones

Definiciones

Operandos

Addressing

Movimiento de datos

- 3. Operaciones aritméticas y lógicas
- 4. C, assembly, código de máquina

## Instrucción de cálculo de direcciones

• lea dst, src

# Load Effective Address

- src es una expresión de dirección
- · dst es el destino de la dirección calculada
- Usos
  - · Cómputo de direcciones sin referencia a memoria
    - Por ejemplo, la traducción de p = &x[i]
  - · Cómputo de expresiones aritméticas de la forma x + k\*y
    - k = 1, 2, 4, u 8

## **Ejemplo**

```
long m12(long x)
{
    return x * 12;
}
```

#### Traducido a ASM

```
lea rax, [rdi + 2*rdi], # t = x + 2*x
sal rax,2 # return t << 2</pre>
```

Multiplica sin multiplicar

# Algunas operaciones aritméticas

#### Instrucciones con 2 operandos

| Format | to   |     | Operación                       |
|--------|------|-----|---------------------------------|
| add    | dst, | src | dst ← dst + src                 |
| sub    | dst, | src | $dst \leftarrow dst - src$      |
| imul   | dst, | src | $dst \leftarrow dst * src$      |
| sal    | dst, | src | $dst \leftarrow dst << src$     |
| sar    | dst, | src | $dst \leftarrow dst >> src$     |
| shr    | dst, | src | $dst \leftarrow dst >> src$     |
| xor    | dst, | src | $dst \leftarrow dst ^src$       |
| and    | dst, | src | $dst \leftarrow dst \ \& \ src$ |
| or     | dst, | src | dst ← dst   src                 |

También llamada **shl** Aritmética Lógica

# Más operaciones aritméticas

## Instrucciones con 1 operando

| Formato |     | Operación                 |
|---------|-----|---------------------------|
| inc     | dst | $dst \leftarrow dst + 1$  |
| dec     | dst | $dst \leftarrow dst - 1$  |
| neg     | dst | $dst \leftarrow -dst$     |
| not     | dst | $dst \leftarrow \sim dst$ |

# Ejemplo: expresiones aritméticas

```
long
arith (long x, long y, long z)

{
    long t1 = x + y;
    long t2 = z + t1;
    long t3 = x + 4;
    long t4 = y * 48;
    long t5 = t3 + t4;
    long rval = t2 * t5;
    return rval;
}
```

#### Instrucciones

- lea: cálculo de direcciones (?)
- sal: desplazamiento (shift)
- imul: multiplicación (1 vez)

```
global arith
section .text
arith:
   lea rax, [rdi + rsi]; rax = x + y
   add rax, rdx ; rax = x + y + z
   lea rcx, [rsi*2 + rsi]; rcx = 2*y + y
                           : rcx = (3*v) << 4
   sal rcx. 4
   lea rcx, [rdi + rcx + 4]
       ; rcx = x + y * 48 + 4
   imul rax. rcx
       : rax = (x + y + z) * (x + 48* + 4)
   ret
```

# Analizando el ejemplo

```
1 long
                                        arith:
2 arith (long x, long y, long z)
                                            lea rax, [rdi + rsi]; rax = x + y
                                            add rax, rdx ; rax = x + y + z
     long t1 = x + y;
                                            lea rcx, [rsi*2 + rsi]; rcx = 2*v + v
     long t2 = z + t1:
                                            sal rcx. 4 : rcx = (3*v) << 4
     long t3 = x + 4:
6
                                            lea rcx, [rdi + rcx + 4]; rcx = x + 48*v + 4
    long t4 = v * 48:
                                            imul rax. rcx
    long t5 = t3 + t4:
8
                                                : rax = (x + y + z) * (x + 48*y + 4)
    long rval = t2 * t5:
                                            ret
     return rval;
                                         Registro
                                                  Uso(s)
                                         rdi
```

rsi

rdx rax

rcx

t5

# **Optimizaciones**

- reuso de registros
- sustitución strength reduction

Argumento x

Argumento y

Argumento z, t4

t1. t2. rval

51

## Tabla de contenidos

1. Arquitecturas

Instruction Set Architecture (ISA)

Historia (oficial) de los procesadores

2. Básicos de assembly: registros, operandos, instrucciones

Definiciones

Operandos

Addressing

Movimiento de datos

- 3. Operaciones aritméticas y lógicas
- 4. C, assembly, código de máquina

## Convirtiendo código C en código objeto

- Código en archivos p1.c y p2.c
- \* Compilar con el comando: gcc -Og p1.c p2.c -o p



## Compilando a assembly

#### Código C (suma.c)

```
long plus(long x, long y);

void sumstore(long x, long y, long *dest) {
    long t = plus(x, y);
    *dest = t;
}
```

#### Código assembly x86-64

```
sumstore:

push rbx
mov rbx, rdx
call plus
mov [rbx], rax
pop rbx
ret
```

#### Se obtuvo con el comando

que produjo el archivo suma.s.

Aviso: se pueden obtener diferentes resultados en otras computadoras debido a diferencias en las versiones de gcc, la configuración, la ISA, etc.

#### suma.s

```
.file
      sumstore
.type
.cfi startproc
.cfi_def_cfa_offset 16
mov rbx, rdx
mov [rbx], rax
pop rbx
.cfi_def_cfa_offset 8
.cfi endproc
```

#### suma.s

```
.file "suma.c"
   .glob sumstore
sumstore:
   pushq rbx
   .cfi_def_cfa_offset 16
       rbx. rdx
   mov
   call plus
   mov [rbx], rax
        rbx
   pop
   .cfi_def_cfa_offset 8
   ret
   .cfi endproc
```

```
El texto que comienza con un punto (.) es
una directiva.
cfi = call frame information
sumstore:
  push rbx
  mov rbx, rdx
  call plus
  mov [rbx], rax
  pop rbx
  ret
Hay que extraer el código assembly levendo
```

# Código objeto

```
0x004004d6:
     0x53
     0x48
     0x89
     0xd3
     0xe8
     0 \times 0.5
     0 \times 00
     0 \times 00
     0 \times 00
                        Total: 14 bytes
     0x48
                      Cada instrucción:
     0x89
                          1, 3 o 5 bytes
     0 \times 03
     Ox5h Comienza en la dirección:
     0xc3
                               0x004004d6
```

#### Ensamblador

- Traduce .s a .o
- Encoding binario de cada instrucción
- · Casi lo mismo que el código ejecutable
- Falta que el *enlazador* llene algunos agujeros

#### Enlazador

- Resuelve referencias entre archivos
- Combina las bibliotecas estáticas
- Las de enlazado dinámico se linkean al comenzar la ejecución del programa

# Ejemplo de instrucción

## Código C

```
1 *dest = t;
```

## Assembly

```
movq [rbx], rax
```

#### Código Objeto

```
1 0x40059e: 48 89 03
```

• Almacenar el valor t donde apunte dest

- Mover el valor de 8 bytes a memoria
- Operandos:

```
t: Registro rax
dest: Registro rbx
*dest: Memoria M[rbx]
```

- Instrucción de 3 bytes
- · Almacenada en la dirección 040059e

## Desensamblando código objeto

```
000000000004004d6 <sumstore>:
 4004d6: 53
                                  push
                                         %rhx
 4004d7: 48 89 d3
                                         %rdx, %rbx
                                  mov
 4004da: e8 05 00 00 00
                                  calla
                                         4004e4 <plus>
                                         %rax,(%rbx)
 4004df: 48 89 03
                                  mov
 4004e2: 5h
                                         %rbx
                                  pop
 4004e3: c3
                                  reta
```

#### Desensamblador

## objdump -d <objfile>

- Examina código objeto
- · Analiza el patrón de bits de tiras de instrucciones
- Genera una versión aproximada de código assembly
- Se puede ejecutar con ejecutables completos o compilaciones intermedias (.o)

## Desensamblando código objeto (otra forma)

```
Dump of assembler code for function sumstore:
   0 \times 000000000000400446 <+0>:
                                    push
                                           rhx
   0 \times 0000000000004004d7 <+1>:
                                           rbx, rdx
                                    mov
   0x000000000004004da <+4>:
                               call
                                           0x4004e4 <plus>
   0x000000000004004df <+9>:
                                           [rbx]. rax
                                   mov
   0 \times 0000000000004004e2 <+12>:
                                           rbx
                                    pop
   0 \times 0000000000004004e3 < +13 > :
                                    ret
```

# Usando el debugger **gdb** gdb suma disassemble sumstore

- Es una herramienta más general
- Es más versátil
- Puede desensamblar el pedacito que le pidamos
  - Imprimir 14 bytes comenzando en **sumstore**

# ¿Qué se puede desensamblar?

```
% objdump -d WINWORD.EXE
WINWORD.EXE: file format pei-i386
No symbols in "WINWORD.EXE".
Disassembly of section .text:
30001000 <.text>:
30001000: 55
                                push %ebp
30001001: 8b ec
                                     %esp, %ebp
                                mov
30001003: 6a ff ff ff
                                push $0xffffffff
30001005: 68 90 10 00 30
                                push $0x30001090
                                push $0x304cdc91
3000100a: 68 91 dc 4c 30
```

#### Licencia del estilo de beamer

Obtén el código de este estilo y la presentación demo en

github.com/pamoreno/mtheme

El estilo *en sí* está licenciado bajo la Creative Commons Attribution-ShareAlike 4.0 International License. El estilo es una modificación del creado por Matthias Vogelgesang, disponible en

github.com/matze/mtheme

