# Instituto Tecnológico de Buenos Aires

## 22.11 Electrónica I

# Trabajo práctico $N^{\circ}2$

### Grupo 3

| Mechoulam, Alan                    | 58438 |  |
|------------------------------------|-------|--|
| Lambertucci, Guido Enrique         | 58009 |  |
| Rodriguez Turco, Martín Sebastian  |       |  |
| LONDERO BONAPARTE, Tomás Guillermo | 58150 |  |

Profesores
Alcocer, Fernando
Oreglia, Eduardo Victor
Gardella, Pablo Jesús

Presentado: 13/11/19

# Índice

| 1. | Introducción                             |  |  |  |  |
|----|------------------------------------------|--|--|--|--|
|    | Desarrollo                               |  |  |  |  |
|    | 2.1. Componentes dispuestos              |  |  |  |  |
|    | 2.2. Circuitos considerados              |  |  |  |  |
|    | 2.3. Fuente de corriente                 |  |  |  |  |
|    | 2.4. Darlington polarizado por corriente |  |  |  |  |
|    | 2.5. Desarrollo y armado de la placa     |  |  |  |  |
|    | 2.6. Mediciones                          |  |  |  |  |
| 3. | Conclusiones                             |  |  |  |  |

#### 1. Introducción

En el siguiente informe se busca analizar, desarrollar y confeccionar algún circuito estudiado a lo largo del cuatrimestre. Se destaca la existencia de una dificultad adicional, la cual se basa en el método mediante el cual se fueron adquiriendo los componentes. Estos fueron subastados durante la cursada, entre los diversos grupos. De esta forma, se condiciona el circuito final, ya que se posee acceso limitado a estos, los cuales no se pudieron elegir libremente.

#### 2. Desarrollo

### 2.1. Componentes dispuestos

El presente grupo se valió de los siguientes componentes:

- Dos pares de resistencias de 6.8  $k\Omega$  y de 680  $k\Omega$ .
- Un transistor BJT NPN.
- Un diodo 1N4148.
- Un JFET.
- Un par Darlington NPN.
- Una placa de 5x5.

#### 2.2. Circuitos considerados

Como primer opción se consideró utilizar el par Darlington y mediante el uso de las resistencias, configurarlo de forma tal que este quede compensado. Una alternativa es el uso de una fuente de corriente, con el mismo objetivo que se mencionó anteriormente.



(a) Par Darlington.

(b) Par Darlington compensado con R.



(c) Par Darlington compensado con fuente de corriente.

Figura 1: Configuraciones posibles para el par Darlington.

La conexión representada en la Figura (1a) no es conveniente, ya que la caída de tensión entre la base y el emisor se encuentra entre 0.6 V y 1.5 V, siendo esta resultante de la suma de las tensiones base-emisor de ambos transistores. Esto genera a su vez que el dispositivo consuma más corriente y aumente su temperatura, además de generar respuestas más lentas frente a cambios en la entrada. Una solución a lo ya expresado se presenta en la Figura (1b).

Estrictamente hablando, esta disposición es la más económica al problema anterior. Dadas las condiciones, dicha consideración no afecta en la decisión a implementar, ya que se cuenta con componentes para realizar cualquiera de las tres. Finalmente, la mostrada en la Figura (1c) es más optima para compensar el circuito, ya que permite aumentar  $I_{CEQ}$  sin modificar otros factores del propio circuito.

Se puede colocar un diodo entre el colector y el emisor de  $Q_2$ . Este tipo de configuración es utilizada para trabajar con potencias altas. Dado que este enfoque no es de interés, se reserva dicho componente.

#### 2.3. Fuente de corriente

Una vez determinado que la implementación optima, con los componentes disponibles, es la presentada en la Figura (1c), se decide confeccionarla. Para ello, primero se opta por analizar la fuente de corriente. Esta puede ser realizada con el JFET, dispuesto en una configuración en la cual se autopolarice, como se presenta a continuación.



Figura 2: Fuente de corriente.

Recorriendo la malla de entrada y de salida del circuito de la Figura (2), se obtienen las siguientes ecuaciones:

$$V_{GS} = V_{SS} - I_{DS}R_S \tag{1}$$

$$V_{DS} = V_{DD} + V_{SS} - I_{DS} (R_D + R_S)$$
 (2)

Además, se plantean las ecuaciones del JFET:

$$I_{DS} = I_{DSS} \left( 1 - \frac{V_{GS}}{V_P} \right)^2$$

$$gm = 2 \frac{\sqrt{I_{DS}I_{DSS}}}{|V_P|}$$
(3)

De esta forma, seleccionando el componente 2N3819, se obtiene de la hoja de datos los valores de interés, tales como  $I_{DSS}=2~mA$  y  $V_P=-8~V$  (para el peor caso). Luego, estableciendo  $V_{SS}=10~V,~R_S=6.8~K\Omega$  y  $R_D=680~\Omega$  se calculan la corriente de drain y la tensión gate-source. Como es de esperarse, se obtienen dos valores posibles para cada variable:

$$\begin{cases} I_{DS} = 4.39 \ mA \\ V_{GS} = -19.85 \ V \end{cases} y \begin{cases} I_{DS} = 1.60 \ mA \\ V_{GS} = -0.88 \ V \end{cases}$$

Sabiendo que se debe cumplir que  $I_{DSS} \geq I_{DS}$  y  $V_{GS} > V_P$ , se descartan los primeros valores, seleccionando  $I_{DS} = 1.60~mA$  y  $V_{GS} = -0.88~V$ , obteniéndose así  $gm = 0.45~\frac{mA}{V}$ . De esta forma se garantiza que esté polarizado

adecuadamente. Por otro lado, para garantizar que se cumpla  $V_{DS} > V_{DSE} = |V_{GS} - V_P|$ , se requiere el valor de  $V_{DD}$ . Dado que este circuito es empleado para polarizar otro, dicha tensión queda fijada por la totalidad del circuito, por lo que este análisis es expuesto más adelante.

Con lo establecido previamente, se prosigue a plantear el circuito incremental. Es de interés calcular la impedancia de salida, para luego emplearla para calcular las variables pertinentes en el circuito de la Figura (1c).



Figura 3: Circuito incremental de la Figura (2).

Se destaca que, como el gate queda a tierra, se cumple que  $V_{GS} = V_G - V_S = -V_S$ , por lo tanto, se da vuelta la fuente de corriente y se reemplaza con lo mencionado anteriormente.

Se define  $R_S^* = R_S / / R_{GS}$ , para luego analizar el circuito presentado en la Figura (4).



Figura 4: Análisis de la impedancia de salida del circuito de la fuente de corriente.

Planteando la tensión  $V_o$  y las corrientes del nodo D, se obtienen las siguientes expresiones respectivamente.

$$V_o = I_{DS}R_{DS} + I_o (R_D + R_S^*)$$
  
 $I_{DS} = qmV_S + I_o = (qmR_S^* + 1) I_o$ 

Operando algebraicamente se obtiene la variable deseada de la forma:

$$R_{OF} = \frac{V_o}{I_o} = R_{DS} (1 + gmR_S^*) + R_S^* + R_D$$

$$= R_{DS} (1 + gmR_S / / R_{GS}) + R_S / / R_{GS} + R_D$$
(4)

Para poder continuar, se toma  $R_{GS} \longrightarrow \infty$ , luego se asume  $V_A = -90 \ V$ , estimando así  $R_{DS} = \frac{V_A}{I_{DS}} = 56.25 \ K\Omega$ . De esta forma se obtiene de (4) el valor de la impedancia de salida  $R_{OF} \approx 234.79 \ K\Omega$ .

#### 2.4. Darlington polarizado por corriente

Con lo obtenido en la Sección (2.3), se posee la información necesaria para analizar el circuito presentado en la Figura (1c). El primer paso, consiste en reemplazar la fuente de corriente por su respectiva impedancia de salida  $R_{OF}$ . En el análisis que se muestra a continuación se presentan la carga y la alimentación del sistema, componentes que no fueron presentados en la Figura (1) por cuestiones de simplicidad.



Figura 5: Circuito equivalente al reemplazar la fuente de corriente.

De manera análoga al análisis presentado para la fuente de corriente, se parte por la polarización. Primero se establecen  $V_{CC}=15~V,~R_C=6.8~K\Omega$  y  $R_B=680~\Omega.$  Como se está polarizando  $Q_1$  con una fuente de corriente, queda definido que  $I_{CE1}=I_{DS}=1.60~mA.$ 

Por otro lado, para el transistor  $Q_2$  se plantea

$$V_{CC} - 2V_{BEON} = I_{CE2}R_C$$

$$I_{CE2} = \frac{V_{CC} - 2V_{BEON}}{R_C} = 2 mA$$
(5)

Habiendo establecido esto, se puede calcular  $V_{CE1}$  y  $V_{CE2}$  de la forma

$$V_{CE1} = V_{CC} - V_{BEON} - I_{CE2}R_C = 0.7 V$$

$$V_{CE2} = V_{CC} - I_{CE2}R_C = 1.4 V$$
(6)

## VERIFICAR POLARIZACIÓN, CREO QUE NO ME ESTÁ DANDO.

Se decidió seleccionar transistores BC547 para este par, tomando  $h_{FE1}=h_{FE2}=h_{FE}=110$  de la hoja de datos. Es así que se procede al modelo incremental, asumiendo  $T=27^{o}C$  y  $V_{A1}=V_{A2}=V_{A}=-90$  V, y sabiendo que los estimadores empleados son  $gm=\frac{I_{CE}}{V_{T}}$ ,  $h_{ie}=\frac{h_{fe}}{gm}$  y  $\frac{1}{h_{o1}}=\frac{V_{A}}{I_{CE}}$ , se consiguen los siguientes valores:

| Transistor       | $\operatorname{gm}\left[\frac{\operatorname{mA}}{\operatorname{V}}\right]$ | ${ m h_{ie}} \ [{ m K}\Omega]$ | $\frac{1}{h_{oe}} [K\Omega]$ |
|------------------|----------------------------------------------------------------------------|--------------------------------|------------------------------|
| $\overline{Q_1}$ | 61.89                                                                      | 1.78                           | 56.25                        |
| $Q_2$            | 77.36                                                                      | 1.42                           | 45                           |

Tabla 1: Estimadores del modelo incremental del circuito Darlington.

Planteando su respectivo modelo incremental, se llega al circuito presentado a continuación:



Figura 6: Modelo incremental del par Darlington.

Se observa en la Figura (6) que, se puede obtener una relación entre  $I_{B2}$  y  $I_o$ , mediante el uso de un divisor resistivo, siendo esta

$$I_{o} = I_{B2} \left( 1 + h_{fe2} \right) \frac{R_{C} / / \frac{1}{h_{oe2}}}{R_{L} + R_{C} / / \frac{1}{h_{oe2}}}$$

$$\frac{I_{o}}{I_{B2}} = \left( 1 + h_{fe2} \right) \frac{R_{C} / / \frac{1}{h_{oe2}}}{R_{L} + R_{C} / / \frac{1}{h_{oe2}}}$$
(7)

Luego, definiéndose  $R_{OF}^*=R_{OF}//\frac{1}{h_{oe1}}$  y  $R_d=R_C//\frac{1}{h_{oe2}}//R_L$ , se obtiene



Aplicando paso a nivel de corriente para la fuente de  $h_{ie2}I_{B2}$ , se llega a



Por un lado se destaca que

$$V_o = I_{B2}R_d (1 + h_{fe2})$$

$$\frac{V_o}{I_{B2}} = R_d (1 + h_{fe2})$$
(8)

Por otro lado, se puede hallar una relación entre  $I_{B1}$  e  $I_{B2}$ , de la misma forma que se realizó con  $I_o$  e  $I_{B2}$ , siendo así

$$I_{B2} = I_{B1} (1 + h_{fe1}) \frac{R_{OF}^*}{R_{OF}^* + h_{ie2} + R_d (1 + h_{fe2})}$$

$$\frac{I_{B2}}{I_{B1}} = (1 + h_{fe1}) \frac{R_{OF}^*}{R_{OF}^* + h_{ie2} + R_d (1 + h_{fe2})}$$
(9)

De manera análoga, se toma el equivalente al paralelo entre  $R_{OF}^*$  con  $h_{ie2}$  y  $R_d (1 + h_{fe2})$ . Por lo tanto, se define  $R_d^* = R_{OF}^* / / [h_{ie2} + R_d (1 + h_{fe2})]$  para luego aplicar paso a nivel de corriente con la segunda fuente.



De esta forma, se observa que

$$V_{i} = I_{B1}R_{d}^{*}(1 + h_{fe1})$$

$$\frac{V_{i}}{I_{B1}} = R_{d}^{*}(1 + h_{fe1})$$
(10)

Finalmente, se plantean las corrientes para el nodo  $B_1$ , llegandose así a

$$I_{i} = I_{B1} + \frac{V_{i}}{R_{B}}$$

$$\frac{I_{i}}{I_{B1}} = 1 + \frac{V_{i}}{I_{B1}} \frac{1}{R_{B}}$$

$$\frac{I_{i}}{I_{B1}} = 1 + \frac{R_{d}^{*}}{R_{B}} (1 + h_{fe1})$$
(11)

Con lo obtenido en (8), (9) y (10), se procede a calcular la transferencia  $\Delta V$ , siendo esta de la forma

$$\Delta V \triangleq \frac{V_o}{V_i} = \frac{V_o}{I_{B2}} \frac{I_{B2}}{I_{B1}} \frac{I_{B1}}{V_i} = \frac{(1 + h_{fe2}) R_d}{h_{ie2} + (1 + h_{fe2}) R_d}$$
(12)

Se calcula la ganancia de corriente de manera similar. Utilizando (7), (9) y (11), se obtiene

$$\Delta I \triangleq \frac{I_o}{I_i} = \frac{I_o}{I_{B2}} \frac{I_{B2}}{I_{B1}} \frac{I_{B1}}{I_i}$$

$$\Delta I = \frac{R_C R_{OF}^* R_B (1 + h_{fe2}) (1 + h_{fe1})}{(R_C R_L h_{oe2} + R_C + R_L) \left\{ \left[ (1 + h_{fe2}) (1 + h_{fe1}) R_d + h_{fe1} h_{ie2} + R_B + h_{ie2} \right] R_{OF}^* + R_B \left[ h_{ie2} + (1 + h_{fe2}) R_d \right] \right\}}$$
(13)

A continuación, se calcula la impedancia de entrada del amplificador, mediante el uso de (10) y (11), siendo esta

$$R_{ia} = \frac{V_i}{I_i} = \frac{V_i}{I_{B1}} \frac{I_{B1}}{I_i} = \frac{R_B R_{OF}^* \left[ h_{ie2} + (1 + h_{fe2}) R_d \right] (1 + h_{fe1})}{\left[ (1 + h_{fe2}) (1 + h_{fe1}) R_d + h_{fe1} h_{ie2} + R_B + h_{ie2} \right] R_{OF}^* + R_B \left[ h_{ie2} + (1 + h_{fe2}) R_d \right]}$$
(14)

Una vez obtenidos  $\Delta V$  y  $R_{ia}$ , se puede calcular la ganancia de tensión del sistema  $\Delta V_S$ , siendo esta

$$\Delta V_S \triangleq \frac{V_S}{V_i} = \frac{V_S}{V_o} \frac{V_o}{V_i} = \frac{V_o}{V_i} \frac{R_i}{R_S + R_{ia}} \tag{15}$$

Por otro lado, para el calculo de la impedancia de salida  $R_{oa}$  se considera el circuito de la siguiente forma:

Se definen  $R_S^* = (R_B//R_S) + h_{ie1}$  y  $R_C^* = R_C//\frac{1}{h_{oe1}}$ . Luego, sabiendo que la tensión sobre  $R_{OF}^*$  y  $R_S^*$  es la misma, se obtiene

$$I_{OF} = I_{B1} \frac{R_S^*}{R_{OF}^*} \tag{16}$$

Luego, observando el nodo  $E_2$ , se llega a

$$I_{B2}(1 + h_{fe2}) + I_o = \frac{V_o}{R_C^*} \tag{17}$$

Se expresa la tensión  $V_o$  como

$$V_o = -\left(I_{B1}h_{ie1} + I_{B2}h_{ie2}\right) \tag{18}$$

y se plantea para el nodo  $C_1$ , utilizando (16), llegándose a la expresión

$$I_{B1}(1 + h_{fe1}) + I_{OF} + I_{B2}h_{ie2} + I_o = \frac{V_o}{R_C^*}$$
(19)

De esta forma, con (17), (18) y (19), se opera algebraicamente y se obtiene finalmente la impedancia de salida del circuito

$$R_{oa} = \frac{V_o}{I_o} = \frac{R_C^* \left[ (h_{fe1} + 1) R_{OF}^* + R_S^* \right] (1 + h_{fe2})}{\left[ (h_{ie2}R_C^* + 3h_{fe2} + 3) h_{fe1} + h_{ie2}R_C^* + h_{fe2} + 1 \right] R_{OF}^* + (h_{ie2}R_C^* + h_{fe2} + 1) R_S^*}$$
(20)

#### 2.5. Desarrollo y armado de la placa

## Esquemático, PCB y foto. Consideraciones necesarias para medir.

#### 2.6. Mediciones

#### 3. Conclusiones

Dado que se optó por confeccionar una configuración Darlington, se puede afirmar que la ganancia de corriente del circuito, la cual ya de por sí es grande, como se demostró en (...), es mayor que la de los demás grupos, ya que la principal característica de este es la alta ganancia de dicha variable. Por otro lado, también es posible afirmar que la polarización resulta altamente estable, ya que se logró efectuar la polarización mediante una fuente de corriente.