# Глава 2. Основные принципы доверенной среды исполнения и модель угроз

# 2.1. Обзор доверенной среды исполнения

# 2.1.1. Определение и основные принципы

#### 2.1.1.1. Доверенная среда исполнения

Доверенная среда исполнения (ДСИ), или же Trusted Execution Environment (ТЕЕ) - это безопасная, изолированная область внутри центрального процессора. Она предназначена для выполнения кода и обработки данных с повышенным уровнем конфиденциальности и целостности по сравнению со стандартной операционной средой, называемой универсальной средой исполнения (УСИ), или же Rich Execution Environment (REE).

В рамках ДСИ работает специализированная безопасная операционная система, называемая доверенной операционной системой (Secure OS), которая работает параллельно обыкновенной операционной системе в УСИ, называемой универсальной операционной системой (Rich OS).

ДСИ гарантирует защиту таких активов, как конфиденциальные данные и критически важный код, которые хранятся и обрабатываются в её пределах и остаются недоступными, даже в случае компроментации REE операционной системы или приложений УСИ.

Защита реализуется посредством сочетания аппаратных и программных механизмов, которые обеспечивают строгую изоляцию между ДСИ и УСИ. Функционирование и гарантии безопасности ДСИ базируются на ряде ключевых принципов, детально рассмотренных далее.

#### 2.1.1.2 Изоляция

Изоляция в контексте доверенной среды исполнения представляет собой фундаментальный принцип разделения вычислительной среды на две физически разграниченные области: нормальный мир (Normal World), и защищённый мир (Secure World). Такое разделение гарантирует, что операции и данные в защищённом мире защищены от вмешательства или несанкционированного доступа со стороны программного обеспечения, работающего в обычном мире, включая основную операционную систему и её приложения. Для поддержания этого разделения обычно используются аппаратные механизмы изоляции, которые предотвращают прямой доступ кода из одного мира к ресурсам или памяти, выделенным другому миру, за исключением случаев, когда это явно разрешено через строго контролируемые интерфейсы.

#### 2.1.1.3 Целостность

Целостность в ТЕЕ гарантирует, что код и данные, находящиеся и обрабатываемые в защищённом мире, остаются неизменными и сохраняют своё первоначальное состояние. Это означает, что ни внешние субъекты из обычного мира, ни неавторизованные процессы внутри защищённого мира не могут модифицировать критически важный код, такой как операционная система ТЕЕ или доверенные приложения, а также управляемые ими чувствительные данные. Целостность обычно обеспечивается такими механизмами, как безопасная загрузка (secure boot), подписанный и зашифрованый код, защита памяти во время исполнения и использование криптографических контрольных сумм. Это гарантирует выполнение только проверенных и аутентичных программных компонентов и защиту данных от злонамеренных изменений.

# 2.1.1.4 Конфиденциальность

Конфиденциальность - это принцип ТЕЕ, обеспечивающий защиту данных и кода в защищённом мире от несанкционированного раскрытия. Это означает, что никакой программный компонент, работающий за пределами ТЕЕ, включая потенциально скомпрометированную операционную систему обычного мира или привилегированные приложения, не может считывать или получать доступ к приватным областям памяти ТЕЕ. Конфиденциальность распространяется как на данные в процессе обработки (например, обрабатываемые криптографические ключи), так и на хранимые данные.

# 2.1.1.5 Защищённое хранилище

Защищённое хранилище (Secure Storage) - это функциональная возможность ТЕЕ, предоставляющая механизм для постоянного хранения чувствительных данных, таких как криптографические ключи, учетные данные пользователей или другая конфиденциальная информация, способом, который защищает их конфиденциальность и целостность даже при выключенном питании системы. Данные, сохраняемые с использованием этого механизма, шифруются и защищаются с использованием ключей, управляемых внутри ТЕЕ. Доступ к этим сохраненным данным строго контролируется ТЕЕ, гарантируя, что только авторизованные доверенные приложения могут извлекать или изменять принадлежащую им чувствительную информацию.

#### 2.1.1.6 Аттестация

Аттестация позволяет ТЕЕ доказать свою подлинность и целостность исполняемой в ней программной среды удалённой стороне. Этот процесс обычно включает генерацию ТЕЕ подписанного отчёта, содержащего измерения её аппаратной конфигурации, микропрограмм, ОС и загруженных доверенных приложений. Удалённая сторона может проверить этот отчёт с использованием доверенного ключа, тем самым получая уверенность в том, что она взаимодействует с подлинной ТЕЕ и что конфигурация программного обеспечения соответствует ожиданиям и не была скомпрометирована.

# 2.1.1.7 Доверенное исполнение

Доверенное исполнение (Trusted Execution) гарантирует, что только авторизованный и проверенный код допускается к запуску в пределах ТЕЕ. Это включает механизмы аутентификации кода (например, с помощью цифровых подписей) перед его загрузкой и выполнением в защищённом мире. Ограничивая исполнение только известными и проверенными программными компонентами, ТЕЕ поддерживает контролируемую и безопасную среду, предотвращая выполнение вредоносного или недоверенного кода.

#### 2.1.1.8 Минимальная доверенная вычислительная база

Принцип минимальной доверенной вычислительной базы (Minimal Trusted Computing Base, TCB) заключается в том, что совокупность всех аппаратных, микропрограммных и программных компонентов, критически важных для обеспечения политики безопасности системы, должна быть как можно меньше. Минимизация TCB сокращает поверхность атаки, упрощает анализ и верификацию безопасности, а также снижает вероятность наличия уязвимостей, способных скомпрометировать всю TEE. В TCB обычно входят защищённые аппаратные элементы, доверенные загрузчики, ядро Secure OS и набор основных доверенных сервисов. Основой доверия к самой TCB служит аппаратный корень доверия (RoT).

# 2.1.2. Требования к безопасности и цели проектирования

#### 2.1.2.1. Ключевые компоненты

В основе архитектуры доверенной среды исполнения лежит набор фундаментальных компонентов. Каждый из них вносит свой вклад в обеспечение общей безопасности системы. Эти компоненты, подробно рассмотренные далее, совместно создают и поддерживают доверенную среду, определяя ее структуру, операционные границы и протоколы взаимодействия.

# 2.1.2.2. Изолированный исполнительный блок

Одним из фундаментальных требований является наличие физически изолированного исполнительного блока, обеспечивающего аппаратное разделение для выполнения защищенного кода. В рамках данного проекта эта роль отводится выделенному ядру центрального процессора, эксклюзивно назначенному для Secure OS. Данный блок гарантирует, что операции внутри ТЕЕ защищены от прямого наблюдения или вмешательства со стороны недоверенного программного обеспечения, работающего на других ядрах или в менее привилегированных режимах выполнения.

#### 2.1.2.3. Нормальный мир

Нормальный мир (Normal World) представляет собой недоверенный домен исполнения, являющийся универсальной средой исполнения (Rich Execution Environment), в которой функционирует операционная система общего назначения, такая как Linux, и ее приложения. Все программное обеспечение в нормальном мире рассматривается ТЕЕ как потенциально враждебное и аппаратно лишено возможности прямого доступа к ресурсам защищенного мира.

# 2.1.2.4. Защищенный мир

В свою очередь, защищенный мир (Secure World) - это доверенный домен, являющийся доверенной средой исполнения (Trusted Execution Environment), в которой функционирует Secure OS и доверенные приложения. Он спроектирован таким образом, чтобы противостоять угрозам, исходящим из нормального мира, гарантируя конфиденциальность и целостность управляемых им активов и выполняемых вычислений.

#### 2.1.2.5. Доверенные приложения

Доверенные приложения (ТА) - это специализированные программные модули, исполняемые в защищенном мире для выполнения критически важных с точки зрения безопасности операций по запросу клиентов из нормального мира. ТА предоставляют такие функции, как безопасная обработка данных, криптографические операции или управление чувствительными данными, доступ к которым осуществляется через четко определенные и контролируемые интерфейсы.

#### 2.1.2.6. Защищенные АРІ

Защищенные API (Secure APIs) определяют контролируемые интерфейсы, через которые программное обеспечение нормального мира может запрашивать службы у защищенного мира, в частности, у доверенных приложений. Эти API, такие как подмножество GlobalPlatform TEE Client API и GlobalPlatform TEE Core API, функционируют как строго контролируемые шлюзы. Они отвечают за преобразование данных и гарантируют, что все взаимодействия четко определены, проверены и авторизованы в соответствии с политиками безопасности TEE перед выполнением службы в ращищенном мире.

# 2.2 Модель угроз

# 2.2.1 Допущения относительно нормального мира

# 2.2.1.1. Недоверенная ОС

Операционная система нормального мира (например, Linux) и все исполняемые в ней приложения принципиально рассматриваются как недоверенные с точки зрения безопасного мира. Это допущение исходит из того, что нормальный мир, обладая большей кодовой базой и обширной поверхностью атаки, подвержен компрометации различными вредоносными программами, включая руткиты пользовательского и ядерного уровней.

Следовательно, никакие конфиденциальные данные, такие как криптографические ключи или приватная информация, обрабатываемая доверенными приложениями, не могут храниться или обрабатываться непосредственно в нормальном мире без надежной защиты, управляемой со стороны ДСИ. Нельзя предполагать, что код, исполняемый в нормальном мире, сохранит свою целостность.

#### 2.2.1.2. Враждебная ОС

Более того, предполагается, что ОС Обычного мира может быть не просто недоверенной, а враждебной, то есть может активно пытаться подорвать безопасность и целостность ДСИ. Она может использовать свой привилегированный доступ к физическим ресурсам для попыток несанкционированного доступа, например, пытаясь прочитать или изменить области памяти, выделенные безопасному миру, несмотря на аппаратные средства защиты.

ОС Обычного мира может пытаться перехватывать, анализировать, модифицировать или повторять сообщения, передаваемые через интерфейсы разделяемой памяти между нормальным и безопасным мирами.

Атаки на доступность сервисов ДСИ, такие как DoS-атаки, могут быть инициированы из нормального мира путем переполнения каналов связи ложными запросами или

манипулирования ресурсами нормального мира, критически важными для работы ДСИ.

#### 2.2.1.3. Ограниченная видимость

Критически важным допущением, обеспечиваемым аппаратными механизмами, такими как расширение RISC-V World Guard, является отсутствие у ОС нормального мира прямого доступа видимости приватных областей памяти Secure OS и ее доверенных приложений. Даже обладая привилегиями уровня ядра в нормальном мире, Rich OS должна быть аппаратно лишена возможности прямого чтения, записи или исполнения кода в защищенной памяти безопасного мира. Это является основой для гарантий конфиденциальности и целостности ДСИ.

# 2.2.1.4. Контроль над незащищенными ресурсами

Нормальный мир сохраняет контроль над всеми системными ресурсами, не обозначенными явно как безопасные или управляемые Secure OS. Сюда входит большинство периферийных устройств (например, сетевые интерфейсы, устройства хранения общего назначения, пользовательские интерфейсы) и общесистемные функции управления ресурсами.

Таким образом, ОС Обычного мира отвечает за мультиплексирование доступа к разделяемым периферийным устройствам и выступает посредником для внешних коммуникаций, необходимых доверенным приложениям, перенаправляя запросы от внешних источников или приложений нормального мира в ДСИ и передавая результаты обратно.

Таким образом Rich OS является ответственной за контроль всех недоверенных приложений и устройств, и значит ДСИ не должна иметь доступ в универсальную среду исполнения, так же как и УСИ не имеет доступа к ДСИ.

# 2.2.1.5. Приоритеты планирования и управление

Операционная система нормального мира обладает всеми полномочиями по планированию выполнения приложений и задач на выделенных ей ядрах процессора. Приоритет выполнения процессов Обычного мира, включая те, которые инициируют взаимодействие с ДСИ, определяются политиками ОС Обычного мира.

В свою очередь, Secure OS функционирует с исполнительной автономией на своем выделенном ядре. Secure OS непосредственно управляет собственными потоками выполнения и планированием внутренних задач и доверенных приложений, независимо от решений планирования ОС нормального мира.

# 2.2.2. Векторы атак

#### 2.2.2.1. Атаки с использованием прямого доступа к памяти

Незащщенные контроллеры прямого доступа к памяти (DMA), особенно те, что управляются периферийными устройствами из нормального мира, представляют собой серьезную угрозу. Если они не изолированы должным образом, вредоносное программное обеспечение нормального мира может запрограммировать их на произвольное чтение или запись в память безопасного мира, обходя механизмы

изоляции, обеспечиваемые центральным процессором.

Например, скомпрометированный драйвер в нормальном мире может дать команду связанному с ним DMA-контроллеру периферийного устройства нацелиться на области памяти, выделенные для Secure OS или TA, что приведет к нарушению конфиденциальности и целостности данных.

Применение модуля управления памятью ввода-вывода (IOMMU) крайне важно. IOMMU способен обеспечивать защиту памяти путем трансляции адресов устройств в физические адреса и проверки разрешений, гарантируя, что периферийные устройства могут обращаться только к авторизованным областям памяти. Правильная конфигурация IOMMU, обычно управляемая доверенным компонентом, таким как Secure OS или SEE, критически важна для предотвращения таких атак.

#### 2.2.2.2 Атаки по сторонним каналам

Атаки данного эксплуатируют косвенную утечку информации, связанную с физической реализацией системы, а не с прямыми уязвимостями программного обеспечения. Информацию можно получить путем наблюдения за временем выполнения, характером энергопотребления, электромагнитным излучением или шаблонами доступа к кэшпамяти.

Примерами служат атаки типа Meltdown, Spectre и Red Bleeding, которые эксплуатируют особенности микроархитектуры (например, спекулятивное выполнение, кэширование данных).

Для противодействия следует использовать алгоритмы с постоянным временем выполнения в ТЕЕ, аппаратуру, устойчивую к атакам по сторонним каналам, методы внесения шума, а также применять секционирование кэша или техники его очистки.

#### 2.2.2.3. Физические атаки

Физические атаки подразумевают прямое взаимодействие с аппаратным обеспечением для компрометации ТЕЕ. Это включает методы внедрения сбоев, такие как генерация глитчей тактового сигнала или питания, изменение напряжения или использование сфокусированного электромагнитного излучения с целью вызвать сбои в работе процессора или памяти.

Физический доступ в сочетании с привилегиями обычного мира может помочь в организации атак, таких как зондирование внутренних шин или внедрение вредоносных сигналов.

### 2.2.2.4. Эксплуатирование АРІ

Вредоносное программное обеспечение из нормального мира может генерировать специальные входные данные или последовательности вызовов к API ТЕЕ, что может вызвать переполнение буфера, логические ошибки или повышение привилегий внутри безопасного мира. Для защиты от такого рода атак необходима строгая проверка входных данных и продуманный дизайн безопасной ОС.

#### 2.2.2.5. Атаки типа МІТМ

Канал связи между обычным и безопасным мирами является важным интерфейсом.

Нормальный мир может манипулировать сообщениями, повторять их или отбрасывать, чтобы нарушить работу сервисов ТЕЕ или эксплуатировать их уязвимости.

#### 2.2.2.6. Атаки типа DoS

Затопление безопасного мира вызовами, истощение его ресурсов или блокирование каналов связи. Необходимы механизмы ограничения частоты запросов, сторожевые таймеры (watchdog timers) и возможность корректной деградации производительности.

# 2.2.2.7. Атаки на процесс загрузки и прошивку

Компрометация загрузчика или процесса обновления прошивки может подорвать доверие к безопасному миру (например, путем загрузки вредоносной ОС или модификации доверенных приложений). Для защиты от такого рода атак необходима безопасная загрузка (secure boot) и криптографическая проверка образов прошивки и ТА.

# 2.3. Расширение WorldGuard

# 2.3.1. Обзор концепции World Guard

# 2.3.1.1 Расширения RISC-V ISA для поддержки WorldGuard

Процессорные ядра (hart) RISC-V, поддерживающие технологию WorldGuard, связывают идентификатор мира (WID) со всеми операциями доступа к памяти, инициируемыми данным ядром. Расширения WorldGuard позволяют назначать различные WID разным привилегированным режимам одного ядра.

Предусмотрено три уровня поддержки WorldGuard в ядрах RISC-V:

- Базовый уровень: не требует расширения ISA и назначает один и тот же WID для всех привилегированных режимов ядра.
- Второй уровень: расширение Smwg: позволяет M-режиму управлять WID для режимов с более низким уровнем привилегий.
- Третий уровень: расширение Smwgd: дополнительно позволяет М-режиму делегировать S-режиму полномочия по назначению WID для режимов с более низким уровнем привилегий. Это расширение, в свою очередь, требует расширение Sswg для S-режима.

Все операции доступа, включая неявные обращения к памяти (например, выборка инструкций и обход таблиц страниц), будут помечены соответствующим WID. С точки зрения системы разрешений WorldGuard, выборка инструкций трактуется как операция чтения из памяти.

Шинные структуры (bus fabrics), как правило, не различают операции выборки инструкций и чтения данных из памяти. Следовательно, модули проверки прав доступа - WG-чекереры (WG-контроллеры), расположенные за шинной структурой, не способны отличить один тип операции от другого, и соответственно и тип прерывания будет

#### неотличим.

Mexaнизм WorldGuard не позволяет привилегированному режиму изменять собственный WID. WID М-режима для конкретного ядра устанавливается внешним окружением и остается неизменным между аппаратными сбросами (reset). Различные ядра в системе могут иметь разные WID в М-режиме.

# 2.3.1.2. Управляющие и статусные регистры WorldGuard

Pасширения WorldGuard, а именно Smwg, Smwgd и Sswg, предоставляют ядрам механизм для назначения идентификаторов мира (WID) различным уровням привилегий. Эти расширения вводят новые CSR, которые описаны ниже.

| Регистр   | Доступ | Адрес<br>CSR | Размер | Описание                                                                                                                                                                                              |
|-----------|--------|--------------|--------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| mlwid     | M: RW  | 0x390        | XLEN   | Определяет WID, используемый режимами с более низким уровнем привилегий, чем М-режим. Используются LSB в количестве ceil(Log <sub>2</sub> NWorlds), остальные биты равны нулю.                        |
| mwiddeleg | M: RW  | 0x748        | XLEN   | Представляет набор значений WID, которые М-<br>режим делегирует S-режиму, в виде битового<br>вектора. Используются NWorlds LSB, остальные<br>биты равны нулю.                                         |
| slwid     | S: RW  | 0x190        | XLEN   | Указывает значение WID, применяемое в режимах с более низким уровнем привилегий, чем S-режим (т.е. U-режим). Используются LSB в количестве ceil(Log <sub>2</sub> NWorlds), остальные биты равны нулю. |

Данные расширения поддерживают количество миров (NWorlds), не превышающее собственную разрядность целочисленных регистров процессора (XLEN).

#### 2.3.1.3. Один мир на каждое ядро

В случае, когда каждому ядру ставится в соответствие лишь один WID, не предполагается никаких видимых модификаций на уровне архитектуры набора команд для процессорного ядра RISC-V. При инициализации (сбросе) ядру сразу выставляется единственный, назначенный ему мир. Соответственно, все операции доступа к памяти, инициируемые этим ядром в любом режиме привилегий автоматически маркируются идентификатором WID выданного ядру мира.

Механизмы привязки ядра к своему миру, а также условия, позволяющие ядру получать подробную информацию о настройках WorldGuard, определяются конкретной имплементацией аппаратной платформы.

### 2.3.1.4. Реакция на нарушения правил доступа

Если попытка процессорного ядра выполнить явную или неявную операцию с памятью не проходит проверку прав доступа WG-контролл, это может (но не обязательно) привести к генерации исключения нарушения доступа соответствующего типа (то есть отказа доступа при выборке инструкции, загрузке данных или при записи/атомарной операции).

В случаях, когда генерация исключения нарушения доступа невозможна, инструкция, инициировавшая такой доступ, может завершить свое выполнение. Однако любые операции записи в защищенную область физической памяти будут проигнорированы, а операции чтения из такой области вернут данные, не связанные с фактическим содержимым защищенной памяти, чтобы предотвратить нарушение ее изоляции.

В защищенных системах, как правило, предусматривается уведомление некоторого системного агента о попытке несанкционированного доступа, даже если в контексте самого ядра исключение нарушения доступа не генерируется.

Операции чтения, завершившиеся неудачей из-за нарушения прав доступа, но не вызвавшие соответствующих исключений, не могут возвращать ядру какое-либо конкретное значение (например, ноль). Такое требование несовместимо с некоторыми протоколами когерентности кэшей. Эти протоколы могут допускать изменение данных, находящихся в кэше, даже если соответствующие физические ячейки памяти защищены, а предыдущие ответы по шине на запросы к этим ячейкам возвращали нулевые значения.

# 2.3.2. Компоненты аппаратной платформы WorldGuard, не относящиеся к базовой ISA

# 2.3.2.1. Маркеры и контроллеры WorldGuard.

Общая архитектура аппаратной платформы, поддерживающей технологию WorldGuard, может значительно варьироваться в зависимости от конкретной реализации. Но рассматриваются только платформы, которые включают в себя так называемые маркеры (marker), которые добавляют идентификаторы миров (WID) к запросам доступа от аппаратных агентов, и контроллеры (checker), проверяющие права доступа в определённых точках на пути к ресурсам. Крайне важно, чтобы все обращения к ресурсам, защищённым WorldGuard, были ассоциированы с соответствующим WID.

Одна из ключевых идей WorldGuard - снизить сложность и стоимость обеспечения безопасности доступа на уровне платформы. Это достигается за счёт возможности адаптации проверок WID под конкретные ресурсы, вместо того чтобы заставлять каждый агент обрабатывать всю информацию о правах в унифицированном виде.

Конфигурация маркеров и контроллеров WorldGuard может быть как жёстко задана на этапе проектирования, так и управляться через изменяемые состояния. В данном случае используется имплементация, где маркеры и контроллеры имеют динамически изменяемую конфигурацию, и при сбросе их состояние возвращается к известной, специфичной конфигурации - к безопасному состоянию, предотвращающему несанкционированный доступ. Такая динамическая конфигурация инициализируется доверенным программным обеспечением на этапе загрузки системы. Также в расширении предусмотрен механизм блокировки этого состояния после инициализации, действующий вплоть до следующего сброса системы.

Распределение агентов и ресурсов по соответствующим мирам выполняется один раз при загрузке системы, а последующая блокировка конфигураций повышает общий уровень безопасности.

#### 2.3.2.2. Контроллер WorldGuard общего назначения

Хотя контроллер (чекер) WorldGuard может быть адаптированы для конкретных типов

ресурсов системы, в данном разделе описывается стандартизированный интерфейс для контроллера общего назначения (generic checker). Используемая архитектура подходит для непосредственного применения в сценариях, требующих гибкой конфигурации миров в обширных диапазонах адресного пространства.

Основная функция данного контроллера общего назначения заключается в мониторинге предопределенного диапазона физических адресов. Он позволяет программному обеспечению настраивать права доступа в рамках этого указанного диапазона. Контроллер содержит несколько программируемых слотов. Каждый такой слот позволяет определить правило для непрерывного сегмента адресов в пределах всей контролируемой контроллером области памяти. Это правило задает права доступа на чтение и запись для каждого мира применительно к этому адресному сегменту.

Контроллер размещается в определенной точке шинны. Контролируемое им адресное пространство может быть больше фактического физического адресного пространства защищаемых устройств. Например, периферийное устройство, занимающее диапазон адресов 0x1000\_0000 - 0x2FFF\_FFFF, может быть защищено контроллером, который покрывает более широкий диапазон, скажем, 0x0 0000 0000 - 0x3 FFFF FFFF.

Для упрощения схемотехники контроллера, весь его контролируемый диапазон адресов, будет соответствовать области, выровненной по границе степени двойки (NAPOT). Область, назначенная контроллеру, может быть значительно больше адресного пространства защищаемых им устройств. Это облегчает повторное использование одной и той же конструкции контроллера в различных местах иерархии шины. На работу контроллера не влияет тот факт, что шина может не маршрутизировать на него некоторые адреса из его полного диапазона. Данная работа сосредоточена исключительно на использовании такого контроллера.

#### 2.3.2.3. Карта регистров конфигурации

Регистры конфигурации универсального контроллера WorldGuard отображаются в отдельную область физической памяти. Эта область защищена, так что изменять конфигурацию может только доверенное программное обеспечение, как правило, на этапе загрузки системы.

Интерфейс, отображаемый на память, спроектирован для работы с использованием только одиночных 32-битных операций чтения и записи.

Таблица 2. Регистры конфигурации универсального контроллера WG

| Смещение | Размер (b)        | Доступ | <b>Р</b> В В В В В В В В В В В В В В В В В В В | Описание                               |
|----------|-------------------|--------|------------------------------------------------|----------------------------------------|
| 0x00     | 4                 | R      | vendor                                         | Идентификатор производителя            |
| 0x04     | 4                 | R      | impid                                          | Версия реализации                      |
| 0x08     | 4                 | R      | nslots                                         | Количество слотов для правил           |
| 0x0C     | 4                 |        |                                                | Зарезервировано                        |
| 0x10     | 8                 | RW     | errcause                                       | Информация о нарушении прав доступа    |
| 0x18     | 8                 | RW     | erraddr                                        | Адрес, по которому произошло нарушение |
| 0x20     | (nslots<br>+1)*32 | RW     | slot[nslots:0]                                 | Массив слотов                          |

Регистры *vendor* и *impid*, доступные только для чтения, содержат информацию о производителе и версии реализации контроллера.

Регистр nslots, доступный для чтения, представляет собой 4-байтовое беззнаковое целое число, указывающее количество доступных слотов для правил в данном контроллере. Значение nslots всегда не менее 1. Слот slot[0] (также только для чтения) не учитывается при подсчете nslots.

Регистры errcause и erraddr используются для информирования о нарушениях прав доступа, механизм чего будет описан далее.

# 2.3.2.4. Структура слотов правил изоляции

Каждый слот описывает одно правило и занимает 32 байта адресного пространства, имея следующую структуру:

Таблица 3. Конфигурация слота универсального контроллера WG (всего 32 байта на слот)

| Смещение | Вайты | <b>Р</b> В В В В В В В В В В В В В В В В В В В | Описание                                                    |
|----------|-------|------------------------------------------------|-------------------------------------------------------------|
| 0x00     | 4     | addr[33:2]                                     | Адрес правила                                               |
| 0x04     | 4     | addr[65:34]                                    | Адрес правила (только для систем RV64, обнуляется в RV32)   |
| 0x08     | 8     | perm[nWorlds-1:0]                              | Права на чтение и запись (R/W) для количества миров до $32$ |
| 0x10     | 4     | cfg                                            | Конфигурация правила                                        |
| 0x14     | 12    |                                                | Зарезервировано                                             |

Регистр addr[65:2] хранит физический адрес правила, сдвинутый вправо на два бита. Это позволяет младшим 32м битам регистра адреса отображать 34-битное физическое адресное пространство системы Sv32. Запись в адресные регистры может быть ограничена имплементацией так, что регистр сможет хранить только адреса, выровненные по границе с некой гранулярностью (например, 4 КиБ).

Регистр регт содержит по два бита на каждый идентификатор мира (WID), которые определяют права данного WID на чтение и запись для этого правила. Бит 2\*i хранит право на чтение для WID i, а бит 2\*i+1 - право на запись для WID i.

Регистр cfg определяет поведение правила и имеет следующие поля:

Таблица 4. Регистр конфигурации правила WG

| Бить  | имя    | Описание                                         |
|-------|--------|--------------------------------------------------|
| 1:0   | A[1:0] | Конфигурация диапазона адресов                   |
| 7:2   |        | Зарезервировано (записывать нули)                |
| 8     | ER     | Сообщать о нарушениях чтения как об ошибках шины |
| 9     | EW     | Сообщать о нарушениях записи как об ошибках шины |
| 10    | IR     | Сообщать о нарушениях чтения через прерывания    |
| 11    | IW     | Сообщать о нарушениях записи через прерывания    |
| 30:12 | 2      | Зарезервировано (записывать нули)                |

# 31 L Бит блокировки

Поле А[1:0] определяет, как формируется диапазон адресов правила, в соответствии со следующей таблицей:

Таблица 5. Кодирование поля A[1:0] WG

| A[1:0] | Имя   | Описание                                                                 |
|--------|-------|--------------------------------------------------------------------------|
| 0      | OFF   | Правило отключено (не предоставляет прав доступа)                        |
| 1      | TOR   | Верхняя граница диапазона (Top of Range)                                 |
| 2      | NA4   | Естественно выровненная четырехбайтовая область                          |
| 3      | NAPOT | Естественно выровненная область, размер которой степень двойки, ≥ 8 байт |

Если A = OFF, правило не предоставляет никаких прав доступа. Если A = TOR, регистр addr правила определяет верхнюю границу его диапазона адресов, а регистр addr предыдущего слота - нижнюю границу, при условии, что поле cfg предыдущего слота установлено в OFF или TOR. Правило TOR соответствует адресу у, если:

```
slot[i-1].addr <= y < slot[i].addr</pre>
```

(при условии, что slot[i-1].cfg имеет значение OFF или TOR).

Кодировки A = NA4 и A = NAPOT основаны на формате кодирования PMP стандартна RISC-V и позволяют одному регистру addr кодировать базовый адрес и размер естественно выровненной области, размер которой является степенью двойки (NAPOT).

На схеме ниже показано, чем кодирование диапазона NAPOT для слота отличается от PMP RISC-V. Контроллер целиком отслеживает обширную, фиксированную NAPOT-область во всем физическом адресном пространстве. Адресные биты, помеченные как b, являются незаписываемыми битами в addr и содержат базовый адрес всей NAPOT-области контроллера. Записываемые биты адреса в регистрах addr помечены как a. Поддерживаемые конкретным контроллером размеры зависят от его реализации.

Таблица 6. Кодирование NAPOT-диапазона WG для контроллера, покрывающего общий NAPOT-диапазон адресов.

```
addr [65:2]A [1:0]Тип и размер соответствияbb...bb000...0000Адрес первого байта в диапазоне контроллера (slot[0].addr)bb...bbaaa...aaaaNA44-байтовый NAPOT-диапазонbb...bbaaa...aa01NAPOT 8-байтовый NAPOT-диапазонbb...bbaaa...a011NAPOT 32-байтовый NAPOT-диапазон......bb...bba01...1111NAPOT половина диапазона контроллераbb...bb111...1111NAPOT весь диапазон контроллераbb...bb111...1111NAPOT весь диапазон контроллераAдрес (slot[nslots].addr - 4)
```

Для конфигурации A = NA4 значение addr (состоящее из фиксированных битов b и

переменных битов а) содержит базовый адрес четырехбайтового NAPOT-диапазона. Для конфигурации A = NAPOT непрерывная последовательность единиц в младших битах addr определяет размер NAPOT-области слота. При этом младший нулевой бит указывает на старший бит, который не является частью базового адреса слота (например, addr[3] равен нулю для 16-байтовой NAPOT-области). Биты addr, расположенные старше этого младшего нулевого бита (как фиксированные b, так и переменные а), устанавливают базовый адрес NAPOT-области слота. Если старший записываемый бит а установлен в 0, NAPOT-диапазон слота покрывает весь контролируемый контроллером диапазон адресов. Если все записываемые биты а установлены в 1, диапазон также охватывает весь диапазон контроллера, т.е. состояние старшего бита а не имеет значения при NAPOT-кодировании, если все младшие биты а установлены в 1.

Еще одно отличие от кодирования PMP RISC-V, когда NAPOT-слот используется как базовый адрес для конфигурации TOR в следующем по номеру слоте, адрес, используемый для сравнения, на единицу больше старшего байтового адреса в NAPOT-области этого слота. То есть, правило TOR соответствует адресу у, если:

```
slot[i-1].napot_top <= y < slot[i].addr</pre>
```

(при условии, что slot[i-1].cfg имеет значение NA4 или NAPOT), где napot\_top - это адрес, на единицу больший, чем адрес старшего байта в NAPOT-диапазоне слота slot[i-1].

Биты IR и IW указывают, следует ли генерировать прерывание, если доступ не проходит глобальную проверку прав, но попадает в диапазон адресов правила. Бит IR определяет реакцию на транзакции чтения, а бит IW — на транзакции записи. Если бит IR или IW сброшен, прерывания не генерируются. Если биты IR или IW установлены, прерывания генерируются при нарушениях прав доступа для этого правила.

Биты ER и EW указывают, следует ли возвращать ответы об ошибке шины для транзакций, которые не проходят глобальную проверку прав, но попадают в диапазон адресов правила. Бит ER определяет реакцию на транзакции чтения, а бит EW - на транзакции записи. Если ER установлен, чтение возвращает нулевые данные, а также ответ об ошибке. Если EW установлен, операции записи игнорируются, но возвращается ответ об ошибке. Тип и кодирование ответов об ошибке зависят от протокола шины. Если бит ER сброшен, чтение возвращает нулевые данные, но ответ на транзакцию не указывает на ошибку. Если бит EW сброшен, операции записи игнорируются, и ответ на транзакцию не указывает на ошибку.

Биты IR, IW, ER и EW используются для настройки поведения контроллера для областей памяти, которые являются кэшируемыми, идемпотентными или неидемпотентными.

Бит L указывает, что эта запись заблокирована. После установки этого бита данные слота не могут быть изменены или разблокированы без сброса контроллера. Если для указания диапазона используются два слота, оба слота должны быть заблокированы индивидуально, чтобы предотвратить изменение диапазона.

Остальные биты в регистре cfg зарезервированы для будущего использования и должны записываться как нули.

#### 2.3.2.5. Регистры сообщения об ошибках

Универсальный контроллер содержит два регистра для сообщения об ошибках: errcause и erraddr. Они обновляются при обнаружении нарушения правил доступа. Регистр erraddr записывает физический адрес, вызвавший нарушение. Этот адрес сохраняется со сдвигом вправо на два бита (addr[65:2]). Такое решение позволяет в 32-битном регистре представить полный 34-битный диапазон физических адресов, характерный для системы RV32. Формат регистра errcause приведен в таблице.

Таблица 7. Формат регистра errcause (причина ошибки WG)

| Биты  | ИМЯ | Описание                               |
|-------|-----|----------------------------------------|
| 7:0   | wid | WID, вызвавший ошибку                  |
| 8     | r   | Если установлен, ошибку вызвало чтение |
| 9     | w   | Если установлен, ошибку вызвала запись |
| 31:10 |     | Зарезервировано (записывать нуль)      |
| 61:32 |     | Зарезервировано (записывать нуль)      |
| 62    | be  | Сгенерирована ошибка шины              |
| 63    | ip  | Сгенерировано прерывание               |

Поля wid, r и w регистрируют идентификатор мира (WID) и тип доступа (чтение или запись) для транзакции, которая привела к ошибке. Бит be (bus error - ошибка шины) указывает, привело ли нарушение к сообщению об ошибке шины: он устанавливается, если ошибка шины была зафиксирована, и сбрасывается в противном случае. Аналогично, бит ip (interrupt pending - активное прерывание) устанавливается, если нарушение вызывает прерывание.

Бит ір представляет собой сигнал прерывания, чувствительный к уровню, который может быть направлен на специфичный для аппаратной платформы контроллер прерываний.

Однократное нарушение может привести к одновременной установке битов be и ip. Если один из битов, be или ip, установлен, последующие нарушения не обновляют регистры errcause и erraddr. Программное обеспечение должно сбросить биты be и ip. Это действие повторно активирует регистрацию последующих ошибок и генерацию новых прерываний.

Обычно программный обработчик ошибки сначала считывает содержимое регистров errcause и erraddr перед тем, как сбросить соответствующие биты состояния в errcause.

Механизм генерации ответов об ошибках шины работает независимо от текущего значения регистра errcause. Таким образом, ответы об ошибках шины будут продолжать генерироваться вне зависимости от состояния errcause. Однако возможность генерации новых прерываний приостанавливается до тех пор, пока оба поля, be и ір в errcause, не будут сброшены.

# 2.3.2.6. Принцип работы контроллера

Когда контроллер получает запрос на доступ, каждое правило оценивается независимо. Определяется, попадает ли адрес запроса в диапазон, установленный правилом, и если да, то предоставляет ли это правило необходимые разрешения на чтение или запись для указанного идентификатора мира (WID).

Проверки выполняются параллельно, а их результаты объединяются. Это отличает их

от проверок PMP в RISC-V, которые обрабатываются последовательно. PMP определяют карту разрешений для одного ядра и динамически переключаются между различными контекстами выполнения. Контроллер WG, напротив, настраивается однократно при запуске системы и определяет разрешения для нескольких миров на всех ядрах.

Транзакция доступа будет выполнена, если её разрешает хотя бы одно правило. Правила могут иметь пересекающиеся адресные диапазоны. При этом разрешения строго суммируются (действует логическое ИЛИ).

Если ни одно правило не авторизует доступ, он блокируется. Нарушение регистрируется в регистрах ошибок, регистры errcause и erraddr обновляются только если в них не зафиксирована предыдущая ошибка (то есть, если биты errcause.ip и errcause.be оба равны нулю).

Если транзакция заблокирована, и при этом:

- 1. Либо какое-либо правило, чей диапазон адресов включает хотя бы один байт этой транзакции, имеет установленный бит IR (для чтения) или IW (для записи)
- 2. Либо ни одно правило не пересекается с транзакцией, но установлен бит slot[0].cfg.IR (для чтения) или slot[0].cfg.IW (для записи)

то неудачная попытка доступа будет зафиксирована в регистрах ошибок контроллера и вызовет прерывание от контроллера.

Если транзакция заблокирована, но:

- 1. И ни одно правило, чей диапазон адресов включает хотя бы один байт этой транзакции, не имеет установленного бита IR или IW (для чтения и записи соответственно)
- 2. И ни одно правило не пересекается с транзакцией, а биты slot[0].cfg.IR и slot[0].cfg.IW (для чтения и записи соответственно) сброшены

то прерывания генерироваться не будут, и никакие ошибки в регистрах контроллера не зафиксируются.

Нарушения прав доступа, вызванные спекулятивными операциями, не будут немедленно сообщаться как ошибки через прерывания. В некоторых случаях сигнал ошибки в транзакции по шине позволяет инициирующему агенту предпринять соответствующие действия, если спекулятивный доступ все же зафиксируется.

Если транзакция заблокирована, и при этом:

- 1. Либо какое-либо правило, чей диапазон адресов включает хотя бы один байт этой транзакции, имеет установленный бит ER (для чтения) или EW (для записи)
- 2. Либо ни одно правило не пересекается с транзакцией, но установлен бит slot[0].cfg.ER (для чтения) или slot[0].cfg.EW (для записи)

то неудачная попытка доступа вызовет сигнал ошибки в ответе транзакции по шине. Конкретный формат кодирования ошибки зависит от протокола шины. Операции чтения вернут нулевые данные вместе с ответом об ошибке, а операции записи в целевую область памяти будут проигнорированы. Кроме того, эта ошибка будет зафиксирована в регистрах ошибок контроллера.

Если транзакция заблокирована, но:

- 1. И ни одно правило, чей диапазон адресов включает хотя бы один байт этой транзакции, не имеет установленного бита ER или EW (для чтения и записи соответственно)
- 2. И ни одно правило не пересекается с транзакцией, а биты slot[0].cfg.ER и slot[0].cfg.EW (для чтения и записи соответственно) сброшены,

то операции чтения вернут нулевые данные без сигнала ошибки в ответе, а операции записи будут проигнорированы, но подтверждены без сигнала ошибки в ответе транзакции по шине. Если при этом не установлен соответствующий бит IR или IW, ошибки в регистрах контроллера фиксироваться не будут.

Если транзакция заблокирована, и все соответствующие биты IR, IW, ER и EW деактивированы, то никакие ошибки в регистрах контроллера зафиксированы не будут. Эта мера предотвращает ситуацию, когда спекулятивный доступ, который не должен вызывать сообщение о нарушении прав, блокирует регистрацию действительного нарушения прав доступа.

Если транзакция заблокирована, она может одновременно вызвать как ответ об ошибке на шине, так и прерывание, при условии, что установлены соответствующие биты IR/ IW и ER/EW. В этом случае при фиксации ошибки в регистрах контроллера будут установлены оба бита: errcause.ip и errcause.be.

# 2.3.2.7. Сброс контроллера

При аппаратном сбросе все слоты правил контроллера должны инициализироваться заранее определённым, специфичным для платформы значением - их регистры cfg должны быть очищены (установлены в состояние OFF и разблокированы).

Поля errcause.ip и errcause.be также в обязательном порядке очищаются (обнуляются) при сбросе.

# 2.4. Последовательность загрузки и цепочка доверия

# 2.4.1. Обзор загрузки RISC-V

#### 2.4.1.1 Общие сведения о загрузке системы на базе RISC-V

Процесс загрузки RISC-V начинается при включении питания или сбросе системы с выполнения кода по заранее определенному вектору сброса. Начальные этапы включают базовую инициализацию аппаратного обеспечения, такого как процессорные ядра, контроллеры памяти и ключевые периферийные устройства.

Компоненты встроенного ПО (прошивки) последовательно загружаются и исполняются, при этом каждый этап может выполнять проверку и подготовку окружения для последующего. Таким образом формируется среда исполнения, необходимая для работы программного обеспечения более высокого уровня, например, операционной системы.

Общий процесс загрузки описываемой системы предусматривает запуск как Secure OS, так и Rich OS (Linux). Он начинается с загрузчика первого этапа (First Stage Bootloader, FSBL), за которым следует OpenSBI, конфигурирующий многоядерную среду. Затем OpenSBI запускает Secure OS на выделенном первом ядре и после этого инициирует старт Rich OS на остальных ядрах.

# 2.4.1.2 Загрузчик первого этапа

Загрузчик первого этапа (First Stage Bootloader) играет ключевую роль в последовательности загрузки. Его основные задачи включают выполнение первичной низкоуровневой конфигурации оборудования, такой как настройка интерфейсов памяти и базовых параметров тактирования.

Ключевой функцией FSBL является проверка целостности следующего этапа загрузки (OpenSBI). Эта проверка гарантирует, что будет загружено только авторизованное встроенное ПО. После успешной проверки FSBL загружает компоненты следующего этапа в память и передает им управление.

FSBL размещается в неизменяемой памяти - постоянном запоминающем устройстве (ПЗУ) или однократно программируемой памяти (ОТР). Это делает его устойчивым к модификациям и позволяет сформировать исходный корень доверия (Root of Trust).

# 2.4.1.3 Инициализация OpenSBI

ОрепSBI (RISC-V Supervisor Binary Interface) выступает в роли критически важного слоя встроенного ПО, реализуя стандартный интерфейс взаимодействия между операционной системой, работающей на уровне супервизора (S-режим), и средой исполнения в машинном режиме (М-режим): SEE. В процессе своей инициализации ОрепSBI настраивает необходимые аппаратные контексты, такие как обработка исключений (trap handling) и контроллеры прерываний, подготавливая систему к запуску Secure OS и Rich OS. В многоядерной конфигурации OpenSBI управляет запуском всех процессорных ядер. В описываемой системе OpenSBI выделяет ядро (hart 0) для защищенной ОС, выполняет для него минимально необходимую инициализацию, после чего загружает Secure OS и передает ей управление. После этого он подготавливает остальные ядра для запуска Linux, обеспечивая надлежащую изоляцию и распределение ресурсов согласно архитектуре системы. ОрепSBI также предоставляет сервисы операционным системам, работающим в S-режиме, посредством SBI-вызовов.

# 2.4.1.4 Запуск доверенной ОС

После получения управления от OpenSBI Secure OS начинает свою процедуру запуска, которая выполняется исключительно на первом процессорном ядре. Этот процесс включает инициализацию ее ядра, настройку внутренних структур данных и конфигурирование среды исполнения, установление механизмов защиты и изоляции памяти.

Далее ОС производит настройку аппаратных средств, таких как РМР и расширения WorldGuard, для определения защищенных областей памяти. Эти области предназначены для самой Secure OS и ее доверенных приложений и отделены от незащищенной памяти, используемой Linux. Далее происходит инициализация планировщика задач, подсистемы управления памятью, а также механизмов межпроцессного взаимодействия (IPC), необходимых как для собственной работы ОС, так и для обмена данными с УСИ, включая очереди, расположенные в разделяемой памяти.

# 2.4.1.5 Запуск УСИ

Linux, начинает свою инициализацию на остальных процессорных ядрах после того, как

ОрепSBI подготовит их и передаст управление. Процесс загрузки Linux на выделенных для нее ядрах происходит стандартным образом: инициализируется ядро, драйверы аппаратного обеспечения платформы и системные службы. Различием со стандартной инициализацией Linux является загрузка и запуск специального драйвера, обеспечивающего связь с ДСИ. Этот драйвер взаимодействует со страницами разделяемой памяти и механизмами межпроцессорных прерываний (IPI), которые используются для обмена запросами и ответами между нормальным миром, где работает Linux и защищенным миром, где функционирует Secure OS. После установления этого канала связи Linux продолжает стандартный процесс загрузки, в конечном итоге запуская приложения в пользовательском пространстве.

# 2.4.2. Цепочка доверия

#### 2.4.2.1. Принципы безопасной загрузки и цепочки доверия

Безопасная загрузка (Secure Boot) формирует цепочку доверия, гарантируя, что каждый программный компонент, загружаемый при старте системы, проверяется на целостность и подлинность перед выполнением.

Данный процесс начинается с корня доверия (Root of Trust). На каждом последующем этапе, от начального загрузчика до ядра операционной системы, осуществляется криптографическая проверка подписи следующего компонента с использованием предварительно загруженных ключей. В случае недействительной подписи или компрометации компонента процесс загрузки будет прерван.

Такая иерархическая проверка предотвращает загрузку неавторизованного или вредоносного программного обеспечения, тем самым поддерживая целостность системы с самого первого исполняемого модуля. Применение данной модели доверия основано на асимметричной криптографии (криптографии с открытым ключом), где компоненты подписываются закрытыми ключами, а их подписи проверяются с помощью соответствующих открытых ключей, привязанных к RoT или предыдущему доверенному компоненту.

#### 2.4.2.2. Корень доверия на платформе RISC-V

На платформах RISC-V корень доверия (RoT) обычно формируется комбинацией неизменяемых аппаратных компонентов, и начальной, немодифицируемой микропрограммы (прошивки).

Ключевые компоненты, формирующие RoT, включают:

- Загрузочное ПЗУ (Boot ROM): Постоянное запоминающее устройство (ПЗУ), содержащее загрузчик первого уровня или начальный загрузочный код. Его неизменяемость гарантирует подлинность самых первых исполняемых процессором инструкций.
- Однократно программируемая память (ОТР Memory): Используется для безопасного хранения криптографических ключей (например, открытого ключа или его хеша для проверки FSBL), уникальных идентификаторов устройства и критически важных конфигурационных настроек безопасности. Однажды запрограммированная, ОТР-память не может быть изменена.
- Аппаратные механизмы безопасности:

Функции, такие как контроль безопасного доступа к JTAG или аппаратные перемычки/предохранители (fuses), блокирующие отладочные интерфейсы и настройки безопасности после прошивки.

Совокупность этих элементов гарантирует, что начальный этап загрузки является доверенным, а последующие программные компоненты проверяются относительно неизменяемого, аппаратно закрепленного якоря доверия.

# 2.4.2.3 Однократно программируемая память (ОТР)

Однократно программируемая память (ОТР) является критически важным аппаратным компонентом для создания прочной основы доверия системы.

OTP состоит из энергонезависимых ячеек памяти, которые после программирования не могут быть электрически стерты или перезаписаны. Эта неизменяемость делает ее идеальным носителем для хранения:

- Криптографических ключей: Например, открытых ключей или их хешей, используемых для проверки подлинности FSBL.
- Данных конфигурации безопасной загрузки:
   Флагов или настроек, определяющих политики загрузки или активирующих функции безопасности.
- Специфичных для устройства идентификаторов: Уникальных ID или серийных номеров, которые могут использоваться для аттестации или аутентификации устройства.
- Небольших критически важных фрагментов загрузочного кода: В некоторых реализациях часть самого раннего загрузочного кода может находиться в ОТР.

Хранение таких критически важных данных в ОТР гарантирует, что фундаментальные элементы безопасности системы устойчивы к программным атакам, нацеленным на их изменение. Эта аппаратно обеспеченная перманентность значительно повышает гарантии безопасности, предотвращая несанкционированное изменение исходных якорей доверия.

# 2.4.2.4. Реализация безопасной загрузки

Полноценная реализация механизма безопасной загрузки, начиная от инициализации аппаратного корня доверия и заканчивая верификацией основной операционной системы (Rich OS), выходит за рамки данного проекта. Тем не менее, разрабатываемая Secure OS спроектирована с учётом принципов цепочки доверия. Ее архитектура и последовательность инициализации структурированы таким образом, чтобы обеспечить возможность бесшовной интеграции в процесс безопасной загрузки.

Такой подход гарантирует отсутствие внутренних ограничений для последующего встраивания данной безопасной ОС в комплексное решение безопасной загрузки для RISC-V в рамках будущих работ.

Предполагается, что безопасная ОС будет загружаться доверенным компонентом: верифицированным OpenSBI, который уже установил безопасное состояние системы.

# Chapter 3: Design and Implementation of the Secure Operating System

# **Interface Considerations**

# **TEE Client API: Inter-World Communication Interface**

#### **OP-TEE on RISC-V**

• 1.0 from TEE-Client-Api.md

# Develop own minimal GlobalPlatform TEE interface

• 2.0 from TEE-Client-Api.md

# **Experemental of Research Prototypes**

• 3.0 from TEE-Client-Api.md

# Rationale for Adopting a Global Platform-based API Subset

• Presents the justification for selecting a carefully chosen subset of the Global Platform TEE Client API.

# **System Architecture Overview**

• section provides a high-level perspective on how the Secure OS is structured and how it interacts with the Normal World and hardware.

# **High-Level Architecture**

#### **Architectural Layers**

- Introduces the layered nature of the system, from hardware/firmware (OpenSBI) to the Secure OS, and then to the Normal World OS (Linux).
- Emphasizes the isolation between the Secure World and the Normal World.

#### Secure vs. Normal World Overview

- Explains how the Secure OS permanently occupies the first CPU core while Linux runs on the remaining cores.
- Highlights the roles and responsibilities of each world, along with the boundaryenforcement mechanisms.

# **Core System Components**

# Kernel, Resource Managers, and TEE Services

- Details the internal architecture of the Secure OS, covering the Secure Kernel, resource managers (for tasks, memory, and IPC), and TEE service layers.
- Describes how these components collectively provide security, resource allocation, and runtime services to Trusted Applications.

# **Shared Memory and IPI-Based Communication**

- Introduces the fundamental inter-world communication channels, such as shared rings/buffers used for request and response queues.
- Describes how RISC-V inter-processor interrupts (IPIs) are employed for signaling events and synchronizing data transfer between Normal and Secure Worlds.

# **Memory Layout and Addressing**

# Physical and Virtual Addressing

- Provides a high-level overview of how the Secure OS configures its page tables and manages physical/virtual addresses.
- Explains how memory mappings differ between the Secure World and the Normal World.

#### **Isolation Mechanisms**

- Details how World Guard extension enforces secure boundaries at the hardware level.
- Shows how the Secure and Normal Worlds remain isolated, preventing unauthorized access to protected pages.

# **Shared Memory Queues**

- Explains the reserved memory regions that serve as shared buffers for secure–normal communication.
- Highlights concurrency concerns and locking strategies for ring-buffer manipulation.

#### **Secure OS Execution Flow**

#### **Boot Process Overview**

- Summarizes the critical steps in transitioning from OpenSBI to the Secure OS, and eventually handing over the remaining cores to Linux.
- Points to more detailed discussion in the "Secure Boot Process and Initialization" section.

#### **Inter-World Transitions**

- Outlines the mechanism by which execution moves between Secure and Normal Worlds (e.g., SMC calls, interrupts).
- Covers validation checks before granting world transitions and how the OS ensures secure state persistence.

# Scheduling in Secure OS

- Highlights how the Secure OS manages tasks and threads in a uniprocessor environment (the first core).
- Discusses scheduling policies, context switching logic, and how TEE tasks do not interfere with Linux scheduling.

# **Security and Policy Enforcement**

# **Capability-Based Security Model**

- Introduces the core concepts behind object handles, secure syscalls, and fine-grained access control.
- Explains how capabilities are validated and enforced at runtime to prevent privilege escalation.

# **World Guard Integration**

- Consolidates the hardware-based checks provided by the World Guard extension with the Secure OS's software policy.
- Provides an overview of failure handling when unauthorized accesses or invalid world transitions occur.

# **TA Lifecycle**

#### Creation

- Describes how Trusted Applications (TAs) are registered or loaded by the Secure OS.
- Explores memory allocation, initial code setup, and the procedure for spawning a TA process or thread.

# **Compute**

- Outlines how a TA executes in the Secure OS, including interaction with system calls, access to resources, and concurrency.
- Discusses how TAs can communicate with other tasks or the Normal World during their operational phases.

#### **Teardown**

- Explains the orderly shutdown of a TA, covering handle cleanup, memory deallocation, and final status reporting.
- Ensures that no sensitive data remains accessible and that the system reclaims all resources.

# **WorldGuard Integration**

# **WorldGuard Configuration**

# **World Configuration (Two-World Model)**

• Overview of how the system hardware and memory are split between Secure World and Normal World.

- Explanation of the two-world design rationale, focusing on isolation guarantees.
- Definition of the roles of each world (e.g., Secure OS vs. Linux).
- Description of how World IDs (or similar identifiers) are assigned and managed.

# **WorldGuard Checker Configuration for Secure Isolation**

- Overview of the hardware/software checker mechanism for enforcing world-based isolation.
- · Configuration of Secure RAM slots and memory regions:
  - O Secure memory partitioning approach.
  - O Locking down memory regions to the Secure World
- Setting up enclave/partition boundaries:
  - O Handling multiple enclaves (if applicable) within the Secure World.
  - O Policy for controlling access across enclaves or from Normal World.
- Integration of memory attributes (e.g., read/write/exec permissions) with WorldGuard checks.

# **Integration with the Secure OS**

# **Error Reporting**

- Mechanisms to detect and report WorldGuard-related violations (e.g., unauthorized access attempts).
- Logging and reporting structure within the Secure OS for debugging and auditing.
- strategies for halting offending tasks in case of critical errors.

# **Managing World Transitions**

- Description of the control flow when switching between Normal World and Secure World.
- Handling interrupt-driven transitions across worlds.
- Use of specific CPU instructions or registers to invoke transitions (if applicable).
- Ensuring minimal overhead while maintaining security guarantees.

# **Communication Pages**

- Shared memory pages allocated with permissions for both worlds:
  - O Shared memory region layout and alignment considerations.
  - O Ensuring read/write restrictions are enforced by WorldGuard.

# **Secure Boot Process and Initialization**

- This section describes how the Secure OS is bootstrapped, transitioning from platform firmware (OpenSBI) to a fully initialized secure environment.
- It covers early assembly-level initialization, kernel relocation, MMU enablement, and higher-level subsystem initialization, ultimately concluding with the handover to any "rich OS" components.

# **Secure OS Early Initialization**

# **OpenSBI Handover**

- Explanation of the OpenSBI boot protocol, which provides the Secure OS with the initial register context (e.g., a0, a1 containing specific parameters).
- SBI boots FW\_PAYLOAD\_PATH (TEEOS futher) on boot core, making this core secure
- High-level overview of how the Secure OS entry point (\_start) is invoked by OpenSBI.
- Handling or storing system parameters (such as the device tree pointer) for further use.

# Setting Up the Stack and Basic Memory Layout

- Allocating a stack in physical memory for secure execution.
- How the assembly code (head.S) calculates the stack location (via PAGE\_SIZE \* 6).
- Ensuring stack alignment for correct RISC-V operation.

#### **First Kernel Relocation**

- performing a "relocation" step due to pie (position-independent executable) nuances.
- Creating an identity mapping (physical = = virtual) at the kernel load address while also mapping the kernel at its designated virtual base (KERNEL\_VIRTUAL\_BASE).
- Use of large page mappings (e.g., 2MB or 1GB mappings) for simplicity during early boot.

# **Enabling the MMU**

- Explanation of how the SATP register is configured
- Ensuring the kernel text, data, and bss segments are accessible at both the physical region and the kernel virtual address.

#### **Secure OS Initialization**

• Once the minimal MMU and basic mapping are established, the Secure OS transitions to its primary C environment for final setup.

# **Register Console**

- Initializing and registering the console driver (e.g., SBI console) as the primary I/O channel.
- Setting up early debug/log printing to assist with error reporting.

#### **Initialize Page Tables**

- Creation and configuration of more granular page tables beyond the initial large block mappings.
- Structures for dynamic region registration and page-level protections.

#### **Second Kernel Relocation (If Needed)**

- Further re-mapping kernel virtual addresses after early-boot.
- Cleanup of temporary mappings used during the first relocation phase.

#### **Initialize Trap Handler**

- Setting up the vector table or exception table to handle synchronous exceptions and interrupts.
- Registering fault handlers, system call handlers, and other critical exception vectors.

#### **Initialize Timers**

- Configuring RISC-V timer CSRs or platform-specific timer hardware.
- Setting up the early tick or scheduling timers.

#### **Initialize Page Allocator**

- Creation of a physical page allocator (pmm\_init()) to manage secure RAM.
- Data structures (e.g., contiguous free-lists, bitmaps) for tracking page usage.

#### **Initialize Slab Allocator**

- A higher-level memory allocator (kmalloc or slab-based).
- Allocation of kernel objects (e.g., tasks, threads, pipes) efficiently.

#### **Initialize Scheduler**

- Setup of the scheduler data structures to manage secure OS threads or tasks.
- Timer-driven scheduler hooks using the timer subsystem.

#### **Initialize Root Task**

- Creation of the root task (or initial user-mode process in the Secure World).
- Loading or spawning any essential system services.

#### **Initialize Normal World Communication Channel**

- Setting up shared memory regions or queues for Normal World <-> Secure World communication.
- Configuring interrupt mechanisms or other signaling channels (e.g., IPI).

# **Initialize Trusted Applications**

- Loading and initializing built-in or pre-installed Trusted Applications (TAs).
- Setting up an environment for TAs, including memory isolation, scheduling, and system call interfaces.

#### **Rich OS Initialization**

#### **Initialization by OpenSBI**

- Handing control back to OpenSBI to continue its normal boot flow for a Linux or other rich OS.
- TEEOS setups itself and does special ecall that indicates that it has finished
- SBI boots NWD\_FW\_PAYLOAD\_PATH (REEOS futher) on other cpus

#### **Core Startup**

- after returing to sbi on secure core sbi will start second non secure core
- second core will start Linux Kernel, and Linux will hotplug other cores by itself
- Linux will not try to run on first secure core, because it was marked "secure" at the begining of OpenSBI startup

# **OpenSBI** modifications

•••

# **Cross-World Communication**

• This chapter describes the mechanisms enabling data exchange and signaling between the Secure OS running on the primary CPU core(s) and the Normal World (e.g., Linux). It focuses on the shared memory queues, the message structure used for TEE commands, and the IPI mechanism for sending interrupts across RISC-V cores.

# **Shared Memory Queues**

• One of the fundamental mechanisms for communication between the Secure World (SWd) and Normal World (NWd) is through shared memory queues. This approach allows concurrent message passing without requiring complex locking operations.

# **Lock-Free Queue Algorithm**

https://pskrgag.github.io/post/mpmc\_vuykov/

#### **Shared Memory Ring Buffers**

- Overview of how the queues are physically placed in shared memory pages accessible to both SWd and NWd.
- Ring buffer layout: circular array of message slots, head/tail pointers, and optional "sequence" fields for synchronization.
- Memory alignment considerations for preventing false sharing or alignment-related issues.

#### **Requests Queue**

- A dedicated ring buffer where the Normal World places requests that the Secure World must handle.
- Steps for enqueuing:
  - 1. Normal World driver writes the message into the ring slot.
  - 2. Driver updates the queue head pointer using an atomic operation.
  - 3. IPI sent (or polling mechanism invoked) to notify Secure World.

#### **Responses Queue**

• A separate ring buffer for the Secure World to provide responses or event notifications back to the Normal World.

• The Secure World writes its response into the ring slot, increments the tail pointer, and relies on NWd polling.

# **Canary Around Shared Pages**

 Canary pages are placed around Shared pages with no access bits, so any access by overflowing will trap

# **Shared Memory Regions**

• Aside from the primary queues, certain larger buffers or data structures may be shared.

# **Memory Region Allocation**

- allocation is done by calling secure operation TEE\_CMD\_ID\_MAP\_SHARED\_MEM
- allocation is done in Secure World, it will allocate pages and set access to Secure world and normal world
- then Secure OS will map pages to Secure Kernel address space to be able to access them
- them Linux should map these pages to Linux Kernel address space

# **Memory Region Deallocation**

- deallocation is done by calling secure operation TEE\_CMD\_ID\_UNMAP\_SHARED\_MEM
- Secure World will deallocate pages, and remove access from both Secure world and Normal world
- them Secure os will unmap pages from Secure Kernel address space
- then Linux should unmap pages from Linux Kernel address space

#### Data transfer

• since memory is mapped to Linux Kernel and Secure OS, Operating Systems can transfer data just by regular memory reads and writes

# **Message Structure**

All commands passed through the request/response queues typically adhere to a
consistent message format. This section details the wg\_tee\_cmd structure, which
encapsulates TEE operation parameters and results.

#### struct wg\_tee\_cmd

This structure holds command identifiers, session tracking, error codes, and additional parameters.

#### field id

- uint32\_t id
- Identifies the type of TEE operation.
- Possible values include:
  - TEE CMD ID OPEN SESSION
  - TEE CMD ID CLOSE SESSION

- O TEE\_CMD\_ID\_INVOKE\_CMD
- TEE\_CMD\_ID\_MAP\_SHARED\_MEM
- TEE\_CMD\_ID\_UNMAP\_SHARED\_MEM

# field seq

- uint32\_t seq
- · filed seq is a unique identifier of command
- it's value is generated just by atomically incremented sequence counter

# field session\_id

- uint32\_t session\_id
- Identifies which session within a TA this command belongs to.
- Allows a single TA to manage multiple open sessions simultaneously.

# field func\_i

- · uint32\_t func\_id
- each Trusted Application implements it's own functionality, and TA can do multiple actions
- field func\_id describes what action to do inside TA

#### field err

- · uint32 t err
- Used by the Secure World to return error codes or status results.
- possible results include indicating success, permission failures, or other errors.

#### field uuid

- uint8\_t uuid[16]
- A unique identifier for the Trusted Application.
- Used during TEE\_CMD\_ID\_OPEN\_SESSION to select the correct TA.

# field paddr

- uint64\_t paddr
- A physical address relevant to TEE\_CMD\_ID\_MAP\_SHARED\_MEM; indicates the start page to map as shared.
- · field remain unused for other command IDs.

#### field num\_pages

- uint32\_t num\_pages
- The number of contiguous pages to map starting at paddr, for TEE\_CMD\_ID\_MAP\_SHARED\_MEM.
- field remain unused for other command IDs.

# field shmem\_id

- uint32\_t shmem\_id
- A handle returned by the Secure OS to reference a mapped shared memory region.
- Allows subsequent TEE\_CMD\_ID\_UNMAP\_SHARED\_MEM to unmap region

#### struct wg\_param params

- Holds 4 arguments (each is 24 bytes).
- Simple arguments are stored directly
- memory references are stored as three 64-bit values (size, offset, world\_id).

#### padding

- field padding has size of 96 bytes
- Reserved space to align the structure to 256 bytes overall.
- Prevents unwanted compiler padding from interfering with the queue alignment.

# **IPI Based Signaling**

• While the shared queues provide a data structure for messages, an Inter-Processor Interrupt (IPI) mechanism triggers real-time notifications.

#### **RISC-V IPI Mechanism**

- High-level overview of the RISC-V interrupt controller and how software sets an IPI to a target hart.
- Explanation of relevant CSRs, memory-mapped interrupt lines, or OpenSBI calls for sending IPIs.
- Typical flows: setting a bit in the IPI register or invoking sbi\_send\_ipi with a hart mask.

# **Normal to Secure World Signaling**

- Procedure in which the Linux driver or NWd service:
  - 1. Fills out wg\_tee\_cmd struct
  - 2. push struct in the request queue.
  - 3. Triggers an IPI to the secure hart via an OpenSBI call.
  - 4. Waits for response by polling the response queue

# Secure to Normal World Signaling

- Due to the RISC-V architecture constraints, the simplest approach is for the Secure OS to place responses in the response queue without any other signaling of Normal World
- An IPI back is restricted because of limitations of RISC-V ISA we can not distinguish Secure OS notification IPI from other types of IPI, so Linux will not be able to handle IPI correctly
- so the NWd driver periodically checks the response queue
- The requesting thread is then woken, a result is available.

# TEE API

#### **Global Platform API**

# **Introduction to Global Platform API**

• introduction from OP-TEE Global Platfrom API spec

# **TEE Client API**

# **TEE Contexts**

· contexts chapter

# **TEE Sessions**

• sessions chapter

# **TEE Shared Memory**

• shared memory chapter

# **TEE API Specification**

# TEEC\_UUID

• describe ...

# TEEC\_Result

• describe ...

# TEEC\_Context;

• describe ...

# TEEC\_Session;

• describe ...

# TEEC\_Value;

• describe ...

# TEEC\_RegisteredMemoryReference;

• describe ...

# TEEC\_Parameter;

• describe ...

# TEEC\_Operation;

• describe ...

# TEEC\_SharedMemory;

· describe ...

# TEEC\_InitializeContext

· describe ...

#### **TEEC FinalizeContext**

· describe ...

#### TEEC\_OpenSession

· describe ...

#### **TEEC CloseSession**

· describe ...

# TEEC\_InvokeCommand

describe ...

# TEEC\_AllocateSharedMemory

· describe ...

# TEEC\_ReleaseSharedMemory

· describe ...

# **Linux Driver Implementation**

- This section details the design and implementation of the Linux driver responsible for communication with the Secure OS.
- The driver uses the kernel's TEE subsystem interfaces to expose the Secure OS functionality to user-space applications.
- It establishes shared queues for request and response messages, initializes kernel threads for communication polling, handles incoming replies, and provides TEE-driver–compliant operations such as open session, close session, and invoke command.

# **Driver Overview and Registration**

• Before diving into the shared queues and communication routines, the driver must be discoverable by the Linux kernel and properly registered within the TEE subsystem:

#### **Linux Driver Initialization**

- 1. The device tree node "riscv-wg/nwd\_channel" is parsed to read the physical addresses of the shared request and response queues (SQ and CQ).
- 2. Memory for the driver control structure (struct wgtee) is allocated.
- 3. Shared queues are remapped into kernel space (ioremap) and initialized with the lock-free MPMC queue mechanism.
- 4. A TEE device (struct tee\_device) is allocated and registered using tee\_device\_alloc() and tee\_device\_register().
- 5. The driver registers a set of callbacks (wgtee\_ops), including open\_session, invoke\_func, etc., which allow user space to interact with the Secure OS through the standard TEE\_IOCTL API.
- Key driver entry points: module\_init(wgtee\_driver\_init) For device instantiation and registration. module\_exit(wgtee\_driver\_exit) For cleanup and teardown.

#### **Linux Driver Interface**

- The Linux driver implements TEE-driver—compliant operations exposed via wgtee\_ops: get\_version() Returns the TEE driver version (implementation ID and capabilities). open() / release() Allocate or free per-context data (in wg\_user\_context). open\_session() Handle TEE\_CMD\_ID\_OPEN\_SESSION. close\_session() (Currently returns -ENODEV as a placeholder). invoke\_func() Handle TEE\_CMD\_ID\_INVOKE\_CMD, forwarding parameters to the Secure OS. cancel\_req() Not currently implemented.
- To accommodate the TEE subsystem's generic parameter structures (struct tee\_param), the driver provides helper routines: wg\_convert\_params\_in() Converts Linux TEE parameters into wg\_param structures. wg\_convert\_params\_out() Converts results back into Linux TEE param outputs.

# Shared Queues from the Linux Side

• Shared memory queues form the primary communication channel between the Normal World (Linux) and the Secure World (Secure OS). There are two distinct types of queues in use:

#### **Requests Queue**

- The Requests Queue (SQ Submission Queue) holds commands that the Normal World wishes to send to the Secure OS. For instance, when a user space application issues a TEE\_IOCTL command (such as open session or invoke function), that request is packaged into a wgtee\_cmd structure and placed into this queue.
- The queue is initialized via wg\_communication\_init().
- The driver uses mpmc\_queue\_push() to insert a command (wgtee\_cmd) onto the queue.
- Each command is tagged with a unique sequence number (seq) to match responses.

#### **Responses Queue**

- The Responses Queue (CQ Completion Queue) collects asynchronous responses sent back by the Secure OS. Whenever the Secure OS finishes handling a command from the SQ, it places a completed wgtee\_cmd structure, including any output parameters or errors, onto the CQ.
- The driver polls this queue in a dedicated kernel thread.
- The mpmc\_queue\_pop() routine removes the next response command.

• The driver matches responses to ongoing requests by seq number.

#### **Linux Communication Interface**

• Communication with the Secure OS involves several key steps: initialization, creating the polling thread, enqueueing commands, waiting for replies, and finalizing when the system is shut down or the module is removed.

#### **Communication Initialization**

- The wg communication init() routine is responsible for:
- 1. Mapping the physical memory for the CQ and SQ into kernel virtual addresses (ioremap).
- 2. Initializing both mpmc queue data structures with mpmc\_queue\_init().
- 3. Starting a dedicated kernel thread (polling\_thread) that continuously checks for completed commands in the CQ.

# **Queue Initialization**

• Each queue (SQ and CQ) is implemented using the lock-free MPMC (Multiple Producer Multiple Consumer) circular queue: - Memory layout is backed by a contiguous region (one page for SQ, one page for CQ in the current setup). - mpmc\_queue\_init() sets up the ring buffer indices (head and tail) and ensures alignment. - ioremap\_prot() is used to obtain a kernel virtual address for these pages.

# **Communication Polling kthread**

- A single kernel thread (wg polling thread) handles responses from the Secure OS by:
- 1. Checking the CQ queue for any ready responses.
- 2. Matching each retrieved response to a waiting request via the seq field.
- 3. Signaling the appropriate completion object (struct completion) so the requesting context can proceed.
- The thread runs until the driver is unloaded or the system is halted.

# **Message Sending**

- When a Normal World request is issued to the Secure OS (e.g., open session, invoke command, or close session):
- 1. The driver constructs a wgtee\_cmd structure, populating fields such as id, func\_id, parameters, etc.
- 2. A unique sequence number is generated with atomic\_fetch\_inc(&seq\_number).
- 3. The request is placed into the SQ using wg\_queue\_push().
- 4. An IPI (sbi\_send\_ipi) is dispatched to wake up the Secure OS core.

# **Getting the Result**

• Each inflight request has an associated completion entry (wg\_completion\_entry). The list of waiting requests is protected by a spinlock (waiting\_lock). When the Secure OS

writes a response onto the CQ:

- 1. The polling thread pops it from the CQ.
- 2. The polling thread scans the waiting\_requests list for a matching seq.
- 3. Once found, it copies fields into the original wgtee\_cmd, calls complete() on the associated completion, and removes it from the waiting list.

#### **Communication Finalization**

- During driver removal (module\_exit) or general teardown:
- 1. The polling thread is stopped (kthread\_stop).
- 2. Mapped I/O memory for both queues is unmapped (iounmap).
- 3. The TEE device is unregistered, and any allocated kernel structures are freed.

# Дизайн и реализация ядра Secure OS

- В данной секции рассматриваются основные аспекты проектирования и реализации ядра защищённой операционной системы (Secure OS).
- Предложенный подход основан на использовании объектно-ориентированного (capability-based) подхода и позволяет обеспечить высокий уровень изоляции между задачами (tasks) и сервисами (threads), а также гарантировать безопасность при взаимодействии с внешними ресурсами и другими компонентами системы.
- Рассмотрим детальную структуру, начиная с ключевых сущностей и механизмов управления.

# **Kernel Objects and Handles**

• Взаимодействие с ресурсами внутри ядра построено вокруг объектной модели. Каждый объект в системе (например, задача, поток, виртуальный объект памяти, канал связи и т.д.) имеет свой уникальный дескриптор (handle). Доступ к функциональным методам объекта и внутреннему состоянию определяется набором capability-флагов (прав доступа).

#### **Tasks (Processes)**

- Задачи (tasks) являются основными изолированными сущностями в Secure OS.
- Они содержат собственное адресное пространство (vm\_space) и набор потоков (threads).
- Кодовая составляющая задачи находится в пользовательском адресном пространстве безопасной среды (для Trusted Applications).
- Каждая задача имеет таблицу объектов (object\_table), где регистрируются все ресурсы (включая каналы, объекты памяти и др.), предназначенные для её использования.
- создание задачи состоит из следующих этапов:
- 1. Создание пустой пользовательской задачи (task\_create\_empty) формирование объектов структуры task, включая инициализацию отдельных полей (handle\_page, object\_table и т.д.).
- 2. Запуск задачи (task\_run) настройка защиты памяти для страницы дескрипторов (handle\_page), установка состояния (TASK\_SPAWNED) и добавление главного потока задачи в планировщик (sched\_insert).

- 3. Уничтожение задачи (task\_destroy) освобождение адресного пространства (vm\_space\_destroy) и освобождение динамически выделенной памяти.
- Пример создания задачи на основе системного вызова task\_spawn показывает, как пользователь может передать в ядро указатель на точку входа (ер) и handle задачи, а ядро создаёт в ней начальный поток и переводит задачу в состояние выполнения.
- пример

#### **Threads**

- Каждая задача содержит по крайней мере один поток (thread).
- Потоки отвечают за выполнение кода внутри адресного пространства задачи.
- При создании пользовательского потока ядро настраивает контекст выполнения (регистры, стек, текущее окружение и т.д.).
- При создании процесса (task), ядро создаёт «главный поток» задачи, устанавливая ему точку входа (ep). После этого поток регистрируется в списке потоков (list\_head\_add\_tail) и может быть запланирован планировщиком.

# Pipes (или Channels)

- Вместо классических «каналов» (pipes) в ядре используются объекты «channel» (двухсторонние каналы связи). Они создаются фабрикой (см. factory.c, syscall channel\_create) и позволяют процессам или компонентам ядра обмениваться сообщениями по дескрипторам с установленными привилегиями.
- Канал представлен двумя концами (rx/tx), которые могут принадлежать одной или разным задачам.

#### **Virtual Memory Objects**

- Объекты виртуальной памяти (VM Object) отображают некоторый участок памяти (обычно физической) в адресное пространство задачи.
- В ОС реализован системный вызов vmo\_create, который позволяет создавать vm\_object через фабрику (factory\_object).
- После создания объект регистрируется в таблице дескрипторов с соответствующими правами (OBJECT\_CAP\_TRANSFER, VMO\_CAP\_FULL и пр.), что позволяет разграничивать операции чтения, записи и копирования.

# **Synchronization Primitives**

- В ядре имеется набор примитивов синхронизации
- spin\_lock
- mutex
- semaphore
- Очереди ожидания (wait\_queue\_init, wait\_object\_many) абстракция, позволяющая потокам ждать появление событий (например, данных в канале).

# **Task Management**

- Механизм управления задачами (Task Management) в Secure OS определяет систему, в рамках которой задачи создаются, запускаются и завершаются.
- В коде ядра представлены несколько ключевых подсистем, реализующих данный

функционал.

#### **Process Model**

- Процессная (task) модель предполагает, что каждая задача имеет собственное адресное пространство и набор ресурсов, зарегистрированных в ядре.
- Создание задачи обычно происходит по запросу пользовательского процесса либо при создании сессии для новой ТА, через системный вызов (task\_create). Перед запуском задачи ядро выделяет нужные структуры данных, инициализирует объект задачи и подключает его к планировщику. При этом задача находится в состоянии TASK\_CREATED, пока не будет вызвана функция task\_spawn, переводящая её в состояние TASK\_SPAWNED.

#### **IPC Service**

- В системе используется механизм IPC на основе каналов (channels). Каждая задача может получить дескрипторы двух сторон канала, позволящие выполнять операции чтения/записи (channel\_read()/channel\_send()).
- Кроме того, для организации группового ожидания сообщений служит вызов wait\_object\_many, позволяющий одним системным вызовом ожидать события от нескольких объектов.
- Пример кода root\_task демонстрирует задачу, которая ожидает сообщения в канале kernel\_channel. При появлении нового сообщения конструкция wait\_object\_many(...) возвращает события от одного или нескольких объектов.
- Затем сообщение извлекается (channel\_read) и, результат работы, отправляется обратно (channel\_send).

#### **Root Task**

- Root Task (root\_task.c) является важной задачей, поддерживающей цикл обработки входящих запросов и сообщений от других процессов и ядровых сервисов. Здесь можно заметить:
- Использование структуры wait\_entry для инициализации нескольких объектов ожидания (каналов).
- Циклическую обработку arriving-сообщений.
- Вызов nwd\_proccess\_message для обработки поступивших команд от Normal World
- Таким образом, root task служит центральной точкой обмена сообщениями между Secure OS и Normal World.

# Scheduling

• Планировщик отвечает за распределение ресурсов процессора между потоками, находящимися в состоянии готовности к выполнению. В ядре реализованы базовые механизмы планирования, ориентированные на простоту и расширяемость.

#### **Scheduling Service**

- Scheduling Service управляет структурами данных, хранящими информацию о потоках (thread) и их состояниях.
- При создании потока он добавляется в очередь работы планировщика (sched\_insert), где ему присваивается базовый приоритет и используется политика

Round-Robin (SCHED\_RR), которая обеспечивает циклическое распределение времени процессора между всеми runnable-потоками.

#### **Scheduling Policies**

- В качестве политики планирования используется Round-Robin, чтобы обеспечить максимальную простоту и уменьшить количество доверенного кода, так как доверенные приложения не обладают сложной логикой, требующей более точной диспетчеризации
- В данной реализации (task\_create\_initial\_thread инициализирует потоки с SCHED\_RR) применяется классическая политика Round-Robin. Однако архитектура планировщика может быть расширена для поддержки: Приоритетного планирования (приоритеты на основе критичности задачи). Планирования на основе квантования времени (time-slices). Специальных политик для реального времени (real-time scheduling).

### **Memory Management Subsystem**

• Подсистема управления памятью (Memory Management Subsystem) обеспечивает надежную изоляцию памяти между задачами, а также предоставляет безопасный интерфейс распределения памяти в пространстве ядра и пользовательских задач.

#### **Secure Memory Allocator**

- Для работы с динамически распределяемой памятью в ядре используются следующие механизмы:
- 1. Kmalloc/kvfree (или kfree) для управления небольшими блоками памяти в пространстве ядра (см. пример в factory\_destroy или task\_create\_empty).
- 2. Специализированные аллокаторы страниц (vm\_allocate, vm\_space\_init\_kernel, vm\_space\_init\_user), которые выделяют виртуальные адреса и сопоставляют их с физической памятью, учитывая защитные атрибуты (VMA\_READ, VMA\_WRITE, VMA\_USER).
- В момент инициализации задачи (task\_create\_empty) вызывается vm\_space\_init\_user для подготовки пользовательского адресного пространства

#### **Memory Isolation**

- Механизм изоляции достигается с помощью:
- 1. Различных адресных пространств (space) для каждой задачи.
- 2. Управления таблицами страниц (mmu\_switch\_space), что позволяет ядру переключаться между контекстами задач и гарантировать, что одна задача не может получить доступ к памяти другой.
- 3. Контроля прав доступа к памяти при вызове vm\_protect. Данная функция устанавливает соответствующие флаги (VMA\_READ, VMA\_WRITE) и обеспечивает недоступность памяти для неавторизованных задач.
- В коде виден пример, когда при запуске задачи (task\_run) вызывается vm\_protect для установки в памяти read-only доступа к странице дескрипторов (handle page). Таким образом, даже сама задача ограничена в манипуляции с полями, ответственными за управление дескрипторами, если это не предусмотрено

#### **File System**

linear RAM fs

elf files

## **Capability-Based Security Model**

- This chapter focuses on the design and implementation of the capability-based security model within the Secure OS.
- It explains how the system uses handles to encapsulate capabilities, how these handles are created and managed, and how capability-based access control is enforced through task manifests and the root task.

#### Handles as Encapsulated Capabilities

• Handles in the Secure OS function as references to system resources (objects). Each handle has associated permissions and metadata defining how it may be accessed or manipulated. Internally, handles map to kernel-managed descriptors that maintain the state, permission bits, and relevant object pointers.

#### **Design Rationale**

- Least Privilege Principle: Capabilities ensure that tasks and trusted applications only have the minimum set of privileges needed.
- Fine-Grained Access Control: Provides precise control over which resources can be accessed and how they are used.
- Composability: The handle-based model allows different system components (tasks, services, etc.) to dynamically create and share capabilities in a structured manner.

#### **Objects**

- Definition: Objects represent protected resources (e.g., memory regions, tasks, communication channels).
- Creation: created by a specialized factory object or created initally by kernel
- Management: The kernel and corresponding resource managers maintain object lifecycles (allocation, reference counting, destruction).

#### **Object Handles**

- Semantics: An object handle is an token referencing an underlying object.
- Handle Table: Each task or trusted application maintains a handle table
- Security Properties: Handles cannot be duplicated or guessed; only the kernel can create valid handles.

#### **Factory Objects**

• Factory Concept: There is a singleton act as "factory" capable of creating other objects (e.g., tasks, pipes, or memory objects).

- Controlled Creation: A Manifest ensures that only permitted tasks can spawn or instantiate new objects.
- Lifecycle: Factoty themselve is created by the kernel.

#### **Object Methods**

- Method Calls: Operations on objects (e.g., read, write, map) are exposed as system calls.
- Capability Checks: Before performing any operation, the kernel verifies that the caller's handle has sufficient permissions.
- Extensibility: New object types can not define custom methods, which stricts permission volations

## **Capability-Based Access Control**

• The system enforces a strict capability-based security policy, ensuring only authorized handles may invoke methods on objects.

#### **Permissions**

- since syscalls act as object methods there is a fixed number of methods that can be executed on object
- · each handle has its own permission bits for each syscall
- Permission Propagation: When a handle is shared between tasks, permissions can only be stricted, to increased.
- Revocation: The kernel can invalidate or downgrade a handle's permissions at runtime if security conditions change.

#### **Task Manifests**

- Manifest Format: Each task has a manifest specifying its initial handles and allowed permissions on those handles.
- Initialization: On task creation, the kernel reads the manifest to populate the task's handle table.
- Dynamic Policy: The root task or a privileged controller can update or revoke handles from TA

#### **Root Task**

- Privilege Level: The root task is endowed with the highest level of privilege, including the ability to create new tasks and objects
- Handle Distribution: Upon launching a new trusted application, the root task provides the necessary initial handles listed in the manifest.
- Security Enforcement: The root task can audit or modify the capabilities of any other task if required.

#### **Method Invocation**

- · Invocation Flow:
  - 1. Trusted application issues a syscall to invoke a method on a handle.
  - 2. Kernel checks handle validity and permission bits.
  - 3. Kernel executes the method if authorized; otherwise returns an error.

- Parameter Passing: Depending on the object type, additional data (e.g., memory buffer addresses or message payload) must be specified.
- Audit Logging: A log of handle usage may be maintained for debugging, accountability, and forensics.

#### **Performance Implications**

• Lookup Overheads: A balanced design attempts to keep handle operations lightweight to avoid excessive overhead.

## **Secure Syscalls**

• The Secure Operating System exposes a set of privileged system calls ("secure syscalls") available only to code running in the Trusted Execution Environment (TEE). These syscalls form the backbone of the secure OS abstraction layer and are fundamental to the capability-based model which enforces strict access and isolation. In this section, we describe the secure syscall mechanism, their capability enforcement, and the secure object operations made available to Trusted Applications (TAs).

## **Secure Entry Points**

• The secure syscall interface is the only gateway through which TAs and system objects interact. These system calls are verified and dispatched via central syscall routing infrastructure based on a syscall table indexed by syscall number.

#### **Background on OS System Calls**

• A system call facilitates user mode code (in this case, Trusted Applications) to invoke kernel functionality in a controlled and verified manner. Syscalls operate strictly on handles referencing kernel-managed secure objects. The handle list is process-local and authorized through task manifests at TA launch time.

#### Secure Syscall Lifecycle

- Each secure syscall follows the canonical secure OS object lifecycle:
- 1. User passes handle(s) and optional state.
- 2. Kernel resolves the handle reference and asserts access rights using capability tags.
- 3. Operation is executed atomically.
- 4. Ownership of resulting objects or memory copies is well defined (copy vs. move semantics).
- 5. Errors from any stage are returned to the user-space Trusted Application. Syscalls involving inter-task communication (e.g., SYS\_CHANNEL\_WRITE or SYS\_TASK\_SHARE\_HANDLE) often cooperate with internal kernel structures like queues or per-process handle pages. These components are designed to be strictly partitioned and race-free.

#### **Argument Passing Format**

 Syscall arguments are passed following the calling convention of the Secure OS, and include the handle identifiers, pointers to user data, data lengths, and capabilityspecific flags. Data is validated before being dereferenced or mutation occurs. Shared memory is always accessed via secure copies using kernel-managed copy\_from\_user and copy\_to\_user primitives.

#### **Validation of Handle Permissions**

- Each syscall entry validates whether the calling task has the needed capabilities for the given object type. Handles are looked up in the invoking task's object table, and if the lookup fails or lacks the proper capability flags (TRANSFER, WAIT, SEND, RECV, etc.), the syscall returns an error. This fine-grained check ensures robust per-object and peraction filtering in line with the capability-based security model.
- Syscalls rely entirely on the underlying capability-based object model:
- Handles are opaque 32-bit values resolved into kernel pointers via per-task object tables.
- Each handle links to an internal object and permission mask.
- All syscall-side object accesses invoke a type + capability check. For example, in the channel\_write syscall, the following enforcement occurs:
- 1. Validate caller owns the provided handle with CHANNEL\_CAP\_SEND.
- 2. Validate all message-passed handles include the TRANSFER capability.
- 3. Receiver will only receive transferred handles if it has adequate handle table space. This guarantees that:
- Object accesses are never implicit they must be manifested in the task manifest.
- No object leaks across Trusted Application boundaries.
- Origin and access pathway of each resource is traceable through the handle fabric.

## **Syscall Specification**

• Each system call operates on one or more kernel object handles. Object types include tasks, threads, virtual memory objects (VMOs), factory objects, and channels. Below is an overview of the currently defined syscalls.

#### SYS\_LOG

• Logging interface for debugging output from the secure world.

#### SYS VM ALLOCATE

• Allocates anonymous virtual memory inside a task's virtual address space.

#### SYS\_VMO\_CREATE

 Requests creation of a virtual memory object (VMO) via a factory. The new handle is stored in user-writable memory. Capability FACTORY\_CREATE\_VMO\_CAP must be present.

#### SYS\_CHANNEL\_CREATE

• Asks the factory to produce bidirectional channel endpoints. Returns two handle values referencing peer-connected channel\_endpoint objects. Requires FACTORY\_CREATE\_CHANNEL\_CAP.

#### SYS\_CHANNEL\_READ

• Attempts to retrieve a pending message from the associated channel endpoint. Caller must possess CHANNEL\_CAP\_RECV. The syscall verifies receiver-side buffer, optional handle array, and copies message from kernel space.

#### SYS\_CHANNEL\_WRITE

 Enqueues a message to be sent over a channel endpoint. Requires capability CHANNEL\_CAP\_SEND. Handles being transferred are verified for OBJECT\_CAP\_TRANSFER.

#### SYS\_TASK\_CREATE

• Asks a factory to create an empty task object (stub process). Returns a handle with TASK\_GET\_SPACE\_CAP and TRANSFER. Initial state is TASK\_CREATED.

#### SYS\_TASK\_GET\_SPACE

 Grants the caller access to another task's virtual memory address space (typically for explicit handle passing or object serialization). Requires handle with TASK\_GET\_SPACE\_CAP.

#### SYS\_VM\_MAP\_VMO

• Maps an existing VMO into a task address space with specified offset and permissions.

#### SYS\_VM\_FREE

• Unmaps a virtual address range from a VM space.

#### SYS\_TASK\_SPAWN

• Spawns a previously created task. Initializes the main thread with a provided entry point. Transitions the task's state from CREATED to SPAWNED.

#### SYS\_OBJECT\_CLOSE

• Releases the given handle in the caller's object table.

#### SYS\_OBJECT\_WAIT\_MANY

• Waits on multiple kernel objects, useful for synchronization/IPC.

#### SYS\_PHYSMAPPER\_MAP

• Maps physical memory ranges for I/O accesses, used by device drivers or MMIO facilities (access controlled based on TA manifest and task capabilities).

#### SYS\_TASK\_SHARE\_HANDLE

Allows handle transfer from one task to another. The handle is written along with an
identifier string into a memory area expected by the recipient. Available only when
receiver is in CREATED state. Enforced via handle-page layout in receiver's address
context.

#### SYS\_OBJECT\_COPY

• Duplicates a handle within the same task, assigning the requested capability mask. Used to derive restricted-view handles (e.g. remove TRANSFER).

## **Trusted Application Framework**

- The Trusted Application (TA) Framework provides a lightweight, secure runtime environment and development interface for writing user-mode Trusted Applications atop the Secure OS.
- It defines a standard C runtime environment enriched with system capabilities accessible via a handle-based capability model.
- Its primary role is to facilitate secure software development, ensuring alignment with both TEE security policies and performance constraints in constrained environments.

## Standard Library for Trusted Applications

#### **Standard Library Overview**

• The standard library is a minimal libc equivalent tailored to the Secure OS TEE context. It provides essential functionality typically found in a standard C runtime, excluding non-secure system calls. Implemented entirely in secure world userspace, the library avoids dynamic linking or unnecessary runtime overhead. It includes: - Memory functions (e.g., memcpy, memset) - Formatting and I/O (e.g., printf) - Math functions (including support for hardware-accelerated routines if available) - Cryptographic primitives - Concurrent synchronization mechanisms - Container utilities (e.g., lists, maps) - Typed object and handle access abstraction

## **Handle Operations Specification**

#### **Channel Functions**

- channel\_read Read data from a secure communication channel.
- channel\_write Send data over a secure communication channel.
- channel\_from\_handle Cast a generic handle into a channel type.

#### **Factory Functions (Fabric Object Handle Interface)**

- factory\_init Prepare a factory object for spawning or object creation.
- factory\_create\_vmo Create a Virtual Memory Object (VMO).
- factory\_channel\_create Create a new communication channel.
- factory task create Create and launch a new Trusted Application task.
- factory\_get\_handle Retrieve system/manually assigned handles.

#### **Object Functions**

- object\_copy Duplicate a handle reference.
- object\_close Close and discard a handle.

#### Task Functions

- task\_spawn Spawn a new task using a manifest.
- task\_share\_handle Share handle(s) with another task securely.

#### **Memory Management Functions**

- vm\_init Initialize virtual memory structures.
- vm\_map\_vmp Map memory pages into a task's virtual space.
- vm\_free Free allocated virtual memory regions.

#### I/O Standard Library Specification

#### **Printf-Compatible Functions**

- printf Wrapper using tee\_log syscall.
- sprintf Internal memory-safe string writing variant.
- vprintf Variadic-style printf handler.

#### **Logging Function**

• tee\_log - Internal secure log syscall (invokes SYS\_LOG, tagged output).

## **Strings Standard Library Specification**

#### **String Utility Functions**

- memset
- memcmp
- memcpy
- memmove
- memchr
- strlen
- strchr
- strcmp
- strtol
- These are implemented using size-optimized and alignment-aware techniques for lowoverhead TA memory environments.

## **Math Standard Library Specification**

#### **Algebraic Functions**

• sqrt, pow, log, exp, abs, floor, ceil

#### **Trigonometric Functions**

• sin, cos, tan, asin, acos, atan

#### **Mathematical Constants**

• pi, e, inf, nan

#### **Complex Math Functions**

• Complex number support is syntactically mirrored from real-number APIs.

## **Crypto Standard Library Specification**

#### **Hashing Functions**

- sha256(data, len)
- sha512(data, len)
- md5(data, len)

#### **Encryption/Decryption Functions**

- in future work support for functionality like:
- aes\_encrypt, aes\_decrypt Support for AES-GCM/CTR if hardware-accelerated
- chacha20\_encrypt, chacha20\_decrypt

#### **Key Management and Derivation**

- in future work support for functionality like:
- hkdf implementation
- Insecure vs. hardware-sealed key storage distinction

#### **Random Number Generation**

- in future work support for functionality like:
- crypto\_rng Hardware-backed RNG where available
- $\label{lem:crypto_rng_init_seed} \textbf{-Optional API for seed injection}$

## **Container Standard Library Specification**

Note: Trees are all reentrant and zero-alloc in TA context

#### **List Functions**

- Singly Linked List: Init, Push, Pop, Find, Remove
- Doubly Linked List: Bidirectional traversal APIs with embedded nodes

#### **Radix Tree Functions**

• Insertion, deletion, lookup optimized for dense ID spaces

#### **WAVL Tree Functions**

• Self-balancing tree, relaxed AVL variant, with logarithmic insert/remove

#### **Red-Black Tree Functions**

· Balanced binary tree implemented using node-color rules

## **Concurrency Standard Library Specification**

#### **Atomic Operations**

- atomic\_add\_fetch
- atomic\_sub\_fetch
- atomic\_or\_fetch, atomic\_and\_fetch
- atomic\_read, atomic\_write
- Memory barrier primitives: smp\_rb() (read barrier), smp\_wb() (write barrier)

#### **Mutex API**

mutex\_init(), mutex\_lock(), mutex\_unlock(), mutex\_destroy()

#### Spinlock API

• spinlock\_init(), spin\_lock(), spin\_unlock(), spin\_trylock()

#### Semaphore API

• sem\_init(), sem\_wait(), sem\_post(), sem\_destroy()

#### **Conditional Variables**

• cond\_init(), cond\_wait(), cond\_signal(), cond\_broadcast()

## **Misc Library Functions Specification**

#### **Align Macros**

- align\_up(x, a)
- align\_up\_ptr(p, a)
- align\_down(x, a)
- align\_down\_ptr(p, a)
- is\_aligned(x, a)
- is\_aligned\_ptr(p, a)

#### **Bit Manipulation**

- bit32(n), bit64(n)
- is\_power\_of\_two(x)
- clz32(x) Count Leading Zeros (32-bit)
- clz64(x) Count Leading Zeros (64-bit)
- log2(x)

#### **Compiler and Intrinsic Macros**

- barrier() Compiler-level memory fence
- container\_of(ptr, type, member) Offset-based typed accessor
- Standardized \_\_attribute\_\_ usage for alignment/enforced inlining.
- same\_type() Static type matching check (debug-mode only)

## **Implementation Challenges and Optimizations**

- This section discusses the practical challenges encountered during the development of the Secure OS and outlines optimizations applied to ensure a balanced trade-off between performance, security, and maintainability.
- It also examines developer tooling, build considerations, and key lessons learned from implementation.
- The intent is to provide transparency about the engineering process and to offer insights to future developers working in similar environments.

## **Performance vs. Security Trade-Offs**

#### **Balancing Isolation with Speed**

- Design decisions around compartmentalization, memory isolation, and privilege levels.
- Trade-offs in choosing monolithic kernel vs microkernel OS
- Trade-offs in choosing user/kernel boundaries for TAs vs. monolithic kernel TAs.
- Security isolation for TAs vs. higher communication overhead through system call boundaries.

#### **Inter-World Communication Overhead**

- Overhead from shared region polling, memory copy costs, and IPI-based signaling.
- Use of lock-free ring queues to reduce latency.
- Minimizing trap/return paths for better inter-world round-trip latency.

#### Scalability Limits on a Single-Core Secure OS

- Implications of limiting Secure OS execution to a single core (core 0).
- Managing multiple active TAs and long-running calls to maintain responsiveness.
- Use of concurrent threads within Secure OS vs. thread serialization.

## **Memory Footprint Optimizations**

#### Static Allocation vs. Dynamic Allocation

- When and why static memory regions were used (boot sequence, early kernel sections).
- Justification for dynamic allocation fallback features (slab and page pool management).
- Minimal boot allocator and on-demand zeroing mechanisms.

#### **Slab Allocator and Page Pool Efficiency**

- Custom lightweight slab allocator optimized for isolated heaps.
- Fit-to-size classes to reduce fragmentation.

#### **Minimal Kernel Subsystem Design**

- Avoiding traditional bloated kernel designs (e.g., no sysfs, vfs).
- Core components only: task/thread scheduling, IPC, memory isolation, syscalls.
- Benefits of small Trusted Computing Base (TCB) in verification and auditability.

## **Debugging Considerations**

#### **Logging from Secure OS**

- · Secure and minimalistic logging channel
- Multiple logging levels (panic, error, info, debug).

#### **Debugging TAs in Isolation**

- tracing
- remote debugger hooks (gdb)

#### **Instrumentation Techniques**

- Internal counters for scheduling decisions, memory allocations, syscall hit counts.
- Tracing memory allocator usage (per-task page count or slab lifetime tracking).

#### **Fault Isolation and Crash Analysis**

- Handling invalid syscalls in Secure OS and malformed commands from untrusted Linux driver.
- Watchdog for runaway tasks and per-task isolation to reduce blast radius.

## **Build System and Packaging for TAs**

#### **Trusted Application Build Flow**

- TA toolchain constraints (compiler hardening in libtacore).
- Source tree layout that enforces separation of kernel, libraries, and apps.
- Manifests for capabilities, memory regions, and initial handles.
- Options for static TA linking into kernel image vs. runtime TA loading.
- Binary format (e.g., ELF) parsing from kernel for runtime spawning.

#### **Kernel Build System**

CMake based build system for Secure OS

#### **Development Tooling Support**

- QEMU and hardware launch wrappers (scripts for OpenSBI + Secure OS + Linux images).
- Secure OS runtime shell commands for debugging tasks and memory maps.
- Developer stubs and host-side tools for image generation, symbol resolution.

## **Testing and Validation**

#### **Unit Testing Secure OS Components**

- Internal test cases for linked list manipulation, allocator correctness, timer behavior.
- Framework for checking invariants (vmspace protections, handle tables).
- Building unit tests into kernel image and controlled via boot parameters.

#### **Integration Testing with Linux**

• End-to-end TEE client interface validation: context creation, open session, invoke command.

#### **Security-Oriented Tests**

- Handle table fuzzing framework (e.g., reusing/releasing invalid handles).
- Fault injection infrastructure via Linux-side IPI storms, memory overwrites, syscall replay.

## **Summary of Implementation**

#### Overview

- Summary of major challenges solved during implementation
- Design principles that proved effective (e.g., capability model, static memory layout).

#### **Codebase Structure Summary**

- Secure OS code structuring: split into ta (contains trusted applications) kernel (contains arch, lib, mem, sched, sync, tasks, tests) libtee (contains user space library) scripts (contains build scripts, codegeneration scripts, backtrace, etc)
- Tools and CMake-based build system granularity.

#### **Opportunities for Improvement**

- Feature hardening: memory encryption, exploit mitigations like stack canaries.
- Potential for multicore support within Secure OS given future WorldGuard changes.
- Technical debt around early bootloader glue code and MMU bring-up code.

# Chapter 4: Evaluation and Security Analysis

## **Software Stack Setup**

- This section provides a detailed description of the full software environment used to support and validate the Secure OS, focusing on emulation, build infrastructure, and integration with toolchains.
- This chapter is essential to reproduce the development setup and benchmark context.

#### **Toolchains**

• Description of RISC-V GCC or LLVM toolchain versions, secure OS and TA compilation flags, linker scripts used, and build script wrappers.

#### **Development Environment**

 Recommended dev environment setup: OS dependencies, Make/CMake/gcc versions, scripting helpers, debugging support (e.g., GDB hooks to Secure OS), and virtual machine setup, if applicable.

#### **Emulation Environment**

• A robust emulation setup using QEMU provides a virtual platform to simulate the RISC-V World Guard hardware and enables rapid development and testing.

#### **QEMU with WorldGuard Support**

• Explanation of QEMU version used and modifications or forks maintained to support the World Guard extension.

#### **QEMU Configuration**

- QEMU settings used during emulation: memory map, number of harts, device tree blob (DTB) settings, and boot arguments necessary to launch both Secure OS and Linux.
- · Also covers usage of debugging options and UART output customization.

#### Linux

• A Secure World-aware Linux kernel build is a key part of the integration testing, providing the userland-controlled "Normal World" for Secure OS interaction.

#### **Linux with WorldGuard Support**

• Brief explanation of the version/fork of the Linux kernel used, including any upstream or out-of-tree patches to support Secure OS interaction and WorldGuard.

#### **Linux Configuration**

• Kernel config menu options (e.g., minimal init system, character device support, TEE driver integration) and explanation of chosen configurations.

#### **Linux Image**

Process of creating the kernel image and initial RAM filesystem (initramfs); integration
into QEMU boot flow and linkage with rootfs/init and Secure OS debug output
collection.

#### **Build System**

• The build system is centralized and modular to build various components including the kernel, trusted applications, OpenSBI, and Linux.

#### **CMake Configuration**

 How the overall build system is managed using CMake files: compiler toolchains, crosscompilation targets, component path registration, and reusability across Secure OS kernel and TA build systems.

#### **CMake Build System Design**

• Code organization and dependency separation. Build phases: TA compilation, kernel linking, staging and image generation. Covers options or build presets (e.g., debug vs release), and the way it cooperates with toolchains and QEMU images.

#### Trusted Application (TA) Build Flow

• Explains how a TA is built, manifests are generated, linking to standard libraries, and embedding into final system images.

## **CI Integration**

• Automated testing ensures regression-free development and reliable build stability.

#### **Continuous Integration Setup**

• Framework used for testing (e.g., GitHub Actions, GitLab CI, Jenkins), pipeline stages—such as QEMU boot test, TA invocation test—and artifacts generation.

#### **Automated Testing Scripts**

• Details on scripts and system outputs validated within CI. Boot success, basic syscall availability and secure/normal world boundary integrity.

## **Demonstration of Secure OS Functionality**

• In this section, we showcase the practical use and integration of the Secure OS, including building the software stack, developing a minimal Trusted Application (TA), and demonstrating its execution using the Linux-side communication driver.

#### **Building the Software Stack**

• This subsection outlines detailed steps to build all required components for running the full software stack in a QEMU-based RISC-V emulated environment.

#### **Cloning Project Repositories**

 Steps to clone Secure OS, OpenSBI, Linux kernel, QEMU, and any required dependency sources.

#### **Building the Cross Toolchain**

- Building or fetching a RISC-V cross-compilation toolchain.
- Required versions and environment setup.

#### **Building the WorldGuard-Enabled QEMU**

- Building QEMU with required patches for WorldGuard support.
- Notes on configuration flags and validation of WorldGuard support.

#### **Building the Patched OpenSBI**

- Compilation of an OpenSBI fork with additional code to support WorldGuard boot flow.
- Integration of Secure OS handoff from M-mode.

#### **Building a WorldGuard-Aware Linux Image**

- Configuration options for enabling WorldGuard awareness in Linux.
- Applying required patches, configuring the kernel, and generating an image.

#### **Building Secure OS**

- Step-by-step instructions on configuring and compiling the Secure OS kernel.
- Overview of CMake-based build, memory layout specification, and output binaries.
- Preparing and including predefined TA manifests.

#### **Assembling Bootable Image**

- Integrating OpenSBI, Linux, and Secure OS into a QEMU-bootable image.
- Image layout overview and loading addresses.

#### **Example Trusted Application: Simple Arithmetic TA**

• Presents the practical development of a basic trusted application that offers simple arithmetic operations, to serve as a demonstrative example.

#### **Writing a Simple Trusted Application**

• Creating a minimal TA: hello world service (or similar).

#### **Defining TA Manifest for Capability Model**

- Creating a manifest describing required permissions and object handles.
- Integrating the TA in root task's manifest for launch.

#### **Building the Trusted Application**

- Using build system to compile and link the TA.
- Output format (ELF) and file placement for boot.

#### **Demonstration and Execution**

• This subsection illustrates booting full system with communication between Linux and Secure OS via the sample TA.

#### **Booting the System**

- Launching QEMU with appropriate flags and verifying CPU/world isolation.
- Boot logs highlighting OpenSBI handoff and Secure OS initialization.

#### **Initializing the Linux Driver for Secure OS Communication**

- Loading the Linux kernel module for Secure OS communication.
- · Debug output validating setup of shared communication queues.

#### **Opening a Session to Trusted Application**

- Using the TEE Client API to initialize a session to the sample TA.
- Debug logs showing session creation and rendezvous with Secure OS.

#### **Invoking the TA Function and Receiving Response**

- Sending invoke command (e.g., multiplication request) from Linux-side.
- Observing execution through debug output from Secure OS and TA.
- Logging TA's output and Linux-side response resolution.

#### **Visualizing Capability Enforcement (Optional)**

- Showing an attempt to call unauthorized method or access restricted handle.
- · Logging access denial via kernel enforcement logic.

#### **Debugging and Logging Support**

- Tail of secure log buffer dumped through secure syscall.
- Logging from TAs printed using standard I/O libraries.

## **Security Analysis**

- In this section, we evaluate the security posture of the Secure OS by analyzing the resilience of its architecture to a variety of threats according to the threat model defined in Chapter 2.
- For each scenario, we describe the setup, the simulated or real attack, and the system's actual response.

• The analysis is grounded in practical testing on an emulation environment backed by software instrumentation and tracing.

## **Resilience against Normal World Attacks**

• This subsection evaluates the Secure OS against a potentially hostile rich OS (Linux) running in the Normal World.

#### **Unauthorized Access to Secure Memory**

- Attack Setup: Linux kernel driver attempts to read/write physical page mappings belonging to Secure OS.
- Observation: Memory protection enforced with World Guard prevents access; bus errors raised correctly.

#### **Unauthorized Access to Secure OS/TA Code**

• Attack Setup: Linux attempts to scan Trusted Application code or Secure OS binary via /dev/mem or similar - - methods. Observation: Memory remains inaccessible due to hardware separation and lack of mapping in the normal world.

#### **Attempts to Corrupt Shared Memory Queues**

- Attack Setup: Malformed or oversized requests injected into shared communication pages.
- Observation: Secure OS validates request format; invalid requests rejected and logged, avoiding buffer overflows.

#### **Exploiting CWC Protocol (Cross World Communication)**

- Attack Setup: Linux attempts to race against a Secure OS processing request by overwriting in-flight messages.
- Observation: Lock-free queue only uses relative indexes in accesses, so it prevents reads and writes from unexpected pointers. So if index is corrupted (out of bounds) it will be ignored

## **Resilience against Buggy Trusted Applications**

• Important to ensure Secure OS protects itself even in case of flawed Trusted Applications.

#### **Inter-TA Isolation**

Attack Setup: One TA attempts to access memory or channel of another TA. Observation: Physical and logical isolation enforced; failed access due to missing capabilities; Secure OS rejects request.

#### **Capability Enforcement Engine**

Attack Setup: Malformed syscall using an invalid or forged handle; fuzzing against the Secure OS syscall interface. Observation: Consistent rejection due to absence of capability

introspection in root task's manifest.

#### **TA Resource Misuse Protection**

Attack Setup: Malicious or buggy TA requests excess memory, opens too many handles. Observation: Secure OS enforces per-task quotas; resource exhaustion attempts fail gracefully.

#### **Side-Channel Attacks**

Scenario: Timing variation attacks on Secure OS execution; cache access pattern leakage. Observation: Not possible separation due to architecture-level isolation (e.g., cores/cache).

#### **Additional Attack Scenarios and Limitations**

• This section groups attacks that are currently outside the full mitigation scope or require future hardening efforts.

#### **Physical Attacks**

Scenario: Direct DRAM probing, bus sniffer or glitching attacks on OTP or memory controller. Observation: Physical attack resistance not yet applied; relies on external platform features.

#### **Complexity of Trusted Computing Base (TCB)**

Exploration: How large and auditable is the TCB? Observation: Secure OS kernel remains minimal and auditable, but Trusted Applications contribute to overall TCB and must be vetted.

#### **Chain of Trust Attacks**

Scenario: Malicious OpenSBI image or Secure OS loader. Observation: Evaluation based on boot integrity; Secure Boot implementation assumed but not fully integrated in prototype.

## **Performance Evaluation**

- This section evaluates the runtime behavior, efficiency, and resource usage of the Secure OS, with emphasis on inter-world communication, Trusted Application (TA) execution overhead, and system resource constraints in a constrained RISC-V environment.
- Measurements are taken on an emulated platform using WorldGuard-enabled QEMU.

## **Latency of Secure OS Operations**

- This subsection presents a detailed breakdown of the latency involved in interaction between the Normal World (Linux) and the Secure World (Secure OS), following the GlobalPlatform API lifecycle: session open, command invocation, session close.
- Note: All latency measurements should include mean, standard deviation, and max/min values with multiple runs.

#### **Session Open Latency**

- Time required to open a session to a TA via TEEC\_OpenSession()
- Includes context switch, message construction, capability validation, and TA instantiation
- Factors influencing latency (TA manifest size, cold start vs. warm start)

#### **Command Invocation Latency**

- Latency of TEEC\_InvokeCommand() to a previously opened TA Session
- Breakdown of fixed syscall overhead, scheduling delay, and parameter marshalling
- Synchronous vs. asynchronous (if supported)

#### **Session Close Latency**

- Time to teardown the session and reclaim resources
- Includes cleanup of handles, session state, and Secure OS bookkeeping

#### **Communication Performance**

• Evaluation of the throughput and timing characteristics of the CWC (Cross World Communication) mechanism, emphasizing Serializable Command Queues backed by Shared Memory.

#### Throughput of CWC Channel

- Maximum achievable throughput of request/response cycles through shared memory queues
- · Impact of message size

#### **IPI Signaling Overhead**

- · Cost of using Inter-Processor Interrupt (IPI) for signaling between worlds
- · Measurement of context switch delay due to IPI
- · Comparison of IPI costs under load and idle scenarios

#### **TA Context Switch Overhead**

Cost of switching between multiple TAs or restoring TA context for a scheduled operation

#### Kernel Entry/Exit Transition Overhead

- Benchmark the time overhead to perform Secure OS syscalls (without actual work)
- Use of synthetic minimal syscall to isolate context switch cost

#### **Memory and Resource Footprint**

 Analysis of memory usage of the Secure OS and associated components under typical workloads.

#### **Memory Footprint of Secure OS**

- Static memory usage (text/data/bss sizes)
- Dynamic memory usage at runtime (heap usage, page tables)
- Total footprint with N TAs loaded

#### **Per-TA Resource Consumption**

- Memory consumption per individual TA context
- · Number of handles, stack size, VMO usage

#### **Shared Queue Overhead**

- · Memory and CPU overhead of shared ring buffers for communication queues
- Lock-free implementation impact

#### Scalability Limits and Bottlenecks

- Maximum number of concurrently active TAs
- System behavior under memory pressure
- · Fragmentation and memory management limitations

#### **Future Work**

This chapter outlines promising directions for extending and improving the Secure OS
platform for the RISC-V WorldGuard architecture. It includes technical enhancements,
additional security features, hardware support expansions, and rigorous verification
procedures.

#### **Advanced TA Features**

 This section discusses enhancements to the Trusted Application (TA) framework that would allow TAs to offer more sophisticated services while still retaining minimal TCB and robust isolation.

#### **Secure Storage**

• Introduce support for tamper-resistant persistent storage to enable confidential data access, including sealed key-value storage SDK for TAs.

#### Attestation

• Add support for both local and remote attestation with cryptographic proof of measurement and TA identity, potentially backed by a platform Root-of-Trust chain.

#### **Root of Trust**

• Define or integrate a hardware/software Root of Trust, including secure provisioning mechanisms and interaction with system boot.

#### **Cryptographic Services**

 Provide Trusted Applications with a standardized, hardware-accelerated crypto runtime offering: symmetric encryption/decryption, asymmetric crypto, hashing, digital signatures, and secure RNG.

#### Porting to Real RISC-V Hardware with WorldGuard

- Move from QEMU-based evaluation to physical RISC-V hardware that implements the WorldGuard extension for real-world performance measurements and evaluation under physically observable systems.
- Identify WorldGuard-compatible silicon platforms
- · Implement board-specific OpenSBI and bootloader adaptations
- Hardware debugging framework integration

#### Performance and memory

#### **Multicore Support for Secure World**

- Extend the Secure OS runtime to allow execution on multiple cores, introducing challenges around synchronization, inter-core TA instance affinity, and capability tracking in a multithreaded environment.
- Secure world scheduling policy for multiple harts
- Shared state consistency between cores
- · Scalability tuning and bottleneck analysis

#### **Dynamic TA Loading**

- Introduce support for on-demand loading and unloading of TAs to reduce secure world memory usage and enable more complex applications.
- TA cryptographic signature verification before loading
- TA manifest validation and integration with runtime capability system
- · Secure memory isolation upon load/unload

## Security enhancments

#### **Formal Verification of Secure Components**

- Augment Secure OS with formal verification techniques for core components, especially
  the kernel, capability system, and secure IPC primitives, in order to reduce the Trusted
  Computing Base risk and improve assurance.
- · Kernel API model verification
- · Memory safety guarantees via static analysis
- · Proofs for capability propagation correctness

#### **Enhanced Hardening Against Attacks**

- Additional work on increasing robustness of the Secure OS and its communication mechanisms against advanced offensive threats.
- Side-channel mitigation techniques (cache partitioning, temporal fuzzing, constant-time algorithms)
- · Memory fault injection resilience
- Kernel fuzzing and semi-automated stress testing
- · System defenses against speculative execution and timing inference



## Заключение

# References

# **Appendices**

**Sample TA Code** 

**TA Manifests** 

**Secure OS Code** 

**Secure Standard Library Code**