# Университет ИТМО Факультет программной инженерии и компьютерной техники

# Функциональная схемотехника

Лабораторная работа №2

Вариант №1

Выполнили: Анищенко А.А.

Федоров С.Д.

Группа Р33113

Преподаватель: Тищук Б.Ю.

## Цели работы

Разработайте и опишите на Verilog HDL схему, вычисляющую значение функции в соответствии с заданными ограничениями согласно варианту задания.

Определите область допустимых значений функции.

Разработайте тестовое окружение для разработанной схемы. Тестовое окружение должно проверять работу схемы не менее, чем на 10 различных тестовых векторах.

Проведите моделирование работы схемы и определите время вычисления результата. Схема должна тактироваться от сигнала с частотой 100 МГц.

### Вариант

Формула:  $a^2 + b^{\frac{1}{3}}$ 

2 умножителя и 1 сумматор

### Выполнение

#### Конечный автомат



Локальные данные:

- а -- 8 бит [7:0]
- b -- 8 бит [7:0]

чтобы не заставлять пользователя держать сигнал на a in и b in

#### Описание работы алгоритма

1. Бинарный поиск кубического корня из b. Т.к.  $0 \le b \le 255$ , то  $0 \le b^{\frac{1}{3}} < 7$ .

Следовательно, мы гарантированно не ошибемся, если будем искать от 0 до 7 включительно

- 2. Возведение а в квадрат
- 3. Сложение двух полученных результатов

### Описание окружения и результатов тестирования

Тестировать будем так - каждый такт нашего генератора будем проверять не освободился ли вычислительный модуль, если нет, то ждем дальше, если он свободен, то подаем на вход новые значения. Результаты тестирования представлены ниже.

```
0^2 + \text{floor cbrt} \quad 0 = 0
```

$$1^2 + \text{floor cbrt} \quad 1 = 2$$

$$2^2 + floor cbrt 2 = 5$$

$$3^2 + \text{floor cbrt} \quad 3 = 10$$

$$4^2 + \text{floor cbrt}$$
  $4 = 17$ 

$$5^2 + floor cbrt 5 = 26$$

### Временная диаграмма



# Вывод

В ходе выполнения работы была создана последовательностная схема ускорителя математических вычислений.