# ČESKÉ VYSOKÉ UČENÍ TECHNICKÉ V PRAZE Fakulta elektrotechnická



Ing. Radek Sedláček, Ph.D., katedra měření K13138

# Jazyk VHDL – zápis čísel, znaků a řetězců

Jazyk VHDL – základní datové typy a operátory



#### Kurz A0B38FPGA – Aplikace hradlových polí







# Jazyk VHDL – zápis čísel, znaků a řetězců

#### 1. část přednášky

#### Kurz A0B38FPGA – Aplikace hradlových polí



## ▼ Zápis čísel v jazyku VHDL

- Defaultní reprezentace čísel je dekadická (základ 10)
- Existují tyto dva číselné formáty
  - Integer (příklad: 12 3 10E6 1e2 ) celočíselný bez desetinných míst , tzv. fixpoint formát
  - Real (příklad: 1.2 25.1 3.14e-2) reálný s desetinou řádkou, tzv. floating point formát
- Záporná čísla (např.: -5) kombinace operátoru negace a daného celočíselné, resp. reálného literálu
- Existuje možnost vyjádřit čísla v jiné číselné soustavě musí se použít následující syntaxe:

základ#číslo#

#### **Příklady:**

2#111010110#

16#FD#

16#0FD#

8#0235#

## ▼ Příklady zápisu čísel v jiných číselných soustavách než-li desítkových

#### Příklady:

základ 2 : 2#001001# dekadický ekvivalent = 9

základ 16: 16#10# dekadický ekvivalent =16

Zápis čísla 0,5 při základu deset v různých číselných soustavách:

2#0.100

8#0.4

12#0.6#

Pro vyjádření zejména dlouhých "čísel" je možné využít symbol **podtržítko** pro zlepšení čitelnosti kódu

#### Příklady:

2#0010 0010 1110 0000 1122#

236 789

## **▼** Znaky, řetězce, bitové řetězce v jazyku VHDL

- Zápis znakového literálu ve VHDL jazyce:
  - vložit znak do apostrofů (příklad: 'a', 'H', ';')
- Zápis stringového literálu ve VHDL jazyce:
  - vložit string do uvozovek (examples: "I am string", "H", ",")
- Bitový string reprezentuje posloupnost hodnot bitů opět možnost definovat základ číselného stringu

#### Příklady:

```
B"110011 110011" - binární číslo
```

X"A0FF0C" - hexadecimální číslo

O"123" - oktalové číslo

## **▼** Znaky, řetězce, bitové řetězce v jazyku VHDL

Bitový string s pevně definovanou délkou - exaktní definice počtu bitů

#### Příklady:

```
7X"3C" .... Ekvivalentní zápisu B"0111100" 80"5" .... Ekvivalentní zápisu B"00000101"
```

▶ Bitový string se znaménkem – suffix SB, SO, SX

```
6SX"16" .... Ekvivalentní zápisu B"010110"
6SX"E7" ..... Ekvivalentní zápisu B"100111" – pozor, dojde k odříznutí dvou nejvyšší bitů !!!
```

# Jazyk VHDL - základní datové typy a operátory

## 2. část přednášky

Kurz A0B38FPGA – Aplikace hradlových polí



## ▼ Datové typy

- Skalární (výčtové, celočíselné, s pohyblivou řádovou čárkou)
- Složené (pole jednorozměrné, vícerozměrné, typ záznam)
- Řada datových typů definována v rámci knihoven STD či STD\_LOGIC\_1164
- Součástí definice daného datového typu jsou i základní logické či relační operace nad těmito dat. typy

## ▼ Definované datové typy – knihovna STD

- bit hodnoty '0' a '1' Příklad: constant A:bit:=1;
- bit\_vector pole, kde každý element představuje prvek typu bit Příklad: signal IN: bit\_vector( 8 downto 0);
- boolean hodnoty FALSE,TRUE Příklad: variable TEST: boolean:=FALSE;
- character –jakýkoliv povolené znaky v jazyce VHDL Příklad: variable chr: character :='Y';
- integer rozsah čísel je dán konkrétní implementací, přesto minimální rozsah musí být 32 bitů: –(2<sup>31</sup>-1) to + (2<sup>31</sup>-1)
   Příklad: constant CONST1: integer :=129;

## **▼** Definované datové typy – knihovna STD

- natural integer začínající hodnotou 0 až po max. hodnotou danou při deklaraci
   Příklad: variable VAR1: natural :=2;
- positive integer začínající hodnotou 1 až max. hodnotou danou při deklaraci Příklad: variable VAR2: positive :=2;
- real − floating point číslo v rozsahu −1.0 x 10<sup>38</sup> to +1.0x 10<sup>38</sup> (rozsah opět může být závislý na konkrétní implementaci)

Příklad: variable VAR3: real :=+64.2E12;

- string pole, kde každý prvek představuje 1 znak Příklad: variable VAR4: string(1 to 6):= "@\$#ABC";
- time celočíselný formát, kde kromě hodnoty jsou definovány též i jednotky vyjádřené např. sec, ms, us, ns, ps, fs, min, hr.

Příklad: variable DELAY: time :=5 ns;

## ▼ Definované datové typ STD\_ULOGIC – knihovna STD\_logic\_1164

- Díky této knihovně VHDL obsahuje datový typ std\_ulogic (standard unresolved logic)
- Může nabývat celkem devíti hodnot v tomto pořadí:
  - 'U' uninitialized\*
  - 'X' strong drive, unknown logic value\*
  - '0' strong drive, logic zero
  - '1' strong drive, logic one
  - 'Z' high impedance \*
  - 'W' weak drive, unknown logic value\*
  - 'L' weak drive, logic zero
  - 'H' weak drive, logic one
  - '-' don't care\*

\*lze použít pouze pro simulační účely, vše ostatní též i pro syntézu

- Zavádí též datové typy std\_logic, resp. std\_logic\_vector jsou podtypem std\_ulogic
- Obsahuje též dvě konverzní funce: To\_bit, To\_StdUlogic

## ▼ Použití knihovny v projektu

Pro použití knihovny STD do projektu - nutno přidat tyto dva následují řádky

```
library std;
use std.standard.all;
```

Pro použití knihovny STD\_logic\_1164 do projektu - nutno přidat tyto dva následují řádky

```
library ieee;
use ieee.std_logic_1164.all;
```

## **▼ Uživatelem definované datové typy**

#### Syntaxe:

type identifikátor is datový typ identifikátoru;

```
type small_int is range 0 to 1024;
type my_word_length is range 31 downto 0;
subtype data_word is my_word_length range 7 downto 0;
subtype int_small is integer range -1024 to +1024;
```

## **▼** Výčtové typy

#### Syntaxe:

type jméno typu is (seznam identifikátorů či znakových literálů);

```
type my_3values is ('0', '1', 'Z');
type PC_OPER is (load, store, add, sub, div, mult, shiftl, shiftr);
type hex_digit is ('0', '1', '2', '3', '4', '5', '6', '7', 8', '9', 'A', 'B', 'C', 'D', 'E', 'F');
type state_type is (S0, S1, S2, S3);
```

## **▼** Deklarace typu package

Package - umožňuje vytvořit vlastní knihovnu, která definuje uživatelské datové typy

```
Příklady:
package my_types is

   type small_int is range 0 to 1024;

   type my_word_length is range 31 downto 0;
   subtype data_word is my_word_length is range 7 downto 0;
   type cmos_level is range 0.0 to 3.3;
end package my_types;
```

## **▼** Jednorozměrné pole

složený datový typ – kromě **rozsahu** je nutné přidat informaci o **typu jednotlivých prvků** 

#### Syntaxe:

type jméno pole is array (schéma indexace) of typ elementu pole;

```
type MY_WORD is array (15 downto 0) of std_logic;
type YOUR_WORD is array (0 to 15) of std_logic;
type VAR is array (0 to 7) of integer;
type STD_LOGIC_1D is array (std_ulogic) of std_logic;
```

## **▼** Vícerozměrná pole

```
type MY_MATRIX_3X2 is array (1 to 3, 1 to 2) of natural;
type YOUR_MATRIX_4X2 is array (1 to 4, 1 to 2) of integer;
type STD_LOGIC_2D is array (std_ulogic, std_ulogic) of std_logic;
```

#### Příklady použití výše definovaného typu pole:

```
variable DATA_ARR: MY_MATRIX_3X2 :=((0,2), (4,6), (5,7));
variable DATA_ARR: YOUR_MATRIX_4X2 :=((0,2), (1,3), (4,6), (5,7));
```

## **▼** Předem nespecifikované (unconstrained) pole

#### Syntaxe:

type jméno pole is array (typ range <>) of typ elementu;

```
type MATRIX is array (integer range <>) of integer;
type VECTOR_INT is array (natural range <>) of integer;
type VECTOR2 is array (natural range <>, natural range <>) of std_logic;
```

## Datový typ Record

# Syntaxe: type name is record identifikátor : dat. typ; identifikátor : dat. typ; end record; Příklady: type MY MODULE is record RISE TIME : time; FALL TIME : time; SIZE : integer range 0 to 200; DATA : bit vector (15 downto 0); end record; signal modul: MY\_MODUL; modul.RISE TIME<= 20ns; --přístup na položku záznamu

## ▼ Typová konverze

- VHDL silně typově orientovaný jazyk !!!
- není možné přiřadit hodnotu signálu jednoho datového typu signálu jiného datového typu
- Proto existují tzv. konverzní funkce viz. např. knihovna std\_logic\_1164 umožňuje realizovat následující konverze datových typů std\_ulogic, std\_logic, std\_logic\_vector na bit, bit\_vektor apod., případně opačnou konverzi.

## ▼ Konverzní funkce v knihovně std\_logic\_1164

- function to\_bit(arg: std\_ulogic) ret. to\_bit
- function to\_bitvector(arg: std\_logic\_vector) ret. bit\_vector
- function to\_bitvector(arg: std\_ulogic\_vector) ret. to bit\_vector
- function to\_StdULogic(arg: bit) ret. std\_ulogic
- function to\_StdLogicVector(arg: bit\_vector) ret. std\_logic\_vector
- function to\_StdUlogicVector(arg: bit\_vector) ret. std\_logic\_vector
- function to\_StdLogicVector(arg: std\_ulogic) ret. std\_logic\_vector
- function to\_StdUlogicVector(arg: std\_logic) ret. std\_ulogic\_vector

### Konverzní funkce v knihovně std\_logic\_arith

- function CONV\_INTEGER (ARG: INTEGER) ret. INTEGER;
- function CONV\_INTEGER (ARG: UNSIGNED) ret. INTEGER;
- function CONV\_INTEGER (ARG: SIGNED) ret. INTEGER;
- function CONV\_INTEGER (ARG: STD\_ULOGIC) return SMALL\_INT;
- function CONV\_UNSIGNED (ARG: INTEGER; SIZE: INTEGER) ret. UNSIGNED;
- function CONV\_UNSIGNED (ARG: UNSIGNED; SIZE: INTEGER) ret. UNSIGNED;
- function CONV\_UNSIGNED (ARG: SIGNED; SIZE: INTEGER) ret. UNSIGNED;
- function CONV\_UNSIGNED (ARG: STD\_ULOGIC; SIZE: INTEGER) ret. UNSIGNED;
- function CONV\_SIGNED (ARG: INTEGER; SIZE: INTEGER) ret. SIGNED;
- function CONV\_SIGNED (ARG: UNSIGNED; SIZE: INTEGER) ret. SIGNED;
- function CONV\_SIGNED (ARG: SIGNED; SIZE: INTEGER) ret. SIGNED;
- function CONV\_SIGNED (ARG: STD\_ULOGIC; SIZE: INTEGER) ret. SIGNED;

## Konverzní funkce v knihovně std\_logic\_arith

- function CONV\_STD\_LOGIC\_VECTOR(ARG: INTEGER; SIZE: INTEGER) ret. STD\_LOGIC\_VECTOR;
- function CONV\_STD\_LOGIC\_VECTOR(ARG: UNSIGNED; SIZE: INTEGER) ret. STD\_LOGIC\_VECTOR;
- function CONV\_STD\_LOGIC\_VECTOR(ARG: SIGNED; SIZE: INTEGER) ret. STD\_LOGIC\_VECTOR;
- function CONV\_STD\_LOGIC\_VECTOR(ARG: STD\_ULOGIC; SIZE: INTEGER) ret. STD\_LOGIC\_VECTOR;

# **▼** Operátory v jazyce VHDL

- Logické
- Relační
- Posuny
- Doplňkové
- Unární
- Násobící
- Různé jiné ...

## Logické operátory

- AND, OR, NAND, NOR, XOR, XNOR
  - Všechny definovány pro dat. typ : bit, boolean, std\_logic a std\_ulogic
  - Lze aplikovat pro signály, proměnné i konstanty
- NAND a NOR nejsou asociativní pozor na vyhodnocení výrazů nutno korektně "závorkovat"

X nand Y nand Z - špatná syntaxe

(X nand Y) nand Z - správná syntaxe

## ▼ Relační operátory

rovno (pro jakýkoliv dat. typ)
 nerovná se (pro jakýkoliv dat. typ)
 menší než (pro skalární dat.typ či diskrétní pole)
 menší než nebo rovno (pro skalární dat.typ či diskrétní pole)
 větší než (pro skalární dat.typ či diskrétní pole)
 menší než nebo rovno (pro skalární dat.typ či diskrétní pole)

Výstupní hodnota těchto operací : **std\_logic** (L nebo H)

## Použití relačních operátorů

```
variable STS
                          : Boolean;
constant A
                          : integer :=24;
constant B_COUNT : integer :=32;
constant C
                          : integer :=14;
STS \le (A \le B COUNT);
      -- bude přiřazena hodnota "TRUE" do proměnné STS
STS \le ((A \ge B COUNT) or (A \ge C));
      -- bude přiřazena hodnota "TRUE" do proměnné STS
STS <= (std logic ('1', '0', '1') < std logic('0', '1', '1'));
      -- bude přiřazena hodnota "FALSE" do proměnné STS
```

## Operátory posunu

- Logické posuny
  - SLL Shift Left Logical (zprava se doplňují nuly)
  - SRL Shift Right Logical (zleva se doplňují nuly)
- Aritmetické posuny
  - SLA Shift Left Arithmetic (zprava se kopíruje hodnota nejnižšího bitu)
  - SRA Shift Right Arithmetic (zleva se kopíruje hodnota nejnižšího bitu)
- Kruhové posuny (rotace)
  - ROL ROtate Left (nejvyšší bit se přesouvá na pozici nejnižšího bitu)
  - ROR ROtate Right (nejnižší bit se přesouvá na pozici nejvyššího bitu)

## Použití operátorů posunu

#### Příklady:

```
variable A: bit_vector :="101001";
A sll 2 výsledek operace: "100100"
A srl 2 výsledek operace: "001010"
A sla 2 výsledek operace: "100111"
A sra 2 výsledek operace: "111010"
A rol 2 výsledek operace: "100110"
A ror 2 výsledek operace: "011010"
```

- Tyto operace nejsou definovány nad datovými typy std\_logic\_vector, std\_ulogic\_vector !!!
- Lze je provést například s použitím operátoru konketanace neboli zřetězení– symbol &

```
variable A: std_logic_vector(6 downto 0 :="101001";
A := A(0) & A(6 downto 1); --cykliká rotace vlevo
```

## **▼** Doplňkové operátory a jejich použití

- + Operátor sčítání
- Operátor odčítání
- & Operátor zřetězení

#### **Příklady:**

```
signal MYBUS : std_logic_vector (15 downto 0);
```

signal STATUS : std\_logic\_vector (2 downto 0);

signal RW, CS1, CS2 : std\_logic;

signal MDATA : std\_logic\_vector ( 0 to 9);

MYBUS <= STATUS & RW & CS1 & SC2 & MDATA;

## ▼ Unární operátory

Unární operátor slouží pro definici znaménka daného čísla

**symbol +** značí operátor tzv. identity

**symbol** - značí operátor tzv. negace

## ▼ Operátory pro násobení

Zajišťují provádějí operací násobení a dělení nad číselnými formáty integer a real

symbol \*

- operátor násobení

symbol /

- operátor dělení

rem

- operátor remainder - zbytek po celočíselném dělení

mod

- operátor modulo – zbytek po celočíselném dělení

A rem B = A - (A/B)\*B

(A/B je celé číslo - integer) – znaménko podle A,

abs.hodnota je menší než B

 $A \mod B = A - (B*N)$ 

(N je celé číslo - integer) – znaménko podle B

#### Příklad:

11 **rem** 5

Výsledek: 1

(-11) **rem** 5

Výsledek: -1

9 **mod** 4

Výsledek: 1 (9-4\*2)

7 mod (-4)

Výsledek : - 1 (7 - 4\*2 = -1)

```
exponenciální (jakýkoliv numerický typ)
abs absolutní hodnota (jakýkoliv numerický typ)
not logická negace (jakýkoliv bit nebo typ boolean)
```

```
signal a,b :std_logic;
signal Y, Z: integer;
Y <= 2**3; -- výsledek 8
Z \le abs(Y)
a= not b;
```

# **▼** Děkuji za pozornost, máte nějaké otázky?





