# Výstupní zpráva

Jméno: Tomáš Sitarčík

Login: xsitar06

# Architektura navrženého obvodu (na úrovni RTL)

#### Schéma obvodu



#### Popis funkce

FSM čeká ve stavu START\_BIT\_WAIT na to až se DIN změní na hodnotu 0. Po detekci 0 na DIN ihned přejde do stavu START\_BIT\_READ a počká 15 taktů CLK, než přejde do stavu DATA\_READ. Ve stavu DATA\_READ se za každých 16 taktů CLK provede:

- na každém taktu který není 8., se nastavuje MIDBIT na 0, aby se zabránilo dostání nesprávné hodnoty do registru
- na 8. taktu se nastaví MIDBIT na 1, aby se hodnota vprostřed bit z DIN uložila do registru
- na 16. taktu se zvýší hodnota adresy, aby se při dalším nastavení MIDBIT na 1 zapsala hodnota z DIN na správnou adresu v registru
- nakonec po přečtení všech 8 bitů z DIN se přesune do stavu STOP BIT

Ve stavu STOP\_BIT se signál DOUT\_VLD nastaví na 1, a pak se přejde zpět do START\_BIT\_WAIT a přijímač je připraven na další signál.

## Návrh automatu



### Popis funkce

Výchozí stav je START\_BIT\_WAI. Pokud na DIN přijde 0, přejde do STAR\_BIT\_READ, který zůstane pouze po 15 taktů CLK a přejde do DATA\_READ. V DATA\_READ čeká, než se přečtou všechny data a pak přejde do STOP\_BIT. Ve stop BIT se vyšle DOUT\_VLD po dobu 1 taktu CLK a přejde do výchozího stavu START\_BIT\_WAIT.

