# Architetture dei Sistemi di Elaborazione - 14/06/2023

Nome, MATRICOLA .....

Considerando il processore MIPS64 e l'architettura descritta in seguito:

- Integer ALU: 1 clock cycle
- Data memory: 1 clock cycle
- FP multiplier unit: pipelined 6 stages
- FP arithmetic unit: pipelined 2 stages
- FP divider unit: not pipelined unit that requires 9 clock cycles
- branch delay slot: 1 clock cycle, and the branch delay slot disabled
- forwarding enabled
- it is possible to complete instruction EXE stage in an out-of-order fashion.

Usando il frammento di codice riportato, si calcoli il tempo di esecuzione dell'intero programma in colpi di clock e si completi la seguente tabella.

```
; for (i = 0; i < 100; i++) {
;     v4[i] = ((v1[i]*v2[i])/v3[i]);
;}</pre>
```

|       | .data                |   |   |   |   |   |        |   |        |            |            |     |    |   |     |   |   |   |   |        |   |        |        |   |   |   |        |        |   |  |  |  |        |   |        |         | Clock<br>cycles |
|-------|----------------------|---|---|---|---|---|--------|---|--------|------------|------------|-----|----|---|-----|---|---|---|---|--------|---|--------|--------|---|---|---|--------|--------|---|--|--|--|--------|---|--------|---------|-----------------|
| V1:   | .double "100 values" | П |   |   |   |   |        |   | $\neg$ |            |            |     |    | Т |     |   |   |   |   | $\neg$ |   | $\neg$ | $\neg$ |   |   |   |        | $\neg$ |   |  |  |  | $\neg$ |   | $\neg$ | т       | -               |
| V2:   | .double "100 values" |   |   |   |   |   |        |   |        |            |            |     |    |   |     |   |   |   |   |        |   |        |        |   |   |   |        |        |   |  |  |  |        |   |        |         |                 |
| V3:   | .double "100 values" |   |   |   |   |   |        |   |        |            |            |     |    |   |     |   |   |   |   |        |   |        |        |   |   |   |        |        |   |  |  |  | $\Box$ |   | Т      | $\top$  |                 |
| V4:   | .double "100 values" |   |   |   |   |   |        |   |        |            |            |     |    |   |     |   |   |   |   |        |   |        |        |   |   |   |        |        |   |  |  |  |        |   |        |         |                 |
| V5:   | .double "100 values" | П |   |   |   |   | $\neg$ |   | $\neg$ |            |            |     |    | Т |     |   |   |   |   | $\neg$ |   |        | $\neg$ |   |   |   | $\top$ | $\top$ |   |  |  |  | $\Box$ | П | $\top$ | т       |                 |
|       |                      |   |   |   |   |   |        |   |        |            |            |     |    |   |     |   |   |   |   |        |   |        |        |   |   |   |        |        |   |  |  |  |        |   |        |         |                 |
|       | .text                | П |   |   |   |   |        |   |        |            |            |     |    |   |     |   |   |   |   |        |   |        |        |   |   |   | +      |        |   |  |  |  |        |   |        | _       |                 |
| main: |                      | F | D | Е | М | W |        |   |        |            |            |     |    |   |     |   |   |   |   |        |   |        |        |   |   |   |        |        |   |  |  |  |        |   |        |         | 5               |
|       | daddui r2,r0,100     |   | F | D | Е | М | W      |   |        |            |            |     |    |   |     |   |   |   |   |        |   |        |        |   |   |   |        |        |   |  |  |  | $\Box$ |   | $\Box$ | Т       | 1               |
| loop: | l.d f1,v1(r1)        |   |   | F | D | E |        | W |        |            |            |     |    |   |     |   |   |   |   |        |   |        |        |   |   |   |        |        |   |  |  |  |        |   |        |         | 1               |
|       | I.d f2,v2(r1)        |   |   |   | F | D |        | М |        |            |            |     |    |   |     |   |   |   |   |        |   |        |        |   |   |   |        |        |   |  |  |  |        |   |        |         | 1               |
|       | l.d f3,v3(r1)        |   |   |   |   | F |        |   | М      |            |            |     |    |   |     |   |   |   |   |        |   |        |        |   |   |   |        |        |   |  |  |  |        |   |        |         | 1               |
|       | mul.d f4,f1,f2       |   |   |   |   |   |        |   |        | $X \mid X$ | <b>X</b> : | X \ | ΚX |   | I W |   |   |   |   |        |   |        |        |   |   |   |        |        |   |  |  |  |        |   |        |         | 6               |
|       | div.d f4,f4,f3       |   |   |   |   |   |        | F | D      | s s        | 3          | s s | SS | d |     | d |   |   |   |        |   |        |        |   |   |   |        |        |   |  |  |  |        |   |        |         | 9               |
|       | s.d f4,v4(r1)        |   |   |   |   |   |        |   | F      | s s        | 3          | s s | ss | D |     | S |   |   |   |        |   |        |        | М | W |   |        |        |   |  |  |  |        |   |        |         | 1               |
|       | daddi r2,r2,-1       |   |   |   |   |   |        |   |        |            |            |     |    | F | D   | S | S | S | S | S      | s | s      |        |   | М |   |        |        |   |  |  |  |        |   |        |         | 1               |
|       | daddui r1,r1,8       |   |   |   |   |   |        |   |        |            |            |     |    |   | F   | s | s | s | S | S      | s | s      | S      | D | Е | М | W      |        |   |  |  |  |        |   |        |         | 1               |
|       | bnez r2,loop         |   |   |   |   |   |        |   |        |            |            |     |    |   |     |   |   |   |   |        |   |        |        | F | D | - | -      | -      |   |  |  |  |        |   |        |         | 1+1             |
|       | Halt                 |   |   |   |   |   |        |   |        |            |            |     |    |   |     |   |   |   |   |        |   |        |        |   | F | - | -      | -      | - |  |  |  |        |   |        |         |                 |
|       |                      |   |   |   |   |   |        |   |        |            |            |     |    |   |     |   |   |   |   |        |   |        |        |   |   |   |        |        |   |  |  |  |        |   |        |         |                 |
|       |                      |   |   |   |   |   |        |   |        |            |            |     |    |   |     |   |   |   |   |        |   |        |        |   |   |   |        |        |   |  |  |  |        |   |        | $\perp$ |                 |
|       | Total                |   |   |   |   |   |        |   |        |            |            |     |    |   |     |   |   |   |   |        |   |        |        |   |   |   |        |        |   |  |  |  |        |   |        |         | 2406            |

| <b>Architetture</b> | dei | Sistemi | di | <b>Elaborazione</b> | - 14 | <b>/06</b> | /2023 |
|---------------------|-----|---------|----|---------------------|------|------------|-------|
|                     |     |         |    |                     |      |            |       |

Nome, MATRICOLA .....

## Domanda 2

Considerando il programma precedente, e in particolare la copia di istruzioni: mul.d f4,f1,f2 div.d f4,f4,f3

come viene attivato e qual è il cammino di forwarding che partecipa alla loro esecuzione? Motivare la risposta

Architetture dei Sistemi di Elaborazione - 14/06/2023 Nome, MATRICOLA .....

### Domanda 3

Considerando il programma precedente e l'architettura del processore superscalare descritto in seguito; completare la tabella relativa alle prime 3 iterazioni.

Processor architecture:

- Issue 2 instructions per clock cycle
- jump instructions require 1 issue
- handle 2 instructions commit per clock cycle
- timing facts for the following separate functional units:
  - i. 1 Memory address 1 clock cycle
  - ii. 1 Integer ALU 1 clock cycle
  - iii. 1 Jump unit 1 clock cycle
  - iv. 1 FP multiplier unit, which is pipelined: 6 stages
  - v. 1 FP divider unit, which is not pipelined: 9 clock cycles
  - vi. 1 FP Arithmetic unit, which is pipelined: 2 stages
- Branch prediction is always correct
- There are no cache misses
- There are 2 CDB (Common Data Bus).

| # iteration |                | Issue | EXE    | MEM | CDB x2 | COMMIT x2 |
|-------------|----------------|-------|--------|-----|--------|-----------|
| 1           | l.d f1,v1(r1)  | 1     | 2m     | 3   | 4      | 5         |
| 1           | l.d f2,v2(r1)  | 1     | 3m     | 4   | 5      | 6         |
| 1           | l.d f3,v3(r1)  | 2     | 4m     | 5   | 6      | 7         |
| 1           | mul.d f4,f1,f2 | 2     | 6x-11  |     | 12     | 13        |
| 1           | div.d f4,f4,f3 | 3     | 13d-21 |     | 22     | 23        |
| 1           | s.d f4,v4(r1)  | 3     | 5m     |     |        | 23        |
| 1           | daddi r2,r2,-1 | 4     | 5i     |     | 6      | 24        |
| 1           | daddui r1,r1,8 | 4     | 6i     |     | 7      | 24        |
| 1           | bnez r2,loop   | 5     | 8j     |     |        | 25        |
| 2           | l.d f1,v1(r1)  | 6     | 8m     | 9   | 10     | 25        |
| 2           | l.d f2,v2(r1)  | 6     | 9m     | 10  | 11     | 26        |
| 2           | l.d f3,v3(r1)  | 7     | 10m    | 11  | 12     | 26        |
| 2           | mul.d f4,f1,f2 | 7     | 12x-17 |     | 18     | 27        |
| 2           | div.d f4,f4,f3 | 8     | 22d-30 |     | 31     | 32        |
| 2           | s.d f4,v4(r1)  | 8     | 11m    |     |        | 32        |
| 2           | daddi r2,r2,-1 | 9     | 10i    |     | 11     | 33        |
| 2           | daddui r1,r1,8 | 9     | 11i    |     | 12     | 33        |
| 2           | bnez r2,loop   | 10    | 12j    |     |        | 34        |
| 3           | l.d f1,v1(r1)  | 11    | 13m    | 14  | 15     | 34        |
| 3           | l.d f2,v2(r1)  | 11    | 14m    | 15  | 16     | 35        |
| 3           | l.d f3,v3(r1)  | 12    | 15m    | 16  | 17     | 35        |
| 3           | mul.d f4,f1,f2 | 12    | 17x-22 |     | 23     | 36        |
| 3           | div.d f4,f4,f3 | 13    | 31d-39 |     | 40     | 41        |
| 3           | s.d f4,v4(r1)  | 13    | 16m    |     |        | 41        |
| 3           | daddi r2,r2,-1 | 14    | 15     |     | 16     | 42        |
| 3           | daddui r1,r1,8 | 14    | 16i    |     | 17     | 42        |
| 3           | bnez r2,loop   | 15    | 17j    |     |        | 43        |

| Architetture dei Sistemi di Elaborazione - 14/06/2023 | } |
|-------------------------------------------------------|---|
|                                                       |   |

Nome, MATRICOLA .....

### Domanda 4

Considerando il segmento di codice presentato nella tabella precedente, se assumiamo che il ROB ha una dimensione di 8 elementi, qual è la prima istruzione che dovrebbe stallare durante la esecuzione del programma? motivare la risposta.