本节内容

SRAM
和DRAM

FIL
DRAM

Eijser/CSKAOYAN.COM

1



2

#### 公众号:考研拼课<sub>1</sub> 配套课程请关注



4

## 公众号:考研拼课 配套课程请关注



栅极电容 V.S. 双稳态触发器 数据线 字选择线 WL字选择线 VDD BL BLX М3 M4 存储元 M1 M2 每个存储元制造成 每个存储元制造成 本更高,集成度低, 功耗大 本更低,集成度高, (6个MOS管 功耗低 读出1时,BLX 读出0时,BL 为低电平 为低电平 王道考研/CSKAOYAN.COM

6

# 公众号:考研拼课 配套课程请关注

|               | DRAM v.s SRAM               | _                            |
|---------------|-----------------------------|------------------------------|
|               | Static Random Access Memory | Dynamic Random Access Memory |
| 类 型 特 点       | SRAM (静态RAM)                | DRAM(动态RAM)                  |
| 存储信息          | 触发器                         | 电容                           |
| 破坏性读出         | 非                           | 是                            |
| 读出后需要重写? (再生) | 不用                          | 需要                           |
| 运行速度          | 快                           | 慢                            |
| 集成度           | 低                           | 高                            |
| 发热量           | 大                           | 小                            |
| 存储成本          | 高                           | 低                            |
| 易失/非易失性存储器?   | 易失 (断电后信息消失)                | 易失(断电后信息消失)                  |
| 需要"刷新"?       | 不需要                         | 需要                           |
| 送行列地址         | 同时送                         | 分两次送                         |
|               | 常用作Cache                    | 常用作主存                        |

栅极电容 V.S. 双稳态触发器 数据线 字选择线 WL字选择线 - VDD BLBLX M3 M4 双稳态 1: A高B低 存储元 0: A低B高 M2 M1 1: 电容内存储了电荷 0: 电容内未存储电荷 只要不断电, 触发器的状态 就不会改变 双稳态触发器 (6个MOS管) 电容内的电荷只 能维持2ms。即 **2**ms之内必须 "刷新"一次 (给电容充电 读出1时,BLX 为低电平 读出0时,BL 便不断电,2ms 为低电平 后信息也会消失 王道考研/CSKAOYAN.COM

8

7

### 公众号:考研拼课。 配套课程请关注





10

#### 公众号:考研拼课, 配套课程请关注

#### DRAM的刷新 1. 多久需要刷新一次? 刷新周期:一般为2ms 2. 每次刷新多少存储单元? 以行为单位, 每次刷新一行存储单元 --为什么要用行列地址?减少选通线的数量 有硬件支持,读出一行的信息后重新写入,占用1个读/写周期 3. 如何刷新? 4. 在什么时刻刷新? 存取周期 假设DRAM内部结构排列成128×128的形式,读/写周期0.5us 2ms共 2ms/0.5us = 4000 个周期 思路一:每次读写完都刷新一行 思路二: 2ms内集中安排时间全部刷新 思路三: 2ms内每行刷新1次即可 →2ms内需要产生128次刷新请求 →系统的存取周期变为1us →系统的存取周期还是0.5us 前0.5us时间用于正常读写 有一段时间专门用于刷新, 每隔2ms/128 = 15.6us 一次 后0.5us时间用于刷新某行 无法访问存储器, 称为访存"死区" 每15.6us内有0.5us的"死时间" ... W 刷\_W W W 届IW 届I W W W W 刷 ... 刷 R新R新 RRR 1us 3872个周期(1936us) 128个周期(64us) 15. 6us 分散刷新 集中刷新 异步刷新 王道考研/CSKAOYAN.COM

**DRAM v.s SRAM** Static Random Access Memory **Dynamic Random Access Memory** 类型特点 SRAM (静态RAM) DRAM (动态RAM) 存储信息 触发器 电容 破坏性读出 非 是 读出后需要重写? (再生) 不用 需要 快 慢 运行速度 集成度 低 高 发热量 大 小 存储成本 高 低 易失/非易失性存储器? 易失(断电后信息消失) 易失 (断电后信息消失) 需要"刷新"? 不需要 需要 送行列地址 同时送 分两次送 常用作Cache 常用作主存 王道考研/CSKAOYAN.COM

12

11

公众号:考研拼课。 配套课程请关注



本节回顾 Static Random Access Memory **Dynamic Random Access Memory** 类 型 特 点 SRAM (静态RAM) DRAM (动态RAM) 现在的主存通 常采用SDRAM 存储信息 触发器 电容 芯片 破坏性读出 非 是 读出后需要重写? (再生) 不用 需要 运行速度 快 慢 集成度 低 高 发热量 大 小 存储成本 高 低 易失 (断电后信息消失) 易失/非易失性存储器? 易失 (断电后信息消失) 需要"刷新"? 不需要 需要(分散、集中、异步) 送行列地址 同时送 分两次送 (地址线复用技术) 常用作Cache 常用作主存 王道考研/CSKAOYAN.COM

14

## 公众号:考研拼课 配套课程请关注